Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
v850
CPP
stmt_completion
MPU
631,100
[ "reg", ";" ]
[ "if", "(", "!", "CONST_OK_FOR_K", "(", "amount", ")", ")", "{", "rtx", "reg", "=", "gen_rtx_REG", "(", "Pmode", ",", "<NUM_LIT>", ")", ";", "inc", "=", "emit_move_insn", "(", "reg", ",", "inc", ")", ";", "if", "(", "in_prologue", ")", "F", "(", "in...
LLVM
ARM
CPP
code_generation
CPU
631,101
[ "void", "Thumb2HazardRecognizer", "::", "EmitInstruction", "(", "SUnit", "*", "SU", ")", "{", "MachineInstr", "*", "MI", "=", "SU", "->", "getInstr", "(", ")", ";", "unsigned", "Opcode", "=", "MI", "->", "getOpcode", "(", ")", ";", "if", "(", "ITBlockSiz...
[ "EmitInstruction", "-", "This", "callback", "is", "invoked", "when", "an", "instruction", "is", "emitted", ",", "to", "advance", "the", "hazard", "state", "." ]
LLVM
Hexagon
TD
stmt_completion
DSP
631,102
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", ...
GCC
pru
MD
next_suggestion
CPU
631,103
[ "}", ")" ]
[ "operands", "[", "<NUM_LIT>", "]", "=", "t", "operands", "[", "<NUM_LIT>", "]", "=", "XEXP", "(", "t", ",", "<NUM_LIT>", ")", "operands", "[", "<NUM_LIT>", "]", "=", "XEXP", "(", "t", ",", "<NUM_LIT>", ")" ]
GCC
sparc
MD
next_suggestion
CPU
631,104
[ "<STR_LIT>" ]
[ "(", "unspec", ":", "SF", "[", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_FHSUB", ")", ")", "]", "<STR_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
631,105
[ "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=" ]
GCC
h8300
MD
stmt_completion
MPU
631,106
[ "]" ]
[ "(", "cond", "[", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", "(", "geu", "(", "symbol_ref", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "const_string", "<STR_LIT>", ")" ]
LLVM
X86
CPP
next_suggestion
CPU
631,107
[ "BuildMI", "(", "MBB", ",", "MI", ",", "DL", ",", "get", "(", "Opc", ")", ",", "Reg", ")", ";" ]
[ "if", "(", "CSI", ".", "empty", "(", ")", ")", "return", "false", ";", "DebugLoc", "DL", "=", "DebugLoc", "::", "getUnknownLoc", "(", ")", ";", "if", "(", "MI", "!=", "MBB", ".", "end", "(", ")", ")", "DL", "=", "MI", "->", "getDebugLoc", "(", ...
GCC
mips
MD
stmt_completion
CPU
631,108
[ "<STR_LIT>", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code" ]
GCC
rs6000
MD
stmt_completion
CPU
631,109
[ "V2DI", "V2DF", "]", ")" ]
[ "(", "define_mode_iterator", "VEC_64", "[" ]
LLVM
AMDGPU
TD
stmt_completion
GPU
631,110
[ ">", "src0_rel", ";" ]
[ "class", "R600_ALU_LDS_Word0", "{", "field", "bits", "<", "<NUM_LIT>", ">", "Word0", ";", "bits", "<", "<NUM_LIT>", ">", "src0", ";", "bits", "<", "<NUM_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
631,111
[ "=", "<STR_LIT>", ";" ]
[ "def", "J2_jumpf", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_db2bce9c", ",", "TypeJ", ">", ",", "Enc_daea09", ",", "PredNewRel", "{", "let", "...
GCC
arm
CPP
next_suggestion
CPU
631,112
[ "reg", "=", "thumb_find_work_register", "(", "<NUM_LIT>", "<<", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "IS_NAKED", "(", "func_type", ")", ")", "return", "<NUM_LIT>", ";", "if", "(", "TARGET_APCS_FRAME", "&&", "frame_pointer_needed", "&&", "TARGET_ARM", ")", "save_reg_mask", "|=", "(", "<NUM_LIT>", "<<", "ARM_HARD_FRAME_POINTER_REGNUM", ")", "|", "(", "...
GCC
sh
CPP
next_suggestion
CPU
631,113
[ "case", "UNSPECV_CONST_END", ":" ]
[ "rtx_insn", "*", "insn", ",", "*", "lab", ";", "rtx", "pattern", ";", "if", "(", "x", "==", "NULL_RTX", ")", "return", "x", ";", "switch", "(", "GET_CODE", "(", "x", ")", ")", "{", "case", "LABEL_REF", ":", "x", "=", "XEXP", "(", "x", ",", "<NU...
LLVM
Lanai
CPP
stmt_completion
CPU
631,114
[ ")", "{" ]
[ "CCValAssign", "&", "VA", "=", "ArgLocs", "[", "I", "]", ";", "SDValue", "Arg", "=", "OutVals", "[", "I", "]", ";", "ISD", "::", "ArgFlagsTy", "Flags", "=", "Outs", "[", "I", "]", ".", "Flags", ";", "switch", "(", "VA", ".", "getLocInfo", "(", ")...
LLVM
Sparc
CPP
next_suggestion
CPU
631,115
[ "if", "(", "MI", ".", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "Size", "=", "-", "Size", ";" ]
[ "MachineBasicBlock", "::", "iterator", "SparcFrameLowering", "::", "eliminateCallFramePseudoInstr", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ")", "const", "{", "if", "(", "!", "hasReser...
GCC
gcn
MD
next_suggestion
GPU
631,116
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VCVT_FMODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "cvt_op", ":", "VCVT_FMODE", "(", "match_operand", ":", "VCVT_MODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")",...
GCC
arm
CPP
program_repair
CPU
631,117
[ "<FIXS>", "fputs", "(", "REGISTER_PREFIX", ",", "stream", ")", ";", "<FIXE>" ]
[ "if", "(", "GET_CODE", "(", "x", ")", "==", "REG", ")", "{", "<BUGS>", "fputs", "(", "ARM_REG_PREFIX", ",", "stream", ")", ";", "<BUGE>", "fputs", "(", "reg_names", "[", "REGNO", "(", "x", ")", "]", ",", "stream", ")", ";", "}", "else", "if", "("...
LLVM
Hexagon
TD
next_suggestion
DSP
631,118
[ "let", "addrMode", "=", "PostInc", ";" ]
[ "def", "L2_ploadrubfnew_pi", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ",", "IntRegs", ":", "$", "Rx32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pt4", ",", "IntRegs", ":", "$", "Rx32in", ",", "s4_0Imm", ":", "$", "Ii", ")", ...
GCC
aarch64
CPP
next_suggestion
CPU
631,119
[ "insn", "=", "emit_insn", "(", "gen_add3_insn", "(", "hard_frame_pointer_rtx", ",", "stack_pointer_rtx", ",", "GEN_INT", "(", "callee_offset", ")", ")", ")", ";" ]
[ "if", "(", "flag_stack_check", "==", "STATIC_BUILTIN_STACK_CHECK", ")", "{", "if", "(", "crtl", "->", "is_leaf", "&&", "!", "cfun", "->", "calls_alloca", ")", "{", "if", "(", "frame_size", ">", "PROBE_INTERVAL", "&&", "frame_size", ">", "STACK_CHECK_PROTECT", ...
LLVM
TPC
TD
next_suggestion
Virtual ISA
631,120
[ "let", "TSFlags", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "SecondImmBits", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "endBit", "=", "<NUM_LIT>", ";", "let", "TSFlags", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "endBit", ";", "bits", "<", "<NUM_LIT>", ">", "immOpNum", "=", "<NUM_LIT>", ";", "let", "TSFlags", "{", "<NUM_LIT>", "-", "<NU...
LLVM
Hexagon
TD
stmt_completion
DSP
631,121
[ ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "BaseImmOffset", ";", "let", "accessSize", "=", "H...
GCC
rs6000
CPP
stmt_completion
CPU
631,122
[ "_", "_", "v4si", ")", "_", "_", "B", ",", "_", "_", "P", ")", ";" ]
[ "const", "_", "_", "v16qu", "_", "_", "Q", "=", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<N...
LLVM
PowerPC
CPP
next_suggestion
CPU
631,123
[ "}" ]
[ "const", "PPCSubtarget", "&", "Subtarget", "=", "MF", ".", "getSubtarget", "<", "PPCSubtarget", ">", "(", ")", ";", "const", "TargetInstrInfo", "&", "TII", "=", "*", "Subtarget", ".", "getInstrInfo", "(", ")", ";", "DebugLoc", "DL", "=", "MI", ".", "getD...
LLVM
DLX
CPP
stmt_completion
CPU
631,124
[ "Invalid type access!", "<STR_LIT>", ")", ";" ]
[ "assert", "(", "isReg", "(", ")", "&&", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
631,125
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rx32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "II", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "II", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rx32", ";" ]
GCC
alpha
CPP
next_suggestion
MPU
631,126
[ "insn", "=", "next_nonnote_insn", "(", "insn", ")", ";" ]
[ "in_use", "|=", "EV5_E0", ";", "break", ";", "case", "EV5_E1", ":", "if", "(", "in_use", "&", "EV5_E1", ")", "goto", "done", ";", "in_use", "|=", "EV5_E1", ";", "break", ";", "case", "EV5_FAM", ":", "if", "(", "in_use", "&", "EV5_FA", ")", "{", "if...
GCC
v850
CPP
next_suggestion
MPU
631,127
[ "switch", "(", "cond", ")", "{" ]
[ "emit_insn", "(", "gen_cmpdf_le_insn", "(", "op0", ",", "op1", ")", ")", ";", "break", ";", "case", "GE", ":", "emit_insn", "(", "gen_cmpdf_ge_insn", "(", "op0", ",", "op1", ")", ")", ";", "break", ";", "case", "LT", ":", "emit_insn", "(", "gen_cmpdf_l...
GCC
i386
CPP
stmt_completion
CPU
631,128
[ "m512h", "_", "_", "C", ",", "_", "_", "m512h", "_", "_", "D", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m512h", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_maskz_fcmadd_pch", "(", "_", "_", "mmask16", "_", "_", ...
GCC
pa
MD
next_suggestion
CPU
631,129
[ "<STR_LIT>" ]
[ "(", "neg", ":", "SF", "(", "abs", ":", "SF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
AArch64
TD
next_suggestion
CPU
631,130
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Imm", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Imm", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
631,131
[ "else", "if", "(", "MF", ".", "getName", "(", ")", "==", "EDIThunkName", ")", "populateThunk", "(", "MF", ",", "X86", "::", "EDI", ")", ";" ]
[ "if", "(", "Is64Bit", ")", "{", "assert", "(", "MF", ".", "getName", "(", ")", "==", "<STR_LIT>", "__llvm_retpoline_r11", "<STR_LIT>", "&&", "<STR_LIT>", "Should only have an r11 thunk on 64-bit targets", "<STR_LIT>", ")", ";", "populateThunk", "(", "MF", ",", "X8...
LLVM
ARM64
TD
next_suggestion
CPU
631,132
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", ...
GCC
rs6000
MD
stmt_completion
CPU
631,133
[ "<STR_LIT>", ")" ]
[ "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>" ]
GCC
s390
CPP
stmt_completion
MPU
631,134
[ "+", "num_arg_regs", "-", "<NUM_LIT>", "&&", "last", ">=", "GPR2_REGNUM", ")", ";" ]
[ "static", "inline", "bool", "s390_preserve_gpr_arg_in_range_p", "(", "int", "first", ",", "int", "last", ")", "{", "int", "num_arg_regs", "=", "MIN", "(", "crtl", "->", "args", ".", "info", ".", "gprs", "+", "cfun", "->", "va_list_gpr_size", ",", "GP_ARG_NUM...
LLVM
Sparc
CPP
code_generation
CPU
631,135
[ "bool", "SparcAsmParser", "::", "MatchAndEmitInstruction", "(", "SMLoc", "IDLoc", ",", "unsigned", "&", "Opcode", ",", "OperandVector", "&", "Operands", ",", "MCStreamer", "&", "Out", ",", "uint64_t", "&", "ErrorInfo", ",", "bool", "MatchingInlineAsm", ")", "{",...
[ "MatchAndEmitInstruction", "-", "Recognize", "a", "series", "of", "operands", "of", "a", "parsed", "instruction", "as", "an", "actual", "MCInst", "and", "emit", "it", "to", "the", "specified", "MCStreamer", "." ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
631,136
[ "Inst32", ".", "add", "(", "*", "getNamedOperand", "(", "MI", ",", "AMDGPU", "::", "OpName", "::", "src0", ")", ")", ";" ]
[ "MachineInstr", "*", "SIInstrInfo", "::", "buildShrunkInst", "(", "MachineInstr", "&", "MI", ",", "unsigned", "Op32", ")", "const", "{", "MachineBasicBlock", "*", "MBB", "=", "MI", ".", "getParent", "(", ")", ";", ";", "MachineInstrBuilder", "Inst32", "=", "...
LLVM
F2003f
CPP
code_generation
CPU
631,137
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "<NUM_LIT>", "<STR_LIT>", ";", "}" ]
[ "getPassName", "-", "Return", "a", "nice", "clean", "name", "for", "a", "pass", "." ]
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
631,138
[ "if", "(", "&", "OneUse", ">", "&", "Use", ")", "return", "false", ";" ]
[ "if", "(", "UseInst", "->", "getOpcode", "(", ")", "==", "TargetOpcode", "::", "PHI", ")", "{", "const", "MachineBasicBlock", "*", "Pred", "=", "UseInst", "->", "getOperand", "(", "&", "Use", "-", "&", "UseInst", "->", "getOperand", "(", "<NUM_LIT>", ")"...
LLVM
Mips
CPP
next_suggestion
CPU
631,139
[ "return", "std", "::", "nullopt", ";" ]
[ "std", "::", "optional", "<", "DestSourcePair", ">", "Mips16InstrInfo", "::", "isCopyInstrImpl", "(", "const", "MachineInstr", "&", "MI", ")", "const", "{", "if", "(", "MI", ".", "isMoveReg", "(", ")", ")", "return", "DestSourcePair", "{", "MI", ".", "getO...
LLVM
Lanai
CPP
stmt_completion
CPU
631,140
[ ";" ]
[ "LanaiMachineFunctionInfo", "*", "LanaiMFI", "=", "MF", ".", "getInfo", "<", "LanaiMachineFunctionInfo", ">", "(", ")", ";", "SmallVector", "<", "CCValAssign", ",", "<NUM_LIT>", ">", "ArgLocs", ";", "CCState", "CCInfo", "(", "CallConv", ",", "IsVarArg", ",", "...
LLVM
PowerPC
CPP
next_suggestion
CPU
631,141
[ "}" ]
[ "MachineFunction", "&", "MF", "=", "DAG", ".", "getMachineFunction", "(", ")", ";", "MachineFrameInfo", "*", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "MFI", "->", "setFrameAddressIsTaken", "(", "true", ")", ";", "bool", "is31", "=", "(", "Di...
LLVM
Mips
CPP
stmt_completion
CPU
631,142
[ "::", "JRC16_MM", ")", ";" ]
[ "Iter", "Filler", "::", "replaceWithCompactJump", "(", "MachineBasicBlock", "&", "MBB", ",", "Iter", "Jump", ",", "DebugLoc", "DL", ")", "{", "const", "MipsInstrInfo", "*", "TII", "=", "MBB", ".", "getParent", "(", ")", "->", "getSubtarget", "<", "MipsSubtar...
LLVM
ARM64
TD
stmt_completion
CPU
631,143
[ "<STR_LIT>", ";" ]
[ "def", "BranchTarget26Operand", ":", "AsmOperandClass", "{", "let", "Name", "=" ]
LLVM
Mips
CPP
stmt_completion
CPU
631,144
[ ")", "CPU", "=", "<STR_LIT>", "mips32", "<STR_LIT>", ";" ]
[ "if", "(", "TheTriple", ".", "getArch", "(", ")", "==", "Triple", "::", "mips", "||", "TheTriple", ".", "getArch", "(", ")", "==", "Triple", "::", "mipsel" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
631,145
[ "LaneVGPR", ",", "None", ")", ")", ";" ]
[ "SIMachineFunctionInfo", "*", "FuncInfo", "=", "MF", ".", "getInfo", "<", "SIMachineFunctionInfo", ">", "(", ")", ";", "Register", "LaneVGPR", "=", "TRI", "->", "findUnusedRegister", "(", "MF", ".", "getRegInfo", "(", ")", ",", "&", "AMDGPU", "::", "VGPR_32R...
GCC
arm
CPP
code_generation
CPU
631,146
[ "static", "int", "arm_needs_doubleword_align", "(", "machine_mode", "mode", ",", "const_tree", "type", ")", "{", "if", "(", "!", "type", ")", "return", "GET_MODE_ALIGNMENT", "(", "mode", ")", ">", "PARM_BOUNDARY", ";", "if", "(", "!", "AGGREGATE_TYPE_P", "(", ...
[ "Return", "1", "if", "double", "word", "alignment", "is", "required", "for", "argument", "passing", ".", "Return", "-1", "if", "double", "word", "alignment", "used", "to", "be", "required", "for", "argument", "passing", "before", "PR77728", "ABI", "fix", ","...
GCC
rs6000
MD
stmt_completion
CPU
631,147
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>" ]
LLVM
X86
CPP
stmt_completion
CPU
631,148
[ ",", "V1InUse", ",", "V2InUse", ")", ";" ]
[ "static", "SDValue", "lowerV64I8Shuffle", "(", "const", "SDLoc", "&", "DL", ",", "ArrayRef", "<", "int", ">", "Mask", ",", "const", "APInt", "&", "Zeroable", ",", "SDValue", "V1", ",", "SDValue", "V2", ",", "const", "X86Subtarget", "&", "Subtarget", ",", ...
LLVM
AArch64
TD
stmt_completion
CPU
631,149
[ "WriteID64", ",", "ReadID", ",", "ReadID", "]", ">", "{" ]
[ "def", "Xr", ":", "BaseDiv", "<", "isSigned", ",", "GPR64", ",", "asm", ",", "OpNode", ">", ",", "Sched", "<", "[" ]
GCC
loongarch
CPP
code_generation
CPU
631,150
[ "const", "char", "*", "loongarch_output_conditional_branch", "(", "rtx_insn", "*", "insn", ",", "rtx", "*", "operands", ",", "const", "char", "*", "branch_if_true", ",", "const", "char", "*", "branch_if_false", ")", "{", "unsigned", "int", "length", ";", "rtx"...
[ "Return", "the", "assembly", "code", "for", "INSN", ",", "which", "has", "the", "operands", "given", "by", "OPERANDS", ",", "and", "which", "branches", "to", "OPERANDS", "[", "0", "]", "if", "some", "condition", "is", "true", ".", "BRANCH_IF_TRUE", "is", ...
LLVM
TPC
CPP
stmt_completion
Virtual ISA
631,151
[ "SrcCIsStoreSrcCStart", ")", "&", "TPCII", "::", "SrcCIsStoreSrcCMask", ";" ]
[ "inline", "bool", "getSrcCIsStoreSrcC", "(", "const", "MCInstrDesc", "&", "MCInstD", ")", "{", "return", "(", "MCInstD", ".", "TSFlags", ">>" ]
LLVM
AArch64
TD
program_repair
CPU
631,152
[ "<FIXS>", ":", "A64InstRdnm", "outs", ",", "ins", ",", "asmstr", ",", "patterns", ",", "itin", ">", "{", "<FIXE>" ]
[ "class", "A64I_addsubshift", "bit", "sf", ",", "bit", "op", ",", "bit", "S", ",", "bits", "<NUM_LIT>", ">", "shift", ",", "dag", "outs", ",", "dag", "ins", ",", "string", "asmstr", ",", "list", "dag", ">", "patterns", ",", "InstrItinClass", "itin", ">"...
GCC
arm
MD
stmt_completion
CPU
631,153
[ "ops", ")" ]
[ "]", "<STR_LIT>", "{", "rtx", "ops", "[", "<NUM_LIT>", "]", "ops", "[", "<NUM_LIT>", "]", "=", "operands", "[", "<NUM_LIT>", "]", "ops", "[", "<NUM_LIT>", "]", "=", "operands", "[", "<NUM_LIT>", "]", "ops", "[", "<NUM_LIT>", "]", "=", "operands", "[", ...
LLVM
Lanai
CPP
code_generation
CPU
631,154
[ "unsigned", "LanaiInstrInfo", "::", "isLoadFromStackSlotPostFE", "(", "const", "MachineInstr", "&", "MI", ",", "int", "&", "FrameIndex", ")", "const", "{", "if", "(", "MI", ".", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "{", "unsigned...
[ "isLoadFromStackSlotPostFE", "-", "Check", "for", "post-frame", "ptr", "elimination", "stack", "locations", "as", "well", "." ]
LLVM
X86
CPP
next_suggestion
CPU
631,155
[ "auto", "SuccStartState", "=", "InitialStates", ".", "find", "(", "SuccBB", ")", ";" ]
[ "if", "(", "isa", "<", "CatchReturnInst", ">", "(", "BB", "->", "getTerminator", "(", ")", ")", ")", "return", "OverdefinedState", ";", "int", "CommonState", "=", "OverdefinedState", ";", "for", "(", "BasicBlock", "*", "SuccBB", ":", "successors", "(", "BB...
GCC
i386
MD
next_suggestion
CPU
631,156
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
LLVM
Patmos
CPP
stmt_completion
VLIW
631,157
[ "<STR_LIT>", "<STR_LIT>", ";" ]
[ "return", "ci", ".", "getSite", "(", ")", "->", "isInSCC", "(", ")", "?", "<STR_LIT>", "style=\\\"bold\\\"", "<STR_LIT>", ":" ]
LLVM
AArch64
TD
next_suggestion
CPU
631,158
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Imm", ";" ]
GCC
arm
MD
next_suggestion
CPU
631,159
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
powerpcspe
CPP
next_suggestion
CPU
631,160
[ "return", "false", ";" ]
[ "if", "(", "!", "insn", "||", "!", "NONDEBUG_INSN_P", "(", "insn", ")", "||", "GET_CODE", "(", "PATTERN", "(", "insn", ")", ")", "==", "USE", "||", "GET_CODE", "(", "PATTERN", "(", "insn", ")", ")", "==", "CLOBBER", ")", "return", "false", ";", "if...
GCC
rs6000
CPP
program_repair
CPU
631,161
[ "<FIXS>", "static", "int", "rs6000_debug_adjust_cost", "(", "rtx_insn", "*", ",", "int", ",", "rtx_insn", "*", ",", "int", ",", "unsigned", "int", ")", ";", "<FIXE>" ]
[ "static", "bool", "rs6000_debug_rtx_costs", "(", "rtx", ",", "machine_mode", ",", "int", ",", "int", ",", "int", "*", ",", "bool", ")", ";", "static", "int", "rs6000_debug_address_cost", "(", "rtx", ",", "machine_mode", ",", "addr_space_t", ",", "bool", ")",...
GCC
i386
MD
stmt_completion
CPU
631,162
[ "<STR_LIT>", ")" ]
[ "[", "(", "match_operand", ":", "VF_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VF_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_REDUCE", ")", "(",...
GCC
mmix
CPP
code_generation
CPU
631,163
[ "static", "void", "mmix_setup_incoming_varargs", "(", "cumulative_args_t", "args_so_farp_v", ",", "const", "function_arg_info", "&", "arg", ",", "int", "*", "pretend_sizep", ",", "int", "second_time", "ATTRIBUTE_UNUSED", ")", "{", "CUMULATIVE_ARGS", "*", "args_so_farp",...
[ "SETUP_INCOMING_VARARGS", "." ]
LLVM
Hexagon
TD
stmt_completion
DSP
631,164
[ ";" ]
[ "def", "F2_sfcmpuo", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_85d5d03f", ",", "TypeS_3op", ">", ",", "Enc_c2b48e"...
LLVM
Hexagon
CPP
stmt_completion
DSP
631,165
[ ";" ]
[ "HexagonSubtarget", "::", "HexagonSubtarget", "(", "const", "Triple", "&", "TT", ",", "StringRef", "CPU", ",", "StringRef", "FS", ",", "const", "TargetMachine", "&", "TM", ")", ":", "HexagonGenSubtargetInfo", "(", "TT", ",", "CPU", ",", "FS", ")", ",", "CP...
GCC
frv
CPP
stmt_completion
VLIW
631,166
[ "rtx", "base", ",", "int", "offset", ")", "{" ]
[ "static", "rtx", "frv_frame_mem", "(", "machine_mode", "mode", "," ]
LLVM
Hexagon
TD
next_suggestion
DSP
631,167
[ "let", "isFP", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
s390
CPP
stmt_completion
MPU
631,168
[ "num_fprs", ";" ]
[ "static", "void", "s390_frame_info", "(", "void", ")", "{", "HOST_WIDE_INT", "lowest_offset", ";", "cfun_frame_layout", ".", "first_save_gpr_slot", "=", "cfun_frame_layout", ".", "first_save_gpr", ";", "cfun_frame_layout", ".", "last_save_gpr_slot", "=", "cfun_frame_layou...
GCC
sparc
CPP
program_repair
CPU
631,169
[ "<FIXS>", "slot0", "=", "assign_stack_temp", "(", "TFmode", ",", "GET_MODE_SIZE", "(", "TFmode", ")", ")", ";", "<FIXE>" ]
[ "}", "else", "{", "<BUGS>", "slot0", "=", "assign_stack_temp", "(", "TFmode", ",", "GET_MODE_SIZE", "(", "TFmode", ")", ",", "<NUM_LIT>", ")", ";", "<BUGE>", "emit_move_insn", "(", "slot0", ",", "x", ")", ";", "}" ]
LLVM
Alpha
CPP
next_suggestion
MPU
631,170
[ "}" ]
[ "OutStreamer", ".", "EmitRawText", "(", "StringRef", "(", "<STR_LIT>", "\\t.arch ev6", "<STR_LIT>", ")", ")", ";", "OutStreamer", ".", "EmitRawText", "(", "StringRef", "(", "<STR_LIT>", "\\t.set noat", "<STR_LIT>", ")", ")", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
631,171
[ "}" ]
[ "while", "(", "Found", "&&", "I", "!=", "CurInst", ")", "{", "if", "(", "CurInst", "->", "isCall", "(", ")", "||", "CurInst", "->", "isInlineAsm", "(", ")", ")", "break", ";", "if", "(", "InstrDistance", ">", "INSTR_DISTANCE_THRESHOLD", ")", "break", "...
GCC
arm
MD
next_suggestion
CPU
631,172
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "(", "const_vector", ":", "V4QI", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
631,173
[ "return", "DAG", ".", "getMemIntrinsicNode", "(", "Opc", ",", "DL", ",", "Op", "->", "getVTList", "(", ")", ",", "Ops", ",", "M", "->", "getMemoryVT", "(", ")", ",", "M", "->", "getMemOperand", "(", ")", ")", ";" ]
[ "unsigned", "Slc", "=", "cast", "<", "ConstantSDNode", ">", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", "->", "getZExtValue", "(", ")", ";", "unsigned", "IdxEn", "=", "<NUM_LIT>", ";", "if", "(", "auto", "Idx", "=", "dyn_cast", "<", "Cons...
LLVM
AMDGPU
CPP
stmt_completion
GPU
631,174
[ "==", "S", ".", "Mode", ")", ";" ]
[ "return", "(", "(", "Mask", "&", "S", ".", "Mask", ")", "==", "S", ".", "Mask", ")", "&&", "(", "(", "Mode", "&", "S", ".", "Mask", ")" ]
GCC
tilepro
MD
stmt_completion
VLIW
631,175
[ ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "if_then_else", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>" ]
LLVM
ARM
CPP
next_suggestion
CPU
631,176
[ "if", "(", "VerifyARMPseudo", ")", "MF", ".", "verify", "(", "this", ",", "<STR_LIT>", "After expanding ARM pseudo instructions.", "<STR_LIT>", ")", ";" ]
[ "for", "(", "MachineFunction", "::", "iterator", "MFI", "=", "MF", ".", "begin", "(", ")", ",", "E", "=", "MF", ".", "end", "(", ")", ";", "MFI", "!=", "E", ";", "++", "MFI", ")", "Modified", "|=", "ExpandMBB", "(", "*", "MFI", ")", ";" ]
LLVM
M88k
TD
program_repair
MPU
631,177
[ "<FIXS>", "def", "BSR", ":", "F_BRANCH", "<NUM_LIT>", ",", "(", "outs", ")", ",", "(", "ins", "brtarget26", ":", "$", "d26", ")", ",", "<STR_LIT>", ">", ";", "<FIXE>", "<FIXS>", "def", "BSRn", ":", "F_BRANCH", "<NUM_LIT>", ",", "(", "outs", ")", ",",...
[ "let", "hasDelaySlot", "=", "<NUM_LIT>", "indef", "JSRn", ":", "F_JMP", "<NUM_LIT>", ",", "(", "outs", ")", ",", "(", "ins", "GPR", ":", "$", "rs2", ")", ",", "<STR_LIT>", ">", ";", "<BUGS>", "def", "BSR", ":", "F_BRANCH", "<NUM_LIT>", ",", "(", "out...
LLVM
R600
TD
stmt_completion
GPU
631,178
[ "]", ">", ";" ]
[ "def", "S_OR_SAVEEXEC_B64", ":", "SOP1_64", "<", "<NUM_LIT>", ",", "<STR_LIT>", ",", "[" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
631,179
[ ",", "SUu", ")", ";" ]
[ "const", "auto", "*", "QII", "=", "static_cast", "<", "const", "HexagonInstrInfo", "*", ">", "(", "TII", ")", ";", "if", "(", "QII", "->", "mayBeCurLoad", "(", "*", "SUd", "->", "getInstr", "(", ")", ")", ")", "return", "false", ";", "if", "(", "QI...
GCC
i386
CPP
stmt_completion
CPU
631,180
[ ",", "(", "_", "_", "mmask16", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m256i", ")", "_", "_", "builtin_ia32_vpermt2varhi256_mask", "(", "(", "_", "_", "v16hi", ")", "_", "_", "I", ",", "(", "_", "_", "v16hi", ")", "_", "_", "A", ",", "(", "_", "_", "v16hi", ")", "_", "_", "B" ]
LLVM
Mips
CPP
stmt_completion
CPU
631,181
[ "(", ")", ">>", "<NUM_LIT>", ";" ]
[ "unsigned", "MipsMCCodeEmitter", "::", "getBranchTargetOpValue", "(", "const", "MCInst", "&", "MI", ",", "unsigned", "OpNo", ",", "SmallVectorImpl", "<", "MCFixup", ">", "&", "Fixups", ",", "const", "MCSubtargetInfo", "&", "STI", ")", "const", "{", "const", "M...
LLVM
AMDGPU
CPP
stmt_completion
GPU
631,182
[ ")", ";" ]
[ "OperandMatchResultTy", "AMDGPUAsmParser", "::", "parseSymbolicOrNumericFormat", "(", "int64_t", "&", "Format", ")", "{", "using", "namespace", "llvm", "::", "AMDGPU", "::", "MTBUFFormat", ";", "if", "(", "!", "trySkipId", "(", "<STR_LIT>", "format", "<STR_LIT>", ...
LLVM
Mips
CPP
next_suggestion
CPU
631,183
[ "return", "true", ";" ]
[ "bool", "IsRAAndRetAddrIsTaken", "=", "(", "Reg", "==", "Mips", "::", "RA", ")", "&&", "MF", "->", "getFrameInfo", "(", ")", ".", "isReturnAddressTaken", "(", ")", ";", "if", "(", "!", "IsRAAndRetAddrIsTaken", ")", "MBB", ".", "addLiveIn", "(", "Reg", ")...
LLVM
Hexagon
TD
next_suggestion
DSP
631,184
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rd16", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd16", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
631,185
[ "IsVarArg", ")", ";" ]
[ "return", "AMDGPUCallLowering", "::", "CCAssignFnForReturn", "(", "CC", "," ]
GCC
rs6000
CPP
next_suggestion
CPU
631,186
[ "}" ]
[ "static", "bool", "glibc_supports_ieee_128bit", "(", "void", ")", "{", "if", "(", "OPTION_GLIBC", "&&", "!", "BYTES_BIG_ENDIAN", "&&", "(", "(", "TARGET_GLIBC_MAJOR", "*", "<NUM_LIT>", ")", "+", "TARGET_GLIBC_MINOR", ")", ">=", "<NUM_LIT>", ")", "return", "true"...
GCC
rs6000
CPP
program_repair
CPU
631,187
[ "<FIXS>", "<FIXE>", "<FIXS>", "find_mem_ref", "(", "rtx", "pat", ",", "rtx", "*", "mem_ref", ")", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "{", "*", "mem_ref", "=", "pat", ";", "return", "true", ";", "}", "<FIXE>", "<FIXS>", "for", "(", "i", "=", "GET_R...
[ "return", "<NUM_LIT>", ";", "}", "<BUGS>", "<BUGE>", "static", "bool", "<BUGS>", "is_mem_ref", "(", "rtx", "pat", ")", "<BUGE>", "{", "const", "char", "*", "fmt", ";", "int", "i", ",", "j", ";", "<BUGS>", "bool", "ret", "=", "false", ";", "<BUGE>", "...
LLVM
Mips
CPP
program_repair
CPU
631,188
[ "<FIXS>", "unsigned", "ArgSlotSizeInBytes", "=", "(", "ABI", ".", "IsN32", "(", ")", "||", "ABI", ".", "IsN64", "(", ")", ")", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";", "<FIXE>" ]
[ "unsigned", "Align", "=", "Node", "->", "getConstantOperandVal", "(", "<NUM_LIT>", ")", ";", "const", "Value", "*", "SV", "=", "cast", "SrcValueSDNode", ">", "(", "Node", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", "->", "getValue", "(", ")", ";", "S...
LLVM
Hexagon
TD
stmt_completion
DSP
631,189
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "...
GCC
pdp11
MD
next_suggestion
MPU
631,190
[ "<STR_LIT>" ]
[ "(", "neg", ":", "HI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
X86
CPP
stmt_completion
CPU
631,191
[ ")", "{" ]
[ "if", "(", "!", "isUInt", "<", "<NUM_LIT>", ">", "(", "X86MFInfo", "->", "getBytesToPopOnReturn", "(", ")", ")", ")", "return", "false", ";", "if", "(", "(", "CC", "==", "CallingConv", "::", "Fast", "&&", "TM", ".", "Options", ".", "GuaranteedTailCallOpt...
GCC
tilepro
MD
next_suggestion
VLIW
631,192
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "UNSPEC_INSN_MOVELIS", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
VE
TD
next_suggestion
CPU
631,193
[ "let", "sz", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "rd", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "rd", ";", "let", "sz", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
powerpcspe
CPP
code_generation
CPU
631,194
[ "int", "mems_ok_for_quad_peep", "(", "rtx", "mem1", ",", "rtx", "mem2", ")", "{", "rtx", "addr1", ",", "addr2", ";", "unsigned", "int", "reg1", ",", "reg2", ";", "int", "offset1", ",", "offset2", ";", "if", "(", "MEM_VOLATILE_P", "(", "mem1", ")", "||"...
[ "Return", "1", "if", "addr1", "and", "addr2", "are", "suitable", "for", "lfq", "or", "stfq", "insn", ".", "addr1", "and", "addr2", "must", "be", "in", "consecutive", "memory", "locations", "(", "addr2", "==", "addr1", "+", "8", ")", "." ]
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
631,195
[ "}" ]
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "WebAssembly CFG Sort", "<STR_LIT>", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
631,196
[ "assert", "(", "RegMap", "[", "Stack", "[", "i", "]", "]", "==", "i", "&&", "<STR_LIT>", "Stack[] doesn't match RegMap[]!", "<STR_LIT>", ")", ";" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "!=", "StackTop", ";", "++", "i", ")", "{", "dbgs", "(", ")", "<<", "<STR_LIT>", " FP", "<STR_LIT>", "<<", "Stack", "[", "i", "]", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
631,197
[ "V64", ",", "VecListTwo128", ">", ";" ]
[ "def", ":", "SIMDTableLookupAlias", "<", "asm", "#", "<STR_LIT>", ",", "!", "cast", "<", "Instruction", ">", "(", "NAME", "#", "<STR_LIT>", ")", "," ]
GCC
arm
CPP
stmt_completion
CPU
631,198
[ ")", "{" ]
[ "vreinterpretq_f16_p64", "(", "poly64x2_t", "_", "_", "a" ]
LLVM
ARM
TD
stmt_completion
CPU
631,199
[ "<STR_LIT>", ">", ";" ]
[ "def", "IsMachO", ":", "Predicate", "<" ]