Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
AMDGPU
CPP
stmt_completion
GPU
631,300
[ ")", ")", ",", "MRI", "(", "*", "B", ".", "getMRI", "(", ")", ")", ",", "Helper", "(", "Helper", ")", "{", "}" ]
[ "AMDGPUPostLegalizerCombinerHelper", "(", "MachineIRBuilder", "&", "B", ",", "AMDGPUCombinerHelper", "&", "Helper", ")", ":", "B", "(", "B", ")", ",", "MF", "(", "B", ".", "getMF", "(" ]
LLVM
X86
CPP
next_suggestion
CPU
631,301
[ "case", "ISD", "::", "FADD", ":" ]
[ "assert", "(", "ExtElt", "->", "getOpcode", "(", ")", "==", "ISD", "::", "EXTRACT_VECTOR_ELT", "&&", "<STR_LIT>", "Expected extract", "<STR_LIT>", ")", ";", "SDValue", "Vec", "=", "ExtElt", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "Index", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
631,302
[ ",", "true", ")", ";" ]
[ "IntPtr", "=", "CurDAG", "->", "getIntPtrConstant", "(", "Cst", "->", "getZExtValue", "(", ")", "/", "<NUM_LIT>", ",", "SDLoc", "(", "Addr", ")" ]
LLVM
ARM64
CPP
stmt_completion
CPU
631,303
[ "Y", "(", "TheARM64beTarget", ")", ";" ]
[ "RegisterMCAsmParser", "<", "ARM64AsmParser", ">" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
631,304
[ "HexagonMCShuffle", "(", "Context", ",", "MCII", ",", "STI", ",", "MCB", ",", "possibleDuplexes", ")", ";" ]
[ "bool", "CheckOk", "=", "Check", "?", "Check", "->", "check", "(", "false", ")", ":", "true", ";", "if", "(", "!", "CheckOk", ")", "return", "false", ";", "if", "(", "!", "HexagonDisableCompound", ")", "HexagonMCInstrInfo", "::", "tryCompound", "(", "MCI...
LLVM
AArch64
TD
next_suggestion
CPU
631,305
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sz", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "imm3", ";", "let", "Inst", "{", "<NUM...
GCC
s390
MD
next_suggestion
MPU
631,306
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
powerpcspe
CPP
stmt_completion
CPU
631,307
[ "d", "<STR_LIT>", "(", "a", ")", ")", ";" ]
[ "unsigned", "long", "long", "d", ";", "_", "_", "asm__", "(", "<STR_LIT>", "fctiw %0,%1", "<STR_LIT>", ":", "<STR_LIT>", "=d", "<STR_LIT>", "(", "d", ")", ":", "<STR_LIT>" ]
LLVM
Mips
TD
program_repair
CPU
631,308
[ "<FIXS>", "<FIXE>", "<FIXS>", "<STR_LIT>", ",", "<STR_LIT>", ">", ";", "<FIXE>" ]
[ "def", "MipsInstrInfo", ":", "InstrInfo", ";", "<BUGS>", "<BUGE>", "def", "FeatureGP64Bit", ":", "SubtargetFeature", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ">", ";", "def", "FeatureFP64Bit", ":", "SubtargetFeature", "<STR_LIT>", ",", "<...
GCC
powerpcspe
CPP
stmt_completion
CPU
631,309
[ "a", ")", "{" ]
[ "static", "_", "_", "inline", "vec_uchar16", "spu_cntb", "(", "vec_char16" ]
LLVM
Teak
CPP
stmt_completion
DSP
631,310
[ ",", "R", "(", "b", ")", ")", ";" ]
[ "return", "D", "(", "<STR_LIT>", "mov", "<STR_LIT>", ",", "<STR_LIT>", "dvm", "<STR_LIT>" ]
GCC
m68hc11
CPP
next_suggestion
MPU
631,311
[ "m68hc11_index_reg_class", "=", "D_REGS", ";" ]
[ "warning", "(", "<NUM_LIT>", ",", "<STR_LIT>", "-f%s ignored for 68HC11/68HC12 (not supported)", "<STR_LIT>", ",", "(", "flag_pic", ">", "<NUM_LIT>", ")", "?", "<STR_LIT>", "PIC", "<STR_LIT>", ":", "<STR_LIT>", "pic", "<STR_LIT>", ")", ";", "flag_pic", "=", "<NUM_LI...
GCC
i386
MD
stmt_completion
CPU
631,312
[ "<STR_LIT>", ")" ]
[ "default", ":", "return", "<STR_LIT>", "}", "}", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set", ...
GCC
s390
MD
stmt_completion
MPU
631,313
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr" ]
GCC
alpha
MD
next_suggestion
MPU
631,314
[ "}", ")" ]
[ "{", "if", "(", "alpha_split_const_mov", "(", "SImode", ",", "operands", ")", ")", "DONE", "else", "FAIL" ]
GCC
pa
MD
next_suggestion
CPU
631,315
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "abs", ":", "SF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr",...
LLVM
Hexagon
CPP
next_suggestion
DSP
631,316
[ "BuildMI", "(", "&", "MBB", ",", "DL", ",", "get", "(", "BOpc", ")", ")", ".", "addMBB", "(", "FBB", ")", ";" ]
[ "RemoveBranch", "(", "MBB", ")", ";", "return", "InsertBranch", "(", "MBB", ",", "TBB", ",", "nullptr", ",", "Cond", ",", "DL", ")", ";", "}", "}", "BuildMI", "(", "&", "MBB", ",", "DL", ",", "get", "(", "BOpc", ")", ")", ".", "addMBB", "(", "T...
LLVM
ARM
CPP
program_repair
CPU
631,317
[ "<FIXS>", "bool", "expandPostRAPseudo", "(", "MachineInstr", "&", "MI", ")", "const", "override", ";", "<FIXE>", "<FIXS>", "const", "MachineInstr", "&", "Orig", ",", "<FIXE>", "<FIXS>", "MachineInstr", "*", "duplicate", "(", "MachineInstr", "&", "Orig", ",", "...
[ "const", "TargetRegisterClass", "*", "RC", ",", "const", "TargetRegisterInfo", "*", "TRI", ")", "const", "override", ";", "<BUGS>", "bool", "expandPostRAPseudo", "(", "MachineBasicBlock", "::", "iterator", "MI", ")", "const", "override", ";", "<BUGE>", "void", "...
GCC
aarch64
CPP
program_repair
CPU
631,318
[ "<FIXS>", "MODE", ",", "NEON64", ",", "NEON128", "}", ",", "#", "define", "DEF_SVE_TYPE_SUFFIX", "(", "NAME", ",", "ACLE_TYPE", ",", "CLASS", ",", "BITS", ",", "MODE", ")", "DEF_SVE_NEON_TYPE_SUFFIX", "(", "NAME", ",", "ACLE_TYPE", ",", "CLASS", ",", "BITS...
[ "TYPE_", "#", "#", "CLASS", "==", "TYPE_bool", ",", "false", ",", "<NUM_LIT>", ",", "<BUGS>", "MODE", "}", ",", "<BUGE>", "#", "define", "DEF_SME_ZA_SUFFIX", "(", "NAME", ",", "BITS", ",", "MODE", ")", "{", "<STR_LIT>", "_", "<STR_LIT>", "#", "NAME", "...
GCC
i386
CPP
next_suggestion
CPU
631,319
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask_mulhi_epu16", "(", "_", "_", "m512i", "_", "_", ...
LLVM
ARM64
TD
stmt_completion
CPU
631,320
[ "$", "addr", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "i32", "(", "zextloadi16", "am_unscaled16", ":", "$", "addr", ")", ")", ",", "(", "LDURHHi", "am_unscaled16", ":" ]
GCC
aarch64
MD
stmt_completion
CPU
631,321
[ "nregs", ">", ")" ]
[ "<STR_LIT>", "{", "rtx", "mem", "=", "gen_rtx_MEM", "(", "BLKmode", ",", "operands", "[", "<NUM_LIT>", "]", ")", "set_mem_size", "(", "mem", ",", "GET_MODE_SIZE", "(", "GET_MODE_INNER", "(", "<", "MODE", ">", "mode", ")", ")", "*", "<" ]
LLVM
X86
TD
stmt_completion
CPU
631,322
[ "$", "src1", ",", "(", "loadi64", "addr", ":", "$", "src2", ")", ")", ",", "<NUM_LIT>", ")", ")", "]", ">", ";" ]
[ "def", "TEST64rm", ":", "RI", "<", "<NUM_LIT>", ",", "MRMSrcMem", ",", "(", "outs", ")", ",", "(", "ins", "GR64", ":", "$", "src1", ",", "i64mem", ":", "$", "src2", ")", ",", "<STR_LIT>", ",", "[", "(", "set", "EFLAGS", ",", "(", "X86cmp", "(", ...
GCC
mips
CPP
next_suggestion
CPU
631,323
[ "}" ]
[ "*", "loc", "=", "gen_rtx_LO_SUM", "(", "Pmode", ",", "pic_offset_table_rtx", ",", "*", "loc", ")", ";", "iter", ".", "skip_subrtxes", "(", ")", ";", "}", "else", "if", "(", "GET_CODE", "(", "*", "loc", ")", "==", "LO_SUM", ")", "iter", ".", "skip_su...
GCC
v850
MD
stmt_completion
MPU
631,324
[ ")", ")" ]
[ "(", "match_test", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", "]", "(", "const_string", "<STR_LIT>", ")" ]
GCC
arm
CPP
next_suggestion
CPU
631,325
[ "return", "(", "regno", "<=", "LAST_LO_REGNUM", "||", "regno", ">", "LAST_VIRTUAL_REGISTER", "||", "regno", "==", "FRAME_POINTER_REGNUM", "||", "(", "GET_MODE_SIZE", "(", "mode", ")", ">=", "<NUM_LIT>", "&&", "(", "regno", "==", "STACK_POINTER_REGNUM", "||", "re...
[ "int", "regno", ";", "if", "(", "!", "REG_P", "(", "x", ")", ")", "return", "<NUM_LIT>", ";", "regno", "=", "REGNO", "(", "x", ")", ";", "if", "(", "strict_p", ")", "return", "THUMB1_REGNO_MODE_OK_FOR_BASE_P", "(", "regno", ",", "mode", ")", ";" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
631,326
[ ";" ]
[ "return", "Result", ";", "}", "}", "}", "if", "(", "cast", "<", "CondCodeSDNode", ">", "(", "N02", ")", "->", "get", "(", ")", "==", "ISD", "::", "SETGT", ")", "{", "SDValue", "N1", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", ...
LLVM
XCore
CPP
stmt_completion
MPU
631,327
[ ")", ";" ]
[ "return", "new", "XCoreFTAOElim", "(" ]
GCC
i386
CPP
next_suggestion
CPU
631,328
[ "}" ]
[ "if", "(", "must_pass_in_stack_var_size_or_pad", "(", "mode", ",", "type", ")", ")", "return", "true", ";", "return", "(", "!", "TARGET_64BIT", "&&", "mode", "==", "TImode", "&&", "type", "&&", "TREE_CODE", "(", "type", ")", "!=", "VECTOR_TYPE", ")", ";" ]
LLVM
AArch64
CPP
next_suggestion
CPU
631,329
[ "break", ";" ]
[ "return", "TTI", "::", "TCC_Free", ";", "case", "Intrinsic", "::", "sadd_with_overflow", ":", "case", "Intrinsic", "::", "uadd_with_overflow", ":", "case", "Intrinsic", "::", "ssub_with_overflow", ":", "case", "Intrinsic", "::", "usub_with_overflow", ":", "case", ...
LLVM
PowerPC
TD
program_repair
CPU
631,330
[ "<FIXS>", "[", "]", ">", ";", "<FIXE>" ]
[ "def", "LXVW4X", ":", "XX1Form", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "vsrc", ":", "$", "XT", ")", ",", "(", "ins", "memrr", ":", "$", "src", ")", ",", "<STR_LIT>", ",", "IIC_LdStLFD", ",", "<BUGS>", "[", "(", "set", "v4i32", ":", "$", ...
GCC
s390
MD
stmt_completion
MPU
631,331
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "match_operand", ":", "TF", "<NUM_LIT>" ]
GCC
alpha
MD
next_suggestion
MPU
631,332
[ "]" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "symbol_ref", "<STR_LIT>", ")" ]
LLVM
ARM
TD
next_suggestion
CPU
631,333
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "offset", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "addr", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "offset", "{", "<NUM_LIT>", "-", "...
LLVM
ARM
CPP
next_suggestion
CPU
631,334
[ "else", "return", "STI", ".", "isThumb", "(", ")", "?", "ARM", "::", "R7", ":", "ARM", "::", "R11", ";" ]
[ "static", "unsigned", "getFramePointerReg", "(", "const", "ARMSubtarget", "&", "STI", ")", "{", "if", "(", "STI", ".", "isTargetMachO", "(", ")", ")", "{", "if", "(", "STI", ".", "isTargetDarwin", "(", ")", "||", "STI", ".", "isThumb1Only", "(", ")", "...
GCC
arm
MD
stmt_completion
CPU
631,335
[ "MVE_CNVT", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "(", "unspec", ":", "MVE_5", "[", "(", "match_operand", ":", "<" ]
LLVM
AArch64
CPP
next_suggestion
CPU
631,336
[ "case", "Instruction", "::", "FPToSI", ":" ]
[ "case", "Instruction", "::", "Mul", ":", "return", "selectMul", "(", "I", ")", ";", "case", "Instruction", "::", "SDiv", ":", "return", "selectSDiv", "(", "I", ")", ";", "case", "Instruction", "::", "SRem", ":", "if", "(", "!", "selectBinaryOp", "(", "...
LLVM
ARM64
TD
next_suggestion
CPU
631,337
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rn", ";" ]
LLVM
X86
CPP
stmt_completion
CPU
631,338
[ "->", "getOperand", "(", "<NUM_LIT>", ")", ",", "U", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";" ]
[ "if", "(", "(", "N", "->", "getOpcode", "(", ")", "!=", "ISD", "::", "VSELECT", "&&", "N", "->", "getOpcode", "(", ")", "!=", "<STR_LIT>", "::", "<STR_LIT>", ")", "||", "ISD", "::", "isBuildVectorOfConstantSDNodes", "(", "Cond", ".", "getNode", "(", ")...
LLVM
ARM
TD
next_suggestion
CPU
631,339
[ "let", "validForTailPredication", "=", "!", "eq", "(", "X", ",", "<NUM_LIT>", ")", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Qn", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "bit_28", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "RdaHiDest", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>",...
GCC
nios2
MD
next_suggestion
MPU
631,340
[ "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "-", "<NUM_LIT>", ")", ")", ")", ")" ]
[ "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "-", "<NUM_LIT>", ")", ")", ")", ")", "(", "set", "(", "matc...
GCC
i386
CPP
stmt_completion
CPU
631,341
[ ",", "_", "_", "i", ")", ";" ]
[ "return", "_", "mm_set_pi32", "(", "_", "_", "i" ]
LLVM
ARM
CPP
next_suggestion
CPU
631,342
[ "return", "false", ";" ]
[ "bool", "ARMTTIImpl", "::", "preferInLoopReduction", "(", "unsigned", "Opcode", ",", "Type", "*", "Ty", ",", "TTI", "::", "ReductionFlags", "Flags", ")", "const", "{", "if", "(", "!", "ST", "->", "hasMVEIntegerOps", "(", ")", ")", "return", "false", ";", ...
GCC
aarch64
MD
program_repair
CPU
631,343
[ "<FIXS>", "machine_mode", "mode", "=", "VSTRUCT", ":", "MODE", ">", "mode", "<FIXE>" ]
[ "(", "unspec", ":", "VQ", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "UNSPEC_VSTRUCTDUMMY", ")", "]", "<STR_LIT>", "{", "<BUGS>", "enum", "machine_mode", "mode", "=", "VSTRUCT", ":", "MODE", ">", "mode", "<BUGE>", "rtx", "mem", "=", "gen_rtx_MEM", "(", ...
LLVM
Hexagon
TD
stmt_completion
DSP
631,344
[ ":", "InstrItinClass", ";" ]
[ "def", "tc_fcc3ddf9" ]
LLVM
P2
CPP
stmt_completion
MPU
631,345
[ ")", "const", "{" ]
[ "const", "TargetFrameLowering", "*", "getFrameLowering", "(" ]
LLVM
AArch64
CPP
next_suggestion
CPU
631,346
[ "SDLoc", "DL", "(", "Glue", ")", ";" ]
[ "static", "SDValue", "overflowFlagToValue", "(", "SDValue", "Glue", ",", "EVT", "VT", ",", "SelectionDAG", "&", "DAG", ")", "{", "assert", "(", "Glue", ".", "getResNo", "(", ")", "==", "<NUM_LIT>", ")", ";" ]
GCC
arm
CPP
stmt_completion
CPU
631,347
[ ";" ]
[ "if", "(", "TARGET_BIG_END", "&&", "!", "(", "GET_MODE_SIZE", "(", "from", ")", "==", "<NUM_LIT>", "&&", "GET_MODE_SIZE", "(", "to", ")", "==", "<NUM_LIT>", ")", "&&", "(", "GET_MODE_SIZE", "(", "from", ")", ">", "UNITS_PER_WORD", "||", "GET_MODE_SIZE", "(...
LLVM
PowerPC
CPP
next_suggestion
CPU
631,348
[ "}" ]
[ "switch", "(", "Kind", ")", "{", "case", "Expression", ":", "return", "true", ";", "case", "Immediate", ":", "case", "ContextImmediate", ":", "return", "isInt", "<", "<NUM_LIT>", ">", "(", "getImmS16Context", "(", ")", ")", ";", "default", ":", "return", ...
LLVM
X86
CPP
stmt_completion
CPU
631,349
[ ")", ";" ]
[ "void", "getAnalysisUsage", "(", "AnalysisUsage", "&", "AU", ")", "const", "override", "{", "AU", ".", "setPreservesCFG", "(", ")", ";", "MachineFunctionPass", "::", "getAnalysisUsage", "(", "AU" ]
GCC
nds32
CPP
stmt_completion
CPU
631,350
[ ";" ]
[ "case", "TLS_MODEL_GLOBAL_DYNAMIC", ":", "case", "TLS_MODEL_LOCAL_DYNAMIC", ":", "if", "(", "SYMBOL_REF_TLS_MODEL", "(", "x", ")", "==", "TLS_MODEL_GLOBAL_DYNAMIC", ")", "pat", "=", "gen_rtx_UNSPEC", "(", "SImode", ",", "gen_rtvec", "(", "<NUM_LIT>", ",", "x", ")"...
GCC
gcn
MD
stmt_completion
GPU
631,351
[ "]", ")" ]
[ "(", "define_int_iterator", "MATH_UNOP_TRIG", "[", "UNSPEC_SIN", "UNSPEC_COS" ]
GCC
rs6000
CPP
stmt_completion
CPU
631,352
[ ")", ";" ]
[ "rs6000_call_darwin_1", "(", "value", ",", "func_desc", ",", "tlsarg", ",", "cookie", ",", "false", ")", ";", "gcc_unreachable", "(" ]
LLVM
WebAssembly
CPP
code_generation
Virtual ISA
631,353
[ "void", "Initialize", "(", "MCAsmParser", "&", "Parser", ")", "override", "{", "MCAsmParserExtension", "::", "Initialize", "(", "Parser", ")", ";", "DefaultFunctionTable", "=", "GetOrCreateFunctionTableSymbol", "(", "getContext", "(", ")", ",", "<STR_LIT>", "__indir...
[ "This", "method", "must", "be", "called", "before", "any", "actual", "lowering", "is", "done", "." ]
LLVM
AMDGPU
CPP
program_repair
GPU
631,354
[ "<FIXS>", "Register", "FlatScratchInitReg", "=", "MFI", "->", "getPreloadedReg", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "<FIXE>", "<FIXS>", "Register", "FlatScrInitLo", "=", "TRI", "->", "getSubReg", "(", "FlatScratchInitReg", ",", "AMDGPU", "::", "sub0", ...
[ "DebugLoc", "DL", ";", "MachineBasicBlock", "::", "iterator", "I", "=", "MBB", ".", "begin", "(", ")", ";", "<BUGS>", "unsigned", "FlatScratchInitReg", "=", "MFI", "->", "getPreloadedReg", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "<BUGE>", "MachineRegist...
LLVM
R600
CPP
next_suggestion
GPU
631,355
[ "LoopStack", ".", "back", "(", ")", ".", "second", ".", "insert", "(", "MIb", ")", ";" ]
[ "CurrentStack", "++", ";", "MaxStack", "=", "std", "::", "max", "(", "MaxStack", ",", "CurrentStack", ")", ";", "HasPush", "=", "true", ";", "case", "AMDGPU", "::", "CF_ALU", ":", "I", "=", "MI", ";", "AluClauses", ".", "push_back", "(", "MakeALUClause",...
LLVM
PowerPC
TD
next_suggestion
CPU
631,356
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "BF", ";", "bits", "<", "<NUM_LIT>", ">", "L", ";", "bits", "<", "<NUM_LIT>", ">", "RA", ";", "bits", "<", "<NUM_LIT>", ">", "RB", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "BF", ";", "let", ...
GCC
i386
MD
stmt_completion
CPU
631,357
[ ")", ")" ]
[ "(", "and", "(", "match_test", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")" ]
GCC
i386
MD
stmt_completion
CPU
631,358
[ ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
stmt_completion
DSP
631,359
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "...
LLVM
AArch64
CPP
program_repair
CPU
631,360
[ "<FIXS>", "unsigned", "emitAddSub", "(", "bool", "UseAdd", ",", "MVT", "RetVT", ",", "const", "Value", "*", "LHS", ",", "const", "Value", "*", "RHS", ",", "bool", "SetFlags", "=", "false", ",", "bool", "WantResult", "=", "true", ",", "bool", "IsZExt", ...
[ "const", "Value", "*", "Cond", ")", ";", "<BUGS>", "unsigned", "emitAddsSubs", "(", "bool", "UseAdds", ",", "MVT", "RetVT", ",", "const", "Value", "*", "LHS", ",", "const", "Value", "*", "RHS", ",", "bool", "IsZExt", "=", "false", ",", "bool", "WantRes...
LLVM
RV16K
CPP
next_suggestion
Virtual ISA
631,361
[ "}" ]
[ "void", "addImmOperands", "(", "MCInst", "&", "Inst", ",", "unsigned", "N", ")", "const", "{", "assert", "(", "N", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Invalid number of operands!", "<STR_LIT>", ")", ";", "addExpr", "(", "Inst", ",", "getImm", "(", ")", ...
LLVM
Hexagon
TD
next_suggestion
DSP
631,362
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";" ]
[ "def", "C2_cmoveif", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "s32_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_5a2711e5", ",", "TypeALU32_2op", ">", ",", "Enc_cda0...
LLVM
X86
CPP
next_suggestion
CPU
631,363
[ "if", "(", "EltVT", "==", "MVT", "::", "i8", ")", "return", "SDValue", "(", ")", ";" ]
[ "if", "(", "!", "isa", "<", "ConstantSDNode", ">", "(", "N2", ")", ")", "return", "SDValue", "(", ")", ";", "unsigned", "NumElems", "=", "VT", ".", "getVectorNumElements", "(", ")", ";", "unsigned", "IdxVal", "=", "cast", "<", "ConstantSDNode", ">", "(...
LLVM
Mips
CPP
stmt_completion
CPU
631,364
[ "bool", "IsLittleEndian", ",", "bool", "Is64Bit", ")", "{" ]
[ "MCObjectWriter", "*", "llvm", "::", "createMipsELFObjectWriter", "(", "raw_ostream", "&", "OS", ",", "uint8_t", "OSABI", "," ]
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
631,365
[ ")", ")", "return", "false", ";" ]
[ "auto", "I", "=", "Register", "::", "virtReg2Index", "(", "VReg", ")", ";", "if", "(", "I", ">=", "VRegStackified", ".", "size", "(" ]
LLVM
ARM
TD
next_suggestion
CPU
631,366
[ "}" ]
[ "let", "ParserMethod", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
631,367
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "def", "C4_cmplteui", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "u32_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_56f114f4", ",", "TypeALU32_2op", ">", ",", "Enc_c0c...
GCC
powerpcspe
MD
stmt_completion
CPU
631,368
[ ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
arm
MD
stmt_completion
CPU
631,369
[ ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
mep
MD
stmt_completion
CPU
631,370
[ ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
i386
MD
next_suggestion
CPU
631,371
[ "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")" ]
[ "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
PowerPC
TD
program_repair
CPU
631,372
[ "<FIXS>", "(", "RLWINM", "(", "STWCX", "gprc", ":", "$", "A", ",", "ForceXForm", ":", "$", "dst", ")", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ">", ";", "<FIXE>", "<FIXS>", "(", "RLWINM", "(", "STWCX", "gprc", ":", "$", "A", ",",...
[ "(", "OR8", "(", "RLDICR", "DWBytes7654", ".", "DWord", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ",", "DWBytes3210", ".", "DWord", ")", ">", ";", "def", ":", "Pat", "(", "int_ppc_stwcx", "ForceXForm", ":", "$", "dst", ",", "gprc", ":", "$", "A", ")",...
GCC
rs6000
CPP
next_suggestion
CPU
631,373
[ "}" ]
[ "struct", "df_insn_info", "*", "insn_info", "=", "DF_INSN_INFO_GET", "(", "insn", ")", ";", "df_ref", "use", ";", "FOR_EACH_INSN_INFO_USE", "(", "use", ",", "insn_info", ")", "{", "struct", "df_link", "*", "def_link", "=", "DF_REF_CHAIN", "(", "use", ")", ";...
LLVM
Hexagon
TD
stmt_completion
DSP
631,374
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ...
LLVM
Hexagon
CPP
program_repair
DSP
631,375
[ "<FIXS>", "InVals", ".", "push_back", "(", "DAG", ".", "getLoad", "(", "VA", ".", "getLocVT", "(", ")", ",", "dl", ",", "Chain", ",", "FIN", ",", "MachinePointerInfo", "(", ")", ")", ")", ";", "<FIXE>" ]
[ "InVals", ".", "push_back", "(", "FIN", ")", ";", "}", "else", "{", "<BUGS>", "InVals", ".", "push_back", "(", "DAG", ".", "getLoad", "(", "VA", ".", "getLocVT", "(", ")", ",", "dl", ",", "Chain", ",", "FIN", ",", "MachinePointerInfo", "(", ")", ",...
GCC
ia64
MD
next_suggestion
CPU
631,376
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "smax", ":", "V2SF", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>"...
LLVM
X86
CPP
stmt_completion
CPU
631,377
[ "name", "<<", "<STR_LIT>", "\\n", "<STR_LIT>", ")", ";" ]
[ "static", "bool", "verifySymbol", "(", "StringRef", "name", ")", "{", "if", "(", "name", ".", "equals", "(", "<STR_LIT>", "memcpy", "<STR_LIT>", ")", ")", "return", "true", ";", "if", "(", "name", ".", "equals", "(", "<STR_LIT>", "memset", "<STR_LIT>", "...
LLVM
R600
CPP
stmt_completion
GPU
631,378
[ ")", ";" ]
[ "setOperationAction", "(", "ISD", "::", "STORE", ",", "MVT", "::", "i1", ",", "Custom", ")", ";", "setOperationAction", "(", "ISD", "::", "STORE", ",", "MVT", "::", "i32", ",", "Custom", ")", ";", "setOperationAction", "(", "ISD", "::", "STORE", ",", "...
GCC
tilegx
CPP
program_repair
VLIW
631,379
[ "<FIXS>", "tilegx_vector_mode_supported_p", "(", "machine_mode", "mode", ")", "<FIXE>" ]
[ "static", "bool", "<BUGS>", "tilegx_vector_mode_supported_p", "(", "enum", "machine_mode", "mode", ")", "<BUGE>", "{", "return", "mode", "==", "V8QImode", "||", "mode", "==", "V4HImode", "||", "mode", "==", "V2SImode", ";", "}" ]
LLVM
ARM
TD
next_suggestion
CPU
631,380
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Qm", "{", "<NUM_LIT>", "}", ";" ]
[ "class", "MVE_VPTft1", "<", "string", "suffix", ",", "bit", "size", ">", ":", "MVE_VPTf", "<", "suffix", ",", "size", ",", "(", "ins", "vpt_mask", ":", "$", "Mk", ",", "MQPR", ":", "$", "Qn", ",", "MQPR", ":", "$", "Qm", ",", "pred_basic_fp", ":", ...
LLVM
X86
CPP
next_suggestion
CPU
631,381
[ "return", "Op", ".", "second", ";" ]
[ "ICToken", "Op", "=", "PostfixStack", ".", "pop_back_val", "(", ")", ";", "assert", "(", "(", "Op", ".", "first", "==", "IC_IMM", "||", "Op", ".", "first", "==", "IC_REGISTER", ")", "&&", "<STR_LIT>", "Expected and immediate or register!", "<STR_LIT>", ")", ...
LLVM
AArch64
TD
stmt_completion
CPU
631,382
[ "ParserMatchClass", "=", "Imm0_31Operand", ";" ]
[ "return", "(", "(", "uint64_t", ")", "Imm", ")", "<", "<NUM_LIT>", ";", "}", "]", ">", "{", "let" ]
LLVM
SystemZ
TD
next_suggestion
CPU
631,383
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "R3", ";" ]
[ "field", "bits", "<", "<NUM_LIT>", ">", "Inst", ";", "field", "bits", "<", "<NUM_LIT>", ">", "SoftFail", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "R1", ";", "bits", "<", "<NUM_LIT>", ">", "R2", ";", "bits", "<", "<NUM_LIT>", ">", "R3", "...
GCC
arm
CPP
stmt_completion
CPU
631,384
[ "_", "a", ",", "_", "_", "b", ")", ";" ]
[ "vcgeq_s16", "(", "int16x8_t", "_", "_", "a", ",", "int16x8_t", "_", "_", "b", ")", "{", "return", "(", "uint16x8_t", ")", "_", "_", "builtin_neon_vcgev8hi", "(", "_" ]
GCC
nds32
MD
next_suggestion
CPU
631,385
[ "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mem", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "m...
LLVM
ARM
CPP
stmt_completion
CPU
631,386
[ "ShiftTy", ",", "<NUM_LIT>", ")", ")", ")", ";" ]
[ "Inst", ".", "addOperand", "(", "MCOperand", "::", "CreateImm", "(", "<STR_LIT>", "::", "<STR_LIT>", "(", "Shift", "." ]
LLVM
X86
CPP
next_suggestion
CPU
631,387
[ "SmallVector", "<", "CCValAssign", ",", "<NUM_LIT>", ">", "RVLocs", ";" ]
[ "break", ";", "}", "case", "CCValAssign", "::", "BCvt", ":", "{", "ArgReg", "=", "fastEmit_r", "(", "ArgVT", ",", "VA", ".", "getLocVT", "(", ")", ",", "ISD", "::", "BITCAST", ",", "ArgReg", ",", "false", ")", ";", "assert", "(", "ArgReg", "&&", "<...
LLVM
Cpu0
CPP
next_suggestion
CPU
631,388
[ "Changed", "=", "true", ";" ]
[ "const", "TargetSubtargetInfo", "*", "STI", "=", "TM", ".", "getSubtargetImpl", "(", "*", "(", "F", ".", "getFunction", "(", ")", ")", ")", ";", "const", "TargetInstrInfo", "*", "TII", "=", "STI", "->", "getInstrInfo", "(", ")", ";", "if", "(", "(", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
631,389
[ ",", "DL", ",", "VT", ",", "R", ",", "Y", ")", ",", "R", ")", ";" ]
[ "SDValue", "NegYZ", "=", "DAG", ".", "getNode", "(", "ISD", "::", "MUL", ",", "DL", ",", "VT", ",", "NegY", ",", "Z", ")", ";", "Z", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "DL", ",", "VT", ",", "Z", ",", "DAG", ".", "getN...
LLVM
Mips
CPP
next_suggestion
CPU
631,390
[ "}" ]
[ "bool", "MipsSEDAGToDAGISel", "::", "selectAddrRegImm9", "(", "SDValue", "Addr", ",", "SDValue", "&", "Base", ",", "SDValue", "&", "Offset", ")", "const", "{", "if", "(", "selectAddrFrameIndex", "(", "Addr", ",", "Base", ",", "Offset", ")", ")", "return", ...
LLVM
AMDGPU
TD
program_repair
GPU
631,391
[ "<FIXS>", "(", "inst", "$", "ptr", ",", "getVregSrcForVT", "vt", ">", ".", "ret", ":", "$", "swap", ",", "getVregSrcForVT", "vt", ">", ".", "ret", ":", "$", "cmp", ",", "Offset", ":", "$", "offset", ",", "(", "i1", "gds", ")", ")", ">", "{", "<...
[ "class", "DSAtomicCmpXChg", "DS_Pseudo", "inst", ",", "ValueType", "vt", ",", "PatFrag", "frag", ",", "int", "complexity", "=", "<NUM_LIT>", ",", "bit", "gds", "=", "<NUM_LIT>", ">", ":", "GCNPat", "(", "frag", "(", "DS1Addr1Offset", "i32", ":", "$", "ptr"...
LLVM
AArch64
TD
stmt_completion
CPU
631,392
[ "$", "src2", ",", "V64", ":", "$", "src1", ")", ",", "<NUM_LIT>", ">", ";" ]
[ "def", ":", "InstAlias", "<", "<STR_LIT>", "#", "<STR_LIT>", ",", "(", "FACGTv2f32", "V64", ":", "$", "dst", ",", "V64", ":" ]
LLVM
Hexagon
TD
stmt_completion
DSP
631,393
[ "=", "<NUM_LIT>", ";" ]
[ "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "i...
GCC
rs6000
MD
next_suggestion
CPU
631,394
[ "UNSPEC_CMPEQB", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "CC", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "CC", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", "...
GCC
c6x
MD
stmt_completion
VLIW
631,395
[ ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
i386
CPP
stmt_completion
CPU
631,396
[ "_", "A", "*", "(", "_", "_", "v16hu", ")", "_", "_", "B", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m256i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_mullo_epi16", "(", "_", "_", "m256i", "_", "_", "A", ...
LLVM
ARM
TD
next_suggestion
CPU
631,397
[ "def", "SubReg_i16_lane", ":", "SDNodeXForm", "<", "imm", ",", "[", "{" ]
[ "}", "]", ">", ";", "def", "DSubReg_f64_reg", ":", "SDNodeXForm", "<", "imm", ",", "[", "{", "assert", "(", "ARM", ":", ":", "dsub_7", "=", "=", "ARM", ":", ":", "dsub_0", "+", "<NUM_LIT>", "&", "&", "<STR_LIT>", ")", ";", "return", "CurDAG", "-", ...
LLVM
Hexagon
TD
stmt_completion
DSP
631,398
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
LLVM
P2
CPP
stmt_completion
MPU
631,399
[ ";" ]
[ "if", "(", "I", "->", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", "&&", "I", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getMBB", "(", ")", "==", "&", "MBBN", ")", "{", "++", "NumDelJmp", ";", "MBB", ".", "erase", "(", "I", ...