Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | i386 | CPP | next_suggestion | CPU | 631,200 | [
"fprintf",
"(",
"file",
",",
"<STR_LIT>",
" num_imm = %d, num_imm_32 = %d, num_imm_64 = %d, imm_size = %d\\n",
"<STR_LIT>",
",",
"list",
"->",
"num_imm",
",",
"list",
"->",
"num_imm_32",
",",
"list",
"->",
"num_imm_64",
",",
"list",
"->",
"imm_size",
")",
";"
] | [
"int",
"i",
";",
"if",
"(",
"window_num",
"==",
"<NUM_LIT>",
")",
"list",
"=",
"dispatch_window_list",
";",
"else",
"list",
"=",
"dispatch_window_list1",
";",
"fprintf",
"(",
"file",
",",
"<STR_LIT>",
"Window #%d:\\n",
"<STR_LIT>",
",",
"list",
"->",
"window_n... |
GCC | rs6000 | MD | stmt_completion | CPU | 631,201 | [
":",
"V2DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V2DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"V2DI",
"[",
"(",
"match_operand"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 631,202 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_svaddh",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"IntRegs",
":",
"$",
"Rt32",
")",
",",
"<STR_LIT>",
",",
"tc_5a2711e5",
",",
"TypeALU32_3op",
">",
",",
"Enc_5ab2... |
LLVM | Hexagon | TD | next_suggestion | DSP | 631,203 | [
"}"
] | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"isPseudo",
"=",
"<NUM_LIT>",
";",
"let",
"isCodeGenOnly",
"=",
"<NUM_LIT>",
";"
] |
GCC | rs6000 | MD | next_suggestion | CPU | 631,204 | [
"(",
"DD",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"DF",
"<STR_LIT>",
")",
"(",
"SD",
"<STR_LIT>",
")"
] |
GCC | mep | MD | next_suggestion | CPU | 631,205 | [
"]",
"<NUM_LIT>",
")",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"SI",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
"... |
GCC | sparc | MD | next_suggestion | CPU | 631,206 | [
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"TF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"TF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 631,207 | [
"MachineInstr",
"*",
"BumpI",
"=",
"MRI",
"->",
"getVRegDef",
"(",
"I",
"->",
"first",
")",
";"
] | [
"MachineBasicBlock",
"*",
"TB",
"=",
"nullptr",
",",
"*",
"FB",
"=",
"nullptr",
";",
"SmallVector",
"<",
"MachineOperand",
",",
"<NUM_LIT>",
">",
"Cond",
";",
"bool",
"NotAnalyzed",
"=",
"TII",
"->",
"analyzeBranch",
"(",
"*",
"ExitingBlock",
",",
"TB",
",... |
LLVM | X86 | CPP | next_suggestion | CPU | 631,208 | [
"len",
"+=",
"<NUM_LIT>",
"+",
"(",
"n",
">",
"<NUM_LIT>",
")",
"+",
"(",
"n",
">",
"<NUM_LIT>",
")",
";"
] | [
"if",
"(",
"len",
"==",
"<NUM_LIT>",
")",
"O",
"<<",
"<STR_LIT>",
"\\tdb ",
"<STR_LIT>",
";",
"if",
"(",
"n",
">=",
"<NUM_LIT>",
"&&",
"n",
"<=",
"<NUM_LIT>",
")",
"{",
"if",
"(",
"!",
"inString",
")",
"{",
"if",
"(",
"len",
">",
"<NUM_LIT>",
")",
... |
GCC | ia64 | MD | stmt_completion | CPU | 631,209 | [
"]",
")",
"]"
] | [
"(",
"define_cond_exec",
"[",
"(",
"match_operator",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"match_operand",
":",
"BI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")"
] |
GCC | rs6000 | CPP | stmt_completion | CPU | 631,210 | [
")",
")",
";"
] | [
"int",
"small_data_operand",
"(",
"rtx",
"op",
"ATTRIBUTE_UNUSED",
",",
"machine_mode",
"mode",
"ATTRIBUTE_UNUSED",
")",
"{",
"rtx",
"sym_ref",
";",
"if",
"(",
"rs6000_sdata",
"==",
"SDATA_NONE",
"||",
"rs6000_sdata",
"==",
"SDATA_DATA",
")",
"return",
"<NUM_LIT>"... |
GCC | aarch64 | MD | stmt_completion | CPU | 631,211 | [
"]",
")"
] | [
"(",
"define_mode_iterator",
"GPF",
"[",
"SF",
"DF"
] |
GCC | rs6000 | MD | next_suggestion | CPU | 631,212 | [
"}",
")"
] | [
"if",
"(",
"BYTES_BIG_ENDIAN",
")",
"emit_insn",
"(",
"gen_vinsertgl_internal_",
"<",
"mode",
">",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",... |
GCC | i386 | CPP | next_suggestion | CPU | 631,213 | [
"if",
"(",
"STACK_REG_P",
"(",
"a",
")",
"||",
"STACK_REG_P",
"(",
"b",
")",
")",
"{"
] | [
"if",
"(",
"decl",
")",
"func",
"=",
"decl",
";",
"else",
"{",
"func",
"=",
"TREE_TYPE",
"(",
"TREE_OPERAND",
"(",
"exp",
",",
"<NUM_LIT>",
")",
")",
";",
"if",
"(",
"POINTER_TYPE_P",
"(",
"func",
")",
")",
"func",
"=",
"TREE_TYPE",
"(",
"func",
")... |
GCC | m68k | CPP | next_suggestion | MPU | 631,214 | [
"if",
"(",
"opy_p",
"&&",
"sched_mem_operand_p",
"(",
"insn",
",",
"false",
")",
")",
"return",
"sched_get_operand",
"(",
"insn",
",",
"false",
")",
";"
] | [
"opy_p",
"=",
"true",
";",
"}",
"if",
"(",
"must_write_p",
")",
"{",
"opx_p",
"=",
"true",
";",
"opy_p",
"=",
"false",
";",
"}"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 631,215 | [
")",
"<STR_LIT>",
";"
] | [
"printOperand",
"(",
"MI",
",",
"Op",
"+",
"<NUM_LIT>",
",",
"O",
")",
";",
"O",
"<<",
"'",
":",
"'",
";",
"}",
"O",
"<<",
"<STR_LIT>",
"(",
"<STR_LIT>",
";",
"printOperand",
"(",
"MI",
",",
"Op",
",",
"O",
")",
";",
"O",
"<<",
"<STR_LIT>"
] |
GCC | i386 | MD | program_repair | CPU | 631,216 | [
"<FIXS>",
"UNSPEC_MOVNT",
")",
")",
"]",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"STORENT_MODE",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"STORENT_MODE",
"[",
"(",
"match_operand",
":",
"STORENT_MODE",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")... |
GCC | arm | CPP | program_repair | CPU | 631,217 | [
"<FIXS>",
"addr",
"=",
"plus_constant",
"(",
"Pmode",
",",
"src",
",",
"(",
"srcoffset",
"+",
"j",
"*",
"UNITS_PER_WORD",
"-",
"src_autoinc",
")",
")",
";",
"<FIXE>"
] | [
"{",
"for",
"(",
"j",
"=",
"<NUM_LIT>",
";",
"j",
"interleave_factor",
";",
"j",
"++",
")",
"{",
"<BUGS>",
"addr",
"=",
"plus_constant",
"(",
"src",
",",
"srcoffset",
"+",
"j",
"*",
"UNITS_PER_WORD",
"-",
"src_autoinc",
")",
";",
"<BUGE>",
"mem",
"=",
... |
LLVM | X86 | TD | stmt_completion | CPU | 631,218 | [
";"
] | [
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"ParserMatchClass",
"=",
"X86AbsMemAsmOperand"
] |
GCC | ia64 | MD | program_repair | CPU | 631,219 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"neg",
":",
"DF",
"(",
"mult",
":",
"DF",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"]",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",... |
GCC | aarch64 | CPP | next_suggestion | CPU | 631,220 | [
"output_addr_const",
"(",
"asm_out_file",
",",
"x",
")",
";"
] | [
"}",
"if",
"(",
"!",
"REG_P",
"(",
"x",
")",
"||",
"!",
"GP_REGNUM_P",
"(",
"REGNO",
"(",
"x",
")",
"+",
"<NUM_LIT>",
")",
")",
"{",
"output_operand_lossage",
"(",
"<STR_LIT>",
"invalid operand for '%%%c'",
"<STR_LIT>",
",",
"code",
")",
";",
"return",
"... |
GCC | arm | CPP | stmt_completion | CPU | 631,221 | [
"_",
"_",
"p",
")",
";"
] | [
"return",
"_",
"_",
"builtin_mve_vandq_m_uv16qi",
"(",
"_",
"_",
"arm_vuninitializedq_u8",
"(",
")",
",",
"_",
"_",
"a",
",",
"_",
"_",
"b",
","
] |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 631,222 | [
"WasmSym",
"->",
"setWeak",
"(",
"true",
")",
";"
] | [
"bool",
"Mutable",
"=",
"strcmp",
"(",
"Name",
",",
"<STR_LIT>",
"__stack_pointer",
"<STR_LIT>",
")",
"==",
"<NUM_LIT>",
"||",
"strcmp",
"(",
"Name",
",",
"<STR_LIT>",
"__tls_base",
"<STR_LIT>",
")",
"==",
"<NUM_LIT>",
";",
"WasmSym",
"->",
"setType",
"(",
"... |
LLVM | X86 | CPP | stmt_completion | CPU | 631,223 | [
".",
"hasOneNonDBGUse",
"(",
"MI1",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
")",
")",
"return",
"true",
";"
] | [
"if",
"(",
"Commuted",
")",
"std",
"::",
"swap",
"(",
"MI1",
",",
"MI2",
")",
";",
"if",
"(",
"MI1",
"->",
"getOpcode",
"(",
")",
"==",
"AssocOpcode",
"&&",
"hasReassociableOperands",
"(",
"*",
"MI1",
",",
"MBB",
")",
"&&",
"MRI"
] |
LLVM | R600 | CPP | next_suggestion | GPU | 631,224 | [
"return",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"SDLoc",
"(",
"Op",
")",
",",
"VT",
",",
"FractPart",
")",
";"
] | [
"SDValue",
"FractPart",
"=",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"SDLoc",
"(",
"Op",
")",
",",
"VT",
",",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"FMUL",
",",
"SDLoc",
"(",
"Op",
")",
",",
"VT",
",",
"Arg",
",",
"DAG... |
LLVM | R600 | CPP | code_generation | GPU | 631,225 | [
"BitVector",
"getReservedRegs",
"(",
"const",
"MachineFunction",
"&",
"MF",
")",
"const",
"override",
"{",
"assert",
"(",
"!",
"<STR_LIT>",
"Unimplemented",
"<STR_LIT>",
")",
";",
"return",
"BitVector",
"(",
")",
";",
"}"
] | [
"getReservedRegs",
"-",
"Returns",
"a",
"bitset",
"indexed",
"by",
"physical",
"register",
"number",
"indicating",
"if",
"a",
"register",
"is",
"a",
"special",
"register",
"that",
"has",
"particular",
"uses",
"and",
"should",
"be",
"considered",
"unavailable",
"... |
GCC | arm | MD | next_suggestion | CPU | 631,226 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"umax",
":",
"MVE_2",
"(",
"match_operand",
":",
"MVE_2",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"MVE_2",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | csky | CPP | stmt_completion | CPU | 631,227 | [
"void",
")",
"{"
] | [
"void",
"csky_init_expanders",
"("
] |
LLVM | Sparc | CPP | stmt_completion | CPU | 631,228 | [
"CSR_RegMask",
";"
] | [
"const",
"uint32_t",
"*",
"SparcRegisterInfo",
"::",
"getCallPreservedMask",
"(",
"CallingConv",
"::",
"ID",
"CC",
")",
"const",
"{",
"return"
] |
GCC | arm | CPP | stmt_completion | CPU | 631,229 | [
",",
"_",
"_",
"p",
")",
";"
] | [
"return",
"_",
"_",
"builtin_mve_vcvtq_m_to_f_uv8hf",
"(",
"_",
"_",
"arm_vuninitializedq_f16",
"(",
")",
",",
"_",
"_",
"a"
] |
GCC | nds32 | MD | stmt_completion | CPU | 631,230 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"ior",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 631,231 | [
"}"
] | [
"bool",
"isGP64",
"(",
")",
"const",
"{",
"return",
"(",
"STI",
".",
"getFeatureBits",
"(",
")",
"&",
"Mips",
"::",
"FeatureGP64Bit",
")",
"!=",
"<NUM_LIT>",
";"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 631,232 | [
"const",
"Value",
"*",
"DstSV",
"=",
"cast",
"<",
"SrcValueSDNode",
">",
"(",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
"->",
"getValue",
"(",
")",
";"
] | [
"SDValue",
"X86TargetLowering",
"::",
"LowerVACOPY",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
")",
"{",
"assert",
"(",
"Subtarget",
"->",
"is64Bit",
"(",
")",
"&&",
"<STR_LIT>",
"This code only handles 64-bit va_copy!",
"<STR_LIT>",
")",
";",
"SDValu... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 631,233 | [
"return",
"true",
";"
] | [
"if",
"(",
"!",
"Before",
")",
"++",
"MI",
";",
"BuildMI",
"(",
"MBB",
",",
"MI",
",",
"DL",
",",
"TII",
"->",
"get",
"(",
"Wbinvl1Opcode",
")",
")",
";",
"if",
"(",
"!",
"Before",
")",
"--",
"MI",
";"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 631,234 | [
"SDValue",
"Ops",
"[",
"<NUM_LIT>",
"]",
"=",
"{",
"Lo",
",",
"Hi",
"}",
";"
] | [
"SDValue",
"Tmp1",
"=",
"isSRA",
"?",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"SRA",
",",
"dl",
",",
"VT",
",",
"ShOpHi",
",",
"DAG",
".",
"getConstant",
"(",
"VTBits",
"-",
"<NUM_LIT>",
",",
"MVT",
"::",
"i8",
")",
")",
":",
"DAG",
".",
"getCon... |
LLVM | ARM | CPP | stmt_completion | CPU | 631,235 | [
",",
"Subtarget",
")",
";"
] | [
"return",
"LowerGlobalAddressELF",
"(",
"Op",
",",
"DAG",
")",
";",
"case",
"Triple",
"::",
"MachO",
":",
"return",
"LowerGlobalAddressDarwin",
"(",
"Op",
",",
"DAG",
")",
";",
"}",
"case",
"ISD",
"::",
"GlobalTLSAddress",
":",
"return",
"LowerGlobalTLSAddress... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 631,236 | [
"}"
] | [
"Value",
"*",
"Ptr",
"=",
"BasePtr",
";",
"if",
"(",
"Offset",
")",
"Ptr",
"=",
"IRB",
".",
"CreateConstGEP1_32",
"(",
"Ptr",
",",
"Offset",
")",
";",
"IRB",
".",
"CreateCall",
"(",
"SetTagZeroFn",
",",
"{",
"Ptr",
",",
"ConstantInt",
"::",
"get",
"(... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 631,237 | [
",",
"DAG",
")",
")",
";"
] | [
"const",
"StructLayout",
"*",
"SL",
"=",
"TD",
".",
"getStructLayout",
"(",
"ST",
")",
";",
"EVT",
"PtrVT",
"=",
"InitPtr",
".",
"getValueType",
"(",
")",
";",
"SmallVector",
"<",
"SDValue",
",",
"<NUM_LIT>",
">",
"Chains",
";",
"for",
"(",
"unsigned",
... |
LLVM | PowerPC | TD | stmt_completion | CPU | 631,238 | [
"$",
"rB",
",",
"crbitrc",
":",
"$",
"cond",
")",
",",
"<STR_LIT>",
",",
"IIC_IntGeneral",
",",
"[",
"]",
">",
";"
] | [
"def",
"ISEL8",
":",
"AForm_4",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
"g8rc",
":",
"$",
"rT",
")",
",",
"(",
"ins",
"g8rc_nox0",
":",
"$",
"rA",
",",
"g8rc",
":"
] |
LLVM | ARM | TD | next_suggestion | CPU | 631,239 | [
"}"
] | [
"let",
"ParserMethod",
"=",
"<STR_LIT>",
";",
"let",
"RenderMethod",
"=",
"<STR_LIT>",
";"
] |
GCC | i386 | CPP | stmt_completion | CPU | 631,240 | [
"mm512_setzero_pd",
"(",
")",
",",
"(",
"_",
"_",
"mmask8",
")",
"_",
"_",
"U",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_maskz_load_pd",
"(",
"_",
"_",
"mmask8",
"_",
"_",
"U... |
GCC | msp430 | MD | next_suggestion | MPU | 631,241 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"HI",
"\t",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"minus",
":",
"HI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>... |
LLVM | Hexagon | TD | stmt_completion | DSP | 631,242 | [
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>"
] |
GCC | vax | CPP | code_generation | CPU | 631,243 | [
"static",
"int",
"vax_address_cost_1",
"(",
"rtx",
"addr",
")",
"{",
"int",
"reg",
"=",
"<NUM_LIT>",
",",
"indexed",
"=",
"<NUM_LIT>",
",",
"indir",
"=",
"<NUM_LIT>",
",",
"offset",
"=",
"<NUM_LIT>",
",",
"predec",
"=",
"<NUM_LIT>",
";",
"rtx",
"plus_op0",... | [
"Return",
"the",
"cost",
"in",
"cycles",
"of",
"a",
"memory",
"address",
",",
"relative",
"to",
"register",
"indirect",
".",
"Each",
"of",
"the",
"following",
"adds",
"the",
"indicated",
"number",
"of",
"cycles",
":",
"1",
"-",
"symbolic",
"address",
"1",
... |
GCC | i386 | CPP | next_suggestion | CPU | 631,244 | [
"}"
] | [
"unsigned",
"int",
"flags",
"=",
"default_section_type_flags",
"(",
"decl",
",",
"name",
",",
"reloc",
")",
";",
"if",
"(",
"ix86_in_large_data_p",
"(",
"decl",
")",
")",
"flags",
"|=",
"SECTION_LARGE",
";",
"if",
"(",
"decl",
"==",
"NULL_TREE",
"&&",
"(",... |
GCC | i860 | MD | stmt_completion | CPU | 631,245 | [
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI"
] |
GCC | arm | CPP | stmt_completion | CPU | 631,246 | [
"b",
")",
";"
] | [
"return",
"_",
"_",
"builtin_mve_vorrq_sv16qi",
"(",
"_",
"_",
"a",
",",
"_",
"_"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 631,247 | [
"<STR_LIT>",
",",
"null_frag",
">",
";"
] | [
"def",
"PACGA",
":",
"SignAuthTwoOperand",
"<",
"<NUM_LIT>",
","
] |
GCC | rl78 | MD | stmt_completion | MPU | 631,248 | [
"[",
"<NUM_LIT>",
"]",
")",
")"
] | [
"{",
"if",
"(",
"MEM_P",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"&",
"&",
"MEM_P",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"copy_to_mode_reg",
"(",
"QImode",
",",
"operands",
"[",
"<NUM_LIT>",
"]"... |
GCC | rs6000 | MD | stmt_completion | CPU | 631,249 | [
"match_code",
"<STR_LIT>",
")"
] | [
"(",
"and",
"("
] |
GCC | arm | MD | next_suggestion | CPU | 631,250 | [
"<STR_LIT>"
] | [
"(",
"set",
"(",
"mem",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"set",
"(",
"mem",
":",
"SI",
"(",
"plus",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")... |
LLVM | AArch64 | TD | stmt_completion | CPU | 631,251 | [
",",
"(",
"!",
"cast",
"<",
"Instruction",
">",
"(",
"NAME",
"#",
"<STR_LIT>",
")",
"V128",
":",
"$",
"LHS",
",",
"V128",
":",
"$",
"MHS",
",",
"V128",
":",
"$",
"RHS",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"v4i32",
"(",
"OpNode",
"(",
"v4i32",
"V128",
":",
"$",
"LHS",
")",
",",
"(",
"v4i32",
"V128",
":",
"$",
"MHS",
")",
",",
"(",
"v4i32",
"V128",
":",
"$",
"RHS",
")",
")",
")"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 631,252 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rt",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"L",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"offset",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NU... |
GCC | i386 | CPP | program_repair | CPU | 631,253 | [
"<FIXS>",
"emit_insn",
"(",
"gen_rtx_SET",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"<FIXE>"
] | [
"if",
"(",
"!",
"nonimmediate_operand",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"mode",
")",
")",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"force_reg",
"(",
"mode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
";",
"ix86_fixup_binary_operands_no_copy",
"... |
GCC | arm | CPP | next_suggestion | CPU | 631,254 | [
"}"
] | [
"else",
"mode",
"=",
"DECL_MODE",
"(",
"DECL_RESULT",
"(",
"current_function_decl",
")",
")",
";",
"return",
"GET_MODE_SIZE",
"(",
"mode",
")",
";"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 631,255 | [
"}"
] | [
"std",
"::",
"pair",
"<",
"StringRef",
",",
"StringRef",
">",
"ArchP",
"=",
"ArchV",
".",
"split",
"(",
"'",
"t",
"'",
")",
";",
"std",
"::",
"pair",
"<",
"StringRef",
",",
"StringRef",
">",
"CPUP",
"=",
"CPU",
".",
"split",
"(",
"'",
"t",
"'",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 631,256 | [
"FuncInfo",
"->",
"removeVGPRForSGPRSpill",
"(",
"FuncInfo",
"->",
"VGPRReservedForSGPRSpill",
",",
"MF",
")",
";"
] | [
"unsigned",
"FIOp",
"=",
"AMDGPU",
"::",
"getNamedOperandIdx",
"(",
"MI",
".",
"getOpcode",
"(",
")",
",",
"AMDGPU",
"::",
"OpName",
"::",
"vaddr",
")",
";",
"int",
"FI",
"=",
"MI",
".",
"getOperand",
"(",
"FIOp",
")",
".",
"getIndex",
"(",
")",
";",... |
GCC | msp430 | MD | next_suggestion | MPU | 631,257 | [
")"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 631,258 | [
">",
"(",
")",
"->",
"setHasCFIAdjustCfa",
"(",
"true",
")",
";"
] | [
"void",
"X86FrameLowering",
"::",
"BuildCFI",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"MBBI",
",",
"const",
"DebugLoc",
"&",
"DL",
",",
"const",
"MCCFIInstruction",
"&",
"CFIInst",
",",
"MachineInstr",
"::",
"MIFlag",
"F... |
GCC | aarch64 | MD | program_repair | CPU | 631,259 | [
"<FIXS>",
"(",
"define_insn",
"<STR_LIT>",
"<FIXE>"
] | [
"}",
")",
"<BUGS>",
"(",
"define_insn",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec_volatile",
":",
"SI",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
"UNSPECV_SX",
")",
... |
LLVM | ARM | TD | program_repair | CPU | 631,260 | [
"<FIXS>",
"unsigned",
"Value",
"=",
"-",
"(",
"unsigned",
")",
"N",
"-",
">",
"getZExtValue",
"(",
")",
";",
"<FIXE>"
] | [
"def",
"so_imm_neg_asmoperand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";",
"}",
"def",
"so_imm_neg",
":",
"Operand",
"i32",
">",
",",
"PatLeaf",
"(",
"imm",
")",
",",
"[",
"{",
"<BUGS>",
"int64_t",
"Value",
"=",
"-",
"(",
"int",
... |
GCC | s390 | CPP | code_generation | MPU | 631,261 | [
"static",
"bool",
"s390_legitimate_constant_p",
"(",
"machine_mode",
"mode",
",",
"rtx",
"op",
")",
"{",
"if",
"(",
"!",
"SYMBOLIC_CONST",
"(",
"op",
")",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"TARGET_CPU_ZARCH",
"&&",
"larl_operand",
"(",
"op",
",",
... | [
"Returns",
"true",
"if",
"the",
"constant",
"value",
"OP",
"is",
"a",
"legitimate",
"general",
"operand",
".",
"It",
"is",
"given",
"that",
"OP",
"satisfies",
"CONSTANT_P",
"or",
"is",
"a",
"CONST_DOUBLE",
"."
] |
LLVM | ARM64 | TD | stmt_completion | CPU | 631,262 | [
"=",
"Unordered",
";"
] | [
"class",
"relaxed_store",
"<",
"PatFrag",
"base",
">",
":",
"PatFrag",
"<",
"(",
"ops",
"node",
":",
"$",
"ptr",
",",
"node",
":",
"$",
"val",
")",
",",
"(",
"base",
"node",
":",
"$",
"ptr",
",",
"node",
":",
"$",
"val",
")",
",",
"[",
"{",
"... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 631,263 | [
")",
";"
] | [
"void",
"NodeAllocator",
"::",
"startNewBlock",
"(",
")",
"{",
"void",
"*",
"T",
"=",
"MemPool",
".",
"Allocate",
"(",
"NodesPerBlock",
"*",
"NodeMemSize",
",",
"NodeMemSize",
")",
";",
"char",
"*",
"P",
"=",
"static_cast",
"<",
"char",
"*",
">",
"(",
... |
GCC | ia64 | MD | next_suggestion | CPU | 631,264 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"match_operand",
":",
"V4HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"sign_extend",
":",
"V4SI",
"(",
"match_operand",
":",
"V4HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LI... |
GCC | tilepro | MD | next_suggestion | VLIW | 631,265 | [
"<STR_LIT>"
] | [
"(",
"plus",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 631,266 | [
"LO16",
"=",
"LO16",
".",
"addGlobalAddress",
"(",
"GV",
",",
"MO",
".",
"getOffset",
"(",
")",
",",
"TF",
"|",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";"
] | [
"MachineInstr",
"*",
"NewMI",
"=",
"AddDefaultPred",
"(",
"BuildMI",
"(",
"MBB",
",",
"MBBI",
",",
"MI",
".",
"getDebugLoc",
"(",
")",
",",
"TII",
"->",
"get",
"(",
"NewLdOpc",
")",
",",
"DstReg",
")",
".",
"addOperand",
"(",
"MI",
".",
"getOperand",
... |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 631,267 | [
"<NUM_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"dest",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"addr",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"sw",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";",
"let",
"Switches",
"=",
"sw",
";",
"let",
"Dest",
"=",
"dest",
";",
"let",... |
LLVM | R600 | CPP | stmt_completion | GPU | 631,268 | [
")",
";"
] | [
"void",
"AMDGPURedwoodDevice",
"::",
"setCaps",
"(",
")",
"{",
"mSWBits",
".",
"set",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>"
] |
LLVM | X86 | TD | stmt_completion | CPU | 631,269 | [
"MEC_RSV",
"]",
">",
";"
] | [
"def",
":",
"WriteRes",
"<",
"WriteRMW",
",",
"["
] |
LLVM | ARM | CPP | stmt_completion | CPU | 631,270 | [
":"
] | [
"EVT",
"VT",
"=",
"N",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
";",
"if",
"(",
"ST",
"->",
"isThumb1Only",
"(",
")",
"&&",
"N",
"->",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"SHL",
"&&",
"VT",
"==",
"MVT",
"::",
"i32",
"&&",
"N",
"->",
"... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 631,271 | [
")",
";"
] | [
"static",
"bool",
"finishStackBlock",
"(",
"SmallVectorImpl",
"<",
"CCValAssign",
">",
"&",
"PendingMembers",
",",
"MVT",
"LocVT",
",",
"ISD",
"::",
"ArgFlagsTy",
"&",
"ArgFlags",
",",
"CCState",
"&",
"State",
",",
"unsigned",
"SlotAlign",
")",
"{",
"unsigned"... |
GCC | s390 | CPP | code_generation | MPU | 631,272 | [
"int",
"s390_extra_constraint_str",
"(",
"rtx",
"op",
",",
"int",
"c",
",",
"const",
"char",
"*",
"str",
")",
"{",
"struct",
"s390_address",
"addr",
";",
"gcc_assert",
"(",
"c",
"==",
"str",
"[",
"<NUM_LIT>",
"]",
")",
";",
"if",
"(",
"c",
"==",
"'",... | [
"Return",
"1",
"if",
"OP",
"is",
"a",
"valid",
"operand",
"for",
"a",
"C",
"constraint",
",",
"0",
"else",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 631,273 | [
"let",
"isFP",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 631,274 | [
";"
] | [
"MOp",
"=",
"MemOp",
"::",
"Set",
"(",
"Size",
",",
"false",
",",
"DstAlign",
",",
"false",
",",
"false",
")",
";",
"DstAddrSpace",
"=",
"MS",
"->",
"getDestAddressSpace",
"(",
")",
";",
"}",
"else",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Expected a memcpy... |
GCC | rs6000 | MD | next_suggestion | CPU | 631,275 | [
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"[",
"(",
"set",
"(",
"mem",
":",
"SF",
"(",
"plus",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] |
GCC | nds32 | MD | stmt_completion | CPU | 631,276 | [
"SImode",
",",
"LP_REGNUM",
")",
")"
] | [
"emit_move_insn",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"gen_rtx_REG",
"("
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 631,277 | [
"if",
"(",
"Op",
".",
"getReg",
"(",
")",
".",
"isPhysical",
"(",
")",
"||",
"(",
"Op",
".",
"isDef",
"(",
")",
"&&",
"Op",
".",
"getSubReg",
"(",
")",
"!=",
"AMDGPU",
"::",
"NoSubRegister",
")",
")",
"return",
"false",
";"
] | [
"if",
"(",
"!",
"SU",
".",
"isInstr",
"(",
")",
")",
"return",
"false",
";",
"for",
"(",
"const",
"auto",
"&",
"Op",
":",
"SU",
".",
"getInstr",
"(",
")",
"->",
"operands",
"(",
")",
")",
"{",
"if",
"(",
"!",
"Op",
".",
"isReg",
"(",
")",
"... |
GCC | i386 | CPP | stmt_completion | CPU | 631,278 | [
"_",
"_",
"v2sf",
")",
"_",
"_",
"B",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m64",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"m_pfadd",
"(",
"_",
"_",
"m64",
"_",
"_",
"A",
",",
"_",
... |
LLVM | ARM | TD | stmt_completion | CPU | 631,279 | [
"{",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"imm",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"imm"
] |
GCC | arm | MD | next_suggestion | CPU | 631,280 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
GCC | aarch64 | CPP | stmt_completion | CPU | 631,281 | [
"_",
"a",
",",
"_",
"_",
"b",
")",
";"
] | [
"return",
"(",
"float32x4_t",
")",
"_",
"_",
"builtin_aarch64_combinev2sf",
"(",
"_"
] |
LLVM | ARM | TD | stmt_completion | CPU | 631,282 | [
",",
"CPSR",
",",
"(",
"opnode",
"GPR",
":",
"$",
"Rn",
",",
"mod_imm",
":",
"$",
"imm",
")",
")",
"]",
">",
",",
"Sched",
"<",
"[",
"WriteALU",
",",
"ReadALU",
"]",
">",
";"
] | [
"def",
"ri",
":",
"ARMPseudoInst",
"<",
"(",
"outs",
"GPR",
":",
"$",
"Rd",
")",
",",
"(",
"ins",
"GPR",
":",
"$",
"Rn",
",",
"mod_imm",
":",
"$",
"imm",
",",
"pred",
":",
"$",
"p",
")",
",",
"<NUM_LIT>",
",",
"iii",
",",
"[",
"(",
"set",
"... |
LLVM | X86 | CPP | next_suggestion | CPU | 631,283 | [
"}"
] | [
"int",
"X86FrameLowering",
"::",
"getFrameIndexOffset",
"(",
"const",
"MachineFunction",
"&",
"MF",
",",
"int",
"FI",
")",
"const",
"{",
"const",
"X86RegisterInfo",
"*",
"RegInfo",
"=",
"static_cast",
"<",
"const",
"X86RegisterInfo",
"*",
">",
"(",
"MF",
".",
... |
LLVM | TLCS900 | CPP | next_suggestion | MPU | 631,284 | [
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"... | [
"static",
"const",
"uint16_t",
"CalleeSavedRegsFP",
"[",
"]",
"=",
"{",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"<S... |
LLVM | AMDGPU | CPP | code_generation | GPU | 631,285 | [
"bool",
"SIAddIMGInit",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"MachineRegisterInfo",
"&",
"MRI",
"=",
"MF",
".",
"getRegInfo",
"(",
")",
";",
"const",
"GCNSubtarget",
"&",
"ST",
"=",
"MF",
".",
"getSubtarget",
"<",
"GCNSu... | [
"runOnMachineFunction",
"-",
"Emit",
"the",
"function",
"body",
"."
] |
LLVM | X86 | CPP | next_suggestion | CPU | 631,286 | [
"return",
"ResultReg",
";"
] | [
"Align",
"=",
"TD",
".",
"getTypeAllocSize",
"(",
"C",
"->",
"getType",
"(",
")",
")",
";",
"}",
"unsigned",
"PICBase",
"=",
"<NUM_LIT>",
";",
"unsigned",
"char",
"OpFlag",
"=",
"<NUM_LIT>",
";",
"if",
"(",
"Subtarget",
"->",
"isPICStyleStubPIC",
"(",
")... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 631,287 | [
"if",
"(",
"RegsToUpdate",
".",
"insert",
"(",
"Reg",
")",
".",
"second",
")",
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"Adding register: ",
"<STR_LIT>",
"<<",
"Register",
"::",
"virtReg2Index",
"(",
"Reg",
")",
"<<",
"<STR_LIT>",
" on line ",... | [
"void",
"PPCMIPeephole",
"::",
"addRegToUpdateWithLine",
"(",
"Register",
"Reg",
",",
"int",
"Line",
")",
"{",
"if",
"(",
"!",
"Register",
"::",
"isVirtualRegister",
"(",
"Reg",
")",
")",
"return",
";"
] |
GCC | pru | CPP | stmt_completion | CPU | 631,288 | [
"%",
"<NUM_LIT>",
")",
"==",
"<NUM_LIT>",
";"
] | [
"case",
"<NUM_LIT>",
":",
"return",
"(",
"regno",
"%",
"<NUM_LIT>",
")",
"<=",
"<NUM_LIT>",
";",
"case",
"<NUM_LIT>",
":",
"return",
"(",
"regno",
"%",
"<NUM_LIT>",
")",
"==",
"<NUM_LIT>",
";",
"case",
"<NUM_LIT>",
":",
"return",
"(",
"regno",
"%",
"<NUM... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 631,289 | [
"}"
] | [
"case",
"Intrinsic",
"::",
"aarch64_sve_cnth",
":",
"return",
"<NUM_LIT>",
";",
"case",
"Intrinsic",
"::",
"aarch64_sve_cntw",
":",
"return",
"<NUM_LIT>",
";",
"case",
"Intrinsic",
"::",
"aarch64_sve_cntd",
":",
"return",
"<NUM_LIT>",
";",
"}",
"return",
"{",
"}... |
LLVM | Hexagon | TD | stmt_completion | DSP | 631,290 | [
":",
"InstrItinClass",
";"
] | [
"def",
"tc_49a8207d"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 631,291 | [
"let",
"isCodeGenOnly",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_tfrfnew",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_05c070ec",
",",
"TypeALU32_2op",
">",
",",
"PredNew... |
LLVM | WebAssembly | CPP | code_generation | Virtual ISA | 631,292 | [
"const",
"WebAssemblySubtarget",
"*",
"WebAssemblyTargetMachine",
"::",
"getSubtargetImpl",
"(",
"const",
"Function",
"&",
"F",
")",
"const",
"{",
"Attribute",
"CPUAttr",
"=",
"F",
".",
"getFnAttribute",
"(",
"<STR_LIT>",
"target-cpu",
"<STR_LIT>",
")",
";",
"Attr... | [
"Virtual",
"method",
"implemented",
"by",
"subclasses",
"that",
"returns",
"a",
"reference",
"to",
"that",
"target",
"'s",
"TargetSubtargetInfo-derived",
"member",
"variable",
"."
] |
GCC | rs6000 | CPP | program_repair | CPU | 631,293 | [
"<FIXS>",
"rs6000_invalid_builtin",
"(",
"fcode",
")",
";",
"<FIXE>"
] | [
"||",
"(",
"e",
"==",
"ENB_P10_64",
"&&",
"TARGET_POWER10",
"&&",
"TARGET_POWERPC64",
")",
"||",
"(",
"e",
"==",
"ENB_MMA",
"&&",
"TARGET_MMA",
")",
")",
")",
"{",
"<BUGS>",
"rs6000_invalid_new_builtin",
"(",
"fcode",
")",
";",
"<BUGE>",
"return",
"expand_ca... |
GCC | aarch64 | MD | stmt_completion | CPU | 631,294 | [
")",
"]"
] | [
"[",
"(",
"match_operand",
":",
"VNx16BI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"and",
":",
"VNx16BI",
"(",
"reg",
":",
"VNx16BI",
"FFRT_REGNUM",
... |
GCC | rs6000 | MD | next_suggestion | CPU | 631,295 | [
"emit_insn",
"(",
"gen_altivec_vmuloub",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")"
] | [
"(",
"use",
"(",
"match_operand",
":",
"V16QI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"(",
"use",
"(",
"match_operand",
":",
"V16QI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"{",
"if",
"(",
"BYTES_BIG_ENDIAN",
")"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 631,296 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
GCC | c4x | CPP | program_repair | DSP | 631,297 | [
"<FIXS>",
"&&",
"GET_CODE",
"(",
"XEXP",
"(",
"op",
",",
"<NUM_LIT>",
")",
")",
"==",
"LO_SUM",
"&&",
"GET_CODE",
"(",
"XEXP",
"(",
"XEXP",
"(",
"op",
",",
"<NUM_LIT>",
")",
",",
"<NUM_LIT>",
")",
")",
"==",
"REG",
"&&",
"REGNO",
"(",
"XEXP",
"(",
... | [
"case",
"'",
"K",
"'",
":",
"if",
"(",
"!",
"TARGET_SMALL",
"&&",
"code",
"==",
"MEM",
"<BUGS>",
"&&",
"GET_CODE",
"(",
"XEXP",
"(",
"op",
",",
"<NUM_LIT>",
")",
")",
"==",
"PLUS",
"&&",
"GET_CODE",
"(",
"XEXP",
"(",
"XEXP",
"(",
"op",
",",
"<NUM... |
LLVM | Mips | CPP | stmt_completion | CPU | 631,298 | [
"->",
"getValue",
"(",
")",
";"
] | [
"MCAsmParser",
"&",
"Parser",
"=",
"getParser",
"(",
")",
";",
"const",
"MCExpr",
"*",
"IdVal",
";",
"SMLoc",
"S",
"=",
"Parser",
".",
"getTok",
"(",
")",
".",
"getLoc",
"(",
")",
";",
"if",
"(",
"Parser",
".",
"getTok",
"(",
")",
".",
"is",
"(",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 631,299 | [
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.