Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
X86
CPP
stmt_completion
CPU
631,900
[ "<NUM_LIT>", ",", "<NUM_LIT>", ")", ")", ")", ")", ";" ]
[ "SDValue", "X86TargetLowering", "::", "LowerFCOPYSIGN", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "{", "LLVMContext", "*", "Context", "=", "DAG", ".", "getContext", "(", ")", ";", "SDValue", "Op0", "=", "Op", ".", "getOperand", "(", "<NUM...
LLVM
ARM
TD
next_suggestion
CPU
631,901
[ "}" ]
[ "def", "VST3LNd32_UPD", ":", "VST3LNWB", "<", "<NUM_LIT>", ",", "{", "?", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ",", "<STR_LIT>", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "lane", "{", "<NUM_LIT>", "}", ";" ]
GCC
aarch64
CPP
stmt_completion
CPU
631,902
[ ")", ";" ]
[ "vcvtnh_s32_f16", "(", "float16_t", "_", "_", "a", ")", "{", "return", "_", "_", "builtin_aarch64_lfrintnhfsi", "(", "_", "_", "a" ]
GCC
aarch64
CPP
stmt_completion
CPU
631,903
[ "_", "_", "b", ")", ";" ]
[ "_", "_", "builtin_aarch64_st1v8hf", "(", "_", "_", "a", "," ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
631,904
[ "else", "if", "(", "Lat", ")", "--", "Lat", ";" ]
[ "MachineInstr", "*", "DefI", "=", "Def", "->", "getInstr", "(", ")", ";", "MachineInstr", "*", "UseI", "=", "Use", "->", "getInstr", "(", ")", ";", "if", "(", "DefI", "->", "isBundle", "(", ")", ")", "{", "const", "SIRegisterInfo", "*", "TRI", "=", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
631,905
[ ";" ]
[ "unsigned", "Mods", ";", "std", "::", "tie", "(", "Src", ",", "Mods", ")", "=", "selectVOP3ModsImpl", "(", "Root", ")", ";", "return", "{", "{", "[", "=", "]", "(", "MachineInstrBuilder", "&", "MIB", ")", "{", "MIB", ".", "addReg", "(", "Src", ")",...
LLVM
PowerPC
TD
stmt_completion
CPU
631,906
[ "=", "<NUM_LIT>", ";" ]
[ "class", "XForm_26", "<", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "bits", "<", "<NUM_LIT>", ">", "xo", ",", "dag", "OOL", ",", "dag", "IOL", ",", "string", "asmstr", ",", "InstrItinClass", "itin", ",", "list", "<", "dag", ">", "pattern", ">", "...
LLVM
AMDGPU
CPP
stmt_completion
GPU
631,907
[ "OpInfo", "[", "SRsrcIdx", "]", ".", "RegClass", ";" ]
[ "}", "RC", "=", "VRC", ";", "}", "else", "{", "RC", "=", "SRC", ";", "}", "for", "(", "unsigned", "I", "=", "<NUM_LIT>", ",", "E", "=", "MI", ".", "getNumOperands", "(", ")", ";", "I", "!=", "E", ";", "I", "+=", "<NUM_LIT>", ")", "{", "Machin...
LLVM
Hexagon
CPP
next_suggestion
DSP
631,908
[ "else", "llvm_unreachable", "(", "<STR_LIT>", "unknown memory type", "<STR_LIT>", ")", ";" ]
[ "SDNode", "*", "OffsetNode", "=", "Offset", ".", "getNode", "(", ")", ";", "int32_t", "Val", "=", "cast", "<", "ConstantSDNode", ">", "(", "OffsetNode", ")", "->", "getSExtValue", "(", ")", ";", "EVT", "StoredVT", "=", "ST", "->", "getMemoryVT", "(", "...
GCC
vax
CPP
program_repair
CPU
631,909
[ "<FIXS>", "return", "<STR_LIT>", "ashq %2,%D1,%0", "<STR_LIT>", ";", "<FIXE>" ]
[ "{", "operands", "[", "<NUM_LIT>", "]", "=", "GEN_INT", "(", "lval", ")", ";", "operands", "[", "<NUM_LIT>", "]", "=", "GEN_INT", "(", "n", ")", ";", "<BUGS>", "return", "<STR_LIT>", "ashq %2,%1,%0", "<STR_LIT>", ";", "<BUGE>", "}", "#", "if", "HOST_BITS...
LLVM
Mips
CPP
stmt_completion
CPU
631,910
[ "Fn", ")", "{" ]
[ "bool", "CheckReturn", "(", "const", "SmallVectorImpl", "<", "ISD", "::", "OutputArg", ">", "&", "ArgsFlags", ",", "CCAssignFn" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
631,911
[ "}" ]
[ "createBlocksForVariant", "(", "BlockVariant", ")", ";", "topologicalSort", "(", ")", ";", "scheduleInsideBlocks", "(", ")", ";", "fillStats", "(", ")", ";", "Res", ".", "Blocks", "=", "CurrentBlocks", ";", "Res", ".", "TopDownIndex2Block", "=", "TopDownIndex2Bl...
LLVM
ARM
CPP
next_suggestion
CPU
631,912
[ "return", "SDValue", "(", ")", ";" ]
[ "SDValue", "LHS1", ",", "LHS2", ";", "SDValue", "RHS1", ",", "RHS2", ";", "expandf64Toi32", "(", "LHS", ",", "DAG", ",", "LHS1", ",", "LHS2", ")", ";", "expandf64Toi32", "(", "RHS", ",", "DAG", ",", "RHS1", ",", "RHS2", ")", ";", "LHS2", "=", "DAG"...
LLVM
AMDGPU
CPP
next_suggestion
GPU
631,913
[ "int", "WaitStatesNeededForUse", "=", "SmrdSgprWaitStates", "-", "getWaitStatesSinceDef", "(", "Use", ".", "getReg", "(", ")", ",", "IsHazardDefFn", ",", "SmrdSgprWaitStates", ")", ";" ]
[ "int", "SmrdSgprWaitStates", "=", "<NUM_LIT>", ";", "auto", "IsHazardDefFn", "=", "[", "this", "]", "(", "MachineInstr", "*", "MI", ")", "{", "return", "TII", ".", "isVALU", "(", "*", "MI", ")", ";", "}", ";", "auto", "IsBufferHazardDefFn", "=", "[", "...
LLVM
M680x0
CPP
next_suggestion
MPU
631,914
[ "return", "false", ";" ]
[ "static", "bool", "isRegLiveIn", "(", "MachineBasicBlock", "&", "MBB", ",", "unsigned", "Reg", ")", "{", "for", "(", "MachineBasicBlock", "::", "RegisterMaskPair", "RegMask", ":", "MBB", ".", "liveins", "(", ")", ")", "{", "if", "(", "RegMask", ".", "PhysR...
LLVM
TPC
TD
stmt_completion
Virtual ISA
631,915
[ "<STR_LIT>", ";" ]
[ "def", "X2AsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=" ]
GCC
mips
CPP
next_suggestion
CPU
631,916
[ "if", "(", "GET_MODE_SIZE", "(", "mode", ")", ">", "UNITS_PER_WORD", "&&", "!", "SMALL_OPERAND", "(", "INTVAL", "(", "x", ")", "+", "GET_MODE_SIZE", "(", "mode", ")", "-", "UNITS_PER_WORD", ")", ")", "return", "false", ";" ]
[ "static", "bool", "mips_valid_offset_p", "(", "rtx", "x", ",", "machine_mode", "mode", ")", "{", "if", "(", "!", "const_arith_operand", "(", "x", ",", "Pmode", ")", ")", "return", "false", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
631,917
[ ";" ]
[ "if", "(", "Pred", "->", "NodeNum", "<", "Succ", "->", "NodeNum", ")", "return", "true", ";", "SmallVector", "<", "const", "SUnit", "*", ",", "<NUM_LIT>", ">", "Succs", "(", "{", "Succ", "}", ")", ",", "Preds", "(", "{", "Pred", "}", ")", ";", "f...
LLVM
X86
CPP
next_suggestion
CPU
631,918
[ "MIB", "->", "setDesc", "(", "TII", ".", "get", "(", "X86", "::", "MOV64rm", ")", ")", ";" ]
[ "Register", "Reg", "=", "MIB", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "const", "GlobalValue", "*", "GV", "=", "cast", "<", "GlobalValue", ">", "(", "(", "*", "MIB", "->", "memoperands_begin", "(", ")", ")", "->", "ge...
LLVM
ARM
TD
stmt_completion
CPU
631,919
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "U", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "...
LLVM
ARM
CPP
program_repair
CPU
631,920
[ "<FIXS>", "~", "ARMDisassembler", "(", ")", "override", "=", "default", ";", "<FIXE>" ]
[ "MCDisassembler", "(", "STI", ",", "Ctx", ")", "{", "}", "<BUGS>", "~", "ARMDisassembler", "(", ")", "override", "{", "}", "<BUGE>", "DecodeStatus", "getInstruction", "(", "MCInst", "&", "Instr", ",", "uint64_t", "&", "Size", ",", "ArrayRef", "uint8_t", ">...
LLVM
Hexagon
CPP
stmt_completion
DSP
631,921
[ ")", ";" ]
[ "MachineFrameInfo", "*", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "unsigned", "FrameSize", "=", "MFI", "->", "getStackSize", "(", ")", ";", "unsigned", "TargetAlign", "=", "MF", ".", "getSubtarget", "(", ")", ".", "getFrameLowering", "(", ")",...
LLVM
AArch64
CPP
stmt_completion
CPU
631,922
[ "RegNum", ";" ]
[ "unsigned", "getReg", "(", ")", "const", "override", "{", "assert", "(", "(", "Kind", "==", "k_Register", "||", "Kind", "==", "k_WrappedRegister", ")", "&&", "<STR_LIT>", "Invalid access!", "<STR_LIT>", ")", ";", "return", "Reg", "." ]
LLVM
ARM64
CPP
stmt_completion
CPU
631,923
[ ")", ";" ]
[ "case", "'", "x", "'", ":", "case", "'", "w", "'", ":", "return", "C_RegisterClass", ";", "case", "'", "Q", "'", ":", "return", "C_Memory", ";", "}", "}", "return", "TargetLowering", "::", "getConstraintType", "(", "Constraint" ]
LLVM
X86
TD
stmt_completion
CPU
631,924
[ "i16immSExt8", ")", ",", "[", "{" ]
[ "def", "imm16_su", ":", "PatLeaf", "<", "(", "i16", "imm", ")", ",", "[", "{", "return", "!", "shouldAvoidImmediateInstFormsForSize", "(", "N", ")", ";", "}", "]", ">", ";", "def", "imm32_su", ":", "PatLeaf", "<", "(", "i32", "imm", ")", ",", "[", ...
GCC
visium
CPP
program_repair
Virtual ISA
631,925
[ "<FIXS>", "gen_rtx_SET", "(", "mem", ",", "reg", ")", ")", ";", "<FIXE>" ]
[ "emit_insn", "(", "gen_movsi", "(", "tmp", ",", "reg", ")", ")", ";", "insn", "=", "emit_frame_insn", "(", "gen_movsi", "(", "mem", ",", "tmp", ")", ")", ";", "add_reg_note", "(", "insn", ",", "REG_FRAME_RELATED_EXPR", ",", "<BUGS>", "gen_rtx_SET", "(", ...
GCC
sh
CPP
program_repair
CPU
631,926
[ "<FIXS>", "case", "E_DFmode", ":", "case", "E_DImode", ":", "<FIXE>" ]
[ "scan", "=", "emit_insn_after", "(", "gen_consttable_4", "(", "p", "->", "value", ",", "const0_rtx", ")", ",", "scan", ")", ";", "break", ";", "<BUGS>", "case", "DFmode", ":", "case", "DImode", ":", "<BUGE>", "if", "(", "need_align", ")", "{", "need_alig...
LLVM
Mips
CPP
stmt_completion
CPU
631,927
[ "Addr", ",", "Base", ",", "Offset", ")", ";" ]
[ "return", "selectAddrRegImm16", "(", "Addr", ",", "Base", ",", "Offset", ")", "||", "selectAddrDefault", "(" ]
GCC
alpha
CPP
code_generation
MPU
631,928
[ "static", "const", "char", "*", "unicosmk_ssib_name", "(", ")", "{", "static", "char", "name", "[", "<NUM_LIT>", "]", ";", "rtx", "x", ";", "const", "char", "*", "fnname", ";", "int", "len", ";", "x", "=", "DECL_RTL", "(", "cfun", "->", "decl", ")", ...
[ "Generate", "the", "name", "of", "the", "SSIB", "section", "for", "the", "current", "function", "." ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
631,929
[ "int64_t", "Imm", "=", "Op", ".", "getImm", "(", ")", ";" ]
[ "const", "MCOperand", "&", "Op", "=", "MI", "->", "getOperand", "(", "OpNo", ")", ";", "assert", "(", "Op", ".", "isImm", "(", ")", "||", "Op", ".", "isExpr", "(", ")", ")", ";", "if", "(", "Op", ".", "isImm", "(", ")", ")", "{" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
631,930
[ "HexagonMCExpr", ">", "(", "Expr", ")", ";" ]
[ "HexagonMCExpr", "const", "&", "HExpr", "=", "cast", "<" ]
LLVM
ARM64
TD
next_suggestion
CPU
631,931
[ "let", "ParserMethod", "=", "<STR_LIT>", ";" ]
[ "def", "SystemCPSRFieldOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";" ]
LLVM
ARM
TD
next_suggestion
CPU
631,932
[ "}" ]
[ "class", "VLD3LNWB", "<", "bits", "<", "<NUM_LIT>", ">", "op11_8", ",", "bits", "<", "<NUM_LIT>", ">", "op7_4", ",", "string", "Dt", ">", ":", "NLdStLn", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "op11_8", ",", "op7_4", ",", "(", "outs", "DPR", ":", "...
GCC
sparc
MD
stmt_completion
CPU
631,933
[ ")", ")", "]" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "...
LLVM
X86
CPP
program_repair
CPU
631,934
[ "<FIXS>", "MIB", "=", "BuildMI", "(", "*", "MBB", ",", "MI", ",", "DL", ",", "TII", "->", "get", "(", "PtrLoadOpc", ")", ",", "FP", ")", ";", "<FIXE>", "<FIXS>", "MIB", "=", "BuildMI", "(", "*", "MBB", ",", "MI", ",", "DL", ",", "TII", "->", ...
[ "unsigned", "PtrLoadOpc", "=", "(", "PVT", "==", "MVT", "::", "i64", ")", "?", "X86", "::", "MOV64rm", ":", "X86", "::", "MOV32rm", ";", "unsigned", "IJmpOpc", "=", "(", "PVT", "==", "MVT", "::", "i64", ")", "?", "X86", "::", "JMP64r", ":", "X86", ...
LLVM
Hexagon
TD
stmt_completion
DSP
631,935
[ ",", "<STR_LIT>", ",", "tc_779080bf", ",", "TypeALU64", ">", ",", "Enc_a56825", "{" ]
[ "def", "A2_vaddhs", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ",", "DoubleRegs", ":", "$", "Rtt32", ")" ]
LLVM
SystemZ
TD
next_suggestion
CPU
631,936
[ "}" ]
[ "field", "bits", "<", "<NUM_LIT>", ">", "Inst", ";", "field", "bits", "<", "<NUM_LIT>", ">", "SoftFail", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "BD2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", ";", "let", ...
LLVM
AMDGPU
CPP
program_repair
GPU
631,937
[ "<FIXS>", "if", "(", "OffsetRegUsed", ")", "OtherBB", ".", "addLiveIn", "(", "ScratchWaveOffsetReg", ")", ";", "if", "(", "ResourceRegUsed", ")", "OtherBB", ".", "addLiveIn", "(", "ScratchRsrcReg", ")", ";", "<FIXE>", "<FIXS>", "bool", "CopyBuffer", "=", "Reso...
[ "if", "(", "&", "OtherBB", "==", "&", "MBB", ")", "continue", ";", "<BUGS>", "OtherBB", ".", "addLiveIn", "(", "ScratchRsrcReg", ")", ";", "OtherBB", ".", "addLiveIn", "(", "ScratchWaveOffsetReg", ")", ";", "<BUGE>", "}", "DebugLoc", "DL", ";", "MachineBas...
LLVM
Mips
CPP
next_suggestion
CPU
631,938
[ "}" ]
[ "bool", "MipsCallEntry", "::", "isAliased", "(", "const", "MachineFrameInfo", "*", ")", "const", "{", "return", "false", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
631,939
[ "let", "Defs", "=", "[", "P0", ",", "PC", "]", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT...
LLVM
AMDGPU
CPP
next_suggestion
GPU
631,940
[ "case", "Intrinsic", "::", "amdgcn_s_barrier", ":" ]
[ "return", "selectEndCfIntrinsic", "(", "I", ")", ";", "case", "Intrinsic", "::", "amdgcn_ds_ordered_add", ":", "case", "Intrinsic", "::", "amdgcn_ds_ordered_swap", ":", "return", "selectDSOrderedIntrinsic", "(", "I", ",", "IntrinsicID", ")", ";", "case", "Intrinsic"...
GCC
i386
CPP
stmt_completion
CPU
631,941
[ ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m256i", ")", "_", "_", "builtin_ia32_cvttps2qq256_mask", "(", "(", "_", "_", "v4sf", ")", "_", "_", "A", ",", "(", "_", "_", "v4di", ")", "_", "_", "W" ]
LLVM
AArch64
TD
program_repair
CPU
631,942
[ "<FIXS>", "def", "M4ReadNMULP2", ":", "SchedReadAdvance", "-", "<NUM_LIT>", ",", "[", "M4WriteNMUL3", "]", ">", ";", "<FIXE>" ]
[ "M4WriteFMAC4H", ",", "M4WriteFMAC5", "]", ">", ";", "def", "M4ReadNMULM1", ":", "SchedReadAdvance", "+", "<NUM_LIT>", ",", "[", "M4WriteNMUL3", "]", ">", ";", "<BUGS>", "def", "M4ReadMULLP2", ":", "SchedReadAdvance", "-", "<NUM_LIT>", ",", "[", "M4WriteNEONM", ...
LLVM
PowerPC
CPP
next_suggestion
CPU
631,943
[ "return", "Changed", ";" ]
[ "TII", "=", "MF", ".", "getSubtarget", "(", ")", ".", "getInstrInfo", "(", ")", ";", "bool", "Changed", "=", "false", ";", "if", "(", "MF", ".", "size", "(", ")", "<", "<NUM_LIT>", ")", "return", "Changed", ";", "for", "(", "MachineBasicBlock", "&", ...
LLVM
X86
CPP
next_suggestion
CPU
631,944
[ "}" ]
[ "FunctionPass", "*", "llvm", "::", "createX86FixupLEAs", "(", ")", "{", "return", "new", "FixupLEAPass", "(", ")", ";" ]
GCC
ia64
CPP
stmt_completion
CPU
631,945
[ "bspstore", ";" ]
[ "static", "void", "ia64_handle_unwabi", "(", "struct", "_", "Unwind_Context", "*", "context", ",", "_", "Unwind_FrameState", "*", "fs", ")", "{", "if", "(", "fs", "->", "unwabi", "==", "(", "(", "<NUM_LIT>", "<<", "<NUM_LIT>", ")", "|", "'", "s", "'", ...
GCC
arm
CPP
stmt_completion
CPU
631,946
[ "b", ",", "uint16x4_t", "_", "_", "c", ")", "{" ]
[ "vmls_u16", "(", "uint16x4_t", "_", "_", "a", ",", "uint16x4_t", "_", "_" ]
LLVM
SystemZ
CPP
next_suggestion
CPU
631,947
[ "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "VTs", ",", "&", "Ops", "[", "<NUM_LIT>", "]", ",", "Ops", ".", "size", "(", ")", ")", ";" ]
[ "SDVTList", "VTs", "=", "DAG", ".", "getVTList", "(", "Op", ".", "getValueType", "(", ")", ",", "MVT", "::", "Glue", ")", ";", "SmallVector", "<", "SDValue", ",", "<NUM_LIT>", ">", "Ops", ";", "Ops", ".", "push_back", "(", "TrueV", ")", ";", "Ops", ...
GCC
rs6000
MD
stmt_completion
CPU
631,948
[ "<NUM_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "EXTSI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ne", ":", "EXTSI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ...
LLVM
ARM
TD
next_suggestion
CPU
631,949
[ "}" ]
[ "class", "AddrMode6Align", ":", "MemOperand", ",", "ComplexPattern", "<", "i32", ",", "<NUM_LIT>", ",", "<STR_LIT>", ",", "[", "]", ",", "[", "SDNPWantParent", "]", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "MIOperandInfo", "=", "(", "o...
LLVM
PowerPC
CPP
program_repair
CPU
631,950
[ "<FIXS>", "void", "*", "PPCJITInfo", "::", "emitFunctionStub", "(", "const", "Function", "*", "F", ",", "void", "*", "Fn", ",", "MachineCodeEmitter", "&", "MCE", ")", "{", "<FIXE>", "<FIXS>", "MCE", ".", "startFunctionStub", "(", "F", ",", "<NUM_LIT>", "*"...
[ "#", "endif", "}", "<BUGS>", "void", "*", "PPCJITInfo", "::", "emitFunctionStub", "(", "void", "*", "Fn", ",", "MachineCodeEmitter", "&", "MCE", ")", "{", "<BUGE>", "if", "(", "Fn", "!=", "(", "void", "*", ")", "(", "intptr_t", ")", "PPC32CompilationCall...
LLVM
Hexagon
TD
next_suggestion
DSP
631,951
[ "let", "CextOpcode", "=", "<STR_LIT>", ";" ]
[ "def", "L4_loadruh_ur", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rt32", ",", "u2_0Imm", ":", "$", "Ii", ",", "u32_0Imm", ":", "$", "II", ")", ",", "<STR_LIT>", ",", "tc_bab0eed9", ",",...
GCC
i386
MD
next_suggestion
CPU
631,952
[ "rtx", "op1", "=", "gen_reg_rtx", "(", "XFmode", ")" ]
[ "<STR_LIT>", "{", "rtx", "op0", "=", "gen_reg_rtx", "(", "XFmode", ")" ]
GCC
microblaze
MD
next_suggestion
MPU
631,953
[ "for", "(", "i", "=", "<NUM_LIT>" ]
[ "<STR_LIT>", "{", "int", "i", "int", "nshift", "=", "INTVAL", "(", "operands", "[", "<NUM_LIT>", "]", ")", "if", "(", "REGNO", "(", "operands", "[", "<NUM_LIT>", "]", ")", "!", "=", "REGNO", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", "output_a...
LLVM
X86
CPP
stmt_completion
CPU
631,954
[ ";" ]
[ "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "ImmN", "=", "N", "->", "getOperand", "(", "N", "->", "getNumOperands", "(", ")", "-", "<NUM_LIT>", ")", ";", "DecodePSHUFHWMask", "(", "VT", ",", "cast", "<", "ConstantSDNode", ">", "(", "ImmN",...
GCC
i386
CPP
stmt_completion
CPU
631,955
[ "_", "_", "m128i", "_", "_", "X", ",", "_", "_", "m128i", "_", "_", "Y", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "mmask16", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_cmpneq_epu8_mask", "(" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
631,956
[ "}" ]
[ "if", "(", "Bytes", ".", "size", "(", ")", "<", "<NUM_LIT>", ")", "return", "errOperand", "(", "<NUM_LIT>", ",", "<STR_LIT>", "cannot read literal, inst bytes left ", "<STR_LIT>", "+", "Twine", "(", "Bytes", ".", "size", "(", ")", ")", ")", ";", "return", ...
LLVM
PowerPC
TD
stmt_completion
CPU
631,957
[ "=", "<STR_LIT>", ";" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "MIOperandInfo", "=", "(", "ops", "dispRI34", ":", "$", "imm", ",", "immZero", ":", "$", "reg", ")", ";", "let", "EncoderMethod" ]
GCC
rs6000
MD
stmt_completion
CPU
631,958
[ "]", ",", "operands", "[", "<NUM_LIT>", "]", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "use", "(", "match_operand", ":", "VSX_D", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "use", "(", "match_operand", ":", "VSX_D", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "use", "(", "match_operand", ":", "VSX_D", ...
GCC
rs6000
MD
stmt_completion
CPU
631,959
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr" ]
GCC
arm
CPP
stmt_completion
CPU
631,960
[ "_", "_", "c", ")", "{" ]
[ "vld1q_lane_p8", "(", "const", "poly8_t", "*", "_", "_", "a", ",", "poly8x16_t", "_", "_", "b", ",", "const", "int" ]
LLVM
AMDGPU
CPP
program_repair
GPU
631,961
[ "<FIXS>", "~", "R600FrameLowering", "(", ")", "override", ";", "<FIXE>", "<FIXS>", "void", "emitPrologue", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ")", "const", "override", "{", "}", "void", "emitEpilogue", "(", "MachineFunction"...
[ "R600FrameLowering", "(", "StackDirection", "D", ",", "unsigned", "StackAl", ",", "int", "LAO", ",", "unsigned", "TransAl", "=", "<NUM_LIT>", ")", ":", "AMDGPUFrameLowering", "(", "D", ",", "StackAl", ",", "LAO", ",", "TransAl", ")", "{", "}", "<BUGS>", "v...
GCC
aarch64
MD
next_suggestion
CPU
631,962
[ "<STR_LIT>" ]
[ "(", "match_operand", ":", "XI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "VQ", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "UNSPEC_VSTRUCTDUMMY", ")", "]" ]
LLVM
SNES
CPP
next_suggestion
DSP
631,963
[ "}" ]
[ "assert", "(", "Kind", "==", "k_Memri", "&&", "<STR_LIT>", "Unexpected operand kind", "<STR_LIT>", ")", ";", "assert", "(", "N", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Invalid number of operands", "<STR_LIT>", ")", ";", "Inst", ".", "addOperand", "(", "MCOperand",...
LLVM
Hexagon
TD
next_suggestion
DSP
631,964
[ "let", "Defs", "=", "[", "PC", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
CellSPU
CPP
next_suggestion
MPU
631,965
[ "if", "(", "VT", "==", "MVT", "::", "i16", ")", "retval", "=", "<NUM_LIT>", ";" ]
[ "if", "(", "VT", "==", "MVT", "::", "i1", ")", "retval", "=", "<NUM_LIT>", ";", "if", "(", "VT", "==", "MVT", "::", "i8", ")", "retval", "=", "<NUM_LIT>", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
631,966
[ "*", "Src2", ")", ";" ]
[ "MachineInstrBuilder", "Inst32", "=", "BuildMI", "(", "*", "MBB", ",", "MI", ",", "MI", ".", "getDebugLoc", "(", ")", ",", "get", "(", "Op32", ")", ")", ".", "setMIFlags", "(", "MI", ".", "getFlags", "(", ")", ")", ";", "if", "(", "AMDGPU", "::", ...
GCC
arm
CPP
next_suggestion
CPU
631,967
[ "}" ]
[ "_", "_", "attribute__", "(", "(", "_", "_", "always_inline__", ",", "_", "_", "gnu_inline__", ",", "_", "_", "artificial__", ")", ")", "vset_lane_f32", "(", "float32_t", "_", "_", "a", ",", "float32x2_t", "_", "_", "b", ",", "const", "int", "_", "_"...
LLVM
TPC
TD
stmt_completion
Virtual ISA
631,968
[ "PredAddress", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "PredAddress", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "VectorPred", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "PredPolarity", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}",...
LLVM
Hexagon
TD
next_suggestion
DSP
631,969
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NU...
GCC
i386
CPP
next_suggestion
CPU
631,970
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_cvtusepi32_epi16", "(", "_", "_", "m128i", "_", "_", "A"...
LLVM
AMDGPU
CPP
next_suggestion
GPU
631,971
[ "Function", "*", "InitOrFiniKernel", "=", "Function", "::", "createWithDefaultAttr", "(", "FunctionType", "::", "get", "(", "Type", "::", "getVoidTy", "(", "M", ".", "getContext", "(", ")", ")", ",", "false", ")", ",", "GlobalValue", "::", "WeakODRLinkage", ...
[ "static", "Function", "*", "createInitOrFiniKernelFunction", "(", "Module", "&", "M", ",", "bool", "IsCtor", ")", "{", "StringRef", "InitOrFiniKernelName", "=", "<STR_LIT>", "amdgcn.device.init", "<STR_LIT>", ";", "if", "(", "!", "IsCtor", ")", "InitOrFiniKernelName...
LLVM
ARM
CPP
next_suggestion
CPU
631,972
[ "++", "Num2Addrs", ";" ]
[ "bool", "SkipPred", "=", "false", ";", "if", "(", "Pred", "!=", "<STR_LIT>", "::", "<STR_LIT>", ")", "{", "if", "(", "!", "NewMCID", ".", "isPredicable", "(", ")", ")", "return", "false", ";", "}", "else", "{", "SkipPred", "=", "!", "NewMCID", ".", ...
LLVM
Hexagon
TD
stmt_completion
DSP
631,973
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "BaseLongOffset", ";", "let", "accessSize", "=", "WordAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "isExtended", "=", "<NUM_LIT>", ";", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
631,974
[ "}" ]
[ "void", "AMDGPUTargetELFStreamer", "::", "EmitDirectiveHSACodeObjectISA", "(", "uint32_t", "Major", ",", "uint32_t", "Minor", ",", "uint32_t", "Stepping", ",", "StringRef", "VendorName", ",", "StringRef", "ArchName", ")", "{", "uint16_t", "VendorNameSize", "=", "Vendo...
GCC
powerpcspe
CPP
stmt_completion
CPU
631,975
[ "{", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ")", ")", ";" ]
[ "_", "_", "ev64_opaque__", "t", ";", "t", "=", "_", "_", "ev_mwhumi", "(", "a", ",", "b", ")", ";", "return", "_", "_", "ev_mwumian", "(", "t", ",", "(", "(", "_", "_", "ev64_s32__", ")" ]
GCC
msp430
MD
program_repair
MPU
631,976
[ "<FIXS>", "MOV", "%", "X1", ".", "B", "\\t", "%", "<NUM_LIT>", ",", "%", "<NUM_LIT>", "<FIXE>" ]
[ "<STR_LIT>", ")" ]
GCC
arm
CPP
stmt_completion
CPU
631,977
[ "_", "p", ")", ";" ]
[ "_", "_", "arm_vcvtmq_m_s32_f32", "(", "int32x4_t", "_", "_", "inactive", ",", "float32x4_t", "_", "_", "a", ",", "mve_pred16_t", "_", "_", "p", ")", "{", "return", "_", "_", "builtin_mve_vcvtmq_m_sv4si", "(", "_", "_", "inactive", ",", "_", "_", "a", ...
GCC
stormy16
MD
next_suggestion
CPU
631,978
[ "}", ")" ]
[ "if", "(", "GET_MODE", "(", "op", ")", "!", "=", "mode", ")", "return", "<NUM_LIT>", "if", "(", "GET_CODE", "(", "op", ")", "=", "=", "MEM", ")", "op", "=", "XEXP", "(", "op", ",", "<NUM_LIT>", ")", "else", "if", "(", "GET_CODE", "(", "op", ")"...
LLVM
Hexagon
TD
stmt_completion
DSP
631,979
[ "=", "<NUM_LIT>", ";" ]
[ "def", "L2_loadrd_pci", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ",", "IntRegs", ":", "$", "Rx32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rx32in", ",", "s4_3Imm", ":", "$", "Ii", ",", "ModRegs", ":", "$", "Mu2", ")", ...
LLVM
ARM
CPP
code_generation
CPU
631,980
[ "void", "Thumb2InstrInfo", "::", "storeRegToStackSlot", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ",", "unsigned", "SrcReg", ",", "bool", "isKill", ",", "int", "FI", ",", "const", "TargetRegisterClass", "*", "RC", ")"...
[ "Store", "the", "specified", "register", "of", "the", "given", "register", "class", "to", "the", "specified", "stack", "frame", "index", "." ]
LLVM
Hexagon
TD
stmt_completion
DSP
631,981
[ "InstrItinClass", ";" ]
[ "def", "tc_56336eb0", ":" ]
GCC
i386
MD
program_repair
CPU
631,982
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "<NUM_LIT>", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "("...
LLVM
SystemZ
CPP
stmt_completion
CPU
631,983
[ "DAG", ".", "getValueType", "(", "VA", ".", "getValVT", "(", ")", ")", ")", ";" ]
[ "Chain", "=", "DAG", ".", "getCopyFromReg", "(", "Chain", ",", "dl", ",", "VA", ".", "getLocReg", "(", ")", ",", "VA", ".", "getLocVT", "(", ")", ",", "InFlag", ")", ".", "getValue", "(", "<NUM_LIT>", ")", ";", "SDValue", "RetValue", "=", "Chain", ...
LLVM
Hexagon
TD
next_suggestion
DSP
631,984
[ "}" ]
[ "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";",...
GCC
m32c
MD
stmt_completion
MPU
631,985
[ "return", ")" ]
[ "[", "(", "set", "(", "reg", ":", "PSI", "SP_REGNO", ")", "(", "plus", ":", "PSI", "(", "reg", ":", "PSI", "SP_REGNO", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(" ]
GCC
i386
CPP
stmt_completion
CPU
631,986
[ ")", "{" ]
[ "if", "(", "CONST_INT_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", "{", "split_double_mode", "(", "mode", ",", "operands", ",", "<NUM_LIT>", ",", "low", ",", "high", ")", ";", "count", "=", "INTVAL", "(", "operands", "[", "<NUM_LIT>", "]", ")"...
GCC
m32c
CPP
program_repair
MPU
631,987
[ "<FIXS>", "{", "<STR_LIT>", "interrupt", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "false", ",", "false", ",", "false", ",", "false", ",", "interrupt_handler", ",", "NULL", "}", ",", "{", "<STR_LIT>", "bank_switch", "<STR_LIT>", ",", "<NUM_LIT>", ...
[ "#", "undef", "TARGET_ATTRIBUTE_TABLE", "#", "define", "TARGET_ATTRIBUTE_TABLE", "m32c_attribute_tablestatic", "const", "struct", "attribute_spec", "m32c_attribute_table", "[", "]", "=", "{", "<BUGS>", "{", "<STR_LIT>", "interrupt", "<STR_LIT>", ",", "<NUM_LIT>", ",", "...
LLVM
X86
CPP
stmt_completion
CPU
631,988
[ ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";" ]
[ "MCE", ".", "emitByte", "(", "<NUM_LIT>", ")", ";", "MCE", ".", "emitByte", "(", "<NUM_LIT>", "+", "<NUM_LIT>", ")", ";", "MCE", ".", "emitWordLE", "(", "(", "unsigned", ")", "(", "intptr_t", ")", "Fn", ")", ";", "MCE", ".", "emitWordLE", "(", "(", ...
GCC
pa
MD
next_suggestion
CPU
631,989
[ "<STR_LIT>" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
631,990
[ "SDValue", "Call", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "NodeTys", ",", "Ops", ")", ";" ]
[ "break", ";", "case", "CCValAssign", "::", "BCvt", ":", "Arg", "=", "DAG", ".", "getNode", "(", "ISD", "::", "BITCAST", ",", "DL", ",", "VA", ".", "getLocVT", "(", ")", ",", "Arg", ")", ";", "break", ";", "case", "CCValAssign", "::", "ZExt", ":", ...
GCC
i386
MD
stmt_completion
CPU
631,991
[ "[", "<NUM_LIT>", "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "XF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "XF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "{", "switch", "(", "get_attr_typ...
GCC
s390
MD
stmt_completion
MPU
631,992
[ "<STR_LIT>", ")" ]
[ "(", "set", "(", "match_operand", ":", "HQI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>" ]
GCC
nios2
CPP
stmt_completion
MPU
631,993
[ "return_rtx", ";" ]
[ "static", "rtx", "nios2_function_arg", "(", "cumulative_args_t", "cum_v", ",", "const", "function_arg_info", "&", "arg", ")", "{", "CUMULATIVE_ARGS", "*", "cum", "=", "get_cumulative_args", "(", "cum_v", ")", ";", "rtx", "return_rtx", "=", "NULL_RTX", ";", "if",...
GCC
mcore
MD
next_suggestion
MPU
631,994
[ "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
631,995
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "USR_OVF", "]", ...
LLVM
Sparc
CPP
stmt_completion
CPU
631,996
[ "Ret", "+=", "<STR_LIT>", "-p:32:32", "<STR_LIT>", ";" ]
[ "static", "std", "::", "string", "computeDataLayout", "(", "const", "SparcSubtarget", "&", "ST", ")", "{", "std", "::", "string", "Ret", "=", "<STR_LIT>", "E-m:e", "<STR_LIT>", ";", "if", "(", "!", "ST", ".", "is64Bit", "(", ")", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
631,997
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "isCommutable", "=", "<NUM_LIT>", ";", "let", "isCompare", "=", "<NUM_LIT>", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
631,998
[ "let", "isSolo", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", ...
LLVM
ARM
CPP
program_repair
CPU
631,999
[ "<FIXS>", "return", "ScavengeFrameIndexVals", ";", "<FIXE>" ]
[ "}", "bool", "ARMBaseRegisterInfo", "::", "requiresFrameIndexScavenging", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "<BUGS>", "return", "true", ";", "<BUGE>", "}" ]