Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
avr
MD
stmt_completion
MPU
632,100
[ "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "reg", ":", "ALL4A", "<NUM_LIT>", ")", "(", "usdiv", ":", "ALL4A", "(", "reg", ":", "ALL4A", "<NUM_LIT>", ")", "(", "reg", ":", "ALL4A", "<NUM_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "HI", "<NUM_LIT>", ")", ")...
GCC
arm
CPP
code_generation
CPU
632,101
[ "static", "unsigned", "long", "arm_compute_save_core_reg_mask", "(", "void", ")", "{", "unsigned", "int", "save_reg_mask", "=", "<NUM_LIT>", ";", "unsigned", "long", "func_type", "=", "arm_current_func_type", "(", ")", ";", "unsigned", "int", "reg", ";", "if", "...
[ "Compute", "a", "bit", "mask", "of", "which", "core", "registers", "need", "to", "be", "saved", "on", "the", "stack", "for", "the", "current", "function", ".", "This", "is", "used", "by", "arm_compute_frame_layout", ",", "which", "may", "add", "extra", "re...
GCC
cris
CPP
stmt_completion
MPU
632,102
[ ")", ")", ")", ";" ]
[ "int", "argspace_offset", "=", "crtl", "->", "outgoing_args_size", ";", "int", "pretend", "=", "crtl", "->", "args", ".", "pretend_args_size", ";", "rtx", "mem", ";", "bool", "return_address_on_stack", "=", "cris_return_address_on_stack", "(", ")", ";", "int", "...
LLVM
CSKY
CPP
stmt_completion
CPU
632,103
[ ")", ";" ]
[ "SDValue", "V2", "=", "SDValue", "(", "CurDAG", "->", "getMachineNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "Dl", ",", "VT", ",", "V", ")", ",", "<NUM_LIT>", ")", ";", "ReplaceUses", "(", "SDValue", "(", "N", ",", "<NUM_LIT>", ")", ",", "V1", "...
LLVM
ARM
TD
stmt_completion
CPU
632,104
[ "i32imm", ":", "$", "idx", ")", ";" ]
[ "let", "MIOperandInfo", "=", "(", "ops", "DPR", ":", "$", "Vd", "," ]
LLVM
ARM
TD
stmt_completion
CPU
632,105
[ "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "lane", "{", "<NUM_LIT>", "-" ]
LLVM
R600
CPP
stmt_completion
GPU
632,106
[ "const", "override", "{" ]
[ "const", "DataLayout", "*", "getDataLayout", "(", ")" ]
LLVM
PowerPC
TD
stmt_completion
CPU
632,107
[ "g8rc_nox0", ":", "$", "F", ",", "i32imm", ":", "$", "BROPC", ")", ",", "<STR_LIT>", ",", "[", "]", ">", ";" ]
[ "def", "SELECT_CC_I8", ":", "PPCCustomInserterPseudo", "<", "(", "outs", "g8rc", ":", "$", "dst", ")", ",", "(", "ins", "crrc", ":", "$", "cond", ",", "g8rc_nox0", ":", "$", "T", "," ]
LLVM
VE
CPP
stmt_completion
CPU
632,108
[ "N", "->", "getScale", "(", ")", ";" ]
[ "if", "(", "auto", "*", "N", "=", "dyn_cast", "<", "MaskedGatherScatterSDNode", ">", "(", "Op", ".", "getNode", "(", ")", ")", ")", "return" ]
LLVM
AArch64
TD
next_suggestion
CPU
632,109
[ "}" ]
[ "def", "A64FXWrite_ADDLV", ":", "SchedWriteRes", "<", "[", "A64FXGI03", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";" ]
LLVM
Patmos
CPP
program_repair
VLIW
632,110
[ "<FIXS>", "case", "PSEUDO_PREG_SPILL", ":", "case", "PSEUDO_POSTLOOP_RELOAD", ":", "<FIXE>" ]
[ "switch", "(", "opc", ")", "{", "case", "LWS", ":", "case", "LHS", ":", "case", "LBS", ":", "case", "LHUS", ":", "case", "LBUS", ":", "case", "SWS", ":", "case", "SHS", ":", "case", "SBS", ":", "case", "PSEUDO_PREG_RELOAD", ":", "<BUGS>", "case", "...
LLVM
PowerPC
CPP
next_suggestion
CPU
632,111
[ "}" ]
[ "}", "if", "(", "Subtarget", ".", "isDarwinABI", "(", ")", ")", "return", "TM", ".", "isPPC64", "(", ")", "?", "(", "Subtarget", ".", "hasAltivec", "(", ")", "?", "CSR_Darwin64_Altivec_RegMask", ":", "CSR_Darwin64_RegMask", ")", ":", "(", "Subtarget", ".",...
LLVM
X86
CPP
program_repair
CPU
632,112
[ "<FIXS>", "return", "LowerFastCCCallTo", "(", "Op", ",", "DAG", ")", ";", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "return", "LowerCCCCallTo", "(", "Op", ",", "DAG", ",", "true", ")", ";", "<FIXE>" ]
[ "assert", "(", "<NUM_LIT>", "&&", "<STR_LIT>", "Unsupported calling convention", "<STR_LIT>", ")", ";", "case", "CallingConv", "::", "Fast", ":", "if", "(", "EnableFastCC", ")", "{", "<BUGS>", "return", "LowerFastCCCallTo", "(", "Op", ",", "DAG", ",", "false", ...
LLVM
MCS51
CPP
stmt_completion
MPU
632,113
[ "immediate", "<STR_LIT>", ")", ",", "Fixup", ",", "Ctx", ")", ";" ]
[ "unsigned_width", "(", "<NUM_LIT>", ",", "Value", ",", "std", "::", "string", "(", "<STR_LIT>" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
632,114
[ ")", ";" ]
[ "NewMIs", ".", "push_back", "(", "BuildMI", "(", "MF", ",", "DL", ",", "get", "(", "PPC", "::", "RLWINM", ")", ",", "ScratchReg", ")", ".", "addReg", "(", "ScratchReg", ")", ".", "addImm", "(", "<NUM_LIT>", "-", "ShiftBits", ")", ".", "addImm", "(", ...
GCC
nds32
CPP
code_generation
CPU
632,115
[ "bool", "nds32_valid_multiple_load_store", "(", "rtx", "op", ",", "bool", "load_p", ")", "{", "int", "count", ";", "int", "first_elt_regno", ";", "rtx", "elt", ";", "count", "=", "XVECLEN", "(", "op", ",", "<NUM_LIT>", ")", ";", "elt", "=", "XVECEXP", "(...
[ "Function", "to", "check", "whether", "the", "OP", "is", "a", "valid", "load/store", "operation", ".", "This", "is", "a", "helper", "function", "for", "the", "predicates", ":", "'nds32_load_multiple_operation", "'", "and", "'nds32_store_multiple_operation", "'", "...
GCC
crx
CPP
code_generation
CPU
632,116
[ "void", "crx_expand_epilogue", "(", "void", ")", "{", "rtx", "return_reg", ";", "int", "only_popret_RA", "=", "(", "save_regs", "[", "RETURN_ADDRESS_REGNUM", "]", "&&", "(", "sum_regs", "==", "UNITS_PER_WORD", ")", ")", ";", "return_reg", "=", "gen_rtx_REG", "...
[ "Generate", "insn", "that", "updates", "the", "stack", "for", "local", "variables", "and", "padding", "for", "*", "registers", "we", "save", ".", "-", "Generate", "the", "appropriate", "return", "insn", "." ]
GCC
arm
CPP
stmt_completion
CPU
632,117
[ "stack_pointer_rtx", ")", ",", "reg", ")", ";" ]
[ "dwarf", "=", "gen_rtx_SEQUENCE", "(", "VOIDmode", ",", "rtvec_alloc", "(", "count", "+", "<NUM_LIT>", ")", ")", ";", "reg", "=", "gen_rtx_REG", "(", "DFmode", ",", "base_reg", ")", ";", "base_reg", "+=", "<NUM_LIT>", ";", "XVECEXP", "(", "par", ",", "<N...
GCC
mips
CPP
stmt_completion
CPU
632,118
[ "mode", ")", ")", "{" ]
[ "if", "(", "hard_reg_set_intersect_p", "(", "left", ",", "reg_class_contents", "[", "(", "int", ")", "ST_REGS", "]", ")", ")", "{", "if", "(", "mips_hard_regno_mode_ok", "(", "ST_REG_FIRST", ",", "mode", ")", ")", "size", "=", "MIN", "(", "size", ",", "<...
GCC
m32r
CPP
next_suggestion
MPU
632,119
[ "return", "false", ";" ]
[ "static", "bool", "m32r_legitimate_address_p", "(", "machine_mode", "mode", ",", "rtx", "x", ",", "bool", "strict", ")", "{", "if", "(", "m32r_rtx_ok_for_base_p", "(", "x", ",", "strict", ")", "||", "m32r_legitimate_offset_addres_p", "(", "mode", ",", "x", ","...
GCC
s390
MD
program_repair
MPU
632,120
[ "<FIXS>", "rtx", "perm_rtx", "[", "<NUM_LIT>", "]", "<FIXE>" ]
[ "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "...
LLVM
AMDGPU
CPP
next_suggestion
GPU
632,121
[ "return", "(", "Pred", "!=", "EXECZ", "&&", "Pred", "!=", "EXECNZ", ")", ";" ]
[ "}", "++", "I", ";", "}", "if", "(", "I", "==", "E", ")", "return", "false", ";", "if", "(", "I", "->", "getOpcode", "(", ")", "!=", "AMDGPU", "::", "SI_MASK_BRANCH", ")", "return", "analyzeBranchImpl", "(", "MBB", ",", "I", ",", "TBB", ",", "FBB...
LLVM
HSAIL
TD
stmt_completion
Virtual ISA
632,122
[ "<NUM_LIT>", "}", "=", "WidthAttr", ";" ]
[ "bit", "InstImage", "=", "<NUM_LIT>", ";", "bit", "InstLane", "=", "<NUM_LIT>", ";", "bit", "InstMem", "=", "<NUM_LIT>", ";", "bit", "InstMemFence", "=", "<NUM_LIT>", ";", "bit", "InstMod", "=", "<NUM_LIT>", ";", "bit", "InstQueryImage", "=", "<NUM_LIT>", ";...
GCC
sh
CPP
code_generation
CPU
632,123
[ "void", "sh_function_arg_advance", "(", "CUMULATIVE_ARGS", "*", "ca", ",", "enum", "machine_mode", "mode", ",", "tree", "type", ",", "int", "named", ")", "{", "if", "(", "ca", "->", "force_mem", ")", "ca", "->", "force_mem", "=", "<NUM_LIT>", ";", "else", ...
[ "Update", "the", "data", "in", "CUM", "to", "advance", "over", "an", "argument", "of", "mode", "MODE", "and", "data", "type", "TYPE", ".", "(", "TYPE", "is", "null", "for", "libcalls", "where", "that", "information", "may", "not", "be", "available", ".",...
GCC
rs6000
CPP
next_suggestion
CPU
632,124
[ "}" ]
[ "const", "_", "_", "v16qu", "_", "_", "Q", "=", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<N...
GCC
i386
MD
next_suggestion
CPU
632,125
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "match_operand", ":", "V4SF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "ior", "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", ")", ")", ")", "<STR_LIT...
GCC
m32r
MD
stmt_completion
MPU
632,126
[ "]", ")" ]
[ "[", "(", "UNSPECV_BLOCKAGE", "\t", "\t", "<NUM_LIT>", ")", "(", "UNSPECV_FLUSH_ICACHE", "\t", "<NUM_LIT>", ")" ]
LLVM
X86
TD
next_suggestion
CPU
632,127
[ "let", "ResourceCycles", "=", "[", "<NUM_LIT>", "]", ";" ]
[ "def", "SKXWriteResGroup191", ":", "SchedWriteRes", "<", "[", "SKXPort0", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
GCC
loongarch
MD
stmt_completion
CPU
632,128
[ "<NUM_LIT>" ]
[ "(", "define_insn_reservation", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
632,129
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ...
LLVM
ARM
CPP
next_suggestion
CPU
632,130
[ "}" ]
[ "void", "forwardITPosition", "(", ")", "{", "if", "(", "!", "inITBlock", "(", ")", ")", "return", ";", "unsigned", "TZ", "=", "countTrailingZeros", "(", "ITState", ".", "Mask", ")", ";", "if", "(", "++", "ITState", ".", "CurPosition", "==", "<NUM_LIT>", ...
GCC
rs6000
CPP
stmt_completion
CPU
632,131
[ ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "GET_CODE", "(", "SET_SRC", "(", "body", ")", ")", "==", "VEC_SELECT", "&&", "MEM_P", "(", "XEXP", "(", "SET_SRC", "(", "body", ")", ",", "<NUM_LIT>", ")", ")", ")", "return", "<NUM_LIT>", ";", "if", "(", "pattern_is_rotate64", "(", "body", ...
GCC
mmix
MD
stmt_completion
CPU
632,132
[ "<STR_LIT>", ")", ")" ]
[ "(", "plus", ":", "DI", "(", "mult", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>" ]
GCC
aarch64
CPP
program_repair
CPU
632,133
[ "<FIXS>", "return", "VNx2DImode", ";", "<FIXE>" ]
[ "return", "VNx4SFmode", ";", "case", "E_HFmode", ":", "return", "VNx8HFmode", ";", "case", "E_DImode", ":", "<BUGS>", "return", "VNx2DImode", ";", "<BUGE>", "case", "E_SImode", ":", "return", "VNx4SImode", ";", "case", "E_HImode", ":" ]
GCC
alpha
CPP
next_suggestion
MPU
632,134
[ "emit_insn", "(", "gen_atomic_compare_and_swap_1", "(", "mode", ",", "cond", ",", "wdst", ",", "mem", ",", "oldval", ",", "new", "val", ",", "align", ",", "is_weak", ",", "mod_s", ",", "mod_f", ")", ")", ";" ]
[ "align", "=", "expand_simple_binop", "(", "Pmode", ",", "AND", ",", "addr", ",", "GEN_INT", "(", "-", "<NUM_LIT>", ")", ",", "NULL_RTX", ",", "<NUM_LIT>", ",", "OPTAB_DIRECT", ")", ";", "oldval", "=", "convert_modes", "(", "DImode", ",", "mode", ",", "ol...
LLVM
Hexagon
TD
next_suggestion
DSP
632,135
[ "let", "isExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
ARM
CPP
next_suggestion
CPU
632,136
[ "assert", "(", "TiedOp", ">=", "<NUM_LIT>", "&&", "<STR_LIT>", "Inactive register in vpred_r is not tied to an output!", "<STR_LIT>", ")", ";" ]
[ "assert", "(", "N", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Invalid number of operands!", "<STR_LIT>", ")", ";", "addVPTPredNOperands", "(", "Inst", ",", "N", "-", "<NUM_LIT>", ")", ";", "unsigned", "RegNum", ";", "if", "(", "getVPTPred", "(", ")", "==", "<ST...
LLVM
Hexagon
TD
next_suggestion
DSP
632,137
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "BaseImmOffset", ";", "let", "accessSize", "=", "HalfWordAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT...
GCC
arm
CPP
next_suggestion
CPU
632,138
[ "}" ]
[ "vmlsq_lane_f32", "(", "float32x4_t", "_", "_", "a", ",", "float32x4_t", "_", "_", "b", ",", "float32x2_t", "_", "_", "c", ",", "const", "int", "_", "_", "d", ")", "{", "return", "(", "float32x4_t", ")", "_", "_", "builtin_neon_vmls_lanev4sf", "(", "_"...
LLVM
Mips
CPP
next_suggestion
CPU
632,139
[ "}" ]
[ "FunctionPass", "*", "llvm", "::", "createMipsEmitGPRestorePass", "(", "MipsTargetMachine", "&", "tm", ")", "{", "return", "new", "Inserter", "(", "tm", ")", ";" ]
LLVM
BPF
CPP
code_generation
Virtual ISA
632,140
[ "MachineBasicBlock", "*", "BPFTargetLowering", "::", "EmitInstrWithCustomInserter", "(", "MachineInstr", "*", "MI", ",", "MachineBasicBlock", "*", "BB", ")", "const", "{", "unsigned", "Opc", "=", "MI", "->", "getOpcode", "(", ")", ";", "const", "TargetInstrInfo", ...
[ "This", "method", "should", "be", "implemented", "by", "targets", "that", "mark", "instructions", "with", "the", "'usesCustomInserter", "'", "flag", "." ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
632,141
[ "return", "DAG", ".", "getBuildVector", "(", "VT", ",", "DL", ",", "Args", ")", ";" ]
[ "EVT", "ExtraVT", "=", "cast", "<", "VTSDNode", ">", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", "->", "getVT", "(", ")", ";", "MVT", "VT", "=", "Op", ".", "getSimpleValueType", "(", ")", ";", "MVT", "ScalarVT", "=", "VT", ".", "getSc...
LLVM
SIC
CPP
stmt_completion
CPU
632,142
[ "SHT_PROGBITS", ",", "ELF", "::", "SHF_WRITE", "|", "ELF", "::", "SHF_ALLOC", ")", ";" ]
[ "InitializeELF", "(", "TM", ".", "Options", ".", "UseInitArray", ")", ";", "SmallDataSection", "=", "getContext", "(", ")", ".", "getELFSection", "(", "<STR_LIT>", ".sdata", "<STR_LIT>", ",", "ELF", "::" ]
LLVM
AVR
CPP
next_suggestion
MPU
632,143
[ "buildMI", "(", "MBB", ",", "MBBI", ",", "StoreOpcode", ")", ".", "add", "(", "Op2", ")", ".", "add", "(", "Op1", ")", ";" ]
[ "unsigned", "LoadOpcode", "=", "(", "Width", "==", "<NUM_LIT>", ")", "?", "<STR_LIT>", "::", "<STR_LIT>", ":", "<STR_LIT>", "::", "<STR_LIT>", ";", "unsigned", "StoreOpcode", "=", "(", "Width", "==", "<NUM_LIT>", ")", "?", "<STR_LIT>", "::", "<STR_LIT>", ":"...
LLVM
AMDGPU
CPP
next_suggestion
GPU
632,144
[ "}" ]
[ "MBBMRT", "*", "getMBBMRT", "(", ")", "override", "{", "return", "this", ";" ]
LLVM
ARM
CPP
next_suggestion
CPU
632,145
[ "MachineBasicBlock", "&", "MBB", "=", "*", "MFI", ";" ]
[ "TII", "=", "MF", ".", "getTarget", "(", ")", ".", "getInstrInfo", "(", ")", ";", "bool", "Modified", "=", "false", ";", "for", "(", "MachineFunction", "::", "iterator", "MFI", "=", "MF", ".", "begin", "(", ")", ",", "E", "=", "MF", ".", "end", "...
LLVM
AArch64
TD
stmt_completion
CPU
632,146
[ ")", ">", ";" ]
[ "def", ":", "InstRW", "<", "[", "WriteAdr", ",", "A64FXWrite_STP01", "]", ",", "(", "instrs", "STRSpre", ",", "STRSpost" ]
GCC
m32c
MD
next_suggestion
MPU
632,147
[ "(", "clobber", "(", "match_scratch", ":", "HI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "]" ]
[ "(", "ashift", ":", "QI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
632,148
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rdd32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rtt32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rdd32", ";" ]
GCC
tilepro
CPP
code_generation
VLIW
632,149
[ "void", "tilepro_expand_movmisalign", "(", "machine_mode", "mode", ",", "rtx", "*", "operands", ")", "{", "if", "(", "MEM_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", "{", "rtx", "tmp", ";", "if", "(", "register_operand", "(", "operands", "[", "...
[ "Implement", "the", "movmisalign", "patterns", ".", "One", "of", "the", "operands", "is", "a", "memory", "that", "is", "not", "naturally", "aligned", ".", "Emit", "instructions", "to", "load", "it", "." ]
LLVM
R600
CPP
stmt_completion
GPU
632,150
[ "Addr", ";" ]
[ "R2", "=", "CurDAG", "->", "getTargetConstant", "(", "<NUM_LIT>", ",", "SDLoc", "(", "Addr", ")", ",", "MVT", "::", "i32", ")", ";", "}", "else", "{", "R1", "=", "Addr", ";", "R2", "=", "CurDAG", "->", "getTargetConstant", "(", "<NUM_LIT>", ",", "SDL...
LLVM
GBZ80
CPP
stmt_completion
MPU
632,151
[ "<STR_LIT>", ")", "{" ]
[ "if", "(", "Cond", ".", "size", "(", ")", "==", "<NUM_LIT>", ")", "CondTuple", "=", "std", "::", "make_tuple", "(", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", "Copy", "[", "<NUM_LIT>", "]", ".", "getImm", "(", ")", ",", "(", "bool", ")", "Copy", "["...
LLVM
AArch64
TD
next_suggestion
CPU
632,152
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Zn", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "="...
LLVM
ARM
CPP
stmt_completion
CPU
632,153
[ "MI", ")", ";" ]
[ "}", "else", "{", "unsigned", "NewOpc", "=", "(", "isLd", ")", "?", "(", "isT2", "?", "(", "OffImm", "<", "<NUM_LIT>", "?", "ARM", "::", "t2LDRi8", ":", "ARM", "::", "t2LDRi12", ")", ":", "ARM", "::", "LDRi12", ")", ":", "(", "isT2", "?", "(", ...
LLVM
Mips
CPP
next_suggestion
CPU
632,154
[ "}" ]
[ "BitVector", "NewDefs", "(", "TRI", ".", "getNumRegs", "(", ")", ")", ",", "NewUses", "(", "TRI", ".", "getNumRegs", "(", ")", ")", ";", "bool", "HasHazard", "=", "false", ";", "for", "(", "unsigned", "I", "=", "Begin", ";", "I", "!=", "End", ";", ...
GCC
s390
MD
stmt_completion
MPU
632,155
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
632,156
[ "}" ]
[ "case", "Intrinsic", "::", "umul_with_overflow", ":", "Opcode", "=", "ISD", "::", "UMULO", ";", "break", ";", "case", "Intrinsic", "::", "smul_with_overflow", ":", "Opcode", "=", "ISD", "::", "SMULO", ";", "break", ";", "}", "}", "LibFunc", "Func", ";", ...
LLVM
AArch64
TD
stmt_completion
CPU
632,157
[ "<NUM_LIT>", ";" ]
[ "def", "_2D", ":", "N2VCvt_Fx", "<", "<NUM_LIT>", ",", "u", ",", "opcode", ",", "asmop", ",", "<STR_LIT>", ",", "VPR128", ",", "v2i64", ",", "v2f64", ",", "shr_imm64", ",", "IntOp", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}", "=" ]
GCC
aarch64
MD
next_suggestion
CPU
632,158
[ "(", "plus", ":", "VDQ_BHSI", "(", "abs", ":", "VDQ_BHSI", "(", "minus", ":", "VDQ_BHSI" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VDQ_BHSI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
X86
TD
program_repair
CPU
632,159
[ "<FIXS>", "VEX", ",", "VVVV", ",", "WIG", ";", "<FIXE>", "<FIXS>", "VEX", ",", "VVVV", ",", "WIG", ";", "<FIXE>", "<FIXS>", "VEX", ",", "VVVV", ",", "VEX_L", ",", "WIG", ";", "<FIXE>", "<FIXS>", "VEX", ",", "VVVV", ",", "VEX_L", ",", "WIG", ";", ...
[ "let", "Predicates", "=", "[", "HasAVX", ",", "NoVLX", "]", "indefm", "VPMULLD", ":", "SS48I_binop_rm", "<NUM_LIT>", ",", "<STR_LIT>", ",", "mul", ",", "v4i32", ",", "VR128", ",", "load", ",", "i128mem", ",", "SchedWritePMULLD", ".", "XMM", ",", "<NUM_LIT>...
LLVM
ARM
TD
stmt_completion
CPU
632,160
[ "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd", ";", "let", "Inst", "{", "<NUM_LIT>", "-", ...
LLVM
AAP
CPP
next_suggestion
MPU
632,161
[ "}" ]
[ "TargetRegistry", "::", "RegisterMCInstrInfo", "(", "getTheAAPTarget", "(", ")", ",", "createAAPMCInstrInfo", ")", ";", "TargetRegistry", "::", "RegisterMCRegInfo", "(", "getTheAAPTarget", "(", ")", ",", "createAAPMCRegisterInfo", ")", ";", "TargetRegistry", "::", "Re...
GCC
aarch64
CPP
code_generation
CPU
632,162
[ "tree", "aarch64_fold_builtin", "(", "tree", "fndecl", ",", "int", "n_args", "ATTRIBUTE_UNUSED", ",", "tree", "*", "args", ",", "bool", "ignore", "ATTRIBUTE_UNUSED", ")", "{", "int", "fcode", "=", "DECL_FUNCTION_CODE", "(", "fndecl", ")", ";", "tree", "type", ...
[ "Implement", "TARGET_FOLD_BUILTIN", "." ]
GCC
pa
MD
stmt_completion
CPU
632,163
[ ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ashiftrt", ":", "DI", "(", "match_operand" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
632,164
[ "(", "*", "MF", ")", ";" ]
[ "MachineInstr", "*", "UseMI", "=", "Use", "->", "getParent", "(", ")", ";", "unsigned", "OpNo", "=", "Use", ".", "getOperandNo", "(", ")", ";", "if", "(", "OpToFold", ".", "isImm", "(", ")", "&&", "tryConstantFoldOp", "(", "*", "MRI", ",", "TII", ","...
LLVM
Hexagon
TD
next_suggestion
DSP
632,165
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
GCC
sh
CPP
code_generation
CPU
632,166
[ "rtx", "gen_datalabel_ref", "(", "rtx", "sym", ")", "{", "const", "char", "*", "str", ";", "if", "(", "GET_CODE", "(", "sym", ")", "==", "LABEL_REF", ")", "return", "gen_rtx_CONST", "(", "GET_MODE", "(", "sym", ")", ",", "gen_rtx_UNSPEC", "(", "GET_MODE"...
[ "Prefix", "a", "symbol_ref", "name", "with", "``", "datalabel", "''", "." ]
LLVM
AArch64
TD
next_suggestion
CPU
632,167
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "data", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
632,168
[ "<NUM_LIT>", ">", ";" ]
[ "def", "M2_mpyd_acc_ll_s1", ":", "T_M2_mpyd_acc", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "," ]
LLVM
TPC
TD
stmt_completion
Virtual ISA
632,169
[ "sw", "{", "<NUM_LIT>", "}", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "Dest", "=", "dest", ";", "let", "SrcA", "=", "op", ";", "let", "OperandType", "=", "optype", ";", "let", "PredAddress", "=", "pred", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "PredPolarity"...
LLVM
PowerPC
CPP
stmt_completion
CPU
632,170
[ "CondTy", ")", ";" ]
[ "unsigned", "PPCTTIImpl", "::", "getCmpSelInstrCost", "(", "unsigned", "Opcode", ",", "Type", "*", "ValTy", ",", "Type", "*", "CondTy", ")", "{", "return", "BaseT", "::", "getCmpSelInstrCost", "(", "Opcode", ",", "ValTy", "," ]
LLVM
SystemZ
CPP
stmt_completion
CPU
632,171
[ "AD_HLASM", ";" ]
[ "return", "getMAIAssemblerDialect", "(", ")", "==" ]
LLVM
MOS
CPP
stmt_completion
MPU
632,172
[ "G_SELECT", ":" ]
[ "MachineRegisterInfo", "&", "MRI", "=", "MI", ".", "getMF", "(", ")", "->", "getRegInfo", "(", ")", ";", "switch", "(", "MI", ".", "getOpcode", "(", ")", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Invalid opcode for custom legalization.",...
LLVM
Hexagon
TD
stmt_completion
DSP
632,173
[ "<NUM_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT...
LLVM
R600
CPP
next_suggestion
GPU
632,174
[ "return", "<NUM_LIT>", ";" ]
[ "int", "AMDGPUCFGStructurizer", "::", "serialPatternMatch", "(", "MachineBasicBlock", "*", "MBB", ")", "{", "if", "(", "MBB", "->", "succ_size", "(", ")", "!=", "<NUM_LIT>", ")", "return", "<NUM_LIT>", ";", "MachineBasicBlock", "*", "childBlk", "=", "*", "MBB"...
GCC
alpha
CPP
stmt_completion
MPU
632,175
[ "false", ";" ]
[ "HOST_WIDE_INT", "i0", ";", "rtx", "temp", "=", "NULL_RTX", ";", "i0", "=", "alpha_extract_integer", "(", "operands", "[", "<NUM_LIT>", "]", ")", ";", "temp", "=", "alpha_emit_set_const", "(", "operands", "[", "<NUM_LIT>", "]", ",", "mode", ",", "i0", ",",...
LLVM
Hexagon
TD
stmt_completion
DSP
632,176
[ "<NUM_LIT>", ";" ]
[ "let", "isPredicateLate", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "LC0", ",", "P3", ",", "SA0", ",", "USR", "]", ";", "let", "isExtendable", "=", "<NUM_LIT>", ...
LLVM
AMDGPU
CPP
program_repair
GPU
632,177
[ "<FIXS>", "MIs", ".", "erase", "(", "llvm", "::", "find", "(", "MIs", ",", "MI", ")", ",", "MIs", ".", "end", "(", ")", ")", ";", "<FIXE>", "<FIXS>", "MIs", ".", "erase", "(", "llvm", "::", "find", "(", "MIs", ",", "MI", ")", ",", "MIs", ".",...
[ "for", "(", "InstructionSetMap", "::", "iterator", "It", "=", "PreviousRegSeqByReg", ".", "begin", "(", ")", ",", "E", "=", "PreviousRegSeqByReg", ".", "end", "(", ")", ";", "It", "!=", "E", ";", "++", "It", ")", "{", "std", "::", "vector", "MachineIns...
GCC
i386
CPP
stmt_completion
CPU
632,178
[ "(", "_", "_", "mmask16", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m256i", ")", "_", "_", "builtin_ia32_psubsw256_mask", "(", "(", "_", "_", "v16hi", ")", "_", "_", "A", ",", "(", "_", "_", "v16hi", ")", "_", "_", "B", ",", "(", "_", "_", "v16hi", ")", "_", "_", "W", "," ]
GCC
mips
MD
stmt_completion
CPU
632,179
[ ")" ]
[ "(", "define_automaton", "<STR_LIT>" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
632,180
[ "SwapVector", ".", "clear", "(", ")", ";" ]
[ "TII", "=", "static_cast", "<", "const", "PPCInstrInfo", "*", ">", "(", "MF", "->", "getSubtarget", "(", ")", ".", "getInstrInfo", "(", ")", ")", ";", "const", "int", "InitialVectorSize", "(", "<NUM_LIT>", ")", ";" ]
LLVM
ARM
CPP
next_suggestion
CPU
632,181
[ "}" ]
[ "Attribute", "FSAttr", "=", "F", ".", "getFnAttribute", "(", "<STR_LIT>", "target-features", "<STR_LIT>", ")", ";", "std", "::", "string", "CPU", "=", "!", "CPUAttr", ".", "hasAttribute", "(", "Attribute", "::", "None", ")", "?", "CPUAttr", ".", "getValueAsS...
LLVM
Mips
TD
stmt_completion
CPU
632,182
[ "v", ",", "node", ":", "$", "v", ")", ">", ";" ]
[ "def", "vsplati32_elt", ":", "PatFrag", "<", "(", "ops", "node", ":", "$", "v", ",", "node", ":", "$", "i", ")", ",", "(", "MipsVSHF", "(", "vsplati32", "node", ":", "$", "i", ")", ",", "node", ":", "$" ]
LLVM
AArch64
TD
next_suggestion
CPU
632,183
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "def", "mrs_sysreg_op", ":", "Operand", "<", "i32", ">", "{", "let", "ParserMatchClass", "=", "MRSSystemRegisterOperand", ";" ]
GCC
mips
MD
stmt_completion
CPU
632,184
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>" ]
LLVM
AArch64
TD
stmt_completion
CPU
632,185
[ ">", "Zd", ";" ]
[ "class", "sve_int_sel_vvv", "<", "bits", "<", "<NUM_LIT>", ">", "sz8_64", ",", "string", "asm", ",", "ZPRRegOp", "zprty", ">", ":", "I", "<", "(", "outs", "zprty", ":", "$", "Zd", ")", ",", "(", "ins", "PPRAny", ":", "$", "Pg", ",", "zprty", ":", ...
GCC
bfin
CPP
program_repair
DSP
632,186
[ "<FIXS>", "*", "total", "+=", "rtx_cost", "(", "op0", ",", "code", ",", "<NUM_LIT>", ",", "speed", ")", ";", "<FIXE>" ]
[ "op1", "=", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ";", "if", "(", "GET_CODE", "(", "op0", ")", "!=", "REG", "&&", "(", "GET_CODE", "(", "op0", ")", "!=", "SUBREG", "||", "GET_CODE", "(", "SUBREG_REG", "(", "op0", ")", ")", "!=", "REG", ")", ...
LLVM
AArch64
CPP
stmt_completion
CPU
632,187
[ "::", "Scalar", ";" ]
[ "return", "Kind", "==", "k_Register", "&&", "Reg", ".", "Kind", "==", "RegKind" ]
GCC
s390
MD
stmt_completion
MPU
632,188
[ ")", ")" ]
[ "[", "(", "set", "(", "reg", "CC_REGNUM", ")", "(", "compare", "(", "and", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>" ]
GCC
tilegx
MD
next_suggestion
VLIW
632,189
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "zero_extend", ":", "I48MODE", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
632,190
[ "ScoreBrackets", ".", "applyWaitcnt", "(", "Wait", ")", ";" ]
[ "case", "SCMEM_GDS", ":", "if", "(", "group_is_multi_wave", "||", "fence_is_global", ")", "{", "EmitWaitcnt", "|=", "ScoreBrackets", "->", "updateByWait", "(", "EXP_CNT", ",", "ScoreBrackets", "->", "getScoreUB", "(", "EXP_CNT", ")", ")", ";", "EmitWaitcnt", "|=...
LLVM
X86
TD
next_suggestion
CPU
632,191
[ "}" ]
[ "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
LLVM
ARM
CPP
next_suggestion
CPU
632,192
[ "setOperationAction", "(", "ISD", "::", "UNDEF", ",", "VT", ",", "Legal", ")", ";" ]
[ "void", "ARMTargetLowering", "::", "setAllExpand", "(", "MVT", "VT", ")", "{", "for", "(", "unsigned", "Opc", "=", "<NUM_LIT>", ";", "Opc", "<", "ISD", "::", "BUILTIN_OP_END", ";", "++", "Opc", ")", "setOperationAction", "(", "Opc", ",", "VT", ",", "Expa...
LLVM
ARM
CPP
next_suggestion
CPU
632,193
[ "HasVirtualization", "=", "false", ";" ]
[ "HasV4TOps", "=", "false", ";", "HasV5TOps", "=", "false", ";", "HasV5TEOps", "=", "false", ";", "HasV6Ops", "=", "false", ";", "HasV6MOps", "=", "false", ";", "HasV6KOps", "=", "false", ";", "HasV6T2Ops", "=", "false", ";", "HasV7Ops", "=", "false", ";"...
LLVM
PowerPC
CPP
next_suggestion
CPU
632,194
[ "}" ]
[ "if", "(", "!", "MO", ".", "isGlobal", "(", ")", ")", "{", "assert", "(", "MO", ".", "isSymbol", "(", ")", "&&", "<STR_LIT>", "Isn't a symbol reference", "<STR_LIT>", ")", ";", "Mangler", "::", "getNameWithPrefix", "(", "Name", ",", "MO", ".", "getSymbol...
LLVM
X86
CPP
next_suggestion
CPU
632,195
[ "}" ]
[ "if", "(", "N", "->", "getOpcode", "(", ")", "!=", "ISD", "::", "TargetGlobalAddress", ")", "return", "TM", ".", "getCodeModel", "(", ")", "==", "CodeModel", "::", "Small", ";", "Optional", "<", "ConstantRange", ">", "CR", "=", "cast", "<", "GlobalAddres...
GCC
i386
MD
stmt_completion
CPU
632,196
[ ")", "]", ")" ]
[ "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", ")", "]", "<STR_LIT>", "<...
GCC
vax
MD
next_suggestion
CPU
632,197
[ "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<ST...
GCC
i386
CPP
next_suggestion
CPU
632,198
[ "}" ]
[ "extern", "_", "_", "inline", "void", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "wrssd", "(", "unsigned", "int", "_", "_", "B", ",", "void", "*", "_"...
GCC
csky
CPP
code_generation
CPU
632,199
[ "static", "unsigned", "int", "get_csky_live_regs", "(", "int", "*", "count", ")", "{", "int", "reg", ";", "unsigned", "int", "live_regs_mask", "=", "<NUM_LIT>", ";", "*", "count", "=", "<NUM_LIT>", ";", "for", "(", "reg", "=", "<NUM_LIT>", ";", "reg", "<...
[ "Return", "the", "mask", "of", "registers", "used", "by", "the", "current", "function", ".", "Set", "COUNT", "to", "the", "number", "of", "registers", "used", "." ]