Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
aarch64
CPP
stmt_completion
CPU
632,200
[ "a", ";" ]
[ "return", "(", "float16x4_t", ")", "_", "_" ]
GCC
rs6000
CPP
program_repair
CPU
632,201
[ "<FIXS>", "return", "rs6000_builtin_decls", "[", "bif", "]", ";", "<FIXE>" ]
[ "}", "if", "(", "in_mode", "==", "exp_mode", "&&", "in_vmode", "==", "exp_vmode", ")", "<BUGS>", "return", "rs6000_builtin_decls_x", "[", "bif", "]", ";", "<BUGE>", "}", "return", "NULL_TREE", ";" ]
GCC
aarch64
CPP
stmt_completion
CPU
632,202
[ "(", ")", ";" ]
[ "_", "_", "builtin_aarch64_tcommit" ]
GCC
pru
CPP
next_suggestion
CPU
632,203
[ "if", "(", "!", "DECL_EXTERNAL", "(", "node", ")", ")", "error", "(", "<STR_LIT>", "variables in %<__regio_symbol%> address space ", "<STR_LIT>", "<STR_LIT>", "must be declared %<extern%>", "<STR_LIT>", ")", ";" ]
[ "tree", "typ", "=", "TREE_TYPE", "(", "node", ")", ";", "addr_space_t", "as", "=", "TYPE_ADDR_SPACE", "(", "typ", ")", ";", "if", "(", "as", "==", "ADDR_SPACE_GENERIC", ")", "return", ";", "if", "(", "AGGREGATE_TYPE_P", "(", "typ", ")", ")", "{", "erro...
GCC
sh
MD
program_repair
CPU
632,204
[ "<FIXS>", "(", "clobber", "(", "reg", ":", "SI", "FPSCR_STAT_REG", ")", ")", "(", "use", "(", "reg", ":", "SI", "FPSCR_MODES_REG", ")", ")", "]", "<FIXE>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "float", ":", "DF", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "<BUGS>", "(", "u...
LLVM
Hexagon
TD
next_suggestion
DSP
632,205
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "prefersSl...
LLVM
AArch64
CPP
program_repair
CPU
632,206
[ "<FIXS>", "if", "(", "MI", ".", "getFlag", "(", "MachineInstr", "::", "FrameSetup", ")", ")", "fixupHack", "(", "MBB", ",", "MI", ")", ";", "<FIXE>" ]
[ "auto", "dst", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "auto", "mod", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "insertEmulatedTimings", "(", "MBB", ",", "MI", ",", ...
GCC
rs6000
CPP
stmt_completion
CPU
632,207
[ "return", "<NUM_LIT>", ";" ]
[ "static", "int", "rs6000_use_sched_lookahead", "(", "void", ")", "{", "if", "(", "rs6000_cpu_attr", "==", "CPU_PPC8540", ")" ]
LLVM
X86
TD
program_repair
CPU
632,208
[ "<FIXS>", "mnemonic", ",", "<STR_LIT>", ",", "pattern", ",", "itin", ">", ";", "<FIXE>", "<FIXS>", "(", "implicit", "EFLAGS", ")", "]", ">", ",", "Sched", "[", "WriteALULd", ",", "WriteRMW", "]", ">", ";", "<FIXE>", "<FIXS>", "[", "(", "store", "(", ...
[ "list", "dag", ">", "pattern", ",", "InstrItinClass", "itin", "=", "IIC_BIN_MEM", ">", ":", "ITy", "opcode", ",", "MRMDestMem", ",", "typeinfo", ",", "(", "outs", ")", ",", "(", "ins", "typeinfo", ".", "MemOperand", ":", "$", "dst", ",", "typeinfo", "....
GCC
aarch64
MD
stmt_completion
CPU
632,209
[ "match_code", "<STR_LIT>", ")" ]
[ "<STR_LIT>", "(", "and", "(" ]
GCC
i386
MD
stmt_completion
CPU
632,210
[ "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VI1_AVX512", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_concat", ":", "VI1_AVX512", "(", "us_truncate", ":", "<", "ssehalfvecmode", ">", "(", "match_operand", ":", "<", "s...
LLVM
PowerPC
CPP
next_suggestion
CPU
632,211
[ "}" ]
[ "unsigned", "j", "=", "DAG", ".", "getTarget", "(", ")", ".", "getDataLayout", "(", ")", "->", "isLittleEndian", "(", ")", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "!=", "<NUM_LIT>", ";", "i", ...
LLVM
X86
CPP
stmt_completion
CPU
632,212
[ "::", "MOV64ri32", ":" ]
[ "Ops", ".", "push_back", "(", "dwarf", "::", "DW_OP_constu", ")", ";", "Ops", ".", "push_back", "(", "Coef", "+", "<NUM_LIT>", ")", ";", "Ops", ".", "push_back", "(", "dwarf", "::", "DW_OP_mul", ")", ";", "}", "else", "{", "if", "(", "Op", "&&", "O...
GCC
rs6000
CPP
stmt_completion
CPU
632,213
[ ")", ",", "(", "regno", "-", "<NUM_LIT>", ")", "*", "<NUM_LIT>", ",", "prefix", ",", "regno", ")", ";" ]
[ "if", "(", "DEFAULT_ABI", "==", "ABI_V4", ")", "{", "if", "(", "TARGET_64BIT", ")", "goto", "aix_names", ";", "if", "(", "(", "sel", "&", "SAVRES_REG", ")", "==", "SAVRES_GPR", ")", "prefix", "=", "(", "sel", "&", "SAVRES_SAVE", ")", "?", "<STR_LIT>", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
632,214
[ "LoadInst", "*", "LoadXY", "=", "Builder", ".", "CreateAlignedLoad", "(", "GEPXY", ",", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "!", "IsAMDHSA", ")", "{", "Function", "*", "LocalSizeYFn", "=", "Intrinsic", "::", "getDeclaration", "(", "Mod", ",", "Intrinsic", "::", "r600_read_local_size_y", ")", ";", "Function", "*", "LocalSizeZFn", "=", "Intrinsic", "::", "getDeclaration", ...
LLVM
AArch64
CPP
next_suggestion
CPU
632,215
[ "SDValue", "TGALo", "=", "DAG", ".", "getTargetGlobalAddress", "(", "GV", ",", "DL", ",", "PtrVT", ",", "<NUM_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", "|", "<STR_LIT>", "::", "<STR_LIT>", "|", "<STR_LIT>", "::", "<STR_LIT>", ")", ";" ]
[ "SDValue", "TLSIndexLo", "=", "DAG", ".", "getTargetExternalSymbol", "(", "<STR_LIT>", "_tls_index", "<STR_LIT>", ",", "PtrVT", ",", "<STR_LIT>", "::", "<STR_LIT>", "|", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "SDValue", "ADRP", "=", "DAG", ".", "getNode", "...
GCC
powerpcspe
CPP
code_generation
CPU
632,216
[ "static", "void", "rs6000_setup_reg_addr_masks", "(", "void", ")", "{", "ssize_t", "rc", ",", "reg", ",", "m", ",", "nregs", ";", "addr_mask_type", "any_addr_mask", ",", "addr_mask", ";", "for", "(", "m", "=", "<NUM_LIT>", ";", "m", "<", "NUM_MACHINE_MODES",...
[ "Update", "the", "addr", "mask", "bits", "in", "reg_addr", "to", "help", "secondary", "reload", "and", "go", "if", "legitimate", "address", "support", "to", "figure", "out", "the", "appropriate", "addressing", "to", "use", "." ]
LLVM
PowerPC
CPP
stmt_completion
CPU
632,217
[ ")", ";" ]
[ "else", "BuildMI", "(", "BB", ",", "dl", ",", "TII", "->", "get", "(", "PPC", "::", "RLWINM", ")", ",", "PtrReg", ")", ".", "addReg", "(", "Ptr1Reg", ")", ".", "addImm", "(", "<NUM_LIT>", ")", ".", "addImm", "(", "<NUM_LIT>", ")", ".", "addImm", ...
LLVM
ARM64
TD
next_suggestion
CPU
632,218
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
rx
CPP
stmt_completion
CPU
632,219
[ "(", "<NUM_LIT>", "<<", "(", "rx_max_constant_size", "*", "<NUM_LIT>", ")", ")", ")", ";" ]
[ "if", "(", "rx_max_constant_size", "==", "<NUM_LIT>", "||", "rx_max_constant_size", "==", "<NUM_LIT>", ")", "return", "true", ";", "return", "IN_RANGE", "(", "val", ",", "(", "HOST_WIDE_INT_M1U", "<<", "(", "rx_max_constant_size", "*", "<NUM_LIT>", ")", ")", ","...
LLVM
Hexagon
TD
next_suggestion
DSP
632,220
[ "let", "InputType", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";" ]
GCC
powerpcspe
CPP
next_suggestion
CPU
632,221
[ "if", "(", "wi", "::", "to_wide", "(", "TYPE_SIZE", "(", "type", ")", ")", "!=", "count", "*", "GET_MODE_BITSIZE", "(", "*", "modep", ")", ")", "return", "-", "<NUM_LIT>", ";" ]
[ "if", "(", "*", "modep", "==", "mode", ")", "return", "<NUM_LIT>", ";", "break", ";", "case", "ARRAY_TYPE", ":", "{", "int", "count", ";", "tree", "index", "=", "TYPE_DOMAIN", "(", "type", ")", ";", "if", "(", "!", "COMPLETE_TYPE_P", "(", "type", ")"...
LLVM
Hexagon
TD
next_suggestion
DSP
632,222
[ "let", "isExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
GCC
epiphany
MD
next_suggestion
MPU
632,223
[ "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "UNKNOWN_REGNUM", ")", ")", "]", ")", "]", "<STR_LIT>", "[", "(", "parallel", "[", "(", "set", "(", "match_operand", ":", "SI"...
LLVM
Hexagon
TD
stmt_completion
DSP
632,224
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "prefersSl...
LLVM
Hexagon
TD
stmt_completion
DSP
632,225
[ "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_vrsadub_acc", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rxx32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rxx32in", ",", "DoubleRegs", ":", "$", "Rss32", ",", "DoubleRegs", ":", "$", "Rtt32", ")", ",", "<STR_LIT>", ",", ...
GCC
arm
CPP
next_suggestion
CPU
632,226
[ "else", "if", "(", "d", "->", "qualifiers", "[", "qualifiers_k", "]", "&", "qualifier_struct_load_store_lane_index", ")", "args", "[", "k", "]", "=", "ARG_BUILTIN_STRUCT_LOAD_STORE_LANE_INDEX", ";" ]
[ "int", "k", ";", "bool", "neon", "=", "false", ";", "bool", "mve", "=", "false", ";", "if", "(", "IN_RANGE", "(", "fcode", ",", "ARM_BUILTIN_VFP_BASE", ",", "ARM_BUILTIN_ACLE_BASE", "-", "<NUM_LIT>", ")", ")", "neon", "=", "true", ";", "if", "(", "IN_R...
GCC
arm
MD
stmt_completion
CPU
632,227
[ "<STR_LIT>", ")" ]
[ "(", "define_special_predicate", "<STR_LIT>", "(", "and", "(", "match_code" ]
LLVM
AVR
CPP
next_suggestion
MPU
632,228
[ "ArgValue", "=", "DAG", ".", "getNode", "(", "ISD", "::", "AssertZext", ",", "dl", ",", "RegVT", ",", "ArgValue", ",", "DAG", ".", "getValueType", "(", "VA", ".", "getValVT", "(", ")", ")", ")", ";" ]
[ "}", "else", "if", "(", "RegVT", "==", "MVT", "::", "i16", ")", "{", "RC", "=", "&", "<STR_LIT>", "::", "<STR_LIT>", ";", "}", "else", "{", "llvm_unreachable", "(", "<STR_LIT>", "Unknown argument type!", "<STR_LIT>", ")", ";", "}", "unsigned", "Reg", "="...
LLVM
AArch64
CPP
stmt_completion
CPU
632,229
[ ")", ";" ]
[ "DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "*** determineCalleeSaves\\nUsed CSRs:", "<STR_LIT>", ")", ";", "const", "MCPhysReg", "*", "CSRegs", "=", "RegInfo", "->", "getCalleeSavedRegs", "(", "&", "MF", ")", ";", "for", "(", "unsigned", "i", "=", "<...
GCC
i386
CPP
code_generation
CPU
632,230
[ "static", "void", "*", "ix86_init_cost", "(", "class", "loop", "*", ")", "{", "unsigned", "*", "cost", "=", "XNEWVEC", "(", "unsigned", ",", "<NUM_LIT>", ")", ";", "cost", "[", "vect_prologue", "]", "=", "cost", "[", "vect_body", "]", "=", "cost", "[",...
[ "Implement", "targetm.vectorize.init_cost", "." ]
LLVM
X86
CPP
program_repair
CPU
632,231
[ "<FIXS>", "emitSegmentOverridePrefix", "(", "MemoryOperand", "+", "X86", "::", "AddrSegmentReg", ",", "MI", ",", "OS", ")", ";", "<FIXE>", "<FIXS>", "emitByte", "(", "<NUM_LIT>", ",", "OS", ")", ";", "<FIXE>", "<FIXS>", "emitByte", "(", "<NUM_LIT>", ",", "OS...
[ "if", "(", "MemoryOperand", "!=", "-", "<NUM_LIT>", ")", "{", "MemoryOperand", "+=", "CurOp", ";", "<BUGS>", "emitSegmentOverridePrefix", "(", "CurByte", ",", "MemoryOperand", "+", "X86", "::", "AddrSegmentReg", ",", "MI", ",", "OS", ")", ";", "<BUGE>", "}",...
LLVM
AMDGPU
CPP
program_repair
GPU
632,232
[ "<FIXS>", "if", "(", "T", "==", "LGKM_CNT", "&&", "hasPendingEvent", "(", "SMEM_ACCESS", ")", ")", "return", "true", ";", "return", "MixedPendingEvents", "[", "T", "]", ";", "<FIXE>" ]
[ "setScoreLB", "(", "T", ",", "std", "::", "max", "(", "getScoreLB", "(", "T", ")", ",", "UB", "-", "(", "int32_t", ")", "Count", ")", ")", ";", "}", "else", "{", "setScoreLB", "(", "T", ",", "UB", ")", ";", "}", "}", "bool", "BlockWaitcntBrackets...
LLVM
Hexagon
TD
next_suggestion
DSP
632,233
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<...
GCC
i386
MD
next_suggestion
CPU
632,234
[ "(", "fix", ":", "V4SI", "(", "match_operand", ":", "V4SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_select", ":", "V2SI" ]
LLVM
Hexagon
TD
next_suggestion
DSP
632,235
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "PostInc", ";", "let", "accessSize", "=", "HalfWordAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "CS", "]", ";" ]
GCC
aarch64
MD
stmt_completion
CPU
632,236
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_code_attr", "tbz", "[", "(", "eq", "<STR_LIT>", ")", "(", "ne", "<STR_LIT>", ")", "(", "lt", "<STR_LIT>", ")", "(", "ge" ]
GCC
pa
MD
next_suggestion
CPU
632,237
[ "(", "div", ":", "SF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM
CPP
next_suggestion
CPU
632,238
[ "return", "!", "MaskedInsts", ".", "empty", "(", ")", ";" ]
[ "}", "else", "if", "(", "auto", "*", "Int", "=", "dyn_cast", "<", "IntrinsicInst", ">", "(", "&", "I", ")", ")", "{", "if", "(", "Int", "->", "getIntrinsicID", "(", ")", "==", "Intrinsic", "::", "fma", ")", "continue", ";", "for", "(", "auto", "&...
LLVM
ARM64
CPP
next_suggestion
CPU
632,239
[ "APInt", "UsefulBitsForUse", "=", "APInt", "(", "UsefulBits", ")", ";" ]
[ "unsigned", "Bitwidth", "=", "Op", ".", "getValueType", "(", ")", ".", "getScalarType", "(", ")", ".", "getSizeInBits", "(", ")", ";", "UsefulBits", "=", "APInt", "(", "Bitwidth", ",", "<NUM_LIT>", ")", ";", "UsefulBits", ".", "flipAllBits", "(", ")", ";...
GCC
i386
CPP
stmt_completion
CPU
632,240
[ ",", "ptr", "->", "x_ix86_fpmath", ",", "false", ",", "true", ")", ";" ]
[ "static", "void", "ix86_function_specific_print", "(", "FILE", "*", "file", ",", "int", "indent", ",", "struct", "cl_target_option", "*", "ptr", ")", "{", "char", "*", "target_string", "=", "ix86_target_string", "(", "ptr", "->", "x_ix86_isa_flags", ",", "ptr", ...
GCC
clipper
CPP
program_repair
CPU
632,241
[ "<FIXS>", "#", "include", "<STR_LIT>", "recog.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "tm_p.h", "<STR_LIT>", "<FIXE>" ]
[ "#", "include", "<STR_LIT>", "function.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "expr.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "flags.h", "<STR_LIT>", "<BUGS>", "#", "include", "<STR_LIT>", "machmode.h", "<STR_LIT>", "<BUGE>", "extern", "char", "regs_ever_li...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
632,242
[ "if", "(", "EnableEmExceptionHandling", ")", "addPass", "(", "createWebAssemblyLowerEmscriptenExceptions", "(", ")", ")", ";" ]
[ "else", "addPass", "(", "createAtomicExpandPass", "(", "TM", ")", ")", ";", "if", "(", "getOptLevel", "(", ")", "!=", "CodeGenOpt", "::", "None", ")", "addPass", "(", "createWebAssemblyOptimizeReturned", "(", ")", ")", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
632,243
[ "i64", ",", "[", "{" ]
[ "def", "imm0_31", ":", "Operand", "<", "i64", ">", ",", "ImmLeaf", "<" ]
GCC
arm
CPP
next_suggestion
CPU
632,244
[ "}" ]
[ "vsra_n_u32", "(", "uint32x2_t", "_", "_", "a", ",", "uint32x2_t", "_", "_", "b", ",", "const", "int", "_", "_", "c", ")", "{", "return", "(", "uint32x2_t", ")", "_", "_", "builtin_neon_vsrau_nv2si", "(", "(", "int32x2_t", ")", "_", "_", "a", ",", ...
LLVM
Alpha
CPP
code_generation
MPU
632,245
[ "bool", "AlphaAsmPrinter", "::", "doInitialization", "(", "Module", "&", "M", ")", "{", "if", "(", "TM", ".", "getSubtarget", "<", "AlphaSubtarget", ">", "(", ")", ".", "hasCT", "(", ")", ")", "O", "<<", "<STR_LIT>", "\\t.arch ev6\\n", "<STR_LIT>", ";", ...
[ "Set", "up", "the", "AsmPrinter", "when", "we", "are", "working", "on", "a", "new", "module", "." ]
GCC
avr
MD
next_suggestion
MPU
632,246
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "minus", ":", "HI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "HI", "(", "any_extend", ":", "HI", "(",...
GCC
bpf
CPP
code_generation
Virtual ISA
632,247
[ "static", "void", "bpf_init_builtins", "(", "void", ")", "{", "tree", "ullt", "=", "long_long_unsigned_type_node", ";", "def_builtin", "(", "<STR_LIT>", "__builtin_bpf_load_byte", "<STR_LIT>", ",", "BPF_BUILTIN_LOAD_BYTE", ",", "build_function_type_list", "(", "ullt", "...
[ "Define", "machine-specific", "built-in", "functions", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
632,248
[ "let", "Defs", "=", "[", "PC", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", "...
GCC
arm
MD
stmt_completion
CPU
632,249
[ "<STR_LIT>", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code" ]
GCC
cris
MD
next_suggestion
MPU
632,250
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "minus", ":", "SI", "(", "mult", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", ...
LLVM
XCore
CPP
code_generation
MPU
632,251
[ "void", "XCoreFrameLowering", "::", "emitEpilogue", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ")", "const", "{", "MachineFrameInfo", "&", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "MachineBasicBlock", "::", "iterator", ...
[ "Insert", "epilog", "code", "into", "the", "function", "." ]
LLVM
ARM
TD
next_suggestion
CPU
632,252
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "imod", ";", "bits", "<", "<NUM_LIT>", ">", "iflags", ";", "bits", "<", "<NUM_LIT>", ">", "mode", ";", "bit", "M", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", ...
GCC
tilegx
MD
stmt_completion
VLIW
632,253
[ ")", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "I48MODE", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", ...
GCC
arm
MD
program_repair
CPU
632,254
[ "<FIXS>", "emit_insn", "(", "gen_rtx_SET", "(", "replace_equiv_address", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ",", "<FIXE>" ]
[ "emit_insn", "(", "gen_addsi3", "(", "operands", "[", "<NUM_LIT>", "]", ",", "XEXP", "(", "XEXP", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", ",", "<NUM_LIT>", ")", ",", "XEXP", "(", "XEXP", "(", "operands", "[", "<NUM_LIT>", "]", ",...
GCC
i386
MD
program_repair
CPU
632,255
[ "<FIXS>", "(", "zero_extend", ":", "DWI", ">", "<FIXE>", "<FIXS>", "(", "plus", ":", "SWI48", "(", "match_operator", ":", "SWI48", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")...
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "CCC", "FLAGS_REG", ")", "(", "compare", ":", "CCC", "<BUGS>", "(", "plus", ":", "SWI48", "<BUGE>", "(", "plus", ":", "SWI48", "<BUGS>", "(", "match_operator", ":", "SWI48", "<NUM_LIT>", ...
GCC
aarch64
CPP
next_suggestion
CPU
632,256
[ "}" ]
[ "const", "char", "*", "mangle", ";", "if", "(", "(", "mangle", "=", "aarch64_mangle_builtin_vector_type", "(", "type", ")", ")", "||", "(", "mangle", "=", "aarch64_mangle_builtin_scalar_type", "(", "type", ")", ")", ")", "return", "mangle", ";", "return", "N...
LLVM
Mips
TD
next_suggestion
CPU
632,257
[ "}" ]
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "MipsUimm5Lsl2AsmOperand", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
632,258
[ "PI", ".", "ComputePGMRSrc1", ")", ")", ";" ]
[ "memset", "(", "&", "KernelDescriptor", ",", "<NUM_LIT>", ",", "sizeof", "(", "KernelDescriptor", ")", ")", ";", "assert", "(", "isUInt", "<", "<NUM_LIT>", ">", "(", "PI", ".", "ScratchSize", ")", ")", ";", "assert", "(", "isUInt", "<", "<NUM_LIT>", ">",...
LLVM
AMDGPU
CPP
next_suggestion
GPU
632,259
[ "}" ]
[ "insertPass", "(", "&", "PHIEliminationID", ",", "&", "SILowerControlFlowID", ",", "false", ")", ";", "insertPass", "(", "&", "RegisterCoalescerID", ",", "&", "SIPreAllocateWWMRegsID", ",", "false", ")", ";", "TargetPassConfig", "::", "addFastRegAlloc", "(", ")", ...
LLVM
PowerPC
CPP
program_repair
CPU
632,260
[ "<FIXS>", "if", "(", "PPC", "::", "GPRCRegClass", ".", "contains", "(", "Reg", ")", ")", "{", "<FIXE>" ]
[ "assert", "(", "(", "!", "MF", ".", "getInfo", "PPCFunctionInfo", ">", "(", ")", "->", "mustSaveTOC", "(", ")", "||", "(", "Reg", "!=", "PPC", "::", "X2", "&&", "Reg", "!=", "PPC", "::", "R2", ")", ")", "&&", "<STR_LIT>", "Not expecting to try to spill...
LLVM
ARM64
TD
next_suggestion
CPU
632,261
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "L", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "dst2", ";", "bits", "<", "<NUM_LIT>", ">", "base", ";", "bits", "<", "<NUM_LIT>", ">", "offset", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM...
LLVM
X86
CPP
program_repair
CPU
632,262
[ "<FIXS>", "else", "if", "(", "ResolveZero", "&&", "SrcEltBits", "[", "SrcIdx", "]", "[", "M", "]", "==", "<NUM_LIT>", ")", "<FIXE>" ]
[ "if", "(", "IsSrcConstant", "[", "SrcIdx", "]", ")", "{", "if", "(", "UndefSrcElts", "[", "SrcIdx", "]", "[", "M", "]", ")", "Mask", "[", "i", "]", "=", "SM_SentinelUndef", ";", "<BUGS>", "else", "if", "(", "SrcEltBits", "[", "SrcIdx", "]", "[", "M...
GCC
i386
MD
stmt_completion
CPU
632,263
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr" ]
LLVM
AArch64
CPP
stmt_completion
CPU
632,264
[ "<<", "<STR_LIT>", "\\n", "<STR_LIT>", ";" ]
[ "void", "EmitARM64WinCFISaveRegPX", "(", "unsigned", "Reg", ",", "int", "Offset", ")", "override", "{", "OS", "<<", "<STR_LIT>", "\\t.seh_save_regp_x\\tx", "<STR_LIT>", "<<", "Reg", "<<", "<STR_LIT>", ", ", "<STR_LIT>", "<<", "Offset" ]
LLVM
PowerPC
CPP
program_repair
CPU
632,265
[ "<FIXS>", "DAG", ".", "getIntPtrConstant", "(", "<NUM_LIT>", ",", "dl", ")", ")", ";", "<FIXE>", "<FIXS>", "DAG", ".", "getIntPtrConstant", "(", "<NUM_LIT>", ",", "dl", ")", ")", ";", "<FIXE>" ]
[ "assert", "(", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getValueType", "(", ")", "==", "MVT", "::", "ppcf128", ")", ";", "SDValue", "Lo", "=", "DAG", ".", "getNode", "(", "ISD", "::", "EXTRACT_ELEMENT", ",", "dl", ",", "MVT", "::", "f64"...
GCC
nios2
CPP
code_generation
MPU
632,266
[ "static", "void", "nios2_output_dwarf_dtprel", "(", "FILE", "*", "file", ",", "int", "size", ",", "rtx", "x", ")", "{", "gcc_assert", "(", "size", "==", "<NUM_LIT>", ")", ";", "fprintf", "(", "file", ",", "<STR_LIT>", "\\t.4byte\\t%%tls_ldo(", "<STR_LIT>", "...
[ "Implement", "TARGET_ASM_OUTPUT_DWARF_DTPREL", "." ]
GCC
aarch64
CPP
stmt_completion
CPU
632,267
[ ")", ";" ]
[ "fprintf", "(", "stderr", ",", "<STR_LIT>", "\\n", "<STR_LIT>" ]
LLVM
X86
TD
program_repair
CPU
632,268
[ "<FIXS>", "def", ":", "InstRW", "[", "ADLPWriteResGroup12", ",", "ReadAfterLd", "]", ",", "(", "instregex", "<STR_LIT>", ")", ">", ";", "def", ":", "InstRW", "[", "ADLPWriteResGroup12", ",", "ReadAfterLd", "]", ",", "(", "instrs", "AND64rm", ")", ">", ";",...
[ "}", "def", ":", "InstRW", "[", "ADLPWriteResGroup12", "]", ",", "(", "instregex", "<STR_LIT>", ")", ">", ";", "def", ":", "InstRW", "[", "ADLPWriteResGroup12", "]", ",", "(", "instrs", "TEST64mi32", ")", ">", ";", "<BUGS>", "def", ":", "InstRW", "[", ...
LLVM
SPIRV
CPP
program_repair
Virtual ISA
632,269
[ "<FIXS>", "return", "GR", ".", "getOrCreateConstVector", "(", "One", ".", "getZExtValue", "(", ")", ",", "I", ",", "ResType", ",", "TII", ")", ";", "<FIXE>" ]
[ "APInt", "One", "=", "AllOnes", "?", "APInt", "::", "getAllOnes", "(", "BitWidth", ")", ":", "APInt", "::", "getOneBitSet", "(", "BitWidth", ",", "<NUM_LIT>", ")", ";", "if", "(", "ResType", "->", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT...
LLVM
AArch64
TD
next_suggestion
CPU
632,270
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";" ]
[ "class", "BaseMulAccum", "<", "bit", "isSub", ",", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "RegisterClass", "multype", ",", "RegisterClass", "addtype", ",", "string", "asm", ",", "list", "<", "dag", ">", "pattern", ">", ":", "I", "<", "(", "outs", "...
LLVM
SystemZ
CPP
next_suggestion
CPU
632,271
[ "llvm_unreachable", "(", "<STR_LIT>", "Unexpected node to lower", "<STR_LIT>", ")", ";" ]
[ "case", "ISD", "::", "DYNAMIC_STACKALLOC", ":", "return", "lowerDYNAMIC_STACKALLOC", "(", "Op", ",", "DAG", ")", ";", "case", "ISD", "::", "SMUL_LOHI", ":", "return", "lowerSMUL_LOHI", "(", "Op", ",", "DAG", ")", ";", "case", "ISD", "::", "UMUL_LOHI", ":",...
GCC
rl78
CPP
next_suggestion
MPU
632,272
[ "default", ":" ]
[ "case", "ADDR_SPACE_NEAR", ":", "return", "HImode", ";", "case", "ADDR_SPACE_FAR", ":", "return", "SImode", ";" ]
LLVM
ARM
TD
program_repair
CPU
632,273
[ "<FIXS>", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "]", ">", ";", "<FIXE>" ]
[ "let", "neverHasSideEffects", "=", "<NUM_LIT>", "indef", "VNEGf32d_sfp", ":", "N2V", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "DPR_VFP2", ":", "$", "dst", ")", ...
LLVM
X86
CPP
code_generation
CPU
632,274
[ "void", "X86FrameLowering", "::", "adjustForHiPEPrologue", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "PrologueMBB", ")", "const", "{", "MachineFrameInfo", "&", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "DebugLoc", "DL", ";", ...
[ "Erlang", "programs", "may", "need", "a", "special", "prologue", "to", "handle", "the", "stack", "size", "they", "might", "need", "at", "runtime", "." ]
LLVM
X86
CPP
stmt_completion
CPU
632,275
[ "KORWrr", ":" ]
[ "case", "X86", "::", "PADDDrr", ":", "case", "X86", "::", "PADDQrr", ":", "case", "X86", "::", "PMULLWrr", ":", "case", "X86", "::", "PMULLDrr", ":", "case", "X86", "::", "VPANDrr", ":", "case", "X86", "::", "VPANDYrr", ":", "case", "X86", "::", "VPA...
GCC
ia64
MD
stmt_completion
CPU
632,276
[ "match_code", "<STR_LIT>", ")" ]
[ "(", "and", "(" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
632,277
[ "size", "(", ")", ";" ]
[ "return", "LoopStack", "." ]
LLVM
ARM
CPP
stmt_completion
CPU
632,278
[ ",", "CSI", ",", "TRI", ")", ";" ]
[ "ARMFunctionInfo", "*", "AFI", "=", "MF", ".", "getInfo", "<", "ARMFunctionInfo", ">", "(", ")", ";", "unsigned", "PushOpc", "=", "AFI", "->", "isThumbFunction", "(", ")", "?", "ARM", "::", "t2STMDB_UPD", ":", "ARM", "::", "STMDB_UPD", ";", "unsigned", "...
GCC
powerpcspe
MD
stmt_completion
CPU
632,279
[ "const_int", "<NUM_LIT>", ")" ]
[ "(", "vec_concat", ":", "V32QI", "(", "match_operand", ":", "V16QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V16QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(",...
LLVM
ARM
TD
stmt_completion
CPU
632,280
[ "<STR_LIT>", ";" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=" ]
LLVM
AArch64
CPP
code_generation
CPU
632,281
[ "bool", "isLegalBroadcastLoad", "(", "Type", "*", "ElementTy", ",", "ElementCount", "NumElements", ")", "const", "{", "if", "(", "!", "ST", "->", "hasNEON", "(", ")", "||", "NumElements", ".", "isScalable", "(", ")", ")", "return", "false", ";", "switch", ...
[ "\\Returns", "true", "if", "the", "target", "supports", "broadcasting", "a", "load", "to", "a", "vector", "of", "type", "<", "NumElements", "x", "ElementTy", ">", "." ]
LLVM
Hexagon
CPP
stmt_completion
DSP
632,282
[ ")", ";" ]
[ "std", "::", "string", "FS", "=", "FSAttr", ".", "isValid", "(", ")", "?", "FSAttr", ".", "getValueAsString", "(", ")", ".", "str", "(", ")", ":", "TargetFS", ";", "if", "(", "F", ".", "getFnAttribute", "(", "<STR_LIT>", "unsafe-fp-math", "<STR_LIT>", ...
LLVM
BPF
CPP
stmt_completion
Virtual ISA
632,283
[ "DefInsn", ")", ";" ]
[ "if", "(", "DefInsn", "->", "isPHI", "(", ")", ")", "{", "if", "(", "PhiInsns", ".", "find", "(", "DefInsn", ")", "!=", "PhiInsns", ".", "end", "(", ")", ")", "return", "false", ";", "PhiInsns", ".", "insert", "(" ]
LLVM
X86
CPP
stmt_completion
CPU
632,284
[ ",", "<NUM_LIT>", ")", ",", "DL", ",", "ExtVT", ")", ";" ]
[ "SDLoc", "DL", "(", "Op", ")", ";", "unsigned", "int", "NumElts", "=", "VT", ".", "getVectorNumElements", "(", ")", ";", "if", "(", "NumElts", "!=", "<NUM_LIT>", "&&", "NumElts", "!=", "<NUM_LIT>", "&&", "!", "Subtarget", ".", "hasBWI", "(", ")", ")", ...
LLVM
Hexagon
TD
next_suggestion
DSP
632,285
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
632,286
[ "FuncType", "&", "F", ")", "{" ]
[ "void", "addRule", "(", "StringRef", "N", ",", "const", "Rule", "::" ]
LLVM
SystemZ
CPP
next_suggestion
CPU
632,287
[ "return", "true", ";" ]
[ "static", "bool", "isScalarToVector", "(", "SDValue", "Op", ")", "{", "for", "(", "unsigned", "I", "=", "<NUM_LIT>", ",", "E", "=", "Op", ".", "getNumOperands", "(", ")", ";", "I", "!=", "E", ";", "++", "I", ")", "if", "(", "!", "Op", ".", "getOp...
LLVM
MOS
CPP
stmt_completion
MPU
632,288
[ "MF", ")", "const", "override", "{" ]
[ "bool", "requiresRegisterScavenging", "(", "const", "MachineFunction", "&" ]
LLVM
X86
CPP
next_suggestion
CPU
632,289
[ "if", "(", "TLI", ".", "isTypeLegal", "(", "VT", ")", ")", "if", "(", "SDValue", "AddSub", "=", "combineShuffleToAddSubOrFMAddSub", "(", "N", ",", "Subtarget", ",", "DAG", ")", ")", "return", "AddSub", ";" ]
[ "static", "SDValue", "combineShuffle", "(", "SDNode", "*", "N", ",", "SelectionDAG", "&", "DAG", ",", "TargetLowering", "::", "DAGCombinerInfo", "&", "DCI", ",", "const", "X86Subtarget", "&", "Subtarget", ")", "{", "if", "(", "auto", "*", "Shuf", "=", "dyn...
LLVM
Hexagon
TD
stmt_completion
DSP
632,290
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
LLVM
X86
CPP
stmt_completion
CPU
632,291
[ ")", "{" ]
[ "static", "SDValue", "NormalizeVectorShuffle", "(", "SDValue", "Op", ",", "const", "X86Subtarget", "*", "Subtarget", ",", "SelectionDAG", "&", "DAG", ")", "{", "ShuffleVectorSDNode", "*", "SVOp", "=", "cast", "<", "ShuffleVectorSDNode", ">", "(", "Op", ")", ";...
LLVM
XCore
CPP
next_suggestion
MPU
632,292
[ "}" ]
[ "DecodeStatus", "S", "=", "Decode2OpInstruction", "(", "Insn", ",", "Op1", ",", "Op2", ")", ";", "if", "(", "S", "==", "MCDisassembler", "::", "Success", ")", "{", "DecodeGRRegsRegisterClass", "(", "Inst", ",", "Op1", ",", "Address", ",", "Decoder", ")", ...
LLVM
Mips
CPP
next_suggestion
CPU
632,293
[ "return", "true", ";" ]
[ "if", "(", "!", "Pic", "||", "(", "getABI", "(", ")", ".", "IsN32", "(", ")", "||", "getABI", "(", ")", ".", "IsN64", "(", ")", ")", ")", "return", "true", ";", "emitStoreWithImmOffset", "(", "Mips", "::", "SW", ",", "GPReg", ",", "Mips", "::", ...
GCC
i386
CPP
program_repair
CPU
632,294
[ "<FIXS>", "static", "const", "char", "*", "get_stub_name", "(", "enum", "xlogue_stub", "stub", ",", "unsigned", "n_extra_args", ")", ";", "<FIXE>", "<FIXS>", "static", "rtx", "get_stub_rtx", "(", "enum", "xlogue_stub", "stub", ")", ";", "<FIXE>", "<FIXS>", "co...
[ "return", "m_regs", "[", "reg", "]", ";", "}", "<BUGS>", "const", "char", "*", "get_stub_name", "(", "enum", "xlogue_stub", "stub", ",", "unsigned", "n_extra_args", ")", "const", ";", "<BUGE>", "<BUGS>", "rtx", "get_stub_rtx", "(", "enum", "xlogue_stub", "st...
LLVM
AMDGPU
CPP
next_suggestion
GPU
632,295
[ "createEntryPHI", "(", "CurrentRegion", ",", "DestReg", ")", ";" ]
[ "for", "(", "auto", "DRI", "=", "PHIInfo", ".", "dests_begin", "(", ")", ",", "DE", "=", "PHIInfo", ".", "dests_end", "(", ")", ";", "DRI", "!=", "DE", ";", "++", "DRI", ")", "{", "unsigned", "DestReg", "=", "*", "DRI", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
632,296
[ "SDValue", "VSelM", "=", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "dl", ",", "VT", ")", ";" ]
[ "unsigned", "NumElems", "=", "VT", ".", "getVectorNumElements", "(", ")", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "!=", "NumElems", ";", "++", "i", ")", "{", "SDValue", "Op", "=", "Amt", "->", "getOperand", "(", "i", ")", ";", ...
LLVM
ARM
CPP
next_suggestion
CPU
632,297
[ "}" ]
[ "unsigned", "Reg", "=", "Op", ".", "getReg", "(", ")", ";", "printRegName", "(", "O", ",", "Reg", ")", ";", "}", "else", "if", "(", "Op", ".", "isImm", "(", ")", ")", "{", "O", "<<", "markup", "(", "<STR_LIT>", "<imm:", "<STR_LIT>", ")", "<<", ...
LLVM
X86
CPP
next_suggestion
CPU
632,298
[ "}", "else", "{" ]
[ "if", "(", "IsWin64Prologue", ")", "{", "assert", "(", "!", "MFI", ".", "hasCalls", "(", ")", "||", "(", "StackSize", "%", "<NUM_LIT>", ")", "==", "<NUM_LIT>", ")", ";", "uint64_t", "FrameSize", "=", "StackSize", "-", "SlotSize", ";", "if", "(", "X86FI...
LLVM
AMDGPU
CPP
stmt_completion
GPU
632,299
[ "::", "scalarOrVector", "(", "RemainderElts", ",", "EltTy", ")", "}", ";" ]
[ "unsigned", "FirstPartNumElts", "=", "FirstSize", "/", "EltSize", ";", "unsigned", "RemainderElts", "=", "(", "TotalSize", "-", "FirstSize", ")", "/", "EltSize", ";", "return", "{", "LLT", "::", "scalarOrVector", "(", "FirstPartNumElts", ",", "EltTy", ")", ","...