Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
SystemZ
CPP
next_suggestion
CPU
632,500
[ "continue", ";" ]
[ "if", "(", "!", "Branch", ".", "Target", "->", "isMBB", "(", ")", ")", "return", "true", ";", "if", "(", "Branch", ".", "Type", "!=", "<STR_LIT>", "::", "<STR_LIT>", ")", "return", "true", ";", "if", "(", "Branch", ".", "CCMask", "==", "<STR_LIT>", ...
LLVM
PowerPC
CPP
next_suggestion
CPU
632,501
[ "printImmZeroOperand", "(", "MI", ",", "OpNo", "+", "<NUM_LIT>", ",", "STI", ",", "O", ")", ";" ]
[ "printS34ImmOperand", "(", "MI", ",", "OpNo", ",", "STI", ",", "O", ")", ";", "O", "<<", "'", "(", "'", ";" ]
LLVM
ARM
CPP
code_generation
CPU
632,502
[ "DecodeStatus", "ThumbDisassembler", "::", "getInstruction", "(", "MCInst", "&", "MI", ",", "uint64_t", "&", "Size", ",", "const", "MemoryObject", "&", "Region", ",", "uint64_t", "Address", ",", "raw_ostream", "&", "os", ",", "raw_ostream", "&", "cs", ")", "...
[ "Returns", "the", "disassembly", "of", "a", "single", "instruction", "." ]
LLVM
ARM
CPP
next_suggestion
CPU
632,503
[ "}" ]
[ "void", "ARMBaseInstrInfo", "::", "saveLROnStack", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "It", ")", "const", "{", "unsigned", "Opc", "=", "Subtarget", ".", "isThumb", "(", ")", "?", "ARM", "::", "t2STR_PRE", ":", "...
GCC
mips
CPP
stmt_completion
CPU
632,504
[ ";" ]
[ "return", "mips_print_operand_punct", "[", "code", "]" ]
LLVM
AArch64
CPP
next_suggestion
CPU
632,505
[ "if", "(", "Subtarget", "->", "isCallingConvWin64", "(", "F", ".", "getCallingConv", "(", ")", ",", "F", ".", "isVarArg", "(", ")", ")", ")", "return", "LowerWin64_VASTART", "(", "Op", ",", "DAG", ")", ";" ]
[ "SDValue", "AArch64TargetLowering", "::", "LowerVASTART", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "MachineFunction", "&", "MF", "=", "DAG", ".", "getMachineFunction", "(", ")", ";", "Function", "&", "F", "=", "MF", ".", "g...
LLVM
X86
CPP
stmt_completion
CPU
632,506
[ "LegacyLegalizeActions", "::", "Legal", ")", ";" ]
[ "void", "X86LegalizerInfo", "::", "setLegalizerInfoSSE2", "(", ")", "{", "if", "(", "!", "Subtarget", ".", "hasSSE2", "(", ")", ")", "return", ";", "const", "LLT", "s32", "=", "LLT", "::", "scalar", "(", "<NUM_LIT>", ")", ";", "const", "LLT", "s64", "=...
GCC
s390
MD
next_suggestion
MPU
632,507
[ "}", ")" ]
[ "operands", "[", "<NUM_LIT>", "]", "=", "operand_subword", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "TImode", ")", "operands", "[", "<NUM_LIT>", "]", "=", "gen_rtx_REG", "(", "DImode", ",", "REGNO", "(", "operands", ...
GCC
pru
MD
stmt_completion
CPU
632,508
[ "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "EQD", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "EQD", "(", "zero_extend", ":", "EQD", "(", "match_operand", ":", "EQS0", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ...
GCC
tilegx
MD
stmt_completion
VLIW
632,509
[ "operands", "[", "<NUM_LIT>", "]", "," ]
[ "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "<STR_LIT>", "{", "if", "(", "BYTES_BIG_ENDIAN", ")", "emit_insn", "(", "gen_vec_interleave_highv2si_be", "(", "operands", "[", "<NUM_LIT>", "]", "," ]
LLVM
X86
CPP
next_suggestion
CPU
632,510
[ "if", "(", "!", "BaseT", "::", "getConstantStrideStep", "(", "SE", ",", "Ptr", ")", ")", "return", "<NUM_LIT>", ";" ]
[ "int", "X86TTIImpl", "::", "getAddressComputationCost", "(", "Type", "*", "Ty", ",", "ScalarEvolution", "*", "SE", ",", "const", "SCEV", "*", "Ptr", ")", "{", "unsigned", "NumVectorInstToHideOverhead", "=", "<NUM_LIT>", ";", "if", "(", "Ty", "->", "isVectorTy"...
GCC
aarch64
MD
next_suggestion
CPU
632,511
[ "(", "SI", "<STR_LIT>", ")", "(", "DI", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_mode_attr", "stype", "[", "(", "V8QI", "<STR_LIT>", ")", "(", "V16QI", "<STR_LIT>", ")", "(", "V4HI", "<STR_LIT>", ")", "(", "V8HI", "<STR_LIT>", ")", "(", "V2SI", "<STR_LIT>", ")", "(", "V4SI", "<STR_LIT>", ")", "(", "V2DI", "<STR_LIT>", ")...
GCC
i386
CPP
program_repair
CPU
632,512
[ "<FIXS>", "emit_insn", "(", "gen_rtx_SET", "(", "high", "[", "<NUM_LIT>", "]", ",", "x", ")", ")", ";", "<FIXE>" ]
[ "x", "=", "gen_rtx_ZERO_EXTEND", "(", "half_mode", ",", "operands", "[", "<NUM_LIT>", "]", ")", ";", "elsex", "=", "gen_lowpart", "(", "half_mode", ",", "operands", "[", "<NUM_LIT>", "]", ")", ";", "<BUGS>", "emit_insn", "(", "gen_rtx_SET", "(", "VOIDmode", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
632,513
[ "S32", ",", "Mad2", ")", ";" ]
[ "auto", "Mad", "=", "B", ".", "buildFMAD", "(", "S32", ",", "CvtHi", ",", "B", ".", "buildFConstant", "(", "S32", ",", "llvm", "::", "bit_cast", "<", "float", ">", "(", "<NUM_LIT>", ")", ")", ",", "CvtLo", ")", ";", "auto", "Rcp", "=", "B", ".", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
632,514
[ "AddrSpaceCast", ":" ]
[ "switch", "(", "Inst", "->", "getOpcode", "(", ")", ")", "{", "case", "Instruction", "::", "Load", ":", "{", "Type", "*", "VecPtrTy", "=", "VectorTy", "->", "getPointerTo", "(", "AS", ".", "PRIVATE_ADDRESS", ")", ";", "Value", "*", "Ptr", "=", "Inst", ...
GCC
c6x
MD
stmt_completion
VLIW
632,515
[ ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "match_code", "<STR_LIT>" ]
GCC
arm
MD
stmt_completion
CPU
632,516
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr" ]
GCC
i386
MD
program_repair
CPU
632,517
[ "<FIXS>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>", "<FIXS>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "<STR_LIT>", ")", "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "<BUGS>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "...
GCC
h8300
CPP
stmt_completion
MPU
632,518
[ "<STR_LIT>", "__udivhi3", "<STR_LIT>", ")", ";" ]
[ "static", "void", "h8300_init_libfuncs", "(", "void", ")", "{", "set_optab_libfunc", "(", "smul_optab", ",", "HImode", ",", "<STR_LIT>", "__mulhi3", "<STR_LIT>", ")", ";", "set_optab_libfunc", "(", "sdiv_optab", ",", "HImode", ",", "<STR_LIT>", "__divhi3", "<STR_L...
LLVM
Sparc
CPP
stmt_completion
CPU
632,519
[ "::", "<STR_LIT>", ")", "!=", "<NUM_LIT>", ";" ]
[ "return", "(", "STI", ".", "getFeatureBits", "(", ")", "&", "<STR_LIT>" ]
LLVM
ARM64
CPP
next_suggestion
CPU
632,520
[ "}" ]
[ "case", "MVT", "::", "f32", ":", "Opc", "=", "UseUnscaled", "?", "<STR_LIT>", "::", "<STR_LIT>", ":", "<STR_LIT>", "::", "<STR_LIT>", ";", "RC", "=", "TLI", ".", "getRegClassFor", "(", "VT", ")", ";", "ScaleFactor", "=", "<NUM_LIT>", ";", "break", ";", ...
GCC
sparc
MD
stmt_completion
CPU
632,521
[ ")" ]
[ "(", "define_memory_constraint", "<STR_LIT>", "<STR_LIT>", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
CPP
code_generation
DSP
632,522
[ "void", "RegisterAggr", "::", "print", "(", "raw_ostream", "&", "OS", ")", "const", "{", "OS", "<<", "'", "{", "'", ";", "for", "(", "auto", "I", ":", "Masks", ")", "OS", "<<", "'", "'", "<<", "PrintReg", "(", "I", ".", "first", ",", "&", "PRI"...
[ "print", "-", "Print", "a", "debug", "representation", "of", "the", "operand", "to", "the", "given", "stream", "." ]
GCC
sh
CPP
code_generation
CPU
632,523
[ "void", "sh_expand_epilogue", "(", "bool", "sibcall_p", ")", "{", "int", "save_flags", "=", "target_flags", ";", "bool", "fpscr_deferred", "=", "false", ";", "int", "e", "=", "sibcall_p", "?", "-", "<NUM_LIT>", ":", "<NUM_LIT>", ";", "HARD_REG_SET", "live_regs...
[ "Expand", "code", "for", "the", "function", "epilogue", "." ]
GCC
i386
MD
next_suggestion
CPU
632,524
[ "}" ]
[ "int", "elt", "=", "INTVAL", "(", "operands", "[", "<NUM_LIT>", "]", ")", "switch", "(", "which_alternative", ")", "{", "case", "<NUM_LIT>", ":", "case", "<NUM_LIT>", ":", "operands", "[", "<NUM_LIT>", "]", "=", "adjust_address_nv", "(", "operands", "[", "...
LLVM
X86
CPP
next_suggestion
CPU
632,525
[ "if", "(", "std", "::", "count", "(", "std", "::", "begin", "(", "Match", ")", ",", "std", "::", "end", "(", "Match", ")", ",", "Match_MissingFeature", ")", "==", "<NUM_LIT>", ")", "{" ]
[ "if", "(", "NumSuccessfulMatches", ">", "<NUM_LIT>", ")", "{", "char", "MatchChars", "[", "<NUM_LIT>", "]", ";", "unsigned", "NumMatches", "=", "<NUM_LIT>", ";", "for", "(", "unsigned", "I", "=", "<NUM_LIT>", ",", "E", "=", "array_lengthof", "(", "Match", ...
GCC
mn10300
MD
next_suggestion
MPU
632,526
[ "(", "pc", ")", ")", ")" ]
[ "[", "(", "reg", ":", "CC_FLOAT", "CC_REG", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
AMDGPU
TD
program_repair
GPU
632,527
[ "<FIXS>", "defm", "V_CMP_LT_I16_t16", ":", "VOPC_Real_t16_gfx11", "<NUM_LIT>", ",", "<STR_LIT>", ">", ";", "defm", "V_CMP_EQ_I16_t16", ":", "VOPC_Real_t16_gfx11", "<NUM_LIT>", ",", "<STR_LIT>", ">", ";", "defm", "V_CMP_LE_I16_t16", ":", "VOPC_Real_t16_gfx11", "<NUM_LIT>...
[ "defm", "V_CMP_NLT_F32", ":", "VOPC_Real_gfx11", "<NUM_LIT>", ">", ";", "defm", "V_CMP_T_F32", ":", "VOPC_Real_with_name_gfx11", "<NUM_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ">", ";", "defm", "V_CMP_T_F64", ":", "VOPC_Real_with_name_gfx11", "<NUM_LIT>", ",", "<STR...
LLVM
AMDGPU
CPP
stmt_completion
GPU
632,528
[ ")", ";" ]
[ "Waitcnt", "=", "packBits", "(", "Vmcnt", ",", "Waitcnt", ",", "getVmcntBitShiftLo", "(", ")", ",", "getVmcntBitWidthLo", "(", ")", ")", ";", "if", "(", "Version", ".", "Major", "<", "<NUM_LIT>", ")", "return", "Waitcnt", ";", "Vmcnt", ">>=", "getVmcntBitW...
GCC
aarch64
MD
next_suggestion
CPU
632,529
[ "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "ior", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")" ]
LLVM
TMS320C64X
CPP
next_suggestion
VLIW
632,530
[ "else", "{" ]
[ "int", "predIndex", "=", "MI", "->", "findFirstPredOperandIdx", "(", ")", ";", "if", "(", "predIndex", "!=", "-", "<NUM_LIT>", ")", "{", "MachineOperand", "&", "predImmOperand", "=", "MI", "->", "getOperand", "(", "predIndex", ")", ";", "MachineOperand", "&"...
LLVM
AMDGPU
CPP
stmt_completion
GPU
632,531
[ "(", "IfBB", ")", ";" ]
[ "MachineInstrBuilder", "MIB", "=", "BuildMI", "(", "*", "MergeBB", ",", "MergeBB", "->", "instr_begin", "(", ")", ",", "DL", ",", "TII", "->", "get", "(", "TargetOpcode", "::", "PHI", ")", ",", "DestRegister", ")", ";", "if", "(", "IsUndefIfSource", "&&"...
LLVM
X86
CPP
code_generation
CPU
632,532
[ "bool", "X86TargetLowering", "::", "isFPImmLegal", "(", "const", "APFloat", "&", "Imm", ",", "EVT", "VT", ")", "const", "{", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "LegalFPImmediates", ".", "size", "(", ")", ";", "i", "!=", "e", ...
[ "Returns", "true", "if", "the", "target", "can", "instruction", "select", "the", "specified", "FP", "immediate", "natively", "." ]
GCC
aarch64
MD
stmt_completion
CPU
632,533
[ ")", "]" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
632,534
[ ")", ")", ")", "break", ";" ]
[ "if", "(", "isCondBranch", "(", "MI", ")", "||", "isUncondBranch", "(", "MI", ")", ")", "return", "MI", ";", "else", "if", "(", "!", "TII", "->", "isMov", "(", "MI", "->", "getOpcode", "(" ]
LLVM
AArch64
TD
stmt_completion
CPU
632,535
[ ">", ",", "GIComplexPatternEquiv", "<", "am_indexed32", ">", ";" ]
[ "def", "gi_am_indexed32", ":", "GIComplexOperandMatcher", "<", "s64", ",", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
code_generation
GPU
632,536
[ "void", "SIInstrInfo", "::", "legalizeOpWithMove", "(", "MachineInstr", "&", "MI", ",", "unsigned", "OpIdx", ")", "const", "{", "MachineBasicBlock", "::", "iterator", "I", "=", "MI", ";", "MachineBasicBlock", "*", "MBB", "=", "MI", ".", "getParent", "(", ")"...
[ "Legalize", "the", "OpIndex", "operand", "of", "this", "instruction", "by", "inserting", "a", "MOV", "." ]
LLVM
CJG
CPP
next_suggestion
CPU
632,537
[ "(", "void", ")", "adjustFixupValue", "(", "Fixup", ",", "Value", ",", "&", "Asm", ".", "getContext", "(", ")", ")", ";" ]
[ "void", "CJGAsmBackend", "::", "processFixupValue", "(", "const", "MCAssembler", "&", "Asm", ",", "const", "MCAsmLayout", "&", "Layout", ",", "const", "MCFixup", "&", "Fixup", ",", "const", "MCFragment", "*", "DF", ",", "const", "MCValue", "&", "Target", ","...
LLVM
Mips
CPP
next_suggestion
CPU
632,538
[ "return", "Res", ">>", "<NUM_LIT>", ";" ]
[ "const", "MCOperand", "&", "MO", "=", "MI", ".", "getOperand", "(", "OpNo", ")", ";", "assert", "(", "MO", ".", "isImm", "(", ")", "&&", "<STR_LIT>", "getSimm23Lsl2Encoding expects only an immediate", "<STR_LIT>", ")", ";", "unsigned", "Res", "=", "static_cast...
GCC
stormy16
CPP
next_suggestion
CPU
632,539
[ "}" ]
[ "case", "CONST_DOUBLE", ":", "case", "CONST", ":", "case", "SYMBOL_REF", ":", "case", "LABEL_REF", ":", "*", "total", "=", "COSTS_N_INSNS", "(", "<NUM_LIT>", ")", ";", "return", "true", ";", "case", "MULT", ":", "*", "total", "=", "COSTS_N_INSNS", "(", "...
LLVM
Hexagon
TD
next_suggestion
DSP
632,540
[ "let", "isExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
632,541
[ "break", ";" ]
[ "auto", "&", "HMFI", "=", "*", "MF", ".", "getInfo", "<", "HexagonMachineFunctionInfo", ">", "(", ")", ";", "const", "HexagonRegisterInfo", "&", "HRI", "=", "*", "Subtarget", ".", "getRegisterInfo", "(", ")", ";", "unsigned", "LR", "=", "HRI", ".", "getR...
GCC
rs6000
CPP
stmt_completion
CPU
632,542
[ "(", "a", ",", "b", ")", ";" ]
[ "static", "inline", "_", "_", "ev64_opaque__", "_", "_", "internal_ev_mwhsmfanw", "(", "_", "_", "ev64_opaque__", "a", ",", "_", "_", "ev64_opaque__", "b", ")", "{", "_", "_", "ev64_opaque__", "t", ";", "t", "=", "_", "_", "ev_mwhsmf" ]
GCC
i386
CPP
program_repair
CPU
632,543
[ "<FIXS>", "TREE_TYPE", "(", "type", ")", ",", "subclasses", ",", "bit_offset", ",", "zero_width_bitfields", ")", ";", "<FIXE>" ]
[ "{", "int", "num", ";", "num", "=", "classify_argument", "(", "TYPE_MODE", "(", "TREE_TYPE", "(", "type", ")", ")", ",", "<BUGS>", "TREE_TYPE", "(", "type", ")", ",", "subclasses", ",", "bit_offset", ")", ";", "<BUGE>", "if", "(", "!", "num", ")", "r...
GCC
microblaze
MD
stmt_completion
MPU
632,544
[ "R_SR", ")", ")" ]
[ "(", "call", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "SI" ]
LLVM
Alpha
CPP
stmt_completion
MPU
632,545
[ ")", ";" ]
[ "FunctionPass", "*", "llvm", "::", "createAlphaJITCodeEmitterPass", "(", "AlphaTargetMachine", "&", "TM", ",", "JITCodeEmitter", "&", "JCE", ")", "{", "return", "new", "AlphaCodeEmitter", "(", "JCE" ]
GCC
i386
CPP
code_generation
CPU
632,546
[ "static", "void", "ix86_expand_vector_init_concat", "(", "machine_mode", "mode", ",", "rtx", "target", ",", "rtx", "*", "ops", ",", "int", "n", ")", "{", "machine_mode", "half_mode", "=", "VOIDmode", ";", "rtx", "half", "[", "<NUM_LIT>", "]", ";", "rtvec", ...
[ "A", "subroutine", "of", "ix86_expand_vector_init_general", ".", "Use", "vector", "concatenate", "to", "handle", "the", "most", "general", "case", ":", "all", "values", "variable", ",", "and", "none", "identical", "." ]
LLVM
Sparc
CPP
stmt_completion
CPU
632,547
[ ")", ";" ]
[ "unsigned", "CC", "=", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getImm", "(", ")", ";", "const", "BasicBlock", "*", "LLVM_BB", "=", "BB", "->", "getBasicBlock", "(", ")", ";", "MachineFunction", "::"...
GCC
i386
MD
stmt_completion
CPU
632,548
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPECV_LWPVAL_INTRINSIC", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr" ]
LLVM
AArch64
TD
stmt_completion
CPU
632,549
[ "<STR_LIT>", ";" ]
[ "def", "movimm32_shift", ":", "Operand", "<", "i32", ">", "{", "let", "PrintMethod", "=" ]
GCC
i386
MD
stmt_completion
CPU
632,550
[ "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_merge", ":", "V2SF", "(", "minus", ":", "V2SF", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":"...
GCC
frv
CPP
code_generation
VLIW
632,551
[ "const", "char", "*", "frv_asm_output_opcode", "(", "FILE", "*", "f", ",", "const", "char", "*", "ptr", ")", "{", "int", "c", ";", "if", "(", "frv_insn_packing_flag", "<=", "<NUM_LIT>", ")", "return", "ptr", ";", "for", "(", ";", "*", "ptr", "&&", "*...
[ "The", "following", "function", "is", "used", "to", "add", "assembler", "insn", "code", "suffix", ".p", "if", "it", "is", "necessary", "." ]
LLVM
Hexagon
TD
stmt_completion
DSP
632,552
[ ":", "InstrItinClass", ";" ]
[ "def", "tc_b857bf4e" ]
GCC
cris
MD
program_repair
MPU
632,553
[ "<FIXS>", "(", "use", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "CRIS_CC0_REGNUM", ")", ")", "]", "<FIXE>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "neg", ":", "SF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "<BUGS>", "(", "use...
LLVM
ARM
CPP
next_suggestion
CPU
632,554
[ "CLI", ".", "setDebugLoc", "(", "dl", ")", ".", "setChain", "(", "Chain", ")", ".", "setLibCallee", "(", "TLI", "->", "getLibcallCallingConv", "(", "LC", ")", ",", "Type", "::", "getVoidTy", "(", "*", "DAG", ".", "getContext", "(", ")", ")", ",", "DA...
[ "Args", ".", "push_back", "(", "Entry", ")", ";", "if", "(", "Src", ".", "getValueType", "(", ")", ".", "bitsGT", "(", "MVT", "::", "i32", ")", ")", "Src", "=", "DAG", ".", "getNode", "(", "ISD", "::", "TRUNCATE", ",", "dl", ",", "MVT", "::", "...
LLVM
Hexagon
TD
next_suggestion
DSP
632,555
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<N...
LLVM
AArch64
TD
next_suggestion
CPU
632,556
[ "let", "ParserMatchClass", "=", "Imm0_63Operand", ";" ]
[ "def", "tvecshiftL64", ":", "Operand", "<", "i32", ">", ",", "TImmLeaf", "<", "i32", ",", "[", "{", "return", "(", "(", "(", "uint32_t", ")", "Imm", ")", "<", "<NUM_LIT>", ")", ";", "}", "]", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";",...
LLVM
Hexagon
TD
stmt_completion
DSP
632,557
[ "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM...
LLVM
Hexagon
TD
stmt_completion
DSP
632,558
[ "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", "...
GCC
rs6000
CPP
program_repair
CPU
632,559
[ "<FIXS>", "return", "real_hash", "(", "CONST_DOUBLE_REAL_VALUE", "(", "k", ")", ")", "*", "result", ";", "<FIXE>" ]
[ "}", "case", "CONST_DOUBLE", ":", "<BUGS>", "if", "(", "mode", "!=", "VOIDmode", ")", "return", "real_hash", "(", "CONST_DOUBLE_REAL_VALUE", "(", "k", ")", ")", "*", "result", ";", "flen", "=", "<NUM_LIT>", ";", "break", ";", "<BUGE>", "case", "CODE_LABEL"...
LLVM
Hexagon
TD
stmt_completion
DSP
632,560
[ "<NUM_LIT>", "}", "=", "Nt", ";" ]
[ "let", "IClass", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rz", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Mu", ";", "let"...
LLVM
Cpu0
CPP
stmt_completion
CPU
632,561
[ "SectionKind", "::", "getDataRel", "(", ")", ")", ";" ]
[ "void", "Cpu0TargetObjectFile", "::", "Initialize", "(", "MCContext", "&", "Ctx", ",", "const", "TargetMachine", "&", "TM", ")", "{", "TargetLoweringObjectFileELF", "::", "Initialize", "(", "Ctx", ",", "TM", ")", ";", "SmallDataSection", "=", "getContext", "(", ...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
632,562
[ "::", "CALL_INDIRECT_v4i32", ":" ]
[ "case", "WebAssembly", "::", "CALL_INDIRECT_I32", ":", "case", "WebAssembly", "::", "CALL_INDIRECT_I64", ":", "case", "WebAssembly", "::", "CALL_INDIRECT_F32", ":", "case", "WebAssembly", "::", "CALL_INDIRECT_F64", ":", "case", "WebAssembly", "::", "CALL_INDIRECT_v16i8"...
LLVM
X86
TD
program_repair
CPU
632,563
[ "<FIXS>", "isCodeGenOnly", "=", "<NUM_LIT>", ",", "neverHasSideEffects", "=", "<NUM_LIT>", "indef", "MOV32ri64", ":", "Ii32", "<NUM_LIT>", ",", "AddRegFrm", ",", "(", "outs", "GR32", ":", "$", "dst", ")", ",", "(", "ins", "i64i32imm", ":", "$", "src", ")",...
[ "let", "AddedComplexity", "=", "<NUM_LIT>", ",", "isReMaterializable", "=", "<NUM_LIT>", ",", "isAsCheapAsAMove", "=", "<NUM_LIT>", ",", "<BUGS>", "isCodeGenOnly", "=", "<NUM_LIT>", "indef", "MOV64ri64i32", ":", "Ii32", "<NUM_LIT>", ",", "AddRegFrm", ",", "(", "ou...
LLVM
AArch64
CPP
next_suggestion
CPU
632,564
[ "}" ]
[ "SmallSetVector", "<", "unsigned", ",", "<NUM_LIT>", ">", "TargetRegs", ";", "for", "(", "MCRegAliasIterator", "AI", "(", "TargetReg", ",", "TRI", ",", "true", ")", ";", "AI", ".", "isValid", "(", ")", ";", "++", "AI", ")", "TargetRegs", ".", "insert", ...
LLVM
Hexagon
TD
next_suggestion
DSP
632,565
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rt", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "!", "if", "(", "!", "eq", "(", "!", "cast", "<", "s...
LLVM
Hexagon
TD
next_suggestion
DSP
632,566
[ "let", "isPseudo", "=", "<NUM_LIT>", ";" ]
[ "def", "L2_loadrb_zomap", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_17e0d2cd", ",", "TypeMAPPING", ">", "{", "let", "hasNewValue", "=", "<NUM_LIT>", "...
LLVM
PowerPC
CPP
stmt_completion
CPU
632,567
[ ")", "{" ]
[ "SUnit", "*", "PPCPostRASchedStrategy", "::", "pickNode", "(", "bool", "&", "IsTopNode" ]
LLVM
ARM
CPP
code_generation
CPU
632,568
[ "void", "ARMTTIImpl", "::", "getUnrollingPreferences", "(", "Loop", "*", "L", ",", "ScalarEvolution", "&", "SE", ",", "TTI", "::", "UnrollingPreferences", "&", "UP", ",", "OptimizationRemarkEmitter", "*", "ORE", ")", "{", "UP", ".", "UpperBound", "=", "!", "...
[ "Get", "target-customized", "preferences", "for", "the", "generic", "loop", "unrolling", "transformation", "." ]
GCC
arm
MD
stmt_completion
CPU
632,569
[ "]", ")" ]
[ "(", "define_int_iterator", "VMAXMIN", "[", "UNSPEC_VMAX", "UNSPEC_VMAX_U", "UNSPEC_VMIN", "UNSPEC_VMIN_U" ]
LLVM
LEG
CPP
code_generation
CPU
632,570
[ "void", "LEGAsmBackend", "::", "applyFixup", "(", "const", "MCFixup", "&", "Fixup", ",", "char", "*", "Data", ",", "unsigned", "DataSize", ",", "uint64_t", "Value", ",", "bool", "isPCRel", ")", "const", "{", "unsigned", "NumBytes", "=", "<NUM_LIT>", ";", "...
[ "Apply", "the", "Value", "for", "given", "Fixup", "into", "the", "provided", "data", "fragment", ",", "at", "the", "offset", "specified", "by", "the", "fixup", "and", "following", "the", "fixup", "kind", "as", "appropriate", "." ]
GCC
rs6000
MD
stmt_completion
CPU
632,571
[ "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mem", ":", "SF", "(", "lo_sum", ":", "SI", "(", "match_operand", ":" ]
LLVM
ARM
CPP
next_suggestion
CPU
632,572
[ "if", "(", "!", "Check", "(", "S", ",", "DecodetGPRRegisterClass", "(", "Inst", ",", "Rn", ",", "Address", ",", "Decoder", ")", ")", ")", "return", "MCDisassembler", "::", "Fail", ";" ]
[ "DecodeStatus", "S", "=", "MCDisassembler", "::", "Success", ";", "unsigned", "Rn", "=", "fieldFromInstruction32", "(", "Val", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "unsigned", "Rm", "=", "fieldFromInstruction32", "(", "Val", ",", "<NUM_LIT>", ",", "<N...
GCC
i386
MD
next_suggestion
CPU
632,573
[ "<STR_LIT>" ]
[ "(", "vec_concat", ":", "V16HI", "(", "match_operand", ":", "V8HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V8HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", ...
GCC
aarch64
CPP
stmt_completion
CPU
632,574
[ "_", "a", ";" ]
[ "return", "(", "uint64x2_t", ")", "_" ]
LLVM
Hexagon
TD
next_suggestion
DSP
632,575
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "...
GCC
i386
CPP
stmt_completion
CPU
632,576
[ ",", "_", "_", "m512i", "_", "_", "B", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask_xor_epi64", "(", "_", "_", "m512i", "_", "_", "W...
LLVM
X86
CPP
next_suggestion
CPU
632,577
[ "bool", "Emitted", "=", "X86FastEmitExtend", "(", "ISD", "::", "ANY_EXTEND", ",", "VA", ".", "getLocVT", "(", ")", ",", "ArgReg", ",", "ArgVT", ",", "ArgReg", ")", ";" ]
[ "break", ";", "}", "if", "(", "IsTailCall", ")", "return", "false", ";", "if", "(", "(", "CC", "==", "CallingConv", "::", "Fast", "&&", "TM", ".", "Options", ".", "GuaranteedTailCallOpt", ")", "||", "CC", "==", "CallingConv", "::", "Tail", ")", "return...
LLVM
R600
CPP
next_suggestion
GPU
632,578
[ "return", "true", ";" ]
[ "SDValue", "Ptr", ",", "VAddr", ",", "Offen", ",", "Idxen", ",", "Addr64", ";", "const", "SIInstrInfo", "*", "TII", "=", "static_cast", "<", "const", "SIInstrInfo", "*", ">", "(", "Subtarget", "->", "getInstrInfo", "(", ")", ")", ";", "SelectMUBUF", "(",...
LLVM
ARM
CPP
stmt_completion
CPU
632,579
[ "ValueList", "&", "rhs", ")", ":" ]
[ "BinOpChain", "(", "Instruction", "*", "I", ",", "ValueList", "&", "lhs", "," ]
LLVM
Hexagon
TD
next_suggestion
DSP
632,580
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
GCC
c6x
MD
next_suggestion
VLIW
632,581
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
rs6000
MD
program_repair
CPU
632,582
[ "<FIXS>", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "<FIXE>" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "<BUGE>", "<STR_LIT>", ")", "(", "de...
GCC
mips
MD
next_suggestion
CPU
632,583
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
GCC
mips
MD
stmt_completion
CPU
632,584
[ ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
i386
MD
stmt_completion
CPU
632,585
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_mode_iterator", "VF2_AVX512VL", "[", "V8DF", "(", "V4DF", "<STR_LIT>", ")", "(", "V2DF" ]
LLVM
GBZ80
CPP
next_suggestion
MPU
632,586
[ "TargetRegistry", "::", "RegisterMCCodeEmitter", "(", "getTheGBZ80Target", "(", ")", ",", "createGBZ80MCCodeEmitter", ")", ";" ]
[ "TargetRegistry", "::", "RegisterMCInstrInfo", "(", "getTheGBZ80Target", "(", ")", ",", "createGBZ80MCInstrInfo", ")", ";", "TargetRegistry", "::", "RegisterMCRegInfo", "(", "getTheGBZ80Target", "(", ")", ",", "createGBZ80MCRegisterInfo", ")", ";", "TargetRegistry", "::...
LLVM
Hexagon
TD
stmt_completion
DSP
632,587
[ "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", ";", "let", "Constraints", "=" ]
GCC
arm
MD
program_repair
CPU
632,588
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "fix", ":", "SI", "(", "fix", ":", "SF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<FIXE>", "<FIXS>", "[", "(",...
[ ")", "(", "define_expand", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "fix", ":", "SI", "(", "fix", ":", "SF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_L...
LLVM
Teak
TD
next_suggestion
DSP
632,589
[ "def", ":", "Pat", "<", "(", "i40", "imm32Signed", ":", "$", "val", ")", ",", "(", "SET_imm16_abl", "(", "LO16", "imm", ":", "$", "val", ")", ",", "(", "MOV_imm16_abh", "(", "HI16", "imm", ":", "$", "val", ")", ")", ")", ">", ";" ]
[ "}", "]", ">", ";", "def", "HI16", ":", "SDNodeXForm", "<", "imm", ",", "[", "{", "return", "CurDAG", "-", ">", "getTargetConstant", "(", "(", "unsigned", ")", "N", "-", ">", "getZExtValue", "(", ")", ">", ">", "<NUM_LIT>", ",", "SDLoc", "(", "N", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
632,590
[ "return", "-", "<NUM_LIT>", ";" ]
[ "int64_t", "AMDGPUAsmParser", "::", "parseDPPCtrlSel", "(", "StringRef", "Ctrl", ")", "{", "using", "namespace", "AMDGPU", "::", "DPP", ";", "int64_t", "Val", ";", "SMLoc", "Loc", "=", "getLoc", "(", ")", ";", "if", "(", "getParser", "(", ")", ".", "pars...
LLVM
Hexagon
TD
next_suggestion
DSP
632,591
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
tilegx
MD
stmt_completion
VLIW
632,592
[ ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>" ]
GCC
loongarch
MD
stmt_completion
CPU
632,593
[ "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V32QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "V32QI", "[", "(", "match_operand", ":", "V32QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_LAS...
GCC
m68k
MD
next_suggestion
MPU
632,594
[ "(", "truncate", ":", "SI", "(", "lshiftrt", ":", "DI", "(", "mult", ":", "DI", "(", "zero_extend", ":", "DI", "(", "match_dup", "<NUM_LIT>", ")", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
rs6000
CPP
program_repair
CPU
632,595
[ "<FIXS>", "warning", "(", "<NUM_LIT>", ",", "<STR_LIT>", "%qs is not supported on little endian systems", "<STR_LIT>", ",", "<STR_LIT>", "-mmultiple", "<STR_LIT>", ")", ";", "<FIXE>", "<FIXS>", "warning", "(", "<NUM_LIT>", ",", "<STR_LIT>", "%qs is not supported on little e...
[ "{", "rs6000_isa_flags", "&=", "~", "OPTION_MASK_MULTIPLE", ";", "if", "(", "(", "rs6000_isa_flags_explicit", "&", "OPTION_MASK_MULTIPLE", ")", "!=", "<NUM_LIT>", ")", "<BUGS>", "warning", "(", "<NUM_LIT>", ",", "<STR_LIT>", "-mmultiple is not supported on little endian s...
LLVM
Hexagon
CPP
code_generation
DSP
632,596
[ "unsigned", "HexagonMCCodeEmitter", "::", "getMachineOpValue", "(", "MCInst", "const", "&", "MI", ",", "MCOperand", "const", "&", "MO", ",", "SmallVectorImpl", "<", "MCFixup", ">", "&", "Fixups", ",", "MCSubtargetInfo", "const", "&", "STI", ")", "const", "{", ...
[ "getMachineOpValue", "-", "Return", "binary", "encoding", "of", "operand", "." ]
LLVM
AArch64
TD
next_suggestion
CPU
632,597
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opcode", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Q", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "U", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "l...
GCC
i386
MD
stmt_completion
CPU
632,598
[ ")", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "X87MODEF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "absneg", ":", "X87MODEF", "(", "match_operand", ":", "X87MODEF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[",...
LLVM
R600
CPP
stmt_completion
GPU
632,599
[ "Node", ",", "ResNode", ")", ";" ]
[ "if", "(", "!", "Node", ")", "continue", ";", "SDNode", "*", "ResNode", "=", "Lowering", ".", "PostISelFolding", "(", "Node", ",", "*", "CurDAG", ")", ";", "if", "(", "ResNode", "!=", "Node", ")", "ReplaceUses", "(" ]