Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | Z80old | CPP | stmt_completion | MPU | 632,700 | [
"<STR_LIT>",
">",
"<STR_LIT>",
")",
";"
] | [
"OS",
"<<",
"markup",
"(",
"<STR_LIT>",
"<reg:",
"<STR_LIT>",
")",
"<<",
"getRegName",
"(",
"RegNo",
")",
"<<",
"markup",
"("
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 632,701 | [
"<NUM_LIT>",
";"
] | [
"def",
"A2_svadduhs",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"IntRegs",
":",
"$",
"Rt32",
")",
",",
"<STR_LIT>",
",",
"tc_61830035",
",",
"TypeALU32_3op",
">",
",",
"Enc_5a... |
LLVM | PIC16 | CPP | next_suggestion | MPU | 632,702 | [
"return",
"Entry",
"=",
"MCSectionPIC16",
"::",
"Create",
"(",
"Name",
",",
"Kind",
",",
"getContext",
"(",
")",
")",
";"
] | [
"getPIC16Section",
"(",
"const",
"char",
"*",
"Name",
",",
"SectionKind",
"Kind",
")",
"const",
"{",
"MCSectionPIC16",
"*",
"&",
"Entry",
"=",
"SectionsByName",
"[",
"Name",
"]",
";",
"if",
"(",
"Entry",
")",
"return",
"Entry",
";"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 632,703 | [
"case",
"ARM",
"::",
"tADDrSPi",
":"
] | [
"default",
":",
"MI",
"->",
"dump",
"(",
")",
";",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unsupported opcode for unwinding information",
"<STR_LIT>",
")",
";",
"case",
"ARM",
"::",
"tPUSH",
":",
"StartOp",
"=",
"<NUM_LIT>",
";",
"NumOffset",
"=",
"<NUM_LIT>",
";... |
GCC | sh | CPP | stmt_completion | CPU | 632,704 | [
"(",
"insn",
")",
")",
",",
"<NUM_LIT>",
")",
"==",
"UNSPEC_MOVA",
"&&",
"GET_CODE",
"(",
"XVECEXP",
"(",
"SET_SRC",
"(",
"PATTERN",
"(",
"insn",
")",
")",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
")",
"==",
"LABEL_REF",
")",
";"
] | [
"return",
"(",
"GET_CODE",
"(",
"insn",
")",
"==",
"INSN",
"&&",
"GET_CODE",
"(",
"PATTERN",
"(",
"insn",
")",
")",
"==",
"SET",
"&&",
"GET_CODE",
"(",
"SET_SRC",
"(",
"PATTERN",
"(",
"insn",
")",
")",
")",
"==",
"UNSPEC",
"&&",
"XINT",
"(",
"SET_S... |
GCC | aarch64 | CPP | stmt_completion | CPU | 632,705 | [
"b",
",",
"_",
"_",
"lane",
")",
";"
] | [
"return",
"_",
"_",
"a",
"*",
"_",
"_",
"aarch64_vget_lane_any",
"(",
"_",
"_"
] |
GCC | frv | MD | stmt_completion | VLIW | 632,706 | [
"]",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"SI",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>... |
LLVM | Mips | CPP | program_repair | CPU | 632,707 | [
"<FIXS>",
"bool",
"isABI_EABI",
"(",
")",
"const",
";",
"bool",
"isABI_N64",
"(",
")",
"const",
";",
"bool",
"isABI_N32",
"(",
")",
"const",
";",
"bool",
"isABI_O32",
"(",
")",
"const",
";",
"const",
"MipsABIInfo",
"&",
"getABI",
"(",
")",
"const",
";"... | [
"CodeGenOpt",
"::",
"Level",
"getOptLevelToEnablePostRAScheduler",
"(",
")",
"const",
"override",
";",
"<BUGS>",
"bool",
"isABI_EABI",
"(",
")",
"const",
"{",
"return",
"ABI",
".",
"IsEABI",
"(",
")",
";",
"}",
"bool",
"isABI_N64",
"(",
")",
"const",
"{",
... |
LLVM | ARM64 | CPP | next_suggestion | CPU | 632,708 | [
"}"
] | [
"unsigned",
"getMaxInlineSizeThreshold",
"(",
")",
"const",
"{",
"return",
"<NUM_LIT>",
";"
] |
LLVM | Dcpu16 | CPP | stmt_completion | CPU | 632,709 | [
"X",
"(",
"TheDCPU16Target",
")",
";"
] | [
"void",
"LLVMInitializeDCPU16AsmPrinter",
"(",
")",
"{",
"RegisterAsmPrinter",
"<",
"DCPU16AsmPrinter",
">"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 632,710 | [
"let",
"Defs",
"=",
"[",
"P1",
",",
"PC",
"]",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
LLVM | Hexagon | TD | next_suggestion | DSP | 632,711 | [
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 632,712 | [
"}"
] | [
"X86TargetMachine",
"::",
"X86TargetMachine",
"(",
"const",
"Target",
"&",
"T",
",",
"const",
"std",
"::",
"string",
"&",
"TT",
",",
"const",
"std",
"::",
"string",
"&",
"FS",
",",
"bool",
"is64Bit",
")",
":",
"LLVMTargetMachine",
"(",
"T",
",",
"TT",
... |
LLVM | Mips | CPP | next_suggestion | CPU | 632,713 | [
"OutStreamer",
".",
"EmitLabel",
"(",
"CurrentFnSym",
")",
";"
] | [
"void",
"MipsAsmPrinter",
"::",
"EmitFunctionEntryLabel",
"(",
")",
"{",
"O",
"<<",
"<STR_LIT>",
"\\t.ent\\t",
"<STR_LIT>",
"<<",
"*",
"CurrentFnSym",
"<<",
"'",
"\\n",
"'",
";"
] |
GCC | m32c | MD | next_suggestion | MPU | 632,714 | [
"emit_insn",
"(",
"gen_cstore",
"<",
"mode",
">",
"<NUM_LIT>",
"(",
"o",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
","
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operator",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"match_operand",
":",
"QHPSI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"QHPSI",
"<NUM_LIT>"... |
LLVM | VE | CPP | stmt_completion | CPU | 632,715 | [
",",
"Asm",
")",
";"
] | [
"fixELFSymbolsInTLSFixupsImpl",
"(",
"getSubExpr",
"(",
")"
] |
GCC | arm | CPP | next_suggestion | CPU | 632,716 | [
"}"
] | [
"vreinterpretq_p16_bf16",
"(",
"bfloat16x8_t",
"_",
"_",
"a",
")",
"{",
"return",
"(",
"poly16x8_t",
")",
"_",
"_",
"a",
";"
] |
GCC | s390 | MD | stmt_completion | MPU | 632,717 | [
"<STR_LIT>",
")"
] | [
"(",
"define_bypass",
"<NUM_LIT>",
"<STR_LIT>"
] |
GCC | powerpcspe | CPP | code_generation | CPU | 632,718 | [
"static",
"bool",
"rs6000_valid_attribute_p",
"(",
"tree",
"fndecl",
",",
"tree",
"ARG_UNUSED",
"(",
"name",
")",
",",
"tree",
"args",
",",
"int",
"flags",
")",
"{",
"struct",
"cl_target_option",
"cur_target",
";",
"bool",
"ret",
";",
"tree",
"old_optimize",
... | [
"Hook",
"to",
"validate",
"attribute",
"(",
"(",
"target",
"(",
"``",
"...",
"''",
")",
")",
")",
"."
] |
LLVM | M680x0 | CPP | stmt_completion | MPU | 632,719 | [
"O",
")",
";"
] | [
"O",
"<<",
"(",
"unsigned",
"int",
")",
"MO",
".",
"getImm",
"(",
")",
";",
"}",
"else",
"{",
"printOperand",
"(",
"MI",
",",
"opNum",
","
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 632,720 | [
";"
] | [
"case",
"ISD",
"::",
"SETNE",
":",
"std",
"::",
"swap",
"(",
"TV",
",",
"FV",
")",
";",
"case",
"ISD",
"::",
"SETEQ",
":",
"if",
"(",
"LHS",
".",
"getValueType",
"(",
")",
"==",
"MVT",
"::",
"f32",
")",
"LHS",
"=",
"DAG",
".",
"getNode",
"(",
... |
GCC | mips | MD | stmt_completion | CPU | 632,721 | [
"<STR_LIT>",
")",
"]",
")"
] | [
"<STR_LIT>",
"{",
"gcc_unreachable",
"(",
")",
"[",
"(",
"set_attr",
"<STR_LIT>"
] |
GCC | arm | CPP | code_generation | CPU | 632,722 | [
"static",
"bool",
"arm_vectorize_vec_perm_const",
"(",
"machine_mode",
"vmode",
",",
"machine_mode",
"op_mode",
",",
"rtx",
"target",
",",
"rtx",
"op0",
",",
"rtx",
"op1",
",",
"const",
"vec_perm_indices",
"&",
"sel",
")",
"{",
"if",
"(",
"vmode",
"!=",
"op_... | [
"Implement",
"TARGET_VECTORIZE_VEC_PERM_CONST",
"."
] |
LLVM | Mips | CPP | stmt_completion | CPU | 632,723 | [
")",
";"
] | [
"void",
"MipsMCCodeEmitter",
"::",
"EncodeInstruction",
"(",
"const",
"MCInst",
"&",
"MI",
",",
"raw_ostream",
"&",
"OS",
",",
"SmallVectorImpl",
"<",
"MCFixup",
">",
"&",
"Fixups",
")",
"const",
"{",
"MCInst",
"TmpInst",
"=",
"MI",
";",
"switch",
"(",
"MI... |
GCC | i386 | MD | program_repair | CPU | 632,724 | [
"<FIXS>",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<FIXE>"
] | [
"[",
"(",
"set",
"(",
"reg",
"FLAGS_REG",
")",
"(",
"compare",
"(",
"lshiftrt",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"... |
LLVM | X86 | CPP | stmt_completion | CPU | 632,725 | [
"*",
"this",
",",
"*",
"RBI",
")",
")",
";"
] | [
"else",
"if",
"(",
"isTargetDarwin",
"(",
")",
")",
"setPICStyle",
"(",
"PICStyles",
"::",
"Style",
"::",
"StubPIC",
")",
";",
"else",
"if",
"(",
"isTargetELF",
"(",
")",
")",
"setPICStyle",
"(",
"PICStyles",
"::",
"Style",
"::",
"GOT",
")",
";",
"Call... |
LLVM | ARM | TD | next_suggestion | CPU | 632,726 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"!",
"eq",
"(",
"saturate",
",",
"<NUM_LIT>",
")",
";",
"let",
"Ins... |
LLVM | AArch64 | TD | stmt_completion | CPU | 632,727 | [
")",
">",
";"
] | [
"def",
":",
"InstRW",
"<",
"[",
"A64FXWrite_6Cyc_GI0",
"]",
",",
"(",
"instregex",
"<STR_LIT>",
",",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 632,728 | [
">",
"n1",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
... |
GCC | rs6000 | CPP | code_generation | CPU | 632,729 | [
"bool",
"mem_operand_gpr",
"(",
"rtx",
"op",
",",
"machine_mode",
"mode",
")",
"{",
"unsigned",
"HOST_WIDE_INT",
"offset",
";",
"int",
"extra",
";",
"rtx",
"addr",
"=",
"XEXP",
"(",
"op",
",",
"<NUM_LIT>",
")",
";",
"if",
"(",
"TARGET_UPDATE",
"&&",
"(",... | [
"Return",
"true",
"if",
"the",
"MEM",
"operand",
"is",
"a",
"memory",
"operand",
"suitable",
"for",
"use",
"with",
"a",
"(",
"full",
"width",
",",
"possibly",
"multiple",
")",
"gpr",
"load/store",
".",
"On",
"powerpc64",
"this",
"means",
"the",
"offset",
... |
LLVM | FPGA | CPP | stmt_completion | CPU | 632,730 | [
"int",
"Index",
",",
"Type",
"*",
"SubTp",
")",
"{"
] | [
"int",
"FPGATTIImpl",
"::",
"getShuffleCost",
"(",
"TTI",
"::",
"ShuffleKind",
"Kind",
",",
"Type",
"*",
"Tp",
","
] |
GCC | arm | MD | stmt_completion | CPU | 632,731 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>"
] |
GCC | mips | CPP | stmt_completion | CPU | 632,732 | [
"->",
"fp_div_sf",
";"
] | [
"return",
"mode",
"==",
"DFmode",
"?",
"mips_cost",
"->",
"fp_div_df",
":",
"mips_cost"
] |
LLVM | TVM | CPP | stmt_completion | Virtual ISA | 632,733 | [
"Changed",
";"
] | [
"Loops",
"=",
"getAnalysisIfAvailable",
"<",
"MachineLoopInfo",
">",
"(",
")",
";",
"bool",
"Changed",
"=",
"false",
";",
"for",
"(",
"auto",
"DomNode",
":",
"post_order",
"(",
"DomTree",
")",
")",
"if",
"(",
"tryConvertIf",
"(",
"DomNode",
"->",
"getBlock... |
GCC | fr30 | MD | stmt_completion | DSP | 632,734 | [
"op",
")",
"=",
"=",
"CONST_INT"
] | [
"(",
"GET_CODE",
"(",
"op",
")",
"=",
"=",
"REG",
"|",
"|",
"(",
"GET_CODE",
"("
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 632,735 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"C4_or_and",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Ps4",
",",
"PredRegs",
":",
"$",
"Pt4",
",",
"PredRegs",
":",
"$",
"Pu4",
")",
",",
"<STR_LIT>",
",",
"tc_b31c2e97",
",",
... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 632,736 | [
"}"
] | [
"auto",
"&",
"Map",
"=",
"LibcallNameMap",
".",
"Map",
";",
"auto",
"Val",
"=",
"Map",
".",
"find",
"(",
"Name",
")",
";",
"if",
"(",
"Val",
"==",
"Map",
".",
"end",
"(",
")",
")",
"{",
"auto",
"Message",
"=",
"std",
"::",
"string",
"(",
"<STR_... |
LLVM | Hexagon | TD | stmt_completion | DSP | 632,737 | [
">",
",",
"Enc_b9c5fb",
"{"
] | [
"def",
"F2_conv_df2ud_chop",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
")",
",",
"<STR_LIT>",
",",
"tc_3a867367",
",",
"TypeS_2op"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 632,738 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"="
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 632,739 | [
"}"
] | [
"SDValue",
"Src2",
"=",
"Node",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"if",
"(",
"(",
"Src0",
".",
"isMachineOpcode",
"(",
")",
"&&",
"Src0",
".",
"getMachineOpcode",
"(",
")",
"!=",
"AMDGPU",
"::",
"IMPLICIT_DEF",
")",
"&&",
"(",
"Src0",
"==... |
LLVM | X86 | TD | program_repair | CPU | 632,740 | [
"<FIXS>",
"(",
"bc_v4i64",
"(",
"v8i32",
"(",
"X86SubVBroadcast",
"(",
"loadv4i32",
"addr",
":",
"$",
"src",
")",
")",
")",
")",
",",
"<FIXE>",
"<FIXS>",
"(",
"bc_v4i64",
"(",
"v8i32",
"(",
"X86SubVBroadcast",
"(",
"loadv4i32",
"addr",
":",
"$",
"src",
... | [
"VR256X",
":",
"$",
"src0",
")",
",",
"(",
"VBROADCASTF64X2Z128rmk",
"VR256X",
":",
"$",
"src0",
",",
"VK4WM",
":",
"$",
"mask",
",",
"addr",
":",
"$",
"src",
")",
">",
";",
"def",
":",
"Pat",
"(",
"vselect",
"VK4WM",
":",
"$",
"mask",
",",
"<BUG... |
GCC | mn10300 | MD | stmt_completion | MPU | 632,741 | [
"<NUM_LIT>",
")"
] | [
"(",
"SP_REG",
"<NUM_LIT>",
")",
"(",
"MDR_REG",
"<NUM_LIT>",
")",
"(",
"CC_REG"
] |
LLVM | ARM | TD | stmt_completion | CPU | 632,742 | [
"Ty",
"(",
"OpNode",
"QPR",
":",
"$",
"src1",
",",
"(",
"Ty",
"(",
"MulOp",
"QPR",
":",
"$",
"Vn",
",",
"QPR",
":",
"$",
"Vm",
")",
")",
")",
")",
")",
"]",
">",
";"
] | [
"class",
"N3VQMulOp",
"<",
"bit",
"op24",
",",
"bit",
"op23",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"op21_20",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"op11_8",
",",
"bit",
"op4",
",",
"InstrItinClass",
"itin",
",",
"string",
"OpcodeStr",
",",
"string",
"Dt",
... |
GCC | arm | MD | program_repair | CPU | 632,743 | [
"<FIXS>",
"[",
"(",
"match_operand",
":",
"V_widen",
">",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"V_widen",
">",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"VMDI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"V_e... | [
"}",
")",
"(",
"define_expand",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"match_operand",
":",
"V_widen",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"V_widen",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
... |
LLVM | ARM | CPP | stmt_completion | CPU | 632,744 | [
"(",
")",
";"
] | [
"MF",
"=",
"ML",
".",
"getHeader",
"(",
")",
"->",
"getParent",
"(",
")",
";",
"if",
"(",
"auto",
"*",
"MBB",
"=",
"ML",
".",
"getLoopPreheader",
"(",
")",
")",
"Preheader",
"=",
"MBB",
";",
"else",
"if",
"(",
"auto",
"*",
"MBB",
"=",
"MLI",
".... |
LLVM | R600 | CPP | next_suggestion | GPU | 632,745 | [
"if",
"(",
"instr",
"->",
"getOpcode",
"(",
")",
"==",
"AMDGPU",
"::",
"RETURN",
")",
"return",
"instr",
";"
] | [
"if",
"(",
"It",
"!=",
"MBB",
"->",
"rend",
"(",
")",
")",
"{",
"MachineInstr",
"*",
"instr",
"=",
"&",
"(",
"*",
"It",
")",
";"
] |
GCC | nds32 | MD | next_suggestion | CPU | 632,746 | [
"return",
"nds32_output_32bit_load",
"(",
"operands",
",",
"<",
"byte",
">",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"zero_extend",
":",
"SI",
"(",
"match_operand",
":",
"QIHI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_... |
GCC | arm | CPP | stmt_completion | CPU | 632,747 | [
")",
")",
";"
] | [
"gcc_assert",
"(",
"GET_MODE_SIZE",
"(",
"mode",
")",
"==",
"<NUM_LIT>",
")",
";",
"lowpart",
"=",
"gen_lowpart",
"(",
"SImode",
",",
"val",
")",
";",
"highpart",
"=",
"gen_highpart_mode",
"(",
"SImode",
",",
"mode",
",",
"val",
")",
";",
"gcc_assert",
"... |
LLVM | X86 | TD | stmt_completion | CPU | 632,748 | [
"EFLAGS",
")",
"]",
">",
",",
"XS",
";"
] | [
"def",
"LZCNT64rr",
":",
"RI",
"<",
"<NUM_LIT>",
",",
"MRMSrcReg",
",",
"(",
"outs",
"GR64",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"GR64",
":",
"$",
"src",
")",
",",
"<STR_LIT>",
",",
"[",
"(",
"set",
"GR64",
":",
"$",
"dst",
",",
"(",
"ctlz",... |
GCC | i386 | MD | stmt_completion | CPU | 632,749 | [
")",
")"
] | [
"(",
"not",
"(",
"and",
"(",
"match_test",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>",
")",
")",
")"
] |
LLVM | R600 | CPP | stmt_completion | GPU | 632,750 | [
"return",
"NULL",
";"
] | [
"if",
"(",
"!",
"Node1",
"&&",
"MBB1",
"->",
"succ_size",
"(",
")",
"==",
"<NUM_LIT>",
")",
"return",
"findNearestCommonPostDom",
"(",
"*",
"MBB1",
"->",
"succ_begin",
"(",
")",
",",
"MBB2",
")",
";",
"if",
"(",
"!",
"Node2",
"&&",
"MBB2",
"->",
"suc... |
LLVM | AArch64 | TD | stmt_completion | CPU | 632,751 | [
"<STR_LIT>",
">",
";"
] | [
"def",
"SM3SS1",
":",
"CryptoRRRR_4S",
"<",
"<NUM_LIT>",
","
] |
GCC | sparc | MD | program_repair | CPU | 632,752 | [
"<FIXS>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"(",
"match_operand",
":",
"V4HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_FCHKSM16",
")",
")",
"]",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"define_code_iterator",
"vis3_shift",
"[",
"ashift",
"ss_ashift",
"lshiftrt",
"ashiftrt",
... |
GCC | aarch64 | CPP | next_suggestion | CPU | 632,753 | [
"}"
] | [
"}",
"if",
"(",
"!",
"flag_non_call_exceptions",
"||",
"!",
"instance",
".",
"could_trap_p",
"(",
")",
")",
"attrs",
"=",
"add_attribute",
"(",
"<STR_LIT>",
"nothrow",
"<STR_LIT>",
",",
"attrs",
")",
";",
"return",
"add_attribute",
"(",
"<STR_LIT>",
"leaf",
... |
GCC | arm | CPP | next_suggestion | CPU | 632,754 | [
"}"
] | [
"vneg_s8",
"(",
"int8x8_t",
"_",
"_",
"a",
")",
"{",
"return",
"(",
"int8x8_t",
")",
"_",
"_",
"builtin_neon_vnegv8qi",
"(",
"_",
"_",
"a",
")",
";"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 632,755 | [
"if",
"(",
"Asm",
".",
"isThumbFunc",
"(",
"Sym",
")",
"&&",
"(",
"FixupKind",
"==",
"ARM",
"::",
"fixup_arm_uncondbranch",
")",
")",
"IsResolved",
"=",
"false",
";"
] | [
"void",
"ARMAsmBackend",
"::",
"processFixupValue",
"(",
"const",
"MCAssembler",
"&",
"Asm",
",",
"const",
"MCAsmLayout",
"&",
"Layout",
",",
"const",
"MCFixup",
"&",
"Fixup",
",",
"const",
"MCFragment",
"*",
"DF",
",",
"const",
"MCValue",
"&",
"Target",
","... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 632,756 | [
";"
] | [
"break",
";",
"}",
"}",
"if",
"(",
"!",
"FoundPreScan",
")",
"{",
"DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"Have not found candidates for pmpy\\n",
"<STR_LIT>",
")",
";",
"return",
"false",
";",
"}",
"if",
"(",
"!",
"PV",
".",
"Left",
")",
"{... |
LLVM | Hexagon | TD | next_suggestion | DSP | 632,757 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 632,758 | [
"let",
"opExtentAlign",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Defs",
"=",
"[",
"LC1",
",",
"SA1",
"]",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";",
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Patmos | CPP | next_suggestion | VLIW | 632,759 | [
"}"
] | [
"--",
"I",
";",
"if",
"(",
"I",
"->",
"isDebugValue",
"(",
")",
"||",
"I",
"->",
"isPseudo",
"(",
")",
")",
"continue",
";",
"if",
"(",
"!",
"isUnpredicatedTerminator",
"(",
"I",
")",
")",
"break",
";",
"if",
"(",
"!",
"I",
"->",
"isBranch",
"(",... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 632,760 | [
";"
] | [
"bool",
"isLWE",
"(",
")",
"const",
"{",
"return",
"isImmTy",
"(",
"ImmTyLWE",
")"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 632,761 | [
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | sh | MD | program_repair | CPU | 632,762 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"(",
"match_code",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"return",
"<NUM_LIT>",
"}",
")",
"<BUGS>",
"<BUGE>",
"(",
"define_predicate",
"<STR_LIT>",
"<BUGS>",
"(",
"match_code",
"<STR_LIT>",
")",
"<BUGE>",
"{"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 632,763 | [
")",
")",
"{"
] | [
"enum",
"ShiftType",
"ShiftType",
"=",
"Lsl",
";",
"const",
"MCExpr",
"*",
"ShiftAmount",
"=",
"<NUM_LIT>",
";",
"const",
"MCExpr",
"*",
"Offset",
"=",
"<NUM_LIT>",
";",
"if",
"(",
"Tok",
".",
"is",
"(",
"AsmToken",
"::",
"Comma",
")",
")",
"{",
"Prein... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 632,764 | [
"if",
"(",
"!",
"IsVMEMClause",
"&&",
"!",
"isSMEMClauseInst",
"(",
"MI",
")",
")",
"return",
"false",
";"
] | [
"if",
"(",
"MI",
".",
"isDebugValue",
"(",
")",
"||",
"MI",
".",
"isBundled",
"(",
")",
")",
"return",
"false",
";",
"if",
"(",
"!",
"MI",
".",
"mayLoad",
"(",
")",
"||",
"MI",
".",
"mayStore",
"(",
")",
")",
"return",
"false",
";",
"if",
"(",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 632,765 | [
"}"
] | [
"assert",
"(",
"MBB",
".",
"getParent",
"(",
")",
"&&",
"<STR_LIT>",
"Block is not attached to a function!",
"<STR_LIT>",
")",
";",
"if",
"(",
"STI",
".",
"isTargetWin64",
"(",
")",
"&&",
"!",
"MBB",
".",
"succ_empty",
"(",
")",
"&&",
"!",
"MBB",
".",
"i... |
LLVM | ARM64 | TD | stmt_completion | CPU | 632,766 | [
";"
] | [
"field",
"bits",
"<",
"<NUM_LIT>",
">",
"Unpredictable",
"=",
"<NUM_LIT>",
";",
"field",
"bits",
"<",
"<NUM_LIT>",
">",
"SoftFail",
"=",
"Unpredictable",
";",
"let",
"Namespace",
"=",
"<STR_LIT>",
";",
"Format",
"F",
"=",
"f",
";",
"bits",
"<",
"<NUM_LIT>"... |
GCC | rs6000 | CPP | code_generation | CPU | 632,767 | [
"static",
"void",
"rs6000_emit_move_from_cr",
"(",
"rtx",
"reg",
")",
"{",
"if",
"(",
"DEFAULT_ABI",
"==",
"ABI_ELFv2",
"&&",
"TARGET_MFCRF",
")",
"{",
"int",
"i",
",",
"cr_reg",
"[",
"<NUM_LIT>",
"]",
",",
"count",
"=",
"<NUM_LIT>",
";",
"for",
"(",
"i"... | [
"Emit",
"code",
"to",
"store",
"CR",
"fields",
"that",
"need",
"to",
"be",
"saved",
"into",
"REG",
"."
] |
GCC | pa | CPP | program_repair | CPU | 632,768 | [
"<FIXS>",
"add_reg_note",
"(",
"insn",
",",
"REG_FRAME_RELATED_EXPR",
",",
"gen_rtx_SET",
"(",
"VOIDmode",
",",
"mem",
",",
"reg",
")",
")",
";",
"<FIXE>"
] | [
"{",
"rtx",
"mem",
"=",
"gen_rtx_MEM",
"(",
"DFmode",
",",
"plus_constant",
"(",
"base",
",",
"offset",
")",
")",
";",
"<BUGS>",
"REG_NOTES",
"(",
"insn",
")",
"=",
"gen_rtx_EXPR_LIST",
"(",
"REG_FRAME_RELATED_EXPR",
",",
"gen_rtx_SET",
"(",
"VOIDmode",
",",... |
LLVM | X86 | CPP | next_suggestion | CPU | 632,769 | [
"FeatureBitset",
"RealCalleeBits",
"=",
"CalleeBits",
"&",
"~",
"InlineFeatureIgnoreList",
";"
] | [
"const",
"FeatureBitset",
"&",
"CallerBits",
"=",
"TM",
".",
"getSubtargetImpl",
"(",
"*",
"Caller",
")",
"->",
"getFeatureBits",
"(",
")",
";",
"const",
"FeatureBitset",
"&",
"CalleeBits",
"=",
"TM",
".",
"getSubtargetImpl",
"(",
"*",
"Callee",
")",
"->",
... |
GCC | xtensa | MD | stmt_completion | MPU | 632,770 | [
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"call",
"(",
"mem",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_operand",
"<... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 632,771 | [
"const",
"MCExpr",
"*",
"Res",
"=",
"MCSymbolRefExpr",
"::",
"create",
"(",
"Sym",
",",
"MCSymbolRefExpr",
"::",
"VK_GOT",
",",
"getContext",
"(",
")",
")",
";"
] | [
"const",
"MCExpr",
"*",
"AArch64_MachoTargetObjectFile",
"::",
"getIndirectSymViaGOTPCRel",
"(",
"const",
"GlobalValue",
"*",
"GV",
",",
"const",
"MCSymbol",
"*",
"Sym",
",",
"const",
"MCValue",
"&",
"MV",
",",
"int64_t",
"Offset",
",",
"MachineModuleInfo",
"*",
... |
GCC | rx | MD | stmt_completion | CPU | 632,772 | [
"<NUM_LIT>",
"]",
",",
"<NUM_LIT>",
")"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"{",
"rtx",
"dest",
"=",
"XEXP",
"(",
"operands",
"["
] |
GCC | i386 | CPP | stmt_completion | CPU | 632,773 | [
",",
"unsigned",
"long",
"long",
"_",
"_",
"B",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128h",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_cvtu64_sh",
"(",
"_",
"_",
"m128h",
"_",
"_",
"A"
] |
LLVM | ARM | TD | stmt_completion | CPU | 632,774 | [
"<",
"[",
"WriteVLD2",
"]",
">",
";"
] | [
"def",
"VLD3DUPq8OddPseudo",
":",
"VLDQQQQPseudo",
"<",
"IIC_VLD3dup",
">",
",",
"Sched"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 632,775 | [
",",
"&",
"X86",
"::",
"FR32XRegClass",
")",
";"
] | [
"return",
"std",
"::",
"make_pair",
"(",
"<NUM_LIT>",
"U",
",",
"&",
"X86",
"::",
"VK16RegClass",
")",
";",
"case",
"MVT",
"::",
"i8",
":",
"return",
"std",
"::",
"make_pair",
"(",
"<NUM_LIT>",
"U",
",",
"&",
"X86",
"::",
"VK8RegClass",
")",
";",
"ca... |
GCC | aarch64 | MD | stmt_completion | CPU | 632,776 | [
")"
] | [
"(",
"define_code_attr",
"atomic_op_operand",
"[",
"(",
"ior",
"<STR_LIT>"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 632,777 | [
"false",
";"
] | [
"bool",
"MipsDAGToDAGISel",
"::",
"selectVSplatUimmPow2",
"(",
"SDValue",
"N",
",",
"SDValue",
"&",
"Imm",
")",
"const",
"{",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unimplemented function.",
"<STR_LIT>",
")",
";",
"return"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 632,778 | [
"if",
"(",
"!",
"GV",
"->",
"hasLocalLinkage",
"(",
")",
"||",
"isa",
"<",
"Function",
">",
"(",
"GV",
")",
")",
"return",
"ResNode",
";"
] | [
"return",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"ADD",
",",
"dl",
",",
"MVT",
"::",
"i32",
",",
"GOT",
",",
"GPRelNode",
")",
";",
"}",
"SDValue",
"HiPart",
"=",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"dl",
",",
"VTs",
... |
GCC | stormy16 | CPP | program_repair | CPU | 632,779 | [
"<FIXS>",
"f_2",
"=",
"build_decl",
"(",
"FIELD_DECL",
",",
"get_identifier",
"(",
"<STR_LIT>",
"count",
"<STR_LIT>",
")",
",",
"<FIXE>"
] | [
"f_1",
"=",
"build_decl",
"(",
"FIELD_DECL",
",",
"get_identifier",
"(",
"<STR_LIT>",
"base",
"<STR_LIT>",
")",
",",
"ptr_type_node",
")",
";",
"<BUGS>",
"f_2",
"=",
"build_decl",
"(",
"FIELD_DECL",
",",
"get_identifier",
"(",
"<STR_LIT>",
"count",
"<STR_LIT>",
... |
GCC | or1k | CPP | stmt_completion | CPU | 632,780 | [
"arg",
")",
"{"
] | [
"static",
"void",
"or",
"<NUM_LIT>",
"k_tls_call",
"(",
"rtx",
"dest",
",",
"rtx"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 632,781 | [
"Val",
")",
";"
] | [
"return",
"decodeSrcOp",
"(",
"OPW64",
","
] |
LLVM | GBZ80 | CPP | next_suggestion | MPU | 632,782 | [
"}"
] | [
"FunctionPass",
"*",
"createGBZ80FrameAnalyzerPass",
"(",
")",
"{",
"return",
"new",
"GBZ80FrameAnalyzer",
"(",
")",
";"
] |
LLVM | XCore | CPP | code_generation | MPU | 632,783 | [
"void",
"XCoreFrameLowering",
"::",
"emitPrologue",
"(",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"MachineBasicBlock",
"&",
"MBB",
"=",
"MF",
".",
"front",
"(",
")",
";",
"MachineBasicBlock",
"::",
"iterator",
"MBBI",
"=",
"MBB",
".",
"begin",
"(",
... | [
"emitProlog/emitEpilog",
"-",
"These",
"methods",
"insert",
"prolog",
"and",
"epilog",
"code",
"into",
"the",
"function",
"."
] |
GCC | rs6000 | CPP | program_repair | CPU | 632,784 | [
"<FIXS>",
"||",
"SYMBOL_REF_P",
"(",
"XEXP",
"(",
"XEXP",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"<NUM_LIT>",
")",
",",
"<NUM_LIT>",
")",
")",
")",
"<FIXE>"
] | [
"&&",
"GET_CODE",
"(",
"XEXP",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"<NUM_LIT>",
")",
")",
"==",
"PLUS",
"&&",
"add_operand",
"(",
"XEXP",
"(",
"XEXP",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"<NUM_LIT>",
")",
",",
"<NUM_LIT>",
")",
",",
... |
GCC | s390 | CPP | program_repair | MPU | 632,785 | [
"<FIXS>",
"&&",
"TARGET_HARD_FLOAT",
"&&",
"TARGET_FUSED_MADD",
")",
"<FIXE>"
] | [
"if",
"(",
"(",
"GET_MODE",
"(",
"x",
")",
"==",
"DFmode",
"||",
"GET_MODE",
"(",
"x",
")",
"==",
"SFmode",
")",
"&&",
"GET_CODE",
"(",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
")",
"==",
"MULT",
"<BUGS>",
"&&",
"TARGET_HARD_FLOAT",
"&&",
"TARGET_IEE... |
GCC | i386 | CPP | stmt_completion | CPU | 632,786 | [
"artificial__",
")",
")",
"_",
"writegsbase_u64",
"(",
"unsigned",
"long",
"long",
"_",
"_",
"B",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"void",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_"
] |
LLVM | R600 | CPP | next_suggestion | GPU | 632,787 | [
"}"
] | [
"SDValue",
"Shift",
"=",
"DAG",
".",
"getConstant",
"(",
"BitsDiff",
",",
"VT",
")",
";",
"SDValue",
"Shl",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"SHL",
",",
"DL",
",",
"VT",
",",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
",",
"Shift"... |
GCC | aarch64 | CPP | next_suggestion | CPU | 632,788 | [
"}"
] | [
"void",
"aarch64_cpu_cpp_builtins",
"(",
"cpp_reader",
"*",
"pfile",
")",
"{",
"aarch64_define_unconditional_macros",
"(",
"pfile",
")",
";",
"aarch64_update_cpp_builtins",
"(",
"pfile",
")",
";"
] |
GCC | aarch64 | CPP | next_suggestion | CPU | 632,789 | [
"VAR1",
"(",
"LOAD1_P",
",",
"ld1",
",",
"<NUM_LIT>",
",",
"LOAD",
",",
"v4hi",
")",
"VAR1",
"(",
"STORE1_P",
",",
"st1",
",",
"<NUM_LIT>",
",",
"STORE",
",",
"v4hi",
")",
"return",
"Poly16x4_t",
";"
] | [
"VAR1",
"(",
"LOAD1",
",",
"ld1",
",",
"<NUM_LIT>",
",",
"LOAD",
",",
"v2di",
")",
"VAR1",
"(",
"STORE1",
",",
"st1",
",",
"<NUM_LIT>",
",",
"STORE",
",",
"v2di",
")",
"return",
"Int64x2_t",
";",
"VAR1",
"(",
"LOAD1_U",
",",
"ld1",
",",
"<NUM_LIT>",
... |
GCC | sh | CPP | next_suggestion | CPU | 632,790 | [
"return",
"(",
"ashl_lshr_seq",
"[",
"shift_amount_i",
"]",
".",
"clobbers_t",
"&",
"ASHL_CLOBBERS_T",
")",
"!=",
"<NUM_LIT>",
";"
] | [
"bool",
"sh_ashlsi_clobbers_t_reg_p",
"(",
"rtx",
"shift_amount",
")",
"{",
"gcc_assert",
"(",
"CONST_INT_P",
"(",
"shift_amount",
")",
")",
";",
"const",
"int",
"shift_amount_i",
"=",
"INTVAL",
"(",
"shift_amount",
")",
"&",
"<NUM_LIT>",
";",
"if",
"(",
"shif... |
LLVM | Hexagon | TD | next_suggestion | DSP | 632,791 | [
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | VE | CPP | next_suggestion | CPU | 632,792 | [
"}"
] | [
"if",
"(",
"isI32Insn",
"(",
"User",
",",
"N",
")",
")",
"continue",
";",
"return",
"SDValue",
"(",
")",
";",
"}",
"SDValue",
"SubI32",
"=",
"DAG",
".",
"getTargetConstant",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"DL",
",",
"MVT",
"::",
"i32",
")"... |
LLVM | Mips | CPP | next_suggestion | CPU | 632,793 | [
"if",
"(",
"!",
"IsInlineConstant",
"(",
"NegSplatValue",
")",
")",
"return",
"false",
";"
] | [
"SDValue",
"C",
"=",
"Node",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"auto",
"*",
"BVN",
"=",
"dyn_cast",
"<",
"BuildVectorSDNode",
">",
"(",
"C",
")",
";",
"if",
"(",
"!",
"BVN",
")",
"return",
"false",
";",
"APInt",
"SplatValue",
",",
"Spla... |
GCC | avr | MD | next_suggestion | MPU | 632,794 | [
"<STR_LIT>"
] | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"match_scratch",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 632,795 | [
"<NUM_LIT>",
";"
] | [
"def",
"L2_loadbzw2_pbr",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
",",
"IntRegs",
":",
"$",
"Rx32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rx32in",
",",
"ModRegs",
":",
"$",
"Mu2",
")",
",",
"<STR_LIT>",
",",
"tc_44d3da28",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 632,796 | [
"}"
] | [
"ThumbTargetMachine",
"::",
"ThumbTargetMachine",
"(",
"const",
"Target",
"&",
"T",
",",
"const",
"std",
"::",
"string",
"&",
"TT",
",",
"const",
"std",
"::",
"string",
"&",
"FS",
")",
":",
"ARMBaseTargetMachine",
"(",
"T",
",",
"TT",
",",
"FS",
",",
"... |
GCC | arm | MD | stmt_completion | CPU | 632,797 | [
"<NUM_LIT>",
"]",
","
] | [
"<STR_LIT>",
"{",
"rtx",
"tmp",
"=",
"gen_reg_rtx",
"(",
"<",
"MODE",
">",
"mode",
")",
"emit_insn",
"(",
"gen_neon_vset_lane",
"<",
"mode",
">",
"(",
"tmp",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"tmp",
",",
"const0_rtx",
")",
")",
"emit_insn",
... |
LLVM | PTX | CPP | program_repair | GPU | 632,798 | [
"<FIXS>",
"ParamValue",
")",
";",
"<FIXE>"
] | [
"unsigned",
"ParamSize",
"=",
"Ins",
"[",
"i",
"]",
".",
"VT",
".",
"getStoreSizeInBits",
"(",
")",
";",
"unsigned",
"Param",
"=",
"PM",
".",
"addArgumentParam",
"(",
"ParamSize",
")",
";",
"SDValue",
"ArgValue",
"=",
"DAG",
".",
"getNode",
"(",
"<STR_LI... |
LLVM | Mips | CPP | next_suggestion | CPU | 632,799 | [
"return",
"loadImmediate",
"(",
"Offset",
".",
"getImm",
"(",
")",
",",
"DstReg",
",",
"BaseReg",
",",
"Is32BitAddress",
",",
"true",
",",
"IDLoc",
",",
"Out",
",",
"STI",
")",
";"
] | [
"if",
"(",
"!",
"Offset",
".",
"isImm",
"(",
")",
")",
"return",
"loadAndAddSymbolAddress",
"(",
"Offset",
".",
"getExpr",
"(",
")",
",",
"DstReg",
",",
"BaseReg",
",",
"Is32BitAddress",
",",
"IDLoc",
",",
"Out",
",",
"STI",
")",
";",
"if",
"(",
"!",... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.