Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | i386 | CPP | next_suggestion | CPU | 634,100 | [
"emit_move_insn",
"(",
"target",
",",
"const_vec",
")",
";"
] | [
"x",
"=",
"XVECEXP",
"(",
"vals",
",",
"<NUM_LIT>",
",",
"one_var",
"^",
"<NUM_LIT>",
")",
";",
"if",
"(",
"one_var",
"&",
"<NUM_LIT>",
")",
"{",
"var",
"=",
"convert_modes",
"(",
"HImode",
",",
"QImode",
",",
"var",
",",
"true",
")",
";",
"var",
"... |
LLVM | X86 | TD | next_suggestion | CPU | 634,101 | [
"let",
"ResourceCycles",
"=",
"[",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"]",
";"
] | [
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] |
LLVM | XCore | CPP | next_suggestion | MPU | 634,102 | [
"}"
] | [
"SmallVector",
"<",
"CCValAssign",
",",
"<NUM_LIT>",
">",
"ArgLocs",
";",
"CCState",
"CCInfo",
"(",
"CallConv",
",",
"isVarArg",
",",
"getTargetMachine",
"(",
")",
",",
"ArgLocs",
",",
"*",
"DAG",
".",
"getContext",
"(",
")",
")",
";",
"CCInfo",
".",
"Al... |
GCC | spu | MD | stmt_completion | MPU | 634,103 | [
"mode",
")"
] | [
"(",
"unspec",
":",
"TI",
"[",
"(",
"match_dup",
":",
"SI",
"<NUM_LIT>",
")",
"(",
"match_dup",
":",
"SI",
"<NUM_LIT>",
")",
"(",
"match_dup",
":",
"SI",
"<NUM_LIT>",
")",
"]",
"UNSPEC_CPAT",
")",
")",
"(",
"set",
"(",
"match_operand",
":",
"V",
"<NU... |
LLVM | X86 | CPP | program_repair | CPU | 634,104 | [
"<FIXS>",
"Disp",
"=",
"CurDAG",
"->",
"getTargetConstant",
"(",
"AM",
".",
"Disp",
",",
"DL",
",",
"MVT",
"::",
"i32",
")",
";",
"<FIXE>"
] | [
"Disp",
"=",
"CurDAG",
"->",
"getTargetBlockAddress",
"(",
"AM",
".",
"BlockAddr",
",",
"MVT",
"::",
"i32",
",",
"AM",
".",
"Disp",
",",
"AM",
".",
"SymbolFlags",
")",
";",
"else",
"<BUGS>",
"Disp",
"=",
"CurDAG",
"->",
"getTargetConstant",
"(",
"AM",
... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 634,105 | [
"return",
"false",
";"
] | [
"if",
"(",
"!",
"TargetRegisterInfo",
"::",
"isVirtualRegister",
"(",
"RR",
".",
"Reg",
")",
")",
"return",
"false",
";",
"const",
"TargetRegisterClass",
"*",
"RC",
"=",
"MRI",
"->",
"getRegClass",
"(",
"RR",
".",
"Reg",
")",
";",
"if",
"(",
"RC",
"=="... |
LLVM | ARM | CPP | next_suggestion | CPU | 634,106 | [
"return",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"BIT_CONVERT",
",",
"dl",
",",
"VT",
",",
"Vec",
")",
";"
] | [
"static",
"SDValue",
"getOnesVector",
"(",
"EVT",
"VT",
",",
"SelectionDAG",
"&",
"DAG",
",",
"DebugLoc",
"dl",
")",
"{",
"assert",
"(",
"VT",
".",
"isVector",
"(",
")",
"&&",
"<STR_LIT>",
"Expected a vector type",
"<STR_LIT>",
")",
";",
"SDValue",
"Vec",
... |
LLVM | ARM64 | TD | next_suggestion | CPU | 634,107 | [
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";"
] | [
"return",
"(",
"(",
"uint64_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>",
";",
"}",
"]",
">",
"{",
"let",
"ParserMatchClass",
"=",
"VectorIndexSOperand",
";"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 634,108 | [
")",
",",
"{",
"MemOp",
"}",
")",
";"
] | [
"MachineMemOperand",
"*",
"MemOp",
"=",
"cast",
"<",
"MemSDNode",
">",
"(",
"N",
")",
"->",
"getMemOperand",
"(",
")",
";",
"CurDAG",
"->",
"setNodeMemRefs",
"(",
"cast",
"<",
"MachineSDNode",
">",
"(",
"Result"
] |
GCC | arm | MD | stmt_completion | CPU | 634,109 | [
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"SI",
"[",
"(",
"match_operand",
":",
"SI"
] |
GCC | m32r | CPP | next_suggestion | MPU | 634,110 | [
"val",
"=",
"get_insns",
"(",
")",
";"
] | [
"if",
"(",
"GET_CODE",
"(",
"src",
")",
"==",
"SUBREG",
")",
"alter_subreg",
"(",
"&",
"src",
",",
"true",
")",
";",
"start_sequence",
"(",
")",
";",
"if",
"(",
"REG_P",
"(",
"dest",
")",
")",
"{",
"int",
"dregno",
"=",
"REGNO",
"(",
"dest",
")",... |
GCC | arm | MD | next_suggestion | CPU | 634,111 | [
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V2SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"us_plus",
":",
"V2SI",
"(",
"match_operand",
":",
"V2SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
"... |
LLVM | SystemZ | TD | next_suggestion | CPU | 634,112 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"op",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"V1",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"R2",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NU... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 634,113 | [
"bool",
"ForceDPP_",
")",
"{"
] | [
"void",
"setForcedDPP",
"("
] |
LLVM | LEG | CPP | stmt_completion | CPU | 634,114 | [
"override",
"{"
] | [
"MCObjectWriter",
"*",
"createObjectWriter",
"(",
"raw_pwrite_stream",
"&",
"OS",
")",
"const"
] |
GCC | sparc | MD | next_suggestion | CPU | 634,115 | [
"<STR_LIT>"
] | [
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
"(",
"match_operand",
":",
"I",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"I",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 634,116 | [
"MII",
"=",
"MBB",
".",
"erase",
"(",
"MII",
")",
";"
] | [
"unsigned",
"InstOffset",
"=",
"<NUM_LIT>",
";",
"DenseMap",
"<",
"const",
"MachineBasicBlock",
"*",
",",
"unsigned",
">",
"BlockToInstOffset",
";",
"const",
"HexagonInstrInfo",
"*",
"HII",
"=",
"static_cast",
"<",
"const",
"HexagonInstrInfo",
"*",
">",
"(",
"MF... |
GCC | nios2 | MD | stmt_completion | MPU | 634,117 | [
"const_int",
"-",
"<NUM_LIT>",
")",
")",
")",
")"
] | [
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"mem",
":",
"SI",
"(",
"plus",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"-",
"<NUM_LIT>",
")",
")",
")",
")",
"(",
"set",
"(",
"matc... |
LLVM | AArch64 | TD | next_suggestion | CPU | 634,118 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"iop",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Zm",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"iop",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"iop",
"{",
"<NUM_LIT>",
"}",
";"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 634,119 | [
"CLI",
".",
"Call",
"=",
"MIB",
";"
] | [
"bool",
"IsVarArg",
"=",
"CLI",
".",
"IsVarArg",
";",
"const",
"Value",
"*",
"Callee",
"=",
"CLI",
".",
"Callee",
";",
"MCSymbol",
"*",
"Symbol",
"=",
"CLI",
".",
"Symbol",
";",
"if",
"(",
"CC",
"==",
"CallingConv",
"::",
"Fast",
")",
"return",
"fals... |
LLVM | ARM | CPP | next_suggestion | CPU | 634,120 | [
"KillMI",
"->",
"clearRegisterKills",
"(",
"Reg",
",",
"TRI",
")",
";"
] | [
"if",
"(",
"!",
"Br",
".",
"MI",
"->",
"killsRegister",
"(",
"ARM",
"::",
"CPSR",
")",
")",
"return",
"false",
";",
"Register",
"PredReg",
";",
"unsigned",
"NewOpc",
"=",
"<NUM_LIT>",
";",
"<STR_LIT>",
"::",
"<STR_LIT>",
"Pred",
"=",
"getInstrPredicate",
... |
GCC | arm | CPP | stmt_completion | CPU | 634,121 | [
"_",
"b",
")",
"{"
] | [
"_",
"_",
"arm_vbicq_f32",
"(",
"float32x4_t",
"_",
"_",
"a",
",",
"float32x4_t",
"_"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,122 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 634,123 | [
"}",
";"
] | [
"if",
"(",
"XVT",
".",
"isVector",
"(",
")",
")",
"return",
"false",
";",
"auto",
"VTIsOk",
"=",
"[",
"]",
"(",
"EVT",
"VT",
")",
"->",
"bool",
"{",
"return",
"VT",
"==",
"MVT",
"::",
"i8",
"||",
"VT",
"==",
"MVT",
"::",
"i16",
"||",
"VT",
"=... |
GCC | aarch64 | MD | next_suggestion | CPU | 634,124 | [
"(",
"LOGICAL",
":",
"PRED_ALL"
] | [
"(",
"unspec",
":",
"CC_NZC",
"[",
"(",
"match_operand",
":",
"VNx16BI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
"<NUM_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"and",
":",
"PRED_ALL"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 634,125 | [
"Src",
"=",
"DAG",
".",
"getNode",
"(",
"N",
"->",
"getOpcode",
"(",
")",
",",
"DL",
",",
"SrcVT",
",",
"Src",
")",
";"
] | [
"EVT",
"ResVT",
"=",
"N",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
";",
"if",
"(",
"!",
"ResVT",
".",
"isVector",
"(",
")",
"||",
"TLI",
".",
"isTypeLegal",
"(",
"ResVT",
")",
")",
"return",
"SDValue",
"(",
")",
";",
"SDValue",
"Src",
"=",
"N",... |
GCC | aarch64 | MD | next_suggestion | CPU | 634,126 | [
"<STR_LIT>"
] | [
"(",
"set",
"(",
"mem",
":",
"GPF",
"(",
"plus",
":",
"P",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"(",
"match_operand",
":",
"GPF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"set",
"(",
"mem",
":... |
LLVM | Hexagon | TD | stmt_completion | DSP | 634,127 | [
";"
] | [
"let",
"isNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"isRestrictNoSlot1Store",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isTaken",
"=",
"Inst",... |
GCC | i386 | MD | stmt_completion | CPU | 634,128 | [
")",
"]",
")"
] | [
"(",
"define_mode_iterator",
"V_128",
"[",
"V16QI",
"V8HI",
"V8HF",
"V8BF",
"V4SI",
"V2DI",
"V4SF",
"(",
"V2DF",
"<STR_LIT>"
] |
GCC | sh | MD | stmt_completion | CPU | 634,129 | [
")"
] | [
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] |
GCC | mips | MD | next_suggestion | CPU | 634,130 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"zero_extend",
":",
"GPR",
"(",
"truncate",
":",
"SHORT",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"]",
"<STR_LIT>",
"{",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"GEN_INT",
"(",
"GET_MODE_MASK",
"(",
... |
GCC | i386 | MD | stmt_completion | CPU | 634,131 | [
"<NUM_LIT>",
")",
")",
"]",
")"
] | [
"(",
"unspec",
":",
"DI",
"[",
"(",
"match_operand",
":",
"XF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_FIST_CEIL",
")",
")",
"(",
"use",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"use",
"(",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,132 | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
LLVM | Mips | CPP | next_suggestion | CPU | 634,133 | [
"}"
] | [
"case",
"'",
"r",
"'",
":",
"if",
"(",
"VT",
"==",
"MVT",
"::",
"i32",
"||",
"VT",
"==",
"MVT",
"::",
"i16",
"||",
"VT",
"==",
"MVT",
"::",
"i8",
")",
"return",
"std",
"::",
"make_pair",
"(",
"<NUM_LIT>",
"U",
",",
"&",
"Mips",
"::",
"CPURegsRe... |
LLVM | AMDGPU | TD | next_suggestion | GPU | 634,134 | [
"}"
] | [
"Predicate",
"SubtargetPredicate",
";",
"string",
"Constraints",
";",
"string",
"DisableEncoding",
";",
"list",
"<",
"SchedReadWrite",
">",
"SchedRW",
";",
"list",
"<",
"Register",
">",
"Uses",
";",
"list",
"<",
"Register",
">",
"Defs",
";"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 634,135 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isFP"
] |
GCC | s390 | MD | next_suggestion | MPU | 634,136 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"BLK",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"BLK",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"use",
"(",
"match_operand",
"<NUM_LIT>",
"<... |
GCC | bfin | MD | stmt_completion | DSP | 634,137 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"if_then_else",
":",
"HI",
"(",
"lt",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"(",
"ashiftrt",
":",
"HI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>"
] |
LLVM | PowerPC | TD | stmt_completion | CPU | 634,138 | [
")",
",",
"(",
"PPCfctiwuz",
"node",
":",
"$",
"op",
")",
"]",
">",
";"
] | [
"def",
"PPCany_fctiwuz",
":",
"PatFrags",
"<",
"(",
"ops",
"node",
":",
"$",
"op",
")",
",",
"[",
"(",
"PPCstrict_fctiwuz",
"node",
":",
"$",
"op"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 634,139 | [
"return",
";"
] | [
"SDValue",
"Ops",
"[",
"]",
"=",
"{",
"eax",
",",
"edx",
"}",
";",
"Results",
".",
"push_back",
"(",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"BUILD_PAIR",
",",
"dl",
",",
"MVT",
"::",
"i64",
",",
"Ops",
",",
"<NUM_LIT>",
")",
")",
";",
"Results"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,140 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_paddifnew",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"IntRegs",
":",
"$",
"Rs32",
",",
"s32_0Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_05c070ec",
","... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 634,141 | [
"bits",
"<",
"<NUM_LIT>",
">",
"VectorPred",
"=",
"<NUM_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"PredPolarity",
"=",
"<NUM_LIT>",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"PredAddress",
"=",
"<NUM_LIT>",
";"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 634,142 | [
"}"
] | [
"const",
"AArch64TargetLowering",
"*",
"TLI",
"=",
"Subtarget",
".",
"getTargetLowering",
"(",
")",
";",
"const",
"AArch64FunctionInfo",
"*",
"AFI",
"=",
"MF",
"->",
"getInfo",
"<",
"AArch64FunctionInfo",
">",
"(",
")",
";",
"if",
"(",
"AFI",
"->",
"hasSwift... |
GCC | v850 | MD | stmt_completion | MPU | 634,143 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"sqrt",
":",
"DF",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,144 | [
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"J4_cmpgti_t_jumpnv_nt",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Ns8",
",",
"u5_0Imm",
":",
"$",
"II",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_bd8382d1",
",",
"TypeNCJ",
">",
",",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 634,145 | [
"(",
")",
";"
] | [
"if",
"(",
"ExtType",
"==",
"ISD",
"::",
"NON_EXTLOAD",
")",
"Opcode",
"=",
"IsPre",
"?",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"else",
"if",
"(",
"ExtType",
"==",
"ISD",
"::",
"SEXTLOAD",
")",
"Opcode",
"=",
"IsPre",
... |
GCC | aarch64 | CPP | stmt_completion | CPU | 634,146 | [
"poly8x8_t",
"_",
"_",
"b",
",",
"const",
"int",
"_",
"_",
"lane2",
")",
"{"
] | [
"vcopyq_lane_p8",
"(",
"poly8x16_t",
"_",
"_",
"a",
",",
"const",
"int",
"_",
"_",
"lane1",
","
] |
GCC | nds32 | MD | stmt_completion | CPU | 634,147 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"truncate",
":",
"V2HI",
"(",
"ashiftrt",
":",
"V2SI",
"(",
"plus",
":",
"V2SI",
"(",
"sign_extend",
":",
"V2SI",
"(",
"match_operand",
":",
"V2HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"sign_extend",
":",
"V2SI",
"(",
"match_operand"... |
GCC | arm | CPP | next_suggestion | CPU | 634,148 | [
"_",
"_",
"rv",
".",
"_",
"_",
"o",
"=",
"_",
"_",
"builtin_neon_vld2v16qi",
"(",
"(",
"const",
"_",
"_",
"builtin_neon_qi",
"*",
")",
"_",
"_",
"a",
")",
";"
] | [
"vld2q_p8",
"(",
"const",
"poly8_t",
"*",
"_",
"_",
"a",
")",
"{",
"union",
"{",
"poly8x16x2_t",
"_",
"_",
"i",
";",
"_",
"_",
"builtin_neon_oi",
"_",
"_",
"o",
";",
"}",
"_",
"_",
"rv",
";"
] |
GCC | arm | MD | stmt_completion | CPU | 634,149 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 634,150 | [
"<NUM_LIT>",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
".",
"addReg",
"(",
"TmpReg",
")",
".",
"addMemOperand",
"(",
"MMO",
")",
";"
] | [
"unsigned",
"DestReg",
"=",
"createResultReg",
"(",
"RC",
")",
";",
"CodeModel",
"::",
"Model",
"CModel",
"=",
"TM",
".",
"getCodeModel",
"(",
")",
";",
"MachineMemOperand",
"*",
"MMO",
"=",
"FuncInfo",
".",
"MF",
"->",
"getMachineMemOperand",
"(",
"MachineP... |
GCC | sh | CPP | stmt_completion | CPU | 634,151 | [
")",
"const",
"{"
] | [
"bool",
"can_invert_condition",
"(",
"void"
] |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 634,152 | [
"let",
"TSFlags",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"immOpNum",
";"
] | [
"let",
"AsmString",
"=",
"asmstr",
";",
"let",
"AsmVariantName",
"=",
"?",
";",
"let",
"hasSideEffects",
"=",
"<NUM_LIT>",
";",
"let",
"isNotUsedInDisasm",
"=",
"<NUM_LIT>",
";",
"let",
"Size",
"=",
"<NUM_LIT>",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Opcode",
... |
GCC | visium | CPP | stmt_completion | Virtual ISA | 634,153 | [
"ret_type",
")",
")",
";"
] | [
"return",
"visium_function_value_1",
"(",
"TYPE_MODE",
"("
] |
GCC | m68k | MD | next_suggestion | MPU | 634,154 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"ashift",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"... |
GCC | i386 | CPP | stmt_completion | CPU | 634,155 | [
"v8di",
")",
"_",
"_",
"index",
",",
"_",
"_",
"mask",
",",
"_",
"_",
"scale",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m256",
")",
"_",
"_",
"builtin_ia32_gatherdiv16sf",
"(",
"(",
"_",
"_",
"v8sf",
")",
"_",
"_",
"v1_old",
",",
"_",
"_",
"addr",
",",
"(",
"_",
"_"
] |
GCC | pru | CPP | stmt_completion | CPU | 634,156 | [
"sz",
"==",
"<NUM_LIT>",
";"
] | [
"static",
"bool",
"pru_arg_in_reg_bysize",
"(",
"size_t",
"sz",
")",
"{",
"return",
"sz",
"==",
"<NUM_LIT>",
"||",
"sz",
"==",
"<NUM_LIT>",
"||",
"sz",
"==",
"<NUM_LIT>",
"||",
"sz",
"==",
"<NUM_LIT>",
"||"
] |
GCC | frv | MD | next_suggestion | VLIW | 634,157 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"SI",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_MRDACC",
")",
")",
"]",
"<STR_LIT>",
"<ST... |
LLVM | PowerPC | TD | next_suggestion | CPU | 634,158 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"XA",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"XB",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"D",
";",
"let",
"Pattern",
"=",
"pattern",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"XT",
"{",
"<NUM_LIT>",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 634,159 | [
"let",
"RenderMethod",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"PredicateMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 634,160 | [
"FPR8",
">",
";"
] | [
"def",
"bb",
":",
"NeonI_Scalar2SameMisc_size",
"<",
"u",
",",
"<NUM_LIT>",
",",
"opcode",
",",
"asmop",
",",
"FPR8",
","
] |
GCC | i386 | CPP | stmt_completion | CPU | 634,161 | [
")",
"_",
"_",
"B",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m128",
")",
"_",
"_",
"builtin_ia32_cmpordss",
"(",
"(",
"_",
"_",
"v4sf",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v4sf"
] |
LLVM | ARM64 | TD | stmt_completion | CPU | 634,162 | [
"<NUM_LIT>",
"}",
"=",
"base",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"V",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"L",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"o... |
LLVM | PowerPC | CPP | code_generation | CPU | 634,163 | [
"static",
"unsigned",
"getBasePointerSaveOffset",
"(",
"bool",
"isPPC64",
",",
"bool",
"isDarwinABI",
",",
"bool",
"isPIC",
")",
"{",
"if",
"(",
"isDarwinABI",
")",
"return",
"isPPC64",
"?",
"-",
"<NUM_LIT>",
"U",
":",
"-",
"<NUM_LIT>",
"U",
";",
"return",
... | [
"getBasePointerSaveOffset",
"-",
"Return",
"the",
"previous",
"frame",
"offset",
"to",
"save",
"the",
"base",
"pointer",
"."
] |
LLVM | ARM64 | TD | next_suggestion | CPU | 634,164 | [
"}"
] | [
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"i32imm",
",",
"addsub_shift",
")",
";"
] |
GCC | tilegx | MD | next_suggestion | VLIW | 634,165 | [
"<STR_LIT>",
")"
] | [
"[",
"(",
"parallel",
"[",
"(",
"call",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"use",
"(",
"reg",
":",
"DI",
"<NUM_LIT>",
")",
")",
"]",
")"... |
LLVM | ARM | CPP | next_suggestion | CPU | 634,166 | [
"}"
] | [
"break",
";",
"}",
"}",
"if",
"(",
"Callee",
"&&",
"(",
"Callee",
"->",
"getName",
"(",
")",
"==",
"<STR_LIT>",
"\\01__gnu_mcount_nc",
"<STR_LIT>",
"||",
"Callee",
"->",
"getName",
"(",
")",
"==",
"<STR_LIT>",
"\\01mcount",
"<STR_LIT>",
"||",
"Callee",
"->... |
GCC | i386 | CPP | next_suggestion | CPU | 634,167 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512h",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_mask_max_round_ph",
"(",
"_",
"_",
"m512h",
"_",
"_",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 634,168 | [
"=",
"<STR_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Imm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Imm",
";",
"let",
"Constraints"
] |
GCC | pru | MD | stmt_completion | CPU | 634,169 | [
"=",
"VOIDmode",
")"
] | [
"{",
"gcc_assert",
"(",
"mode",
"!"
] |
LLVM | ARM | TD | next_suggestion | CPU | 634,170 | [
"let",
"RenderMethod",
"=",
"<STR_LIT>",
";"
] | [
"def",
"VecList4QAsmOperand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"ParserMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 634,171 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Dest",
"=",
"<NUM_LIT>",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Switches",
"=",
"<NUM_LIT>",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"OperandType",
"=",
"OpType",
".",
"FP32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT... |
GCC | sparc | MD | stmt_completion | CPU | 634,172 | [
")"
] | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 634,173 | [
"case",
"FK_Data_2",
":"
] | [
"Type",
"=",
"ELF",
"::",
"R_PPC64_ADDR16_HIGHER",
";",
"break",
";",
"case",
"MCSymbolRefExpr",
"::",
"VK_PPC_HIGHERA",
":",
"Type",
"=",
"ELF",
"::",
"R_PPC64_ADDR16_HIGHERA",
";",
"break",
";",
"case",
"MCSymbolRefExpr",
"::",
"VK_PPC_HIGHEST",
":",
"Type",
"... |
LLVM | AVR | CPP | stmt_completion | MPU | 634,174 | [
".",
"addMBB",
"(",
"FBB",
")",
";"
] | [
"}",
"unsigned",
"Count",
"=",
"<NUM_LIT>",
";",
"<STR_LIT>",
"::",
"<STR_LIT>",
"CC",
"=",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"Cond",
"[",
"<NUM_LIT>",
"]",
".",
"getImm",
"(",
")",
";",
"BuildMI",
"(",
"&",
"MBB",
",",
"DL",
",",
"getBrCond",
... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 634,175 | [
"Warning",
";",
"}"
] | [
"unsigned",
"getWarning",
"(",
")",
"{",
"getErrInfo",
"(",
")",
";",
"return",
"CrntErrInfo",
".",
"s",
"."
] |
LLVM | ARM | TD | next_suggestion | CPU | 634,176 | [
"}"
] | [
"class",
"AI_ext_rrot_np",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opcod",
",",
"string",
"opc",
">",
":",
"AExtI",
"<",
"opcod",
",",
"(",
"outs",
"GPRnopc",
":",
"$",
"Rd",
")",
",",
"(",
"ins",
"GPRnopc",
":",
"$",
"Rm",
",",
"rot_imm",
":",
"$",
... |
GCC | s390 | MD | stmt_completion | MPU | 634,177 | [
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"set",
"(",
"reg",
":",
"CCRAW",
"CC_REGNUM",
")",
"(",
"unspec",
":",
"CCRAW",
"[",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
"]",
"UNSPEC_VEC_VFEECC",
")",
")",
"]",
")",
"(",
"se... |
LLVM | X86 | CPP | stmt_completion | CPU | 634,178 | [
")",
".",
"addReg",
"(",
"X86",
"::",
"ECX",
")",
";"
] | [
"case",
"X86",
"::",
"TCRETURNmi64",
":",
"{",
"bool",
"isMem",
"=",
"Opcode",
"==",
"X86",
"::",
"TCRETURNmi",
"||",
"Opcode",
"==",
"X86",
"::",
"TCRETURNmi64",
";",
"MachineOperand",
"&",
"JumpTarget",
"=",
"MBBI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
... |
GCC | or1k | CPP | next_suggestion | CPU | 634,179 | [
"MEM_VOLATILE_P",
"(",
"lraddr",
")",
"=",
"true",
";"
] | [
"void",
"or",
"<NUM_LIT>",
"k_expand_eh_return",
"(",
"rtx",
"eh_addr",
")",
"{",
"rtx",
"lraddr",
";",
"lraddr",
"=",
"gen_frame_mem",
"(",
"Pmode",
",",
"plus_constant",
"(",
"Pmode",
",",
"arg_pointer_rtx",
",",
"-",
"UNITS_PER_WORD",
")",
")",
";"
] |
GCC | mips | MD | stmt_completion | CPU | 634,180 | [
",",
"operands",
"[",
"<NUM_LIT>",
"]",
","
] | [
"if",
"(",
"BYTES_BIG_ENDIAN",
")",
"emit_insn",
"(",
"gen_vec_perm_const_ps",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"const1_rtx",
",",
"const2_rtx",
")",
")",
"else",
"em... |
GCC | m32c | MD | next_suggestion | MPU | 634,181 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 634,182 | [
"MRI",
",",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
")",
";"
] | [
"MI",
"->",
"setDesc",
"(",
"TII",
"->",
"get",
"(",
"AMDGPU",
"::",
"COPY",
")",
")",
";",
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
" -> ",
"<STR_LIT>",
"<<",
"*",
"MI",
")",
";",
"}",
"}",
"for",
"(",
"MachineInstr",
"*",
"MI",
... |
GCC | mips | MD | next_suggestion | CPU | 634,183 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 634,184 | [
"}"
] | [
"if",
"(",
"llvm",
"::",
"is_contained",
"(",
"AsmPieces",
",",
"<STR_LIT>",
"~{cc}",
"<STR_LIT>",
")",
"&&",
"llvm",
"::",
"is_contained",
"(",
"AsmPieces",
",",
"<STR_LIT>",
"~{flags}",
"<STR_LIT>",
")",
"&&",
"llvm",
"::",
"is_contained",
"(",
"AsmPieces",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,185 | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewVal... |
LLVM | TMS320C64X | CPP | stmt_completion | VLIW | 634,186 | [
")",
";"
] | [
"void",
"TMS320C64XHazardRecognizer",
"::",
"fixResources",
"(",
"SUnit",
"*",
"SU",
")",
"{",
"MachineInstr",
"*",
"MI",
"=",
"SU",
"->",
"getInstr",
"(",
")",
";",
"const",
"TargetInstrDesc",
"desc",
"=",
"MI",
"->",
"getDesc",
"(",
")",
";",
"int",
"r... |
GCC | aarch64 | CPP | stmt_completion | CPU | 634,187 | [
"{"
] | [
"static",
"bool",
"check_required_registers",
"(",
"location_t",
"location",
",",
"tree",
"fndecl",
")",
"{",
"if",
"(",
"reported_missing_registers_p",
")",
"return",
"false",
";",
"if",
"(",
"TARGET_GENERAL_REGS_ONLY",
")"
] |
LLVM | AMDGPU | CPP | code_generation | GPU | 634,188 | [
"void",
"SIFrameLowering",
"::",
"emitEpilogue",
"(",
"MachineFunction",
"&",
"MF",
",",
"MachineBasicBlock",
"&",
"MBB",
")",
"const",
"{",
"const",
"SIMachineFunctionInfo",
"*",
"FuncInfo",
"=",
"MF",
".",
"getInfo",
"<",
"SIMachineFunctionInfo",
">",
"(",
")"... | [
"Insert",
"epilog",
"code",
"into",
"the",
"function",
"."
] |
GCC | h8300 | CPP | next_suggestion | MPU | 634,189 | [
"}"
] | [
"int",
"h8300_can_use_return_insn_p",
"(",
"void",
")",
"{",
"return",
"(",
"reload_completed",
"&&",
"!",
"frame_pointer_needed",
"&&",
"get_frame_size",
"(",
")",
"==",
"<NUM_LIT>",
"&&",
"compute_saved_regs",
"(",
")",
"==",
"<NUM_LIT>",
")",
";"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 634,190 | [
"Value",
"*",
"DivLo",
"=",
"Builder",
".",
"CreateCast",
"(",
"Instruction",
"::",
"ZExt",
",",
"Op1",
",",
"FullType",
")",
";"
] | [
"Instruction",
"::",
"BinaryOps",
"DivOp",
",",
"RemOp",
";",
"if",
"(",
"isSigned",
")",
"{",
"ExtOp",
"=",
"Instruction",
"::",
"SExt",
";",
"DivOp",
"=",
"Instruction",
"::",
"SDiv",
";",
"RemOp",
"=",
"Instruction",
"::",
"SRem",
";",
"}",
"else",
... |
GCC | arm | CPP | stmt_completion | CPU | 634,191 | [
"b",
")",
"{"
] | [
"vst1q_p16",
"(",
"poly16_t",
"*",
"_",
"_",
"a",
",",
"poly16x8_t",
"_",
"_"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 634,192 | [
")",
"!=",
"AtomicRMWInst",
"::",
"UMin",
"&&",
"AI",
"->",
"getOperation",
"(",
")",
"!=",
"AtomicRMWInst",
"::",
"UMax",
")",
"{"
] | [
"if",
"(",
"Subtarget",
"->",
"outlineAtomics",
"(",
")",
")",
"{",
"if",
"(",
"AI",
"->",
"getOperation",
"(",
")",
"!=",
"AtomicRMWInst",
"::",
"Min",
"&&",
"AI",
"->",
"getOperation",
"(",
")",
"!=",
"AtomicRMWInst",
"::",
"Max",
"&&",
"AI",
"->",
... |
GCC | avr | CPP | code_generation | MPU | 634,193 | [
"void",
"avr_expand_epilogue",
"(",
"bool",
"sibcall_p",
")",
"{",
"int",
"reg",
";",
"int",
"live_seq",
";",
"HARD_REG_SET",
"set",
";",
"int",
"minimize",
";",
"HOST_WIDE_INT",
"size",
";",
"bool",
"isr_p",
"=",
"cfun",
"->",
"machine",
"->",
"is_interrupt... | [
"Output",
"RTL",
"epilogue",
"."
] |
GCC | arm | MD | stmt_completion | CPU | 634,194 | [
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"bswap",
":",
"HI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 634,195 | [
"Extract",
"=",
"DAG",
".",
"getBitcast",
"(",
"VT",
",",
"Extract",
")",
";"
] | [
"EVT",
"MemVT",
"=",
"MemIntrin",
"->",
"getMemoryVT",
"(",
")",
";",
"for",
"(",
"SDNode",
"*",
"User",
":",
"Ptr",
"->",
"uses",
"(",
")",
")",
"if",
"(",
"User",
"!=",
"N",
"&&",
"User",
"->",
"getOpcode",
"(",
")",
"==",
"N",
"->",
"getOpcode... |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,196 | [
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 634,197 | [
"MCDisassembler",
"::",
"Fail",
";"
] | [
"unsigned",
"Rn",
"=",
"fieldFromInstruction32",
"(",
"Val",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";",
"unsigned",
"Rm",
"=",
"fieldFromInstruction32",
"(",
"Val",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";",
"if",
"(",
"!",
"Check",
"(",
"S",
",",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 634,198 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"PC",
"]",
... |
LLVM | X86 | CPP | code_generation | CPU | 634,199 | [
"SDValue",
"X86TargetLowering",
"::",
"getRecipEstimate",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
",",
"int",
"Enabled",
",",
"int",
"&",
"RefinementSteps",
")",
"const",
"{",
"SDLoc",
"DL",
"(",
"Op",
")",
";",
"EVT",
"VT",
"=",
"Op",
"."... | [
"Return",
"a",
"reciprocal",
"estimate",
"value",
"for",
"the",
"input",
"operand",
"."
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.