Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | sparc | CPP | code_generation | CPU | 634,000 | [
"int",
"eligible_for_sibcall_delay",
"(",
"rtx_insn",
"*",
"trial",
")",
"{",
"rtx",
"pat",
";",
"if",
"(",
"get_attr_in_branch_delay",
"(",
"trial",
")",
"==",
"IN_BRANCH_DELAY_FALSE",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"!",
"NONJUMP_INSN_P",
"(",
"t... | [
"Return",
"nonzero",
"if",
"TRIAL",
"can",
"go",
"into",
"the",
"sibling",
"call",
"'s",
"delay",
"slot",
"."
] |
GCC | avr | MD | stmt_completion | MPU | 634,001 | [
")",
"]"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"const_int",
"<NUM_LIT>"
] |
GCC | pa | MD | stmt_completion | CPU | 634,002 | [
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"clobber",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"use",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"use",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LI... |
GCC | i386 | MD | next_suggestion | CPU | 634,003 | [
"}"
] | [
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"if_then_else",
":",
"SWI248",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 634,004 | [
"true",
";"
] | [
"if",
"(",
"!",
"TargetRegisterInfo",
"::",
"isPhysicalRegister",
"(",
"R",
")",
")",
"continue",
";",
"for",
"(",
"MCSubRegIterator",
"SR",
"(",
"R",
",",
"&",
"TRI",
",",
"true",
")",
";",
"SR",
".",
"isValid",
"(",
")",
";",
"++",
"SR",
")",
"Li... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 634,005 | [
"return",
"false",
";"
] | [
"Value",
"*",
"OtherObj",
"=",
"GetUnderlyingObject",
"(",
"OtherOp",
",",
"*",
"DL",
")",
";",
"if",
"(",
"!",
"isa",
"<",
"AllocaInst",
">",
"(",
"OtherObj",
")",
")",
"return",
"false",
";",
"if",
"(",
"OtherObj",
"!=",
"BaseAlloca",
")",
"{",
"LL... |
GCC | rx | CPP | stmt_completion | CPU | 634,006 | [
"low",
")",
";"
] | [
"if",
"(",
"high",
"==",
"low",
")",
"insn",
"=",
"emit_insn",
"(",
"gen_stack_pop",
"(",
"gen_rtx_REG",
"(",
"SImode",
",",
"low",
")",
")",
")",
";",
"else",
"insn",
"=",
"emit_insn",
"(",
"gen_stack_popm",
"(",
"GEN_INT",
"(",
"(",
"(",
"high",
"-... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 634,007 | [
",",
"getContext",
"(",
")",
")",
";"
] | [
"getParser",
"(",
")",
".",
"parseExpression",
"(",
"Subsection",
")",
";",
"if",
"(",
"!",
"Subsection",
"->",
"evaluateAsAbsolute",
"(",
"Res",
")",
")",
"return",
"Error",
"(",
"L",
",",
"<STR_LIT>",
"Cannot evaluate subsection number",
"<STR_LIT>",
")",
";... |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,008 | [
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"BaseImmOffset",
";",
"let",
"accessSize",
"=",
"ByteAccess",
";"
] |
GCC | i386 | CPP | stmt_completion | CPU | 634,009 | [
"_",
"B",
")",
";"
] | [
"*",
"(",
"_",
"_",
"mmask32",
"*",
")",
"_",
"_",
"A",
"=",
"_",
"_",
"builtin_ia32_kmovd",
"(",
"_"
] |
GCC | loongarch | CPP | stmt_completion | CPU | 634,010 | [
"<NUM_LIT>",
",",
"(",
"v2i64",
")",
"_",
"<NUM_LIT>",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m128i",
")",
"_",
"_",
"builtin_lsx_vsra_d",
"(",
"(",
"v2i64",
")",
"_"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 634,011 | [
"}"
] | [
"def",
"KryoWrite_1cyc_X_LS_Y_295ln",
":",
"SchedWriteRes",
"<",
"[",
"KryoUnitX",
",",
"KryoUnitLS",
",",
"KryoUnitY",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 634,012 | [
"isInt32Immediate",
"(",
"Op1",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
",",
"Value",
")",
")",
"{"
] | [
"unsigned",
"Value",
",",
"SH",
"=",
"<NUM_LIT>",
";",
"TargetMask",
"=",
"~",
"TargetMask",
";",
"InsertMask",
"=",
"~",
"InsertMask",
";",
"if",
"(",
"Op0Opc",
"==",
"ISD",
"::",
"AND",
"&&",
"Op1Opc",
"==",
"ISD",
"::",
"AND",
")",
"{",
"if",
"(",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,013 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P0",
"]",
";",
"let",
"Defs",
"=",
"[",
"P0",
",",... |
LLVM | AMDGPU | CPP | program_repair | GPU | 634,014 | [
"<FIXS>",
"BranchInst",
"*",
"Term",
")",
";",
"<FIXE>"
] | [
"Value",
"*",
"handleLoopCondition",
"(",
"Value",
"*",
"Cond",
",",
"PHINode",
"*",
"Broken",
",",
"llvm",
"::",
"Loop",
"*",
"L",
",",
"<BUGS>",
"BranchInst",
"*",
"Term",
",",
"SmallVectorImpl",
"WeakTrackingVH",
">",
"&",
"LoopPhiConditions",
")",
";",
... |
LLVM | AMDGPU | CPP | program_repair | GPU | 634,015 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"class",
"WaitcntBrackets",
"{",
"<FIXE>",
"<FIXS>",
"WaitcntBrackets",
"(",
"const",
"GCNSubtarget",
"*",
"SubTarget",
")",
":",
"ST",
"(",
"SubTarget",
")",
"{",
"<FIXE>",
"<FIXS>",
"<FIXE>"
] | [
"}",
"}",
"<BUGS>",
"<BUGE>",
"<BUGS>",
"class",
"BlockWaitcntBrackets",
"{",
"<BUGE>",
"public",
":",
"<BUGS>",
"BlockWaitcntBrackets",
"(",
"const",
"GCNSubtarget",
"*",
"SubTarget",
")",
":",
"ST",
"(",
"SubTarget",
")",
"{",
"<BUGE>",
"for",
"(",
"auto",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 634,016 | [
"std",
"::",
"pair",
"<",
"SDValue",
",",
"SDValue",
">",
"CallResult",
"=",
"LowerCallTo",
"(",
"CLI",
")",
";"
] | [
"RetTy",
"=",
"Type",
"::",
"getVoidTy",
"(",
"*",
"DAG",
".",
"getContext",
"(",
")",
")",
";",
"}",
"ArgListEntry",
"Entry",
";",
"Entry",
".",
"Node",
"=",
"Arg",
";",
"Entry",
".",
"Ty",
"=",
"ArgTy",
";",
"Entry",
".",
"isSExt",
"=",
"false",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 634,017 | [
"}"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"true",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"!",
"IsFloat",
";",
"default",
":",
"return"... |
GCC | i386 | MD | next_suggestion | CPU | 634,018 | [
"ix86_expand_call",
"(",
"NULL",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
","
] | [
"(",
"set",
"(",
"reg",
":",
"SI",
"SP_REG",
")",
"(",
"plus",
":",
"SI",
"(",
"reg",
":",
"SI",
"SP_REG",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
")",
")",
")",
"]",
")",
"]",
"<STR_LIT>",
"{"
] |
GCC | i386 | MD | next_suggestion | CPU | 634,019 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | rs6000 | MD | program_repair | CPU | 634,020 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"clobber",
"(",
"match_scratch",
":",
"V2DI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"if_then_else",
":",
"V2DI",
"(",
"match_dup",
"<... |
LLVM | X86 | CPP | stmt_completion | CPU | 634,021 | [
"->",
"operands",
"(",
")",
")",
"{"
] | [
"MachineInstr",
"*",
"KeyMI",
"=",
"getKeyAMXInstr",
"(",
"CfgMI",
")",
";",
"SmallVector",
"<",
"MachineOperand",
"*",
">",
"DefTiles",
";",
"for",
"(",
"MachineOperand",
"&",
"MO",
":",
"KeyMI"
] |
GCC | i386 | MD | next_suggestion | CPU | 634,022 | [
"}",
")"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
":",
"CC",
"FLAGS_REG",
")",
"(",
"compare",
":",
"CC",
"(",
"match_operand",
":",
"SDWIM",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SDWIM",
"<NUM_LIT>",
"<STR_LIT>",
")",
")... |
LLVM | X86 | CPP | next_suggestion | CPU | 634,023 | [
"if",
"(",
"!",
"Op1",
"&&",
"!",
"Op2",
"&&",
"!",
"Op3",
"&&",
"Op4",
")",
"return",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"dl",
",",
"MVT",
"::",
"Other",
",",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
";"... | [
"return",
"SDValue",
"(",
"Res",
",",
"<NUM_LIT>",
")",
";",
"}",
"unsigned",
"isDev",
"=",
"cast",
"<",
"ConstantSDNode",
">",
"(",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
"->",
"getZExtValue",
"(",
")",
";",
"if",
"(",
"!",
"isDev",
")... |
GCC | avr | MD | program_repair | MPU | 634,024 | [
"<FIXS>",
"<STR_LIT>",
"{",
"avr_fix_inputs",
"(",
"operands",
",",
"<NUM_LIT>",
"<NUM_LIT>",
",",
"regmask",
"(",
"MODE",
">",
"mode",
",",
"<NUM_LIT>",
")",
")",
"}",
")",
"<FIXE>"
] | [
"(",
"clobber",
"(",
"reg",
":",
"HI",
"<NUM_LIT>",
")",
")",
"]",
")",
"(",
"set",
"(",
"match_operand",
":",
"ALL2QA",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"reg",
":",
"ALL2QA",
"<NUM_LIT>",
")",
")",
"]",
"<BUGS>",
"<STR_LIT>",
")",
"<BU... |
LLVM | X86 | CPP | next_suggestion | CPU | 634,025 | [
"Changed",
"=",
"true",
";"
] | [
"MachineInstr",
"&",
"MI",
"=",
"*",
"I",
"++",
";",
"if",
"(",
"!",
"MI",
".",
"mayLoadOrStore",
"(",
")",
")",
"continue",
";",
"const",
"MCInstrDesc",
"&",
"Desc",
"=",
"MI",
".",
"getDesc",
"(",
")",
";",
"int",
"MemOpNo",
"=",
"<STR_LIT>",
"::... |
GCC | s390 | MD | stmt_completion | MPU | 634,026 | [
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"vec_concat",
":",
"<",
"vec_2x_nelts",
">",
"(",
"match_operand",
":",
"V_HW_4",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"V_HW_4",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"parallel",
"[",
"(",
"const_int",
"<N... |
LLVM | Mips | CPP | stmt_completion | CPU | 634,027 | [
")",
";"
] | [
"if",
"(",
"ExtraCode",
"&&",
"ExtraCode",
"[",
"<NUM_LIT>",
"]",
")",
"return",
"true",
";",
"printOperand",
"(",
"MI",
",",
"OpNo",
",",
"O"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 634,028 | [
"}",
"else",
"if",
"(",
"FileFormat",
"->",
"hasGOTPLT",
"(",
")",
"&&",
"(",
"&",
"pSection",
"==",
"&",
"(",
"FileFormat",
"->",
"getGOTPLT",
"(",
")",
")",
")",
")",
"{"
] | [
"const",
"ELFFileFormat",
"*",
"FileFormat",
"=",
"getOutputFormat",
"(",
")",
";",
"assert",
"(",
"FileFormat",
"&&",
"<STR_LIT>",
"ELFFileFormat is NULL in X86GNULDBackend::emitSectionData!",
"<STR_LIT>",
")",
";",
"unsigned",
"int",
"EntrySize",
"=",
"<NUM_LIT>",
";"... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 634,029 | [
"CC_AArch64_DarwinPCS",
":",
"CC_AArch64_AAPCS",
";"
] | [
"return",
"Subtarget",
"->",
"isTargetDarwin",
"(",
")",
"?"
] |
GCC | m68k | MD | program_repair | MPU | 634,030 | [
"<FIXS>",
"}",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"if",
"(",
"FP_REG_P",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")",
"return",
"<STR_LIT>",
"return",
"<STR_LIT>",
"<BUGS>",
"}",
")",
"<BUGE>",
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"cc0",
")"
] |
GCC | c6x | CPP | stmt_completion | VLIW | 634,031 | [
"(",
"current_function_decl",
")",
";"
] | [
"if",
"(",
"!",
"TARGET_DSBT",
")",
"return",
"false",
";",
"cgraph_node",
"*",
"local_info_node",
"=",
"cgraph_node",
"::",
"local_info_node"
] |
GCC | i386 | MD | next_suggestion | CPU | 634,032 | [
"GEN_INT",
"(",
"mask",
"&",
"<NUM_LIT>",
"?",
"<NUM_LIT>",
":",
"<NUM_LIT>",
")"
] | [
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"GEN_INT",
"(",
"mask",
"&",
"<NUM_LIT>",
")",
",",
"GEN_INT",
"(",
"mask",
"&",
"<NUM_LIT>",
"?",
"<NUM_LIT>",
":",
"<NUM_LIT>",
")",
",",
"GEN_INT",
"(",
"mask",
"&",
"<N... |
LLVM | X86 | CPP | stmt_completion | CPU | 634,033 | [
")",
")",
";"
] | [
"APInt",
"NegMaskVal",
"=",
"MaskVal",
"|",
"HighZeros",
";",
"unsigned",
"MinWidth",
"=",
"NegMaskVal",
".",
"getMinSignedBits",
"(",
")",
";",
"if",
"(",
"MinWidth",
">",
"<NUM_LIT>",
"||",
"(",
"MinWidth",
">",
"<NUM_LIT>",
"&&",
"MaskVal",
".",
"getMinSi... |
LLVM | Sparc | CPP | stmt_completion | CPU | 634,034 | [
",",
"Result",
".",
"getValueType",
"(",
")",
")",
";"
] | [
"default",
":",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unhandled conditional code!",
"<STR_LIT>",
")",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"LibCall",
"=",
"is64Bit",
"?",
"<STR_LIT>",
"_Qp_feq",
"<STR_LIT>",
":",
"<STR_LIT>",
"_Q_feq",
"<STR_LIT>",
";"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 634,035 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"idx",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | TriCore | CPP | next_suggestion | MPU | 634,036 | [
"int",
"Offset",
"=",
"MFI",
"->",
"getObjectOffset",
"(",
"FI",
")",
";"
] | [
"MachineInstr",
"&",
"MI",
"=",
"*",
"II",
";",
"const",
"MachineFunction",
"&",
"MF",
"=",
"*",
"MI",
".",
"getParent",
"(",
")",
"->",
"getParent",
"(",
")",
";",
"DebugLoc",
"dl",
"=",
"MI",
".",
"getDebugLoc",
"(",
")",
";",
"MachineBasicBlock",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 634,037 | [
"MI",
",",
"unsigned",
"OpNo",
")",
"{"
] | [
"void",
"printf64mem",
"(",
"const",
"MCInst",
"*"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 634,038 | [
"(",
"ME",
")",
")",
";"
] | [
"if",
"(",
"!",
"MO",
".",
"isJTI",
"(",
")",
"&&",
"MO",
".",
"getOffset",
"(",
")",
")",
"ME",
"=",
"MCBinaryExpr",
"::",
"CreateAdd",
"(",
"ME",
",",
"MCConstantExpr",
"::",
"Create",
"(",
"MO",
".",
"getOffset",
"(",
")",
",",
"MC",
")",
",",... |
LLVM | ARM64 | TD | stmt_completion | CPU | 634,039 | [
",",
"am_unscaled_fb8",
":",
"$",
"addr",
")",
">",
";"
] | [
"def",
":",
"InstAlias",
"<",
"<STR_LIT>",
",",
"(",
"STURBi",
"FPR8",
":",
"$",
"Rt"
] |
LLVM | TMS320C64X | CPP | next_suggestion | VLIW | 634,040 | [
"}"
] | [
"const",
"TMS320C64XRegisterInfo",
"*",
"RegInfo",
"=",
"static_cast",
"<",
"const",
"TMS320C64XRegisterInfo",
"*",
">",
"(",
"MF",
".",
"getTarget",
"(",
")",
".",
"getRegisterInfo",
"(",
")",
")",
";",
"const",
"TargetRegisterClass",
"*",
"RC",
"=",
"<STR_LI... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 634,041 | [
",",
"Reg",
",",
"<NUM_LIT>",
")",
";"
] | [
"else",
"{",
"assert",
"(",
"TheTriple",
".",
"isOSBinFormatELF",
"(",
")",
"&&",
"<STR_LIT>",
"Only expect Darwin or ELF",
"<STR_LIT>",
")",
";",
"MAI",
"=",
"new",
"AArch64MCAsmInfoELF",
"(",
"TheTriple",
")",
";",
"}",
"unsigned",
"Reg",
"=",
"MRI",
".",
... |
LLVM | NMX | CPP | stmt_completion | VLIW | 634,042 | [
"false",
";"
] | [
"bool",
"NMXTargetLowering",
"::",
"isLegalAddressingMode",
"(",
"const",
"DataLayout",
"&",
"DL",
",",
"const",
"AddrMode",
"&",
"AM",
",",
"Type",
"*",
"Ty",
",",
"unsigned",
"AS",
",",
"Instruction",
"*",
"I",
")",
"const",
"{",
"if",
"(",
"AM",
".",
... |
GCC | arm | CPP | stmt_completion | CPU | 634,043 | [
"_",
"bu",
".",
"_",
"_",
"o",
")",
";"
] | [
"_",
"_",
"builtin_neon_vst4v4hi",
"(",
"(",
"_",
"_",
"builtin_neon_hi",
"*",
")",
"_",
"_",
"a",
",",
"_"
] |
LLVM | CSKY | CPP | next_suggestion | CPU | 634,044 | [
"}"
] | [
"bool",
"hasMP",
"(",
")",
"const",
"{",
"return",
"HasMP",
";"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 634,045 | [
")",
";"
] | [
"return",
"A",
".",
"getValNo",
"(",
")",
"<",
"B",
".",
"getValNo",
"(",
")",
";",
"}"
] |
GCC | frv | MD | next_suggestion | VLIW | 634,046 | [
"UNSPEC_TLS_LOAD_GOTTLSOFF12",
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"SI",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>... |
LLVM | AArch64 | TD | stmt_completion | CPU | 634,047 | [
"Rn",
",",
"sub_32",
")",
")",
",",
"(",
"MOVi32imm",
"(",
"trunc_imm",
"imm",
":",
"$",
"C",
")",
")",
",",
"GPR64",
":",
"$",
"Ra",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"i64",
"(",
"add",
"(",
"mul",
"(",
"sext_inreg",
"GPR64",
":",
"$",
"Rn",
",",
"i32",
")",
",",
"(",
"s64imm_32bit",
":",
"$",
"C",
")",
")",
",",
"GPR64",
":",
"$",
"Ra",
")",
")",
",",
"(",
"SMADDLrrr",
"(",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,048 | [
"}"
] | [
"def",
"F2_conv_df2ud_chop",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
")",
",",
"<STR_LIT>",
",",
"tc_3a867367",
",",
"TypeS_2op",
">",
",",
"Enc_b9c5fb",
"{",
"let",
"Inst",
... |
LLVM | Mips | CPP | next_suggestion | CPU | 634,049 | [
"MBB",
".",
"addLiveIn",
"(",
"Mips",
"::",
"V0",
")",
";"
] | [
"BuildMI",
"(",
"MBB",
",",
"I",
",",
"DL",
",",
"TII",
".",
"get",
"(",
"Mips",
"::",
"ADDiu",
")",
",",
"GlobalBaseReg",
")",
".",
"addReg",
"(",
"V0",
")",
".",
"addExternalSymbol",
"(",
"<STR_LIT>",
"__gnu_local_gp",
"<STR_LIT>",
",",
"<STR_LIT>",
... |
GCC | h8300 | MD | next_suggestion | MPU | 634,050 | [
"<STR_LIT>"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"rotate",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 634,051 | [
"{",
"<NUM_LIT>",
",",
"MVT",
"::",
"v4i64",
",",
"<NUM_LIT>",
"}",
",",
"{",
"<NUM_LIT>",
",",
"MVT",
"::",
"v4f64",
",",
"<NUM_LIT>",
"}",
",",
"{",
"<NUM_LIT>",
",",
"MVT",
"::",
"v2i8",
",",
"<NUM_LIT>",
"}",
",",
"{",
"<NUM_LIT>",
",",
"MVT",
... | [
"{",
"<NUM_LIT>",
",",
"MVT",
"::",
"v4i64",
",",
"<NUM_LIT>",
"}",
",",
"{",
"<NUM_LIT>",
",",
"MVT",
"::",
"v4f64",
",",
"<NUM_LIT>",
"}",
",",
"{",
"<NUM_LIT>",
",",
"MVT",
"::",
"v2i8",
",",
"<NUM_LIT>",
"}",
",",
"{",
"<NUM_LIT>",
",",
"MVT",
... |
GCC | i386 | CPP | program_repair | CPU | 634,052 | [
"<FIXS>",
"std",
"::",
"swap",
"(",
"op0",
",",
"op1",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"CONSTANT_P",
"(",
"op0",
")",
"&&",
"!",
"CONSTANT_P",
"(",
"op1",
")",
")",
"{",
"<BUGS>",
"tmp",
"=",
"op0",
",",
"op0",
"=",
"op1",
",",
"op1",
"=",
"tmp",
";",
"<BUGE>",
"code",
"=",
"swap_condition",
"(",
"code",
")",
";",
"}"
] |
GCC | arm | CPP | stmt_completion | CPU | 634,053 | [
")",
";"
] | [
"pcs_variant",
"=",
"arm_get_pcs_model",
"(",
"fntype",
",",
"fndecl",
")",
";",
"}",
"else",
"pcs_variant",
"=",
"arm_pcs_default",
";",
"if",
"(",
"type",
"&&",
"INTEGRAL_TYPE_P",
"(",
"type",
")",
")",
"mode",
"=",
"arm_promote_function_mode",
"(",
"type",
... |
GCC | arm | MD | stmt_completion | CPU | 634,054 | [
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"V8QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"us_minus",
":",
"V8QI",
"(",
"match_operand",
":",
"V8QI"
] |
GCC | mep | MD | program_repair | CPU | 634,055 | [
"<FIXS>",
"(",
"unspec_volatile",
":",
"SI",
"[",
"<FIXE>",
"<FIXS>",
"<FIXE>",
"<FIXS>",
"(",
"unspec_volatile",
":",
"SI",
"[",
"<FIXE>",
"<FIXS>",
"<FIXE>",
"<FIXS>",
"(",
"unspec_volatile",
":",
"SI",
"[",
"<FIXE>",
"<FIXS>",
"<FIXE>",
"<FIXS>",
"(",
"un... | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
"<BUGS>",
"(",
"unspec",
":",
"SI",
"[",
"<BUGE>",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DI",
"<... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 634,056 | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":"
] | [
"break",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
... |
GCC | arm | MD | stmt_completion | CPU | 634,057 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"reg",
":",
"CC",
"CC_REGNUM",
")",
"(",
"compare",
":",
"CC",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,058 | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 634,059 | [
">",
"{",
"*",
"Op0",
"|",
"*",
"Op1",
"}",
";"
] | [
"if",
"(",
"!",
"Op0",
"||",
"!",
"Op1",
")",
"return",
"std",
"::",
"optional",
"<",
"int64_t",
">",
"{",
"}",
";",
"if",
"(",
"I",
"->",
"getOpcode",
"(",
")",
"==",
"Instruction",
"::",
"Add",
")",
"return",
"std",
"::",
"optional",
"<",
"int6... |
LLVM | X86 | CPP | stmt_completion | CPU | 634,060 | [
"VexOpcode",
";"
] | [
"TableChecked",
".",
"store",
"(",
"true",
",",
"std",
"::",
"memory_order_relaxed",
")",
";",
"}",
"ArrayRef",
"<",
"X86EvexToVexCompressTableEntry",
">",
"Table",
"=",
"(",
"Desc",
".",
"TSFlags",
"&",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"?",
"makeArrayRef"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,061 | [
"let",
"isCodeGenOnly",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"J2_jumprt_nopred_map",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_85c9c08f",
",",
"TypeMAPPING",
">",
",",
"Requires",
"<",
"[",
"HasV60",... |
LLVM | TPC | CPP | next_suggestion | Virtual ISA | 634,062 | [
"}"
] | [
"assert",
"(",
"isRhu",
"(",
")",
"&&",
"<STR_LIT>",
"Invalid operand type",
"<STR_LIT>",
")",
";",
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"createImm",
"(",
"Rhu",
".",
"Val",
")",
")",
";"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 634,063 | [
"(",
")",
";"
] | [
"}",
"break",
";",
"}",
"case",
"ARM",
"::",
"FCPYS",
":",
"{",
"unsigned",
"Pred",
"=",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getImm",
"(",
")",
";",
"unsigned",
"PredReg",
"=",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,064 | [
"let",
"Defs",
"=",
"[",
"P0",
",",
"PC",
"]",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,065 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rdd32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rt32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rt32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rdd32",
";"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 634,066 | [
")",
"{"
] | [
"PPCPreRASchedStrategy",
"(",
"const",
"MachineSchedContext",
"*",
"C",
")",
":",
"GenericScheduler",
"(",
"C"
] |
LLVM | AArch64 | CPP | program_repair | CPU | 634,067 | [
"<FIXS>",
"MBBI",
"=",
"next_nodbg",
"(",
"MBBI",
",",
"E",
")",
";",
"<FIXE>"
] | [
"MachineBasicBlock",
"::",
"iterator",
"MBBI",
"=",
"I",
";",
"MachineBasicBlock",
"::",
"iterator",
"MBBIWithRenameReg",
";",
"MachineInstr",
"&",
"FirstMI",
"=",
"*",
"I",
";",
"<BUGS>",
"++",
"MBBI",
";",
"<BUGE>",
"bool",
"MayLoad",
"=",
"FirstMI",
".",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 634,068 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,069 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Vd32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"class",
"Enc_8d8a30",
":",
"OpcodeHexagon",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"Ii",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>"... |
LLVM | AArch64 | CPP | code_generation | CPU | 634,070 | [
"const",
"RegisterBankInfo",
"::",
"InstructionMapping",
"&",
"AArch64RegisterBankInfo",
"::",
"getInstrMapping",
"(",
"const",
"MachineInstr",
"&",
"MI",
")",
"const",
"{",
"const",
"unsigned",
"Opc",
"=",
"MI",
".",
"getOpcode",
"(",
")",
";",
"const",
"Machin... | [
"Get",
"the",
"mapping",
"of",
"the",
"different",
"operands",
"of",
"MI",
"on",
"the",
"register",
"bank",
"."
] |
GCC | alpha | MD | next_suggestion | MPU | 634,071 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"lt",
":",
"DF",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"set",
"("... |
GCC | mips | MD | stmt_completion | CPU | 634,072 | [
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | alpha | CPP | stmt_completion | MPU | 634,073 | [
"<STR_LIT>",
"pca56",
"<STR_LIT>",
";"
] | [
"static",
"void",
"alpha_file_start",
"(",
"void",
")",
"{",
"default_file_start",
"(",
")",
";",
"fputs",
"(",
"<STR_LIT>",
"\\t.set noreorder\\n",
"<STR_LIT>",
",",
"asm_out_file",
")",
";",
"fputs",
"(",
"<STR_LIT>",
"\\t.set volatile\\n",
"<STR_LIT>",
",",
"as... |
LLVM | ARM | CPP | stmt_completion | CPU | 634,074 | [
"TII",
"->",
"GetInstSizeInBytes",
"(",
"UserMI",
")",
"+",
"<NUM_LIT>",
")",
";"
] | [
"unsigned",
"CPELogAlign",
"=",
"getCPELogAlign",
"(",
"CPEMI",
")",
";",
"MachineBasicBlock",
"*",
"UserMBB",
"=",
"UserMI",
"->",
"getParent",
"(",
")",
";",
"const",
"BasicBlockInfo",
"&",
"UserBBI",
"=",
"BBInfo",
"[",
"UserMBB",
"->",
"getNumber",
"(",
... |
LLVM | AArch64 | CPP | program_repair | CPU | 634,075 | [
"<FIXS>",
"<NUM_LIT>",
"U",
",",
"<NUM_LIT>",
"U",
",",
"<NUM_LIT>",
"U",
",",
"<FIXE>",
"<FIXS>",
"<NUM_LIT>",
"U",
",",
"<FIXE>"
] | [
"<NUM_LIT>",
"U",
",",
"<NUM_LIT>",
"U",
",",
"<NUM_LIT>",
"U",
",",
"<BUGS>",
"<NUM_LIT>",
"U",
",",
"<NUM_LIT>",
"U",
",",
"<NUM_LIT>",
"U",
",",
"<BUGE>",
"<NUM_LIT>",
"U",
",",
"<NUM_LIT>",
"U",
",",
"<NUM_LIT>",
"U",
",",
"<NUM_LIT>",
"U",
",",
"<... |
GCC | sh | MD | next_suggestion | CPU | 634,076 | [
"DONE"
] | [
"gen_frame_mem",
"(",
"SImode",
",",
"gen_rtx_PRE_DEC",
"(",
"Pmode",
",",
"stack_pointer_rtx",
")",
")",
")",
")",
",",
"REG_INC",
",",
"stack_pointer_rtx",
")"
] |
GCC | s390 | CPP | program_repair | MPU | 634,077 | [
"<FIXS>",
"resv",
"=",
"expand_simple_binop",
"(",
"SImode",
",",
"AND",
",",
"res",
",",
"ac",
".",
"modemaski",
",",
"<FIXE>",
"<FIXS>",
"cc",
"=",
"s390_emit_compare",
"(",
"NE",
",",
"resv",
",",
"val",
")",
";",
"<FIXE>",
"<FIXS>",
"convert_move",
"... | [
"cmpv",
",",
"new",
"v",
")",
")",
";",
"<BUGS>",
"resv",
"=",
"expand_simple_binop",
"(",
"SImode",
",",
"AND",
",",
"res",
",",
"ac",
".",
"modemaski",
",",
"<BUGE>",
"NULL_RTX",
",",
"<NUM_LIT>",
",",
"OPTAB_DIRECT",
")",
";",
"<BUGS>",
"cc",
"=",
... |
LLVM | AMDGPU | CPP | code_generation | GPU | 634,078 | [
"bool",
"R600InstrInfo",
"::",
"isPredicated",
"(",
"const",
"MachineInstr",
"&",
"MI",
")",
"const",
"{",
"int",
"idx",
"=",
"MI",
".",
"findFirstPredOperandIdx",
"(",
")",
";",
"if",
"(",
"idx",
"<",
"<NUM_LIT>",
")",
"return",
"false",
";",
"unsigned",
... | [
"Returns",
"true",
"if",
"the",
"instruction",
"is",
"already",
"predicated",
"."
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 634,079 | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";"
] | [
"switch",
"(",
"Opc",
")",
"{",
"default",
":",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Opcode has no pre-indexed equivalent!",
"<STR_LIT>",
")",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"case",
"<STR_LIT>",
"... |
GCC | mips | CPP | stmt_completion | CPU | 634,080 | [
":",
"<NUM_LIT>",
")",
";",
"\\",
"fprintf",
"(",
"FILE",
",",
"<STR_LIT>",
"\\tjal\\t_mcount\\n",
"<STR_LIT>",
")",
";",
"\\",
"fprintf",
"(",
"FILE",
",",
"<STR_LIT>",
"\\t.set\\tat\\n",
"<STR_LIT>",
")",
";",
"\\",
"}"
] | [
"mips_va_arg",
"(",
"valist",
",",
"type",
")",
"{",
"\\",
"if",
"(",
"TARGET_MIPS16",
")",
"\\",
"sorry",
"(",
"<STR_LIT>",
"mips16 function profiling",
"<STR_LIT>",
")",
";",
"\\",
"fprintf",
"(",
"FILE",
",",
"<STR_LIT>",
"\\t.set\\tnoat\\n",
"<STR_LIT>",
"... |
GCC | s390 | MD | program_repair | MPU | 634,081 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"define_attr",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"(",
"const_string",
"<STR_LIT>",
")",
")"
] |
LLVM | Mips | TD | stmt_completion | CPU | 634,082 | [
"<NUM_LIT>",
">",
";"
] | [
"class",
"FEXUPR_W_ENC",
":",
"MSA_2RF_FMT",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
","
] |
LLVM | ARM | CPP | next_suggestion | CPU | 634,083 | [
"}"
] | [
"unsigned",
"StartOp",
"=",
"<NUM_LIT>",
"+",
"<NUM_LIT>",
";",
"unsigned",
"NumOffset",
"=",
"<NUM_LIT>",
";",
"switch",
"(",
"Opc",
")",
"{",
"default",
":",
"MI",
"->",
"dump",
"(",
")",
";",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unsupported opcode for unw... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 634,084 | [
")",
")",
";"
] | [
"assert",
"(",
"!",
"HexagonMCInstrInfo",
"::",
"isBundle",
"(",
"I",
")",
")",
";",
"MCInstrDesc",
"const",
"&",
"Desc",
"=",
"HexagonMCInstrInfo",
"::",
"getDesc",
"(",
"MCII",
",",
"I",
")",
";",
"return",
"(",
"Desc",
".",
"isBranch",
"(",
")",
"||... |
GCC | arm | CPP | stmt_completion | CPU | 634,085 | [
"b",
")",
"{"
] | [
"vqrdmulh_n_s32",
"(",
"int32x2_t",
"_",
"_",
"a",
",",
"int32_t",
"_",
"_"
] |
LLVM | ARM | CPP | program_repair | CPU | 634,086 | [
"<FIXS>",
"DAG",
".",
"getConstant",
"(",
"<NUM_LIT>",
",",
"DL",
",",
"MVT",
"::",
"i32",
")",
")",
";",
"<FIXE>"
] | [
"LD",
"->",
"getAlignment",
"(",
")",
")",
";",
"SDValue",
"OffsetPtr",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"ADD",
",",
"DL",
",",
"MVT",
"::",
"i32",
",",
"BasePtr",
",",
"<BUGS>",
"DAG",
".",
"getConstant",
"(",
"<NUM_LIT>",
",",
"MVT",
... |
GCC | aarch64 | MD | program_repair | CPU | 634,087 | [
"<FIXS>",
"(",
"minus",
":",
"GPI",
"(",
"match_operand",
":",
"GPI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
":",
"CC_NZ",
"CC_REGNUM",
")",
"(",
"compare",
":",
"CC_NZ",
"<BUGS>",
"(",
"minus",
":",
"GPI",
"(",
"match_operand",
":",
"GPI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"... |
LLVM | Mips | CPP | stmt_completion | CPU | 634,088 | [
"Mask",
";"
] | [
"uint64_t",
"CurVal",
"=",
"<NUM_LIT>",
";",
"bool",
"microMipsLEByteOrder",
"=",
"needsMMLEByteOrder",
"(",
"(",
"unsigned",
")",
"Kind",
")",
";",
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"!=",
"NumBytes",
";",
"++",
"i",
")",
"{",
"uns... |
GCC | aarch64 | MD | stmt_completion | CPU | 634,089 | [
")"
] | [
"(",
"define_mode_iterator",
"TFD",
"[",
"TD",
"TF",
"]"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 634,090 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"iop",
";"
] | [
"def",
"_S",
":",
"sve_intx_dot_by_indexed_elem",
"<",
"<NUM_LIT>",
",",
"opc",
",",
"asm",
",",
"ZPR32",
",",
"ZPR8",
",",
"ZPR3b8",
",",
"VectorIndexS",
">",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"iop",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Zm",
";"
] |
LLVM | PowerPC | TD | stmt_completion | CPU | 634,091 | [
"SDTIntShiftOp",
">",
";"
] | [
"def",
"PPCshl",
":",
"SDNode",
"<",
"<STR_LIT>",
","
] |
LLVM | ARM | TD | next_suggestion | CPU | 634,092 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Qd",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"P",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"W",
";",
"let",
"Inst",
"{",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 634,093 | [
"}"
] | [
"unsigned",
"Opc",
"=",
"Orig",
"->",
"getOpcode",
"(",
")",
";",
"if",
"(",
"Opc",
"==",
"X86",
"::",
"MOV32r0",
"&&",
"!",
"isSafeToClobberEFLAGS",
"(",
"MBB",
",",
"I",
")",
")",
"{",
"DebugLoc",
"DL",
"=",
"Orig",
"->",
"getDebugLoc",
"(",
")",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 634,094 | [
")",
";"
] | [
"DeadCopies",
".",
"push_back",
"(",
"&",
"MI",
")",
";",
"continue",
";",
"}",
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"Lower Other: ",
"<STR_LIT>",
"<<",
"MI",
")",
";",
"MRI",
"->",
"setRegClass",
"(",
"DstReg",
",",
"&",
"AMDGPU",
"... |
GCC | arm | CPP | stmt_completion | CPU | 634,095 | [
"_",
"_",
"bu",
".",
"_",
"_",
"o",
",",
"_",
"_",
"c",
")",
";"
] | [
"vld3_lane_u16",
"(",
"const",
"uint16_t",
"*",
"_",
"_",
"a",
",",
"uint16x4x3_t",
"_",
"_",
"b",
",",
"const",
"int",
"_",
"_",
"c",
")",
"{",
"union",
"{",
"uint16x4x3_t",
"_",
"_",
"i",
";",
"_",
"_",
"builtin_neon_ei",
"_",
"_",
"o",
";",
"}... |
GCC | epiphany | MD | next_suggestion | MPU | 634,096 | [
"insn"
] | [
"gcc_assert",
"(",
"!",
"reg_overlap_mentioned_p",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")",
"gcc_assert",
"(",
"!",
"reg_overlap_mentioned_p",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_... |
LLVM | Sparc | CPP | stmt_completion | CPU | 634,097 | [
"<STR_LIT>",
";"
] | [
"case",
"ISD",
"::",
"SETNE",
":",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"case",
"ISD",
"::",
"SETLT",
":",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"case",
"ISD",
"::",
"SETGT",
":",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"case",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 634,098 | [
"Val",
")",
")",
";"
] | [
"}",
"}",
"const",
"MachineOperand",
"&",
"MO",
"=",
"MI",
"->",
"getOperand",
"(",
"OpNo",
")",
";",
"if",
"(",
"MO",
".",
"isReg",
"(",
")",
")",
"{",
"AMDGPUInstPrinter",
"::",
"printRegOperand",
"(",
"MO",
".",
"getReg",
"(",
")",
",",
"O",
","... |
GCC | aarch64 | CPP | code_generation | CPU | 634,099 | [
"static",
"rtx",
"aarch64_simd_make_constant",
"(",
"rtx",
"vals",
")",
"{",
"machine_mode",
"mode",
"=",
"GET_MODE",
"(",
"vals",
")",
";",
"rtx",
"const_dup",
";",
"rtx",
"const_vec",
"=",
"NULL_RTX",
";",
"int",
"n_const",
"=",
"<NUM_LIT>",
";",
"int",
... | [
"Generate",
"code",
"to",
"load",
"VALS",
",",
"which",
"is",
"a",
"PARALLEL",
"containing",
"only",
"constants",
"(",
"for",
"vec_init",
")",
"or",
"CONST_VECTOR",
",",
"efficiently",
"into",
"a",
"register",
".",
"Returns",
"an",
"RTX",
"to",
"copy",
"in... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.