Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
mips
MD
stmt_completion
CPU
635,500
[ ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
ARM64
TD
next_suggestion
CPU
635,501
[ "}" ]
[ "def", "DD", ":", "RegisterClass", "<", "<STR_LIT>", ",", "[", "untyped", "]", ",", "<NUM_LIT>", ",", "(", "add", "DSeqPairs", ")", ">", "{", "let", "Size", "=", "<NUM_LIT>", ";" ]
GCC
i386
CPP
stmt_completion
CPU
635,502
[ "_", "_", "Y", ",", "_", "CMP_NLE_US", ",", "(", "_", "_", "mmask8", ")", "-", "<NUM_LIT>", ",", "_", "MM_FROUND_CUR_DIRECTION", ")", ";" ]
[ "return", "(", "_", "_", "mmask8", ")", "_", "_", "builtin_ia32_cmppd512_mask", "(", "(", "_", "_", "v8df", ")", "_", "_", "X", ",", "(", "_", "_", "v8df", ")" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
635,503
[ "<STR_LIT>", ")", ";" ]
[ "void", "addRegVSFRCOperands", "(", "MCInst", "&", "Inst", ",", "unsigned", "N", ")", "const", "{", "assert", "(", "N", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Invalid number of operands!" ]
GCC
mips
MD
next_suggestion
CPU
635,504
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
mips
CPP
stmt_completion
CPU
635,505
[ ")", "||", "!", "IN_RANGE", "(", "INTVAL", "(", "XVECEXP", "(", "op", ",", "<NUM_LIT>", ",", "set", "+", "i", ")", ")", ",", "<NUM_LIT>", ",", "set", "+", "<NUM_LIT>", ")", ")", "return", "false", ";" ]
[ "int", "nunits", "=", "GET_MODE_NUNITS", "(", "mode", ")", ";", "int", "nsets", "=", "nunits", "/", "<NUM_LIT>", ";", "int", "set", "=", "<NUM_LIT>", ";", "int", "i", ",", "j", ";", "for", "(", "j", "=", "<NUM_LIT>", ";", "j", "<", "nsets", ";", ...
LLVM
X86
CPP
stmt_completion
CPU
635,506
[ "->", "isIntegerTy", "(", "<NUM_LIT>", ")", ")", "return", "false", ";" ]
[ "if", "(", "!", "cast", "<", "VectorType", ">", "(", "BO", "->", "getType", "(", ")", ")", "->", "getElementType", "(", ")" ]
GCC
arm
CPP
next_suggestion
CPU
635,507
[ "}" ]
[ "static", "void", "arm_asm_init_sections", "(", "void", ")", "{", "exception_section", "=", "get_unnamed_section", "(", "<NUM_LIT>", ",", "output_section_asm_op", ",", "<STR_LIT>", "\\t.handlerdata", "<STR_LIT>", ")", ";", "if", "(", "target_pure_code", ")", "text_sec...
LLVM
Z80
CPP
code_generation
MPU
635,508
[ "void", "Z80MCCodeEmitter", "::", "encodeInstruction", "(", "const", "MCInst", "&", "MC", ",", "raw_ostream", "&", "OS", ",", "SmallVectorImpl", "<", "MCFixup", ">", "&", "Fixups", ",", "const", "MCSubtargetInfo", "&", "STI", ")", "const", "{", "llvm_unreachab...
[ "Encode", "the", "given", "Inst", "to", "bytes", "and", "append", "to", "CB", "." ]
GCC
i386
CPP
stmt_completion
CPU
635,509
[ "_", "v8hi", ")", "_", "_", "W", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask_cvtepu8_epi16", "(", "_", "_", "m128i", "_", "_", "...
GCC
avr
CPP
stmt_completion
MPU
635,510
[ "=", "<NUM_LIT>", ";" ]
[ "*", "attributes", "=", "tree_cons", "(", "get_identifier", "(", "<STR_LIT>", "section", "<STR_LIT>", ")", ",", "build_tree_list", "(", "NULL", ",", "build_string", "(", "strlen", "(", "dsec", ")", ",", "dsec", ")", ")", ",", "*", "attributes", ")", ";", ...
GCC
ft32
MD
next_suggestion
MPU
635,511
[ "]", ")" ]
[ "UNSPEC_FMULS", "UNSPEC_FMULSU", "UNSPEC_COPYSIGN", "UNSPEC_IDENTITY", "UNSPEC_INSERT_BITS", "UNSPEC_JMP_EPILOG", "UNSPEC_JMP_EPILOG24", "UNSPEC_JMP_PROLOG", "UNSPEC_XCHG" ]
GCC
s390
CPP
next_suggestion
MPU
635,512
[ "ival", "=", "(", "(", "ival", "&", "<NUM_LIT>", ")", "^", "<NUM_LIT>", ")", "-", "<NUM_LIT>", ";" ]
[ "if", "(", "GET_CODE", "(", "x", ")", "==", "SYMBOL_REF", ")", "{", "fprintf", "(", "file", ",", "<STR_LIT>", "%s", "<STR_LIT>", ",", "<STR_LIT>", ":tls_load:", "<STR_LIT>", ")", ";", "output_addr_const", "(", "file", ",", "x", ")", ";", "}", "else", "...
GCC
frv
MD
program_repair
VLIW
635,513
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>" ]
LLVM
ARM64
TD
next_suggestion
CPU
635,514
[ "}" ]
[ "field", "bits", "<", "<NUM_LIT>", ">", "Inst", ";", "field", "bits", "<", "<NUM_LIT>", ">", "Unpredictable", "=", "<NUM_LIT>", ";", "field", "bits", "<", "<NUM_LIT>", ">", "SoftFail", "=", "Unpredictable", ";", "let", "Namespace", "=", "<STR_LIT>", ";", "...
LLVM
AMDGPU
CPP
stmt_completion
GPU
635,515
[ ")", ";" ]
[ "const", "GCNSubtarget", "&", "ST", "=", "MF", ".", "getSubtarget", "<", "GCNSubtarget", ">", "(", ")", ";", "const", "SIInstrInfo", "*", "TII", "=", "ST", ".", "getInstrInfo", "(", ")", ";", "const", "SIRegisterInfo", "&", "TRI", "=", "TII", "->", "ge...
GCC
i386
CPP
stmt_completion
CPU
635,516
[ "_", "B", ",", "_", "mm512_undefined_pd", "(", ")", ",", "(", "_", "_", "mmask8", ")", "-", "<NUM_LIT>", ",", "_", "_", "R", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m512d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_getmant_round_pd", "(", "_", "_", "m512d", "_", "_", ...
LLVM
X86
CPP
next_suggestion
CPU
635,517
[ "}", "else", "{" ]
[ "MCSymbol", "*", "RetSymbol", "=", "MF", ".", "getContext", "(", ")", ".", "createTempSymbol", "(", "<STR_LIT>", "slh_ret_addr", "<STR_LIT>", ",", "true", ")", ";", "MI", ".", "setPostInstrSymbol", "(", "MF", ",", "RetSymbol", ")", ";", "const", "TargetRegis...
GCC
m68k
CPP
program_repair
MPU
635,518
[ "<FIXS>", "pic_ref", "=", "plus_constant", "(", "Pmode", ",", "base", ",", "INTVAL", "(", "or", "ig", ")", ")", ";", "<FIXE>" ]
[ "base", "==", "reg", "?", "<NUM_LIT>", ":", "reg", ")", ";", "if", "(", "GET_CODE", "(", "or", "ig", ")", "==", "CONST_INT", ")", "<BUGS>", "pic_ref", "=", "plus_constant", "(", "base", ",", "INTVAL", "(", "or", "ig", ")", ")", ";", "<BUGE>", "else...
LLVM
Mips
TD
stmt_completion
CPU
635,519
[ ";" ]
[ "class", "MSA_BIT_B_DESC_BASE", "<", "string", "instr_asm", ",", "SDPatternOperator", "OpNode", ",", "ComplexPattern", "Imm", ",", "RegisterOperand", "ROWD", ",", "RegisterOperand", "ROWS", "=", "ROWD", ",", "InstrItinClass", "itin", "=", "NoItinerary", ">", "{", ...
LLVM
Hexagon
TD
next_suggestion
DSP
635,520
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpeq_fp0_jump_nt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "GeneralSubRegs", ":", "$", "Rt16", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_56336eb0", ",", "TypeCJ", ...
LLVM
Hexagon
TD
next_suggestion
DSP
635,521
[ "let", "isTerminator", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", ...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
635,522
[ "Expr", ")", ";" ]
[ "Kind", "=", "MCSymbolRefExpr", "::", "VK_WASM_TLSREL", ";", "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "Kind", "=", "MCSymbolRefExpr", "::", "VK_WASM_TBREL", ";", "break", ";", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Unknown target ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
635,523
[ "return", "TargetLoweringBase", "::", "getPreferredVectorAction", "(", "VT", ")", ";" ]
[ "TargetLoweringBase", "::", "LegalizeTypeAction", "SITargetLowering", "::", "getPreferredVectorAction", "(", "EVT", "VT", ")", "const", "{", "if", "(", "VT", ".", "getVectorNumElements", "(", ")", "!=", "<NUM_LIT>", "&&", "VT", ".", "getScalarType", "(", ")", "....
LLVM
ARM
CPP
next_suggestion
CPU
635,524
[ "return", "VectorList", ".", "Count", "==", "<NUM_LIT>", "&&", "VectorList", ".", "LaneIndex", "<=", "<NUM_LIT>", ";" ]
[ "bool", "isVecListOneDHWordIndexed", "(", ")", "const", "{", "if", "(", "!", "isSingleSpacedVectorIndexed", "(", ")", ")", "return", "false", ";" ]
LLVM
R600
CPP
stmt_completion
GPU
635,525
[ "i", "]", ",", "PartPtr", ",", "DAG", ".", "getTargetConstant", "(", "<NUM_LIT>", ",", "MVT", "::", "i32", ")", ")", ";" ]
[ "}", "else", "if", "(", "VT", "==", "MVT", "::", "i128", ")", "{", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<", "<NUM_LIT>", ";", "++", "i", ")", "{", "for", "(", "unsigned", "j", "=", "<NUM_LIT>", ";", "j", "<", "<NUM_LIT>", "...
LLVM
Hexagon
TD
stmt_completion
DSP
635,526
[ "<NUM_LIT>", ";" ]
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NU...
LLVM
AMDGPU
CPP
stmt_completion
GPU
635,527
[ "shouldEmitFixup", "(", "GV", ")", "&&", "!", "getTargetMachine", "(", ")", ".", "shouldAssumeDSOLocal", "(", "*", "GV", "->", "getParent", "(", ")", ",", "GV", ")", ";" ]
[ "return", "(", "GV", "->", "getValueType", "(", ")", "->", "isFunctionTy", "(", ")", "||", "!", "isNonGlobalAddrSpace", "(", "GV", "->", "getAddressSpace", "(", ")", ")", ")", "&&", "!" ]
LLVM
AMDGPU
TD
program_repair
GPU
635,528
[ "<FIXS>", "let", "PredicateMethod", "=", "<STR_LIT>", ";", "<FIXE>" ]
[ "class", "GDSBaseMatchClass", "string", "parser", ">", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", "#", "parser", ";", "<BUGS>", "let", "PredicateMethod", "=", "<STR_LIT>", ";", "<BUGE>", "let", "ParserMethod", "=", "parser", ";", "let", "Ren...
LLVM
X86
TD
stmt_completion
CPU
635,529
[ ",", "Sched", "<", "[", "sched", ".", "XMM", "]", ">", ";" ]
[ "def", "rr", ":", "SS38I", "<", "opc", ",", "MRMSrcReg", ",", "(", "outs", "VR128", ":", "$", "dst", ")", ",", "(", "ins", "VR128", ":", "$", "src", ")", ",", "!", "strconcat", "(", "OpcodeStr", ",", "<STR_LIT>", ")", ",", "[", "(", "set", "VR1...
GCC
tilegx
MD
stmt_completion
VLIW
635,530
[ ")", "]", ")" ]
[ "(", "zero_extend", ":", "DI", "(", "truncate", ":", "SI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
pru
CPP
stmt_completion
CPU
635,531
[ "!", "strict_p", ")", "return", "true", ";" ]
[ "bool", "pru_regno_ok_for_base_p", "(", "int", "regno", ",", "bool", "strict_p", ")", "{", "if", "(", "!", "HARD_REGISTER_NUM_P", "(", "regno", ")", "&&" ]
LLVM
Hexagon
TD
stmt_completion
DSP
635,532
[ "=", "<NUM_LIT>", ";" ]
[ "def", "A2_addsp", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "DoubleRegs", ":", "$", "Rtt32", ")", ",", "<STR_LIT>", ",", "tc_679309b8", ",", "TypeALU64", ">", "{", "let",...
LLVM
SystemZ
TD
next_suggestion
CPU
635,533
[ "}" ]
[ "field", "bits", "<", "<NUM_LIT>", ">", "Inst", ";", "field", "bits", "<", "<NUM_LIT>", ">", "SoftFail", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "R1", ";", "bits", "<", "<NUM_LIT>", ">", "I2", ";", "bits", "<", "<NUM_LIT>", ">", "M3", "...
GCC
pa
MD
next_suggestion
CPU
635,534
[ "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "set", "(", "matc...
LLVM
Mips
CPP
program_repair
CPU
635,535
[ "<FIXS>", "printUImm", "<NUM_LIT>", ">", "(", "MI", ",", "i", ",", "O", ")", ";", "<FIXE>" ]
[ "if", "(", "MI", "->", "getOperand", "(", "i", ")", ".", "isReg", "(", ")", ")", "printRegName", "(", "O", ",", "MI", "->", "getOperand", "(", "i", ")", ".", "getReg", "(", ")", ")", ";", "else", "<BUGS>", "printUnsignedImm", "(", "MI", ",", "i",...
GCC
s390
MD
next_suggestion
MPU
635,536
[ "operands", "[", "<NUM_LIT>", "]", "=", "force_reg", "(", "<", "MODE", ">", "mode", ",", "operands", "[", "<NUM_LIT>", "]", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "fix", ":", "DI", "(", "match_operand", ":", "DFP", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", ...
GCC
msp430
CPP
next_suggestion
MPU
635,537
[ "}" ]
[ "}", "hwmult_options", "[", "]", "=", "{", "{", "<STR_LIT>", "none", "<STR_LIT>", ",", "<STR_LIT>", "-lmul_none", "<STR_LIT>", "}", ",", "{", "<STR_LIT>", "auto", "<STR_LIT>", ",", "<STR_LIT>", "-lmul_AUTO", "<STR_LIT>", "}", ",", "{", "<STR_LIT>", "<NUM_LIT>"...
GCC
i386
MD
stmt_completion
CPU
635,538
[ ")" ]
[ "(", "vec_select", ":", "V16HI", "(", "match_operand", ":", "V16HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ...
LLVM
SystemZ
CPP
next_suggestion
CPU
635,539
[ "}" ]
[ "bool", "Modified", "=", "false", ";", "for", "(", "auto", "&", "MBB", ":", "MF", ")", "Modified", "|=", "selectMBB", "(", "MBB", ")", ";", "return", "Modified", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
635,540
[ "<", "CombineInfo", ">>", "MergeableInsts", ";" ]
[ "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Running SILoadStoreOptimizer\\n", "<STR_LIT>", ")", ";", "bool", "Modified", "=", "false", ";", "SmallPtrSet", "<", "MachineInstr", "*", ",", "<NUM_LIT>", ">", "AnchorList", ";", "MemInfoMap", "Visited", "...
LLVM
ARM
TD
stmt_completion
CPU
635,541
[ ">", "]", ">", ">", ";" ]
[ "def", "NEONvduplane", ":", "SDNode", "<", "<STR_LIT>", ",", "SDTypeProfile", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "[", "SDTCisVec", "<", "<NUM_LIT>", ">", ",", "SDTCisVec", "<", "<NUM_LIT>", ">", ",", "SDTCisVT", "<", "<NUM_LIT>", ",", "i32" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
635,542
[ "(", ")", ";" ]
[ "for", "(", "unsigned", "Op", ":", "Ops", ")", "{", "int", "OperandIdx", "=", "TII", "->", "getOperandIdx", "(", "MI", ".", "getOpcode", "(", ")", ",", "Op", ")", ";", "if", "(", "OperandIdx", "<", "<NUM_LIT>", ")", "continue", ";", "Register", "Src"...
GCC
sh
CPP
program_repair
CPU
635,543
[ "<FIXS>", "static", "int", "sh_adjust_cost", "(", "rtx_insn", "*", ",", "rtx", ",", "rtx_insn", "*", ",", "int", ")", ";", "<FIXE>", "<FIXS>", "static", "int", "sh_dfa_new_cycle", "(", "FILE", "*", ",", "int", ",", "rtx_insn", "*", ",", "int", ",", "in...
[ "static", "void", "sh_insert_attributes", "(", "tree", ",", "tree", "*", ")", ";", "static", "const", "char", "*", "sh_check_pch_target_flags", "(", "int", ")", ";", "static", "int", "sh_register_move_cost", "(", "enum", "machine_mode", ",", "reg_class_t", ",", ...
LLVM
AArch64
CPP
next_suggestion
CPU
635,544
[ "MVT", "ConcatTy", "=", "MVT", "::", "getVectorVT", "(", "RHSTy", ".", "getVectorElementType", "(", ")", ",", "RHSTy", ".", "getVectorNumElements", "(", ")", "*", "<NUM_LIT>", ")", ";" ]
[ "EVT", "VT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "SDValue", "N0", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ",", "N1", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", "(", "N", "->", "getNumOperands"...
GCC
sh
MD
stmt_completion
CPU
635,545
[ "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]" ]
[ "(", "clobber", "(", "reg", ":", "SI", "T_REG", ")", ")", "(", "clobber", "(", "reg", ":", "SI", "R1_REG", ")", ")", "(", "clobber", "(", "reg", ":", "SI", "PR_REG", ")", ")", "(", "clobber", "(", "reg", ":", "SI", "MACH_REG", ")", ")", "(", ...
GCC
xtensa
CPP
next_suggestion
MPU
635,546
[ "else", "return", "regno_to_class", "[", "regno", "]", ";" ]
[ "enum", "reg_class", "xtensa_regno_to_class", "(", "int", "regno", ")", "{", "static", "const", "enum", "reg_class", "regno_to_class", "[", "FIRST_PSEUDO_REGISTER", "]", "=", "{", "RL_REGS", ",", "SP_REG", ",", "RL_REGS", ",", "RL_REGS", ",", "RL_REGS", ",", "...
LLVM
AArch64
CPP
next_suggestion
CPU
635,547
[ "}" ]
[ "if", "(", "ShiftMO", ".", "getImm", "(", ")", "!=", "<NUM_LIT>", ")", "O", "<<", "<STR_LIT>", ", lsl #", "<STR_LIT>", "<<", "(", "ShiftMO", ".", "getImm", "(", ")", "*", "<NUM_LIT>", ")", ";", "return", ";", "}", "O", "<<", "<STR_LIT>", "#", "<STR_L...
GCC
vax
MD
stmt_completion
CPU
635,548
[ ")" ]
[ "(", "define_constraint", "<STR_LIT>", "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")", ")" ]
LLVM
Hexagon
TD
stmt_completion
DSP
635,549
[ "<NUM_LIT>", ";" ]
[ "def", "F2_conv_df2ud_chop", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_3a867367", ",", "TypeS_2op", ">", ",", "Enc_b9c5fb", "{", "let", "Inst", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
635,550
[ "OtherBB", ".", "addLiveIn", "(", "ScratchWaveOffsetReg", ")", ";" ]
[ "if", "(", "!", "ST", ".", "hasSGPRInitBug", "(", ")", ")", "{", "if", "(", "ScratchRsrcReg", "==", "TRI", "->", "reservedPrivateSegmentBufferReg", "(", "MF", ")", ")", "{", "MachineRegisterInfo", "&", "MRI", "=", "MF", ".", "getRegInfo", "(", ")", ";", ...
LLVM
Hexagon
TD
next_suggestion
DSP
635,551
[ "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";" ]
LLVM
Mips
CPP
next_suggestion
CPU
635,552
[ "case", "TargetOpcode", "::", "G_SELECT", ":" ]
[ "switch", "(", "Opc", ")", "{", "case", "TargetOpcode", "::", "G_LOAD", ":", "case", "TargetOpcode", "::", "G_STORE", ":", "case", "TargetOpcode", "::", "G_PHI", ":" ]
LLVM
ARM
CPP
program_repair
CPU
635,553
[ "<FIXS>", "isARMFunc", "=", "!", "Subtarget", "->", "isThumb", "(", ")", "||", "(", "isStub", "&&", "!", "Subtarget", "->", "isMClass", "(", ")", ")", ";", "<FIXE>" ]
[ "isDirect", "=", "true", ";", "bool", "isStub", "=", "Subtarget", "->", "isTargetMachO", "(", ")", "&&", "getTargetMachine", "(", ")", ".", "getRelocationModel", "(", ")", "!=", "Reloc", "::", "Static", ";", "<BUGS>", "isARMFunc", "=", "!", "Subtarget", "-...
LLVM
ARM64
TD
stmt_completion
CPU
635,554
[ "V128", ":", "$", "src1", ")", ",", "<NUM_LIT>", ">", ";" ]
[ "def", ":", "InstAlias", "<", "<STR_LIT>", "#", "<STR_LIT>", ",", "(", "CMGTv2i64", "V128", ":", "$", "dst", ",", "V128", ":", "$", "src2", "," ]
GCC
i386
CPP
program_repair
CPU
635,555
[ "<FIXS>", "const", "int", "x86_inter_unit_moves", "=", "~", "(", "m_ATHLON_K8_AMDFAM10", "|", "m_GENERIC", ")", ";", "<FIXE>" ]
[ "const", "int", "x86_use_ffreep", "=", "m_ATHLON_K8_AMDFAM10", ";", "const", "int", "x86_use_incdec", "=", "~", "(", "m_PENT4", "|", "m_NOCONA", "|", "m_CORE2", "|", "m_GENERIC", ")", ";", "<BUGS>", "const", "int", "x86_inter_unit_moves", "=", "<NUM_LIT>", ";", ...
GCC
i386
MD
program_repair
CPU
635,556
[ "<FIXS>", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "<FIXE>", "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", "<NUM_LIT>", ")", "<BUGS>", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")...
LLVM
Hexagon
TD
next_suggestion
DSP
635,557
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "II", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "II", ";" ]
GCC
m32c
CPP
next_suggestion
MPU
635,558
[ "}" ]
[ "if", "(", "is_attribute_p", "(", "<STR_LIT>", "fast_interrupt", "<STR_LIT>", ",", "TREE_PURPOSE", "(", "list", ")", ")", ")", "return", "<NUM_LIT>", ";", "list", "=", "TREE_CHAIN", "(", "list", ")", ";", "}", "return", "<NUM_LIT>", ";" ]
LLVM
ARM
CPP
stmt_completion
CPU
635,559
[ ",", "OpIdx", ")", ";" ]
[ "assert", "(", "(", "Binary", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", "==", "<NUM_LIT>", "&&", "(", "Binary", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", "==", "<NUM_LIT>", "&&", "(", "Binary", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", "==", "<NUM_LIT>", ...
GCC
aarch64
CPP
stmt_completion
CPU
635,560
[ ")", ";" ]
[ "vclezq_s16", "(", "int16x8_t", "_", "_", "a", ")", "{", "return", "(", "uint16x8_t", ")", "(", "_", "_", "a", "<=", "<NUM_LIT>" ]
LLVM
ARM64
TD
next_suggestion
CPU
635,561
[ "}" ]
[ "def", "Xrri", ":", "BaseExtractImm", "<", "GPR64", ",", "imm0_63", ",", "asm", ",", "[", "(", "set", "GPR64", ":", "$", "Rd", ",", "(", "ARM64Extr", "GPR64", ":", "$", "Rn", ",", "GPR64", ":", "$", "Rm", ",", "imm0_63", ":", "$", "imm", ")", "...
LLVM
AArch64
TD
next_suggestion
CPU
635,562
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "bit_off", ";", "bits", "<", "<NUM_LIT>", ">", "target", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "op", ";", "let", "Inst", "{", "<NU...
LLVM
SNES
CPP
stmt_completion
DSP
635,563
[ ")", "}", ";" ]
[ "LLVMContext", "&", "Ctx", "=", "F", ".", "getContext", "(", ")", ";", "IntegerType", "*", "I16", "=", "Type", "::", "getInt16Ty", "(", "Ctx", ")", ";", "FunctionType", "*", "FnType", "=", "FunctionType", "::", "get", "(", "Type", "::", "getVoidTy", "(...
GCC
frv
MD
next_suggestion
VLIW
635,564
[ "<STR_LIT>" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "CC_CCR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "CC_CCR", "[", "(", "match_operand", ":", "CC_CCR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match...
LLVM
AMDGPU
CPP
code_generation
GPU
635,565
[ "const", "char", "*", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "SI Shrink Instructions", "<STR_LIT>", ";", "}" ]
[ "getPassName", "-", "Return", "a", "nice", "clean", "name", "for", "a", "pass", "." ]
GCC
aarch64
MD
program_repair
CPU
635,566
[ "<FIXS>", "operands", "[", "<NUM_LIT>", "]", "=", "gen_rtx_LTU", "(", "DWI", ">", "mode", ",", "cc", ",", "const0_rtx", ")", "operands", "[", "<NUM_LIT>", "]", "=", "gen_rtx_LTU", "(", "MODE", ">", "mode", ",", "cc", ",", "const0_rtx", ")", "<FIXE>" ]
[ "<STR_LIT>", "{", "rtx", "cc", "=", "gen_rtx_REG", "(", "CC_Cmode", ",", "CC_REGNUM", ")", "<BUGS>", "operands", "[", "<NUM_LIT>", "]", "=", "gen_rtx_NE", "(", "DWI", ">", "mode", ",", "cc", ",", "const0_rtx", ")", "operands", "[", "<NUM_LIT>", "]", "=",...
GCC
alpha
CPP
next_suggestion
MPU
635,567
[ "return", "GET_CODE", "(", "value", ")", "==", "HIGH", ";" ]
[ "switch", "(", "c", ")", "{", "case", "'", "Q", "'", ":", "return", "normal_memory_operand", "(", "value", ",", "VOIDmode", ")", ";", "case", "'", "R", "'", ":", "return", "direct_call_operand", "(", "value", ",", "Pmode", ")", ";", "case", "'", "S",...
LLVM
X86
CPP
next_suggestion
CPU
635,568
[ "}" ]
[ "const", "StringRef", "ChkStkStubSymbol", "=", "<STR_LIT>", "__chkstk_stub", "<STR_LIT>", ";", "MachineInstr", "*", "ChkStkStub", "=", "nullptr", ";", "for", "(", "MachineInstr", "&", "MI", ":", "PrologMBB", ")", "{", "if", "(", "MI", ".", "isCall", "(", ")"...
GCC
pdp10
MD
next_suggestion
MPU
635,569
[ "<STR_LIT>", ")" ]
[ "(", "and", ":", "SI", "(", "not", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "not", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<...
GCC
aarch64
CPP
next_suggestion
CPU
635,570
[ "}" ]
[ "vsub_u64", "(", "uint64x1_t", "_", "_", "a", ",", "uint64x1_t", "_", "_", "b", ")", "{", "return", "_", "_", "a", "-", "_", "_", "b", ";" ]
GCC
i386
MD
program_repair
CPU
635,571
[ "<FIXS>", "(", "plus", ":", "V4SI", "<FIXE>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "plus", ":", "V4SI", "<BUGE>", "(", "mult", ":", "V4SI", "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT...
GCC
i386
CPP
next_suggestion
CPU
635,572
[ "emit_move_insn", "(", "new", "_", "mode", ",", "reg", ")", ";" ]
[ "rtx", "reg", "=", "gen_reg_rtx", "(", "HImode", ")", ";", "emit_insn", "(", "gen_x86_fnstcw_1", "(", "stored_mode", ")", ")", ";", "emit_move_insn", "(", "reg", ",", "copy_rtx", "(", "stored_mode", ")", ")", ";", "switch", "(", "mode", ")", "{", "case",...
GCC
arm
CPP
next_suggestion
CPU
635,573
[ "}" ]
[ "union", "{", "uint32x4x4_t", "_", "_", "i", ";", "_", "_", "builtin_neon_xi", "_", "_", "o", ";", "}", "_", "_", "bu", "=", "{", "_", "_", "b", "}", ";", "_", "_", "builtin_neon_vst1q_x4v4si", "(", "(", "_", "_", "builtin_neon_si", "*", ")", "_"...
LLVM
CSKY
CPP
stmt_completion
CPU
635,574
[ ",", "MFI", ".", "getObjectAlign", "(", "FI", ")", ")", ";" ]
[ "else", "if", "(", "v2df", "&&", "<STR_LIT>", "::", "<STR_LIT>", ".", "hasSubClassEq", "(", "RC", ")", ")", "Opcode", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "else", "if", "(", "v3sf", "&&", "<STR_LIT>", "::", "<STR_LIT>", ".", "hasSubClassEq", "(", "R...
LLVM
Z80old
CPP
stmt_completion
MPU
635,575
[ "Static", ";" ]
[ "static", "Reloc", "::", "Model", "getEffectiveRelocModel", "(", "const", "Triple", "&", "TT", ",", "Optional", "<", "Reloc", "::", "Model", ">", "RM", ")", "{", "return", "Reloc", "::" ]
GCC
rs6000
CPP
stmt_completion
CPU
635,576
[ "mapping", "[", "i", "]", ".", "name", ")", ";" ]
[ "rs6000_file_start", "(", ")", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "ARRAY_SIZE", "(", "rs6000_select", ")", ";", "i", "++", ")", "if", "(", "rs6000_select", "[", "i", "]", ".", "set_arch_p", "&&", "rs6000_select", "[", "i", "]", "....
GCC
arm
MD
program_repair
CPU
635,577
[ "<FIXS>", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "<FIXE>", "<FIXS>", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "ltu", ":", "SI", "(", "reg", ":", "CC_C", "CC_REGNU...
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "CC", "CC_REGNUM", ")", "(", "compare", ":", "CC", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR...
LLVM
AArch64
TD
stmt_completion
CPU
635,578
[ ".", "ElementSize", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pg", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_...
LLVM
X86
CPP
next_suggestion
CPU
635,579
[ "}" ]
[ "SmallVector", "<", "MachineInstr", "*", ",", "<NUM_LIT>", ">", "CondBranches", ";", "return", "analyzeBranchImpl", "(", "MBB", ",", "TBB", ",", "FBB", ",", "Cond", ",", "CondBranches", ",", "AllowModify", ")", ";" ]
GCC
rs6000
CPP
next_suggestion
CPU
635,580
[ "}" ]
[ "diag", "(", "pos", ",", "<STR_LIT>", "line length overrun.\\n", "<STR_LIT>", ")", ";", "exit", "(", "<NUM_LIT>", ")", ";", "}" ]
GCC
avr
CPP
program_repair
MPU
635,581
[ "<FIXS>", "mode", "==", "SImode", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ")", ";", "<FIXE>" ]
[ "{", "unsigned", "int", "max", "=", "(", "mode", "==", "QImode", "?", "<NUM_LIT>", ":", "mode", "==", "HImode", "?", "<NUM_LIT>", ":", "<BUGS>", "mode", "==", "SImode", "?", "<NUM_LIT>", "U", ":", "<NUM_LIT>", ")", ";", "<BUGE>", "if", "(", "max", "&...
LLVM
Hexagon
TD
next_suggestion
DSP
635,582
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rs32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pv4", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rs32", ";" ]
GCC
sparc
MD
next_suggestion
CPU
635,583
[ "if", "(", "sparc_expand_move", "(", "TImode", ",", "operands", ")", ")" ]
[ "(", "match_operand", ":", "TI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "{" ]
GCC
ia64
CPP
stmt_completion
CPU
635,584
[ "rs", ";" ]
[ "static", "void", "push", "(", "struct", "unw_state_record", "*", "sr", ")", "{", "struct", "unw_reg_state", "*", "rs", "=", "alloc_reg_state", "(", ")", ";", "memcpy", "(", "rs", ",", "&", "sr", "->", "curr", ",", "sizeof", "(", "*", "rs", ")", ")",...
LLVM
ARM
CPP
stmt_completion
CPU
635,585
[ ")", ";" ]
[ "int", "ImmVal", "=", "IsDouble", "?", "<STR_LIT>", "::", "<STR_LIT>", "(", "FPVal", ")", ":", "<STR_LIT>", "::", "<STR_LIT>", "(", "FPVal", ")", ";", "if", "(", "ImmVal", "!=", "-", "<NUM_LIT>", ")", "{", "if", "(", "IsDouble", "||", "!", "ST", "->"...
LLVM
ARM
CPP
next_suggestion
CPU
635,586
[ "MIB", "=", "BuildMI", "(", "BB", ",", "dl", ",", "TII", "->", "get", "(", "strOpc", ")", ",", "scratch", ")", ".", "addReg", "(", "scratch2", ")", ".", "addReg", "(", "ptr", ")", ";" ]
[ "ldrOpc", "=", "isThumb2", "?", "ARM", "::", "t2LDREXH", ":", "ARM", "::", "LDREXH", ";", "strOpc", "=", "isThumb2", "?", "ARM", "::", "t2STREXH", ":", "ARM", "::", "STREXH", ";", "extendOpc", "=", "isThumb2", "?", "ARM", "::", "t2SXTH", ":", "ARM", ...
GCC
i386
MD
program_repair
CPU
635,587
[ "<FIXS>", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<FIXE>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V8HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ashiftrt", ":", "V8HI", "(", "match_operand", ":", "V8HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "match_...
LLVM
ARM64
TD
stmt_completion
CPU
635,588
[ "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "size", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_L...
GCC
frv
CPP
code_generation
VLIW
635,589
[ "static", "rtx", "frv_expand_load_builtin", "(", "enum", "insn_code", "icode", ",", "machine_mode", "target_mode", ",", "tree", "call", ",", "rtx", "target", ")", "{", "rtx", "op0", "=", "frv_read_argument", "(", "call", ",", "<NUM_LIT>", ")", ";", "rtx", "c...
[ "Expand", "a", "__builtin_read", "*", "function", ".", "ICODE", "is", "the", "instruction", "code", "for", "the", "membar", "and", "TARGET_MODE", "is", "the", "mode", "that", "the", "loaded", "value", "should", "have", "." ]
GCC
arm
CPP
stmt_completion
CPU
635,590
[ ")", "_", "_", "a", ")", ";" ]
[ "return", "(", "int16x4_t", ")", "_", "_", "builtin_neon_vcreatev4hi", "(", "(", "_", "_", "builtin_neon_di" ]
GCC
arm
CPP
stmt_completion
CPU
635,591
[ "_", "b", ",", "_", "_", "c", ")", ";" ]
[ "vsliq_n_s32", "(", "int32x4_t", "_", "_", "a", ",", "int32x4_t", "_", "_", "b", ",", "const", "int", "_", "_", "c", ")", "{", "return", "(", "int32x4_t", ")", "_", "_", "builtin_neon_vsli_nv4si", "(", "_", "_", "a", ",", "_" ]
LLVM
SPIRV
CPP
next_suggestion
Virtual ISA
635,592
[ "else", "if", "(", "auto", "PType", "=", "dyn_cast", "<", "PointerType", ">", "(", "Ty", ")", ")", "AddrSpace", "=", "PType", "->", "getAddressSpace", "(", ")", ";" ]
[ "}", "if", "(", "auto", "IType", "=", "dyn_cast", "<", "IntegerType", ">", "(", "Ty", ")", ")", "{", "const", "unsigned", "Width", "=", "IType", "->", "getBitWidth", "(", ")", ";", "return", "Width", "==", "<NUM_LIT>", "?", "getOpTypeBool", "(", "MIRBu...
LLVM
Hexagon
TD
next_suggestion
DSP
635,593
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
[ "def", "C2_muxri", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "s32_0Imm", ":", "$", "Ii", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_4c5ba658", ",", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
635,594
[ "assert", "(", "Def", "->", "modifiesRegister", "(", "Reg", ",", "this", ")", ")", ";" ]
[ "if", "(", "!", "LIS", "->", "hasInterval", "(", "Reg", ")", ")", "return", "nullptr", ";", "LiveInterval", "&", "LI", "=", "LIS", "->", "getInterval", "(", "Reg", ")", ";", "LaneBitmask", "SubLanes", "=", "SubReg", "?", "getSubRegIndexLaneMask", "(", "S...
GCC
arm
MD
stmt_completion
CPU
635,595
[ "<STR_LIT>", ")" ]
[ "[", "(", "UNSPEC_VCVTA_S", "<STR_LIT>", ")", "(", "UNSPEC_VCVTA_U", "<STR_LIT>", ")", "(", "UNSPEC_VCVTM_S", "<STR_LIT>", ")", "(", "UNSPEC_VCVTM_U", "<STR_LIT>", ")", "(", "UNSPEC_VCVTN_S", "<STR_LIT>", ")", "(", "UNSPEC_VCVTN_U" ]
GCC
avr
MD
next_suggestion
MPU
635,596
[ "(", "clobber", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", ")" ]
[ "(", "define_peephole2", "[", "(", "parallel", "[", "(", "set", "(", "match_operand", ":", "ALL2", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "ALL2", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
arm
CPP
stmt_completion
CPU
635,597
[ "b", ")", ";" ]
[ "return", "_", "_", "builtin_mve_vcmpneq_n_fv4sf", "(", "_", "_", "a", ",", "_", "_" ]
LLVM
TPC
CPP
stmt_completion
Virtual ISA
635,598
[ ";" ]
[ "bool", "TpcLoopOpt", "::", "unrollPragmaValue", "(", "const", "Loop", "*", "L", ")", "{", "if", "(", "GetUnrollMetadataForLoop", "(", "L", ",", "<STR_LIT>", "llvm.loop.unroll.disable", "<STR_LIT>", ")", "||", "GetUnrollMetadataForLoop", "(", "L", ",", "<STR_LIT>"...
GCC
i386
CPP
next_suggestion
CPU
635,599
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_maskz_add_ss", "(", "_", "_", "mmask8", "_", "_", "U", ...