Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | PowerPC | CPP | next_suggestion | CPU | 635,400 | [
"if",
"(",
"MFI",
"->",
"hasVarSizedObjects",
"(",
")",
")",
"maxCallFrameSize",
"=",
"(",
"maxCallFrameSize",
"+",
"AlignMask",
")",
"&",
"~",
"AlignMask",
";"
] | [
"unsigned",
"maxCallFrameSize",
"=",
"MFI",
"->",
"getMaxCallFrameSize",
"(",
")",
";",
"unsigned",
"minCallFrameSize",
"=",
"PPCFrameInfo",
"::",
"getMinCallFrameSize",
"(",
"Subtarget",
".",
"isPPC64",
"(",
")",
",",
"Subtarget",
".",
"isMachoABI",
"(",
")",
"... |
GCC | tilepro | MD | stmt_completion | VLIW | 635,401 | [
"match_code",
"<STR_LIT>",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"and",
"("
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 635,402 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_or",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"IntRegs",
":",
"$",
"Rt32",
")",
",",
"<STR_LIT>",
",",
"tc_5a2711e5",
",",
"TypeALU32_3op",
">",
",",
"Enc_5ab2be",... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 635,403 | [
"}"
] | [
"size_t",
"H",
"=",
"Mask",
".",
"size",
"(",
")",
"/",
"<NUM_LIT>",
";",
"return",
"ShuffleMask",
"(",
"Mask",
".",
"take_back",
"(",
"H",
")",
")",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 635,404 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_portnew",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"IntRegs",
":",
"$",
"Rs32",
",",
"IntRegs",
":",
"$",
"Rt32",
")",
",",
"<STR_LIT>",
",",
"tc_05c070ec",
",",... |
LLVM | AArch64 | CPP | code_generation | CPU | 635,405 | [
"bool",
"AArch64FastISel",
"::",
"fastLowerArguments",
"(",
")",
"{",
"if",
"(",
"!",
"FuncInfo",
".",
"CanLowerReturn",
")",
"return",
"false",
";",
"const",
"Function",
"*",
"F",
"=",
"FuncInfo",
".",
"Fn",
";",
"if",
"(",
"F",
"->",
"isVarArg",
"(",
... | [
"This",
"method",
"is",
"called",
"by",
"target-independent",
"code",
"to",
"do",
"target-",
"specific",
"argument",
"lowering",
"."
] |
LLVM | SystemZ | TD | stmt_completion | CPU | 635,406 | [
"<NUM_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"RI2",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"op",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"R1",
";",
"let",
"Inst",
"{",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 635,407 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] |
GCC | c4x | CPP | stmt_completion | DSP | 635,408 | [
"f",
"'",
";"
] | [
"strcpy",
"(",
"str",
",",
"form",
")",
";",
"cp",
"=",
"&",
"str",
"[",
"strlen",
"(",
"str",
")",
"]",
";",
"if",
"(",
"delayed",
")",
"{",
"*",
"cp",
"++",
"=",
"'",
"%",
"'",
";",
"*",
"cp",
"++",
"=",
"'",
"#",
"'",
";",
"}",
"if",... |
LLVM | ARM | CPP | next_suggestion | CPU | 635,409 | [
"if",
"(",
"useAM3",
")",
"{"
] | [
"if",
"(",
"VT",
".",
"SimpleTy",
"==",
"MVT",
"::",
"f32",
"||",
"VT",
".",
"SimpleTy",
"==",
"MVT",
"::",
"f64",
")",
"Addr",
".",
"Offset",
"/",
"=",
"<NUM_LIT>",
";",
"if",
"(",
"Addr",
".",
"BaseType",
"==",
"Address",
"::",
"FrameIndexBase",
... |
GCC | mips | MD | stmt_completion | CPU | 635,410 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 635,411 | [
"}"
] | [
"MachineBasicBlock",
"*",
"SplitBB",
"=",
"MBB",
".",
"splitAt",
"(",
"MI",
",",
"true",
")",
";",
"using",
"DomTreeT",
"=",
"DomTreeBase",
"<",
"MachineBasicBlock",
">",
";",
"SmallVector",
"<",
"DomTreeT",
"::",
"UpdateType",
",",
"<NUM_LIT>",
">",
"DTUpda... |
LLVM | Mips | CPP | stmt_completion | CPU | 635,412 | [
".",
"IsCheriPureCap",
"(",
")",
";"
] | [
"bool",
"MipsSubtarget",
"::",
"isABI_CheriPureCap",
"(",
")",
"const",
"{",
"return",
"getABI",
"(",
")"
] |
GCC | arm | MD | program_repair | CPU | 635,413 | [
"<FIXS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_insn",
"<STR_LIT>"
] |
LLVM | Hexagon | CPP | program_repair | DSP | 635,414 | [
"<FIXS>",
"MVT",
"OpTy",
"=",
"ty",
"(",
"Op1",
")",
";",
"const",
"SDLoc",
"&",
"dl",
"(",
"Op",
")",
";",
"<FIXE>",
"<FIXS>",
"if",
"(",
"OpTy",
"==",
"MVT",
"::",
"v2i16",
"||",
"OpTy",
"==",
"MVT",
"::",
"v4i8",
")",
"{",
"MVT",
"ElemTy",
"... | [
"HexagonTargetLowering",
"::",
"LowerVSELECT",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"SDValue",
"PredOp",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"Op1",
"=",
"Op",
".",
"getOperand",
"(",
"<N... |
LLVM | ARM | CPP | next_suggestion | CPU | 635,415 | [
"return",
"false",
";"
] | [
"case",
"ARM",
"::",
"MVE_VLDRBS32_pre",
":",
"case",
"ARM",
"::",
"MVE_VLDRBU16_pre",
":",
"case",
"ARM",
"::",
"MVE_VLDRBU32_pre",
":",
"case",
"ARM",
"::",
"MVE_VLDRHS32_pre",
":",
"case",
"ARM",
"::",
"MVE_VLDRHU32_pre",
":",
"case",
"ARM",
"::",
"MVE_VLDR... |
LLVM | CellSPU | TD | program_repair | MPU | 635,416 | [
"<FIXS>",
"defm",
"BRCONDeq",
":",
"BranchCondEQ",
"seteq",
",",
"BRHZr16",
",",
"BRZr32",
">",
";",
"defm",
"BRCONDne",
":",
"BranchCondEQ",
"setne",
",",
"BRHNZr16",
",",
"BRNZr32",
">",
";",
"<FIXE>"
] | [
"(",
"brinst32",
"(",
"CEQr32",
"R32C",
":",
"$",
"rA",
",",
"R32C",
":",
"$",
"rB",
")",
",",
"bb",
":",
"$",
"dest",
")",
">",
";",
"}",
"<BUGS>",
"defm",
"BRCONDeq",
":",
"BranchCondEQ",
"seteq",
",",
"BRHZ",
",",
"BRZ",
">",
";",
"defm",
"B... |
LLVM | Mips | TD | stmt_completion | CPU | 635,417 | [
">",
";"
] | [
"class",
"PRECRQ_RS_PH_W_ENC",
":",
"CMP_EQ_QB_R3_FMT",
"<",
"<NUM_LIT>"
] |
LLVM | X86 | CPP | code_generation | CPU | 635,418 | [
"bool",
"VZeroUpperInserter",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"const",
"X86Subtarget",
"&",
"ST",
"=",
"MF",
".",
"getTarget",
"(",
")",
".",
"getSubtarget",
"<",
"X86Subtarget",
">",
"(",
")",
";",
"if",
"(",
"!"... | [
"runOnMachineFunction",
"-",
"Emit",
"the",
"function",
"body",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 635,419 | [
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 635,420 | [
"if",
"(",
"Next",
"!=",
"MBB",
".",
"end",
"(",
")",
"&&",
"!",
"Next",
"->",
"isTerminator",
"(",
")",
")",
"splitBlock",
"(",
"MBB",
",",
"*",
"BranchMI",
",",
"MDT",
")",
";"
] | [
"generateEndPgm",
"(",
"MBB",
",",
"I",
",",
"DL",
",",
"TII",
",",
"true",
")",
";",
"}",
"else",
"{",
"ensureEarlyExitBlock",
"(",
"MBB",
",",
"false",
")",
";",
"MachineInstr",
"*",
"BranchMI",
"=",
"BuildMI",
"(",
"MBB",
",",
"I",
",",
"DL",
",... |
LLVM | BPF | CPP | stmt_completion | Virtual ISA | 635,421 | [
"O",
")",
";"
] | [
"void",
"BPFInstPrinter",
"::",
"printInst",
"(",
"const",
"MCInst",
"*",
"MI",
",",
"raw_ostream",
"&",
"O",
",",
"StringRef",
"Annot",
")",
"{",
"printInstruction",
"(",
"MI",
","
] |
LLVM | GBZ80 | CPP | code_generation | MPU | 635,422 | [
"const",
"char",
"*",
"GBZ80TargetLowering",
"::",
"getTargetNodeName",
"(",
"unsigned",
"Opcode",
")",
"const",
"{",
"switch",
"(",
"Opcode",
")",
"{",
"default",
":",
"return",
"NULL",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<STR_LIT>",
... | [
"getTargetNodeName",
"-",
"This",
"method",
"returns",
"the",
"name",
"of",
"a",
"target",
"specific"
] |
LLVM | X86 | TD | stmt_completion | CPU | 635,423 | [
";"
] | [
"def",
"CD8VO",
":",
"CD8VForm",
"<",
"<NUM_LIT>",
">"
] |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 635,424 | [
"let",
"VectorPred",
"=",
"!",
"eq",
"(",
"!",
"cast",
"<",
"string",
">",
"(",
"Pred",
")",
",",
"<STR_LIT>",
")",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"sw",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";",
"let",
"Dest",
"=",
"dst",
";",
"let",
"SrcA",
"=",
"src",
";",
"let",
"SrcB",
"=",
"sw",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Switches",
"=",
... |
GCC | vax | CPP | stmt_completion | CPU | 635,425 | [
"]",
")",
";"
] | [
"if",
"(",
"code",
"==",
"PLUS",
")",
"{",
"gen_old_insn",
"=",
"gen_adddi3_old",
";",
"gen_si_insn",
"=",
"gen_addsi3",
";",
"gen_insn",
"=",
"gen_adcdi3",
";",
"}",
"else",
"if",
"(",
"code",
"==",
"MINUS",
")",
"{",
"gen_old_insn",
"=",
"gen_subdi3_old"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 635,426 | [
"<NUM_LIT>",
";"
] | [
"def",
"J2_jumpf_nopred_map",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"b15_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_db2bce9c",
",",
"TypeMAPPING",
">",
",",
"Requires",
"<",
"[",
"HasV60",
... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 635,427 | [
"isUndef",
"(",
")",
")",
"break",
";"
] | [
"SDValue",
"FirstOp",
";",
"for",
"(",
"int",
"i",
"=",
"<NUM_LIT>",
",",
"e",
"=",
"Op",
".",
"getNumOperands",
"(",
")",
";",
"i",
"<",
"e",
";",
"i",
"++",
")",
"{",
"FirstOp",
"=",
"Op",
".",
"getOperand",
"(",
"i",
")",
";",
"if",
"(",
"... |
GCC | aarch64 | MD | stmt_completion | CPU | 635,428 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 635,429 | [
"if",
"(",
"isNullConstant",
"(",
"Vec",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
")",
"{"
] | [
"if",
"(",
"ISD",
"::",
"isBuildVectorAllZeros",
"(",
"Vec",
".",
"getNode",
"(",
")",
")",
")",
"{",
"if",
"(",
"ISD",
"::",
"isBuildVectorAllZeros",
"(",
"SubVec",
".",
"getNode",
"(",
")",
")",
")",
"return",
"getZeroVector",
"(",
"OpVT",
",",
"Subt... |
LLVM | SIC | CPP | stmt_completion | CPU | 635,430 | [
"const",
"{"
] | [
"int",
"SICABIInfo",
"::",
"EhDataRegSize",
"(",
")"
] |
GCC | h8300 | CPP | program_repair | MPU | 635,431 | [
"<FIXS>",
"const",
"char",
"*",
"fname",
";",
"<FIXE>"
] | [
"int",
"named",
";",
"{",
"rtx",
"result",
"=",
"<NUM_LIT>",
";",
"<BUGS>",
"char",
"*",
"fname",
";",
"<BUGE>",
"int",
"regpass",
"=",
"<NUM_LIT>",
";"
] |
GCC | loongarch | CPP | next_suggestion | CPU | 635,432 | [
"}"
] | [
"case",
"MEMMODEL_RELEASE",
":",
"return",
"false",
";",
"default",
":",
"gcc_unreachable",
"(",
")",
";",
"}"
] |
GCC | rs6000 | MD | next_suggestion | CPU | 635,433 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"VIlong",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"VIlong",
"[",
"(",
"match_operand",
":",
"VIlong",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"VIlong",
"<NUM_LIT... |
GCC | xtensa | CPP | stmt_completion | MPU | 635,434 | [
"val",
";"
] | [
"rtx",
"addr",
"=",
"XEXP",
"(",
"op",
",",
"<NUM_LIT>",
")",
";",
"if",
"(",
"GET_CODE",
"(",
"addr",
")",
"==",
"REG",
")",
"return",
"BASE_REG_P",
"(",
"addr",
",",
"<NUM_LIT>",
")",
";",
"if",
"(",
"GET_CODE",
"(",
"addr",
")",
"==",
"PLUS",
... |
LLVM | R600 | CPP | next_suggestion | GPU | 635,435 | [
"}"
] | [
"static",
"MachineBasicBlock",
"*",
"getFalseBranch",
"(",
"MachineBasicBlock",
"*",
"blk",
",",
"MachineInstr",
"*",
"instr",
")",
"{",
"assert",
"(",
"blk",
"->",
"succ_size",
"(",
")",
"==",
"<NUM_LIT>",
")",
";",
"MachineBasicBlock",
"*",
"trueBranch",
"="... |
GCC | iq2000 | CPP | stmt_completion | CPU | 635,436 | [
"<NUM_LIT>",
")",
";"
] | [
"int",
"unsignedp",
"=",
"TYPE_UNSIGNED",
"(",
"valtype",
")",
";",
"const_tree",
"func",
"=",
"fn_decl_or_type",
";",
"if",
"(",
"fn_decl_or_type",
"&&",
"!",
"DECL_P",
"(",
"fn_decl_or_type",
")",
")",
"fn_decl_or_type",
"=",
"NULL",
";",
"mode",
"=",
"pro... |
LLVM | ARM | CPP | stmt_completion | CPU | 635,437 | [
"(",
"Code",
")",
")",
";"
] | [
"break",
";",
"case",
"<NUM_LIT>",
":",
"Code",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"break",
";",
"case",
"<NUM_LIT>",
":",
"Code",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"break",
";",
"}",
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"cre... |
GCC | sparc | MD | stmt_completion | CPU | 635,438 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_bypass",
"<NUM_LIT>"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 635,439 | [
"}"
] | [
"if",
"(",
"Cond",
".",
"empty",
"(",
")",
")",
"BuildMI",
"(",
"&",
"MBB",
",",
"dl",
",",
"get",
"(",
"PPC",
"::",
"B",
")",
")",
".",
"addMBB",
"(",
"TBB",
")",
";",
"else",
"BuildMI",
"(",
"&",
"MBB",
",",
"dl",
",",
"get",
"(",
"PPC",
... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 635,440 | [
"return",
"CALL_INDIRECT_v4f32",
";"
] | [
"return",
"CALL_INDIRECT_i32",
";",
"case",
"PCALL_INDIRECT_i64",
":",
"return",
"CALL_INDIRECT_i64",
";",
"case",
"PCALL_INDIRECT_f32",
":",
"return",
"CALL_INDIRECT_f32",
";",
"case",
"PCALL_INDIRECT_f64",
":",
"return",
"CALL_INDIRECT_f64",
";",
"case",
"PCALL_INDIRECT... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 635,441 | [
"dl",
",",
"VT",
",",
"Tmp2",
",",
"Tmp3",
")",
";"
] | [
"SDValue",
"Lo",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"Hi",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"Amt",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"MVT",
"AmtVT",
"=",
"Am... |
GCC | sparc | CPP | next_suggestion | CPU | 635,442 | [
"}"
] | [
"if",
"(",
"!",
"(",
"flags",
"&",
"SECTION_DEBUG",
")",
")",
"fputs",
"(",
"<STR_LIT>",
",#alloc",
"<STR_LIT>",
",",
"asm_out_file",
")",
";",
"if",
"(",
"flags",
"&",
"SECTION_WRITE",
")",
"fputs",
"(",
"<STR_LIT>",
",#write",
"<STR_LIT>",
",",
"asm_out_... |
GCC | i386 | CPP | stmt_completion | CPU | 635,443 | [
"_",
"_",
"m512i",
"_",
"_",
"A",
",",
"_",
"_",
"m512i",
"_",
"_",
"B",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"mmask64",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_mask_testn_epi8_mask",
"(",
"_",
"_",
"mmask64",
"_",
... |
GCC | h8300 | CPP | program_repair | MPU | 635,444 | [
"<FIXS>",
"gcc_assert",
"(",
"!",
"TARGET_H8300",
")",
";",
"<FIXE>",
"<FIXS>",
"gcc_unreachable",
"(",
")",
";",
"<FIXE>"
] | [
"wlength",
"+=",
"<NUM_LIT>",
";",
"break",
";",
"case",
"SImode",
":",
"<BUGS>",
"if",
"(",
"TARGET_H8300",
")",
"abort",
"(",
")",
";",
"<BUGE>",
"wlength",
"+=",
"<NUM_LIT>",
";",
"break",
";",
"default",
":",
"<BUGS>",
"abort",
"(",
")",
";",
"<BUG... |
LLVM | MSP430 | CPP | stmt_completion | MPU | 635,445 | [
"ShiftAmtSrcReg",
")",
".",
"addImm",
"(",
"<NUM_LIT>",
")",
";"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"Opc",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"RC",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"break",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"Opc",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"RC",
... |
GCC | stormy16 | CPP | code_generation | CPU | 635,446 | [
"static",
"bool",
"xstormy16_return_in_memory",
"(",
"const_tree",
"type",
",",
"const_tree",
"fntype",
"ATTRIBUTE_UNUSED",
")",
"{",
"const",
"HOST_WIDE_INT",
"size",
"=",
"int_size_in_bytes",
"(",
"type",
")",
";",
"return",
"(",
"size",
"==",
"-",
"<NUM_LIT>",
... | [
"Worker",
"function",
"for",
"TARGET_RETURN_IN_MEMORY",
"."
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 635,447 | [
"}"
] | [
"return",
"Sum",
"+",
"getInstSizeInBytes",
"(",
"MI",
")",
";",
"}",
")",
";",
"const",
"TargetRegisterInfo",
"&",
"TRI",
"=",
"getRegisterInfo",
"(",
")",
";",
"std",
"::",
"for_each",
"(",
"RepeatedSequenceLocs",
".",
"begin",
"(",
")",
",",
"RepeatedSe... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 635,448 | [
"false",
",",
"false",
")",
";"
] | [
"bool",
"isu10Imm",
"(",
")",
"const",
"{",
"return",
"CheckImmRange",
"(",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"false",
","
] |
GCC | sparc | MD | next_suggestion | CPU | 635,449 | [
"<STR_LIT>"
] | [
"(",
"set",
"(",
"zero_extract",
":",
"DI",
"(",
"reg",
":",
"DI",
"GSR_REG",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"(",
"plus",
":",
"DI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
"... |
GCC | c6x | CPP | next_suggestion | VLIW | 635,450 | [
"}"
] | [
"case",
"UNIT_REQ_LS",
":",
"case",
"UNIT_REQ_DS",
":",
"return",
"<NUM_LIT>",
";",
"case",
"UNIT_REQ_DLS",
":",
"return",
"<NUM_LIT>",
";",
"default",
":",
"gcc_unreachable",
"(",
")",
";"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 635,451 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rt",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"offset",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"sz",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>... |
GCC | aarch64 | MD | stmt_completion | CPU | 635,452 | [
"(",
"model",
")",
")"
] | [
"(",
"unspec_volatile",
":",
"SHORT",
"[",
"(",
"match_operand",
":",
"SHORT",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPECV_LX",
")",
")",
")",
"]",
"<STR_LIT>",
"{",
"enum",
"memmo... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 635,453 | [
"(",
")",
";"
] | [
"const",
"RegisterBank",
"*",
"DstBank",
"=",
"RBI",
".",
"getRegBank",
"(",
"DstReg",
",",
"*",
"MRI",
",",
"TRI",
")",
";",
"const",
"unsigned",
"DstSize",
"=",
"DstTy",
".",
"getSizeInBits",
"(",
")",
";",
"const",
"TargetRegisterClass",
"*",
"DstRC",
... |
GCC | visium | MD | program_repair | Virtual ISA | 635,454 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"lshiftrt",
":",
"I",
"("... |
LLVM | Hexagon | TD | next_suggestion | DSP | 635,455 | [
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 635,456 | [
"==",
"ARMBaseTargetMachine",
"::",
"ARM_ABI_APCS",
";"
] | [
"return",
"TM",
".",
"TargetABI"
] |
LLVM | JVM | CPP | next_suggestion | Virtual ISA | 635,457 | [
"}"
] | [
"SmallVector",
"<",
"Instruction",
"*",
",",
"<NUM_LIT>",
">",
"DelList",
";",
"const",
"DataLayout",
"&",
"DL",
"=",
"Func",
"->",
"getParent",
"(",
")",
"->",
"getDataLayout",
"(",
")",
";",
"for",
"(",
"auto",
"&",
"BB",
":",
"*",
"F",
")",
"for",... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 635,458 | [
"'",
";"
] | [
"case",
"AMDGPU",
"::",
"TMA_LO",
":",
"O",
"<<",
"<STR_LIT>",
"tma_lo",
"<STR_LIT>",
";",
"return",
";",
"case",
"AMDGPU",
"::",
"TMA_HI",
":",
"O",
"<<",
"<STR_LIT>",
"tma_hi",
"<STR_LIT>",
";",
"return",
";",
"case",
"AMDGPU",
"::",
"EXEC_LO",
":",
"O... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 635,459 | [
"return",
"LowerFormalArguments_Darwin",
"(",
"Chain",
",",
"CallConv",
",",
"isVarArg",
",",
"Ins",
",",
"dl",
",",
"DAG",
",",
"InVals",
")",
";"
] | [
"if",
"(",
"PPCSubTarget",
".",
"isSVR4ABI",
"(",
")",
")",
"{",
"if",
"(",
"PPCSubTarget",
".",
"isPPC64",
"(",
")",
")",
"return",
"LowerFormalArguments_64SVR4",
"(",
"Chain",
",",
"CallConv",
",",
"isVarArg",
",",
"Ins",
",",
"dl",
",",
"DAG",
",",
... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 635,460 | [
";"
] | [
"Terminator",
".",
"ExtraRelaxSize",
"=",
"<NUM_LIT>",
";",
"break",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"Terminator",
".",
"ExtraRelaxSize",
"=",
"<NUM_LIT>",
";",
"break",
";",
"case",
"<STR_LIT>",
"... |
LLVM | Mips | CPP | next_suggestion | CPU | 635,461 | [
"}"
] | [
"bool",
"MipsSEDAGToDAGISel",
"::",
"selectVSplatMaskL",
"(",
"SDValue",
"N",
",",
"SDValue",
"&",
"Imm",
")",
"const",
"{",
"APInt",
"ImmValue",
";",
"EVT",
"EltTy",
"=",
"N",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
".",
"getVectorElementType",
"(",
")... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 635,462 | [
"assert",
"(",
"MO",
".",
"isExpr",
"(",
")",
"&&",
"<STR_LIT>",
"Unexpected ADR target type!",
"<STR_LIT>",
")",
";"
] | [
"unsigned",
"Opcode",
"=",
"MI",
".",
"getOpcode",
"(",
")",
";",
"unsigned",
"NumOperands",
"=",
"MI",
".",
"getNumOperands",
"(",
")",
";",
"if",
"(",
"MO",
".",
"isImm",
"(",
")",
")",
"return",
"MO",
".",
"getImm",
"(",
")",
";"
] |
GCC | nds32 | CPP | next_suggestion | CPU | 635,463 | [
"offset",
"=",
"offset",
"+",
"offset_adj",
";"
] | [
"rtx",
"reg",
"[",
"<NUM_LIT>",
"]",
";",
"rtx",
"sub_reg",
";",
"rtx",
"temp_reg",
",",
"temp_sub_reg",
";",
"int",
"num_reg",
";",
"temp_reg",
"=",
"gen_reg_rtx",
"(",
"SImode",
")",
";",
"temp_sub_reg",
"=",
"gen_lowpart",
"(",
"QImode",
",",
"temp_reg"... |
LLVM | Blackfin | CPP | next_suggestion | DSP | 635,464 | [
"O",
"<<",
"<STR_LIT>",
" + ",
"<STR_LIT>",
";"
] | [
"printOperand",
"(",
"MI",
",",
"opNum",
",",
"O",
")",
";",
"if",
"(",
"MI",
"->",
"getOperand",
"(",
"opNum",
"+",
"<NUM_LIT>",
")",
".",
"isImm",
"(",
")",
"&&",
"MI",
"->",
"getOperand",
"(",
"opNum",
"+",
"<NUM_LIT>",
")",
".",
"getImm",
"(",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 635,465 | [
"v2i32",
"VPR64",
":",
"$",
"src",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"v2i32",
"(",
"bitconvert",
"(",
"v8i8",
"VPR64",
":",
"$",
"src",
")",
")",
")",
",",
"("
] |
GCC | arm | MD | stmt_completion | CPU | 635,466 | [
"SI",
"WCGR3",
")"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
":"
] |
GCC | arm | MD | stmt_completion | CPU | 635,467 | [
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | ARM | TD | next_suggestion | CPU | 635,468 | [
"let",
"hasSideEffects",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rn",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Qd",
"{",
"<NU... |
LLVM | SystemZ | CPP | code_generation | CPU | 635,469 | [
"int",
"SystemZTTIImpl",
"::",
"getArithmeticInstrCost",
"(",
"unsigned",
"Opcode",
",",
"Type",
"*",
"Ty",
",",
"TTI",
"::",
"OperandValueKind",
"Op1Info",
",",
"TTI",
"::",
"OperandValueKind",
"Op2Info",
",",
"TTI",
"::",
"OperandValueProperties",
"Opd1PropInfo",
... | [
"This",
"is",
"an",
"approximation",
"of",
"reciprocal",
"throughput",
"of",
"a",
"math/logic",
"op",
"."
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 635,470 | [
"<NUM_LIT>",
";"
] | [
"def",
"F2_conv_uw2sf",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_3a867367",
",",
"TypeS_2op",
">",
",",
"Enc_5e2823",
"{",
"let",
"Inst",
"{",
"<NU... |
GCC | i386 | CPP | code_generation | CPU | 635,471 | [
"rtx",
"ix86_fixup_binary_operands",
"(",
"enum",
"rtx_code",
"code",
",",
"enum",
"machine_mode",
"mode",
",",
"rtx",
"operands",
"[",
"]",
")",
"{",
"int",
"matching_memory",
";",
"rtx",
"src1",
",",
"src2",
",",
"dst",
";",
"dst",
"=",
"operands",
"[",
... | [
"Fix",
"up",
"OPERANDS",
"to",
"satisfy",
"ix86_binary_operator_ok",
".",
"Return",
"the",
"destination",
"to",
"use",
"for",
"the",
"operation",
".",
"If",
"different",
"from",
"the",
"true",
"destination",
"in",
"operands",
"[",
"0",
"]",
",",
"a",
"copy",... |
LLVM | AMDGPU | TD | stmt_completion | GPU | 635,472 | [
",",
"VGPR_32",
">",
";"
] | [
"def",
":",
"FlatStoreSignedPat",
"<",
"GLOBAL_STORE_SHORT",
",",
"truncstorei16_global",
",",
"i32"
] |
GCC | sparc | MD | next_suggestion | CPU | 635,473 | [
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"BLK",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"BLK",
"[",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")"... |
LLVM | Mips | TD | program_repair | CPU | 635,474 | [
"<FIXS>",
"let",
"Predicates",
"=",
"[",
"IsFP64bit",
",",
"HasStdEnc",
"]",
",",
"DecoderNamespace",
"=",
"<STR_LIT>",
"in",
"{",
"<FIXE>",
"<FIXS>",
"<FIXE>",
"<FIXS>",
"let",
"isCodeGenOnly",
"=",
"<NUM_LIT>",
"in",
"{",
"def",
"MOVZ_I64_D64",
":",
"CMov_I_... | [
"CMov_I_F_FM",
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
";",
"}",
"<BUGS>",
"let",
"Predicates",
"=",
"[",
"IsFP64bit",
",",
"HasStdEnc",
"]",
",",
"isCodeGenOnly",
"=",
"<NUM_LIT>",
"in",
"{",
"<BUGE>",
"def",
"MOVZ_I_D64",
":",
"CMov_I_F_FT",
"<STR_LIT>",
",",
... |
LLVM | Mips | CPP | stmt_completion | CPU | 635,475 | [
"&",
"<NUM_LIT>",
";"
] | [
"static",
"DecodeStatus",
"DecodeRegListOperand16",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"Insn",
",",
"uint64_t",
"Address",
",",
"const",
"void",
"*",
"Decoder",
")",
"{",
"unsigned",
"Regs",
"[",
"]",
"=",
"{",
"Mips",
"::",
"S0",
",",
"Mips",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 635,476 | [
"}"
] | [
"let",
"Defs",
"=",
"[",
"P0",
",",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isTaken",
"=",
"Inst",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";",
"let"... |
GCC | ia64 | MD | next_suggestion | CPU | 635,477 | [
"DONE"
] | [
"<STR_LIT>",
"{",
"rtx",
"op1",
"=",
"ia64_expand_move",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"if",
"(",
"!",
"op1",
")"
] |
GCC | rs6000 | MD | program_repair | CPU | 635,478 | [
"<FIXS>",
"[",
"(",
"call",
"(",
"mem",
":",
"SI",
"(",
"match_operand",
":",
"P",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<FIXE>",
"<FIXS>",
"(",
"use",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<FIXE>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"call",
"(",
"mem",
":",
"SI",
"(",
"match_operand",
":",
"P",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<BUGE>",
"(",
"match_operand",
"<NUM_LIT>",
")",
")",
"<BUGS>",
"(",
"use",
"(",
"match_op... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 635,479 | [
"}"
] | [
"OutStreamer",
"->",
"GetCommentOS",
"(",
")",
"<<",
"'",
"\\n",
"'",
";",
"}",
"}",
"MCSectionXCOFF",
"*",
"Csect",
"=",
"cast",
"<",
"MCSectionXCOFF",
">",
"(",
"getObjFileLowering",
"(",
")",
".",
"SectionForGlobal",
"(",
"GV",
",",
"GVKind",
",",
"TM... |
LLVM | AArch64 | TD | next_suggestion | CPU | 635,480 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"sz",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"V",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LI... |
LLVM | AArch64 | TD | next_suggestion | CPU | 635,481 | [
"let",
"Constraints",
"=",
"<STR_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"imm4",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
... |
LLVM | Xtensa | CPP | stmt_completion | MPU | 635,482 | [
")",
")",
";"
] | [
"void",
"LLVMInitializeXtensaAsmPrinter",
"(",
")",
"{",
"RegisterAsmPrinter",
"<",
"XtensaAsmPrinter",
">",
"Z",
"(",
"getTheXtensaTarget",
"("
] |
GCC | mips | MD | program_repair | CPU | 635,483 | [
"<FIXS>",
"(",
"set_attr",
"<STR_LIT>",
"\t",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"\t",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"set_attr",
"<STR_LIT>",
"\t",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"\t",
"<STR_LIT>",
")",
"]",
")",
"<BUGE>"
] |
LLVM | PIC16 | CPP | stmt_completion | MPU | 635,484 | [
"Func",
")",
";"
] | [
"inline",
"static",
"bool",
"isLocalToFunc",
"(",
"std",
"::",
"string",
"&",
"Func",
",",
"std",
"::",
"string",
"&",
"Var",
")",
"{",
"if",
"(",
"!",
"isLocalName",
"(",
"Var",
")",
")",
"return",
"false",
";",
"std",
"::",
"string",
"Func1",
"=",
... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 635,485 | [
"MI",
".",
"eraseFromParent",
"(",
")",
";"
] | [
"static",
"bool",
"applyShuffleVectorPseudo",
"(",
"MachineInstr",
"&",
"MI",
",",
"ShuffleVectorPseudo",
"&",
"MatchInfo",
")",
"{",
"MachineIRBuilder",
"MIRBuilder",
"(",
"MI",
")",
";",
"MIRBuilder",
".",
"buildInstr",
"(",
"MatchInfo",
".",
"Opc",
",",
"{",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 635,486 | [
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | sparc | MD | program_repair | CPU | 635,487 | [
"<FIXS>",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<FIXE>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<BUGE>",
"<STR_LIT>"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 635,488 | [
"return",
"selectShift",
"(",
"I",
",",
"MRI",
",",
"MF",
")",
";"
] | [
"case",
"TargetOpcode",
"::",
"G_FRAME_INDEX",
":",
"return",
"selectFrameIndexOrGep",
"(",
"I",
",",
"MRI",
",",
"MF",
")",
";",
"case",
"TargetOpcode",
"::",
"G_GLOBAL_VALUE",
":",
"return",
"selectGlobalValue",
"(",
"I",
",",
"MRI",
",",
"MF",
")",
";",
... |
LLVM | Mips | CPP | stmt_completion | CPU | 635,489 | [
"const",
"{"
] | [
"bool",
"isLittle",
"(",
")"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 635,490 | [
"if",
"(",
"DL",
".",
"getTypeStoreSize",
"(",
"Arg",
".",
"getType",
"(",
")",
")",
"==",
"<NUM_LIT>",
")",
"continue",
";"
] | [
"if",
"(",
"CC",
"==",
"CallingConv",
"::",
"AMDGPU_KERNEL",
")",
"return",
"lowerFormalArgumentsKernel",
"(",
"B",
",",
"F",
",",
"VRegs",
")",
";",
"const",
"bool",
"IsGraphics",
"=",
"AMDGPU",
"::",
"isGraphics",
"(",
"CC",
")",
";",
"const",
"bool",
... |
LLVM | R600 | CPP | stmt_completion | GPU | 635,491 | [
"->",
"hasVGPRs",
"(",
"SrcRC",
")",
";"
] | [
"unsigned",
"DstReg",
"=",
"Copy",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"unsigned",
"SrcReg",
"=",
"Copy",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"unsigned",
"SrcSubReg",
"=",
"Copy",
... |
GCC | arm | MD | next_suggestion | CPU | 635,492 | [
"rtx",
"lo_part",
"=",
"gen_lowpart",
"(",
"SImode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")"
] | [
"(",
"sign_extend",
":",
"DI",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"ashiftrt",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_in... |
LLVM | ARM64 | TD | next_suggestion | CPU | 635,493 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"isSub",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rd",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rm",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Ra",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"... |
LLVM | MBlaze | CPP | stmt_completion | MPU | 635,494 | [
"OSABI",
")",
";"
] | [
"return",
"createMBlazeELFObjectWriter",
"(",
"OS",
","
] |
GCC | ia64 | CPP | stmt_completion | CPU | 635,495 | [
")",
";"
] | [
"label_name",
"=",
"ggc_strdup",
"(",
"(",
"*",
"targetm",
".",
"strip_name_encoding",
")",
"(",
"buf",
")",
")",
";",
"label",
"=",
"gen_rtx_SYMBOL_REF",
"(",
"Pmode",
",",
"label_name",
")",
";",
"SYMBOL_REF_FLAGS",
"(",
"label",
")",
"=",
"SYMBOL_FLAG_LOC... |
LLVM | X86 | CPP | stmt_completion | CPU | 635,496 | [
"!=",
"IntVT",
".",
"getScalarSizeInBits",
"(",
")",
")",
"return",
"false",
";"
] | [
"EVT",
"IntVT",
"=",
"IntPow2",
".",
"getValueType",
"(",
")",
";",
"if",
"(",
"FPVT",
".",
"isVector",
"(",
")",
"&&",
"FPVT",
".",
"getScalarSizeInBits",
"(",
")"
] |
LLVM | ARM64 | TD | stmt_completion | CPU | 635,497 | [
":",
"AsmOperandClass",
"{"
] | [
"def",
"Imm1_64Operand"
] |
GCC | mips | MD | next_suggestion | CPU | 635,498 | [
"(",
"V2UHQ",
"<STR_LIT>",
")"
] | [
"(",
"V2HI",
"<STR_LIT>",
")",
"(",
"V4QI",
"<STR_LIT>",
")",
"(",
"V2HQ",
"<STR_LIT>",
")"
] |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 635,499 | [
"sw",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"InOperandList",
"=",
"(",
"ins",
"VRF",
":",
"$",
"op1",
",",
"Src2",
":",
"$",
"op2",
",",
"DataType",
":",
"$",
"optype",
",",
"SwitchSet",
":",
"$",
"sw",
",",
"VRF",
":",
"$",
"income",
",",
"Pred",
":",
"$",
"pred",
")",
";",
"let"... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.