Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | ARM64 | TD | stmt_completion | CPU | 6,400 | [
"Rn",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Q",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"U",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Scalar",
";",
"let",
"Inst",
"{",
"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 6,401 | [
"let",
"PredicateMethod",
"=",
"<STR_LIT>",
"#",
"width",
"#",
"<STR_LIT>",
";"
] | [
"let",
"SuperClasses",
"=",
"[",
"ShifterOperand",
"]",
";",
"let",
"Name",
"=",
"<STR_LIT>",
"#",
"width",
";"
] |
GCC | i386 | CPP | stmt_completion | CPU | 6,402 | [
")",
")",
"_",
"xsave64",
"(",
"void",
"*",
"_",
"_",
"P",
",",
"long",
"long",
"_",
"_",
"M",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"void",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__"
] |
GCC | pdp11 | MD | next_suggestion | MPU | 6,403 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"neg",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"neg",
":",
"DI",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 6,404 | [
"AArch64duplane16",
"(",
"v8i16",
"V128_lo",
":",
"$",
"Rm",
")",
",",
"VectorIndexH",
":",
"$",
"idx",
")",
")",
")",
")",
"]",
">",
"{"
] | [
"def",
"v4i16_indexed",
":",
"BaseSIMDIndexedTied",
"<",
"<NUM_LIT>",
",",
"U",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"opc",
",",
"V64",
",",
"V64",
",",
"V128_lo",
",",
"VectorIndexH",
",",
"asm",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
"... |
GCC | aarch64 | CPP | stmt_completion | CPU | 6,405 | [
"_",
"_",
"a",
")",
";"
] | [
"return",
"(",
"poly8x16_t",
")",
"_",
"_",
"builtin_aarch64_rbitv16qi",
"(",
"(",
"int8x16_t",
")"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 6,406 | [
"TII",
")",
")",
";"
] | [
"ScheduleDAGInstrs",
"*",
"createPostMachineScheduler",
"(",
"MachineSchedContext",
"*",
"C",
")",
"const",
"override",
"{",
"ScheduleDAGMI",
"*",
"DAG",
"=",
"createGenericSchedPostRA",
"(",
"C",
")",
";",
"const",
"GCNSubtarget",
"&",
"ST",
"=",
"C",
"->",
"MF... |
LLVM | X86 | CPP | stmt_completion | CPU | 6,407 | [
"Offset",
")",
";"
] | [
"unsigned",
"SPReg",
";",
"int",
"Offset",
"=",
"getFrameIndexReferencePreferSP",
"(",
"MF",
",",
"Info",
".",
"PSPSymFrameIdx",
",",
"SPReg",
",",
"true",
")",
";",
"assert",
"(",
"Offset",
">=",
"<NUM_LIT>",
"&&",
"SPReg",
"==",
"TRI",
"->",
"getStackRegis... |
LLVM | ARM64 | CPP | next_suggestion | CPU | 6,408 | [
"if",
"(",
"getLexer",
"(",
")",
".",
"isNot",
"(",
"AsmToken",
"::",
"Comma",
")",
")",
"return",
"TokError",
"(",
"<STR_LIT>",
"unexpected token in '",
"<STR_LIT>",
"+",
"Twine",
"(",
"IDVal",
")",
"+",
"<STR_LIT>",
"' directive",
"<STR_LIT>",
")",
";"
] | [
"Kind",
"=",
"(",
"MCLOHType",
")",
"Id",
";",
"}",
"Lex",
"(",
")",
";",
"int",
"NbArgs",
"=",
"MCLOHIdToNbArgs",
"(",
"Kind",
")",
";",
"assert",
"(",
"NbArgs",
"!=",
"-",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Invalid number of arguments",
"<STR_LIT>",
")",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 6,409 | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":"
] | [
"const",
"MachineOperand",
"&",
"MO",
"=",
"Instr",
".",
"getOperand",
"(",
"IO",
")",
";",
"if",
"(",
"MO",
".",
"isRegMask",
"(",
")",
"&&",
"MO",
".",
"clobbersPhysReg",
"(",
"ARM",
"::",
"CPSR",
")",
")",
"{",
"isSafe",
"=",
"true",
";",
"break... |
GCC | rs6000 | CPP | next_suggestion | CPU | 6,410 | [
"*",
"pmask",
"=",
"mask",
";"
] | [
"static",
"rtx",
"rs6000_adjust_atomic_subword",
"(",
"rtx",
"or",
"ig_mem",
",",
"rtx",
"*",
"pshift",
",",
"rtx",
"*",
"pmask",
")",
"{",
"rtx",
"addr",
",",
"align",
",",
"shift",
",",
"mask",
",",
"mem",
";",
"HOST_WIDE_INT",
"shift_mask",
";",
"mach... |
LLVM | AArch64 | TD | next_suggestion | CPU | 6,411 | [
"}"
] | [
"def",
"UWHr",
":",
"BaseFPToIntegerUnscaled",
"<",
"<NUM_LIT>",
",",
"rmode",
",",
"opcode",
",",
"FPR16",
",",
"GPR32",
",",
"asm",
",",
"[",
"(",
"set",
"GPR32",
":",
"$",
"Rd",
",",
"(",
"OpN",
"(",
"f16",
"FPR16",
":",
"$",
"Rn",
")",
")",
"... |
GCC | i386 | MD | stmt_completion | CPU | 6,412 | [
"V2DI",
"<STR_LIT>",
")"
] | [
"(",
"define_mode_attr",
"avx_avx2",
"[",
"(",
"V4SF",
"<STR_LIT>",
")",
"(",
"V2DF",
"<STR_LIT>",
")",
"(",
"V8SF",
"<STR_LIT>",
")",
"(",
"V4DF",
"<STR_LIT>",
")",
"(",
"V4SI",
"<STR_LIT>",
")",
"("
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 6,413 | [
"VRI",
".",
"NumGroups",
"+=",
"<NUM_LIT>",
";"
] | [
"unsigned",
"RLAmtKey",
"=",
"BG",
".",
"RLAmt",
"+",
"(",
"BG",
".",
"Repl32",
"?",
"<NUM_LIT>",
":",
"<NUM_LIT>",
")",
";",
"ValueRotInfo",
"&",
"VRI",
"=",
"ValueRots",
"[",
"std",
"::",
"make_pair",
"(",
"BG",
".",
"V",
",",
"RLAmtKey",
")",
"]",... |
LLVM | X86 | CPP | stmt_completion | CPU | 6,414 | [
"(",
")",
"const",
"override",
"{"
] | [
"const",
"X86InstrInfo",
"*",
"getInstrInfo"
] |
GCC | aarch64 | MD | stmt_completion | CPU | 6,415 | [
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"("
] |
LLVM | MSP430 | CPP | program_repair | MPU | 6,416 | [
"<FIXS>",
"ParseSubtargetFeatures",
"(",
"CPUName",
",",
"CPUName",
",",
"FS",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"CPUName",
".",
"empty",
"(",
")",
")",
"CPUName",
"=",
"<STR_LIT>",
"msp430",
"<STR_LIT>",
";",
"<BUGS>",
"ParseSubtargetFeatures",
"(",
"CPUName",
",",
"FS",
")",
";",
"<BUGE>",
"if",
"(",
"HWMultModeOption",
"!=",
"NoHWMult",
")",
"HWMultMode",... |
LLVM | M68k | CPP | next_suggestion | MPU | 6,417 | [
"}"
] | [
"Register",
"M68kTargetLowering",
"::",
"getExceptionSelectorRegister",
"(",
"const",
"Constant",
"*",
")",
"const",
"{",
"return",
"M68k",
"::",
"D1",
";"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 6,418 | [
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"C4_and_and",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Ps4",
",",
"PredRegs",
":",
"$",
"Pt4",
",",
"PredRegs",
":",
"$",
"Pu4",
")",
",",
"<STR_LIT>",
",",
"tc_b31c2e97",
",",... |
GCC | c4x | MD | next_suggestion | DSP | 6,419 | [
"(",
"clobber",
"(",
"reg",
":",
"CC",
"<NUM_LIT>",
")",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"QF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"mem",
":",
"QF",
"(",
"post_dec",
":",
"QI",
"(",
"reg",
":",
"QI",
"<NUM_LIT>",
")",
")",
")",
")"
] |
LLVM | Lanai | CPP | next_suggestion | CPU | 6,420 | [
"SDValue",
"Flag",
"=",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"DL",
",",
"MVT",
"::",
"Glue",
",",
"LHS",
",",
"RHS",
",",
"TargetCC",
")",
";"
] | [
"SDLoc",
"DL",
"(",
"Op",
")",
";",
"LPCC",
"::",
"CondCode",
"CC",
"=",
"IntCondCCodeToICC",
"(",
"Cond",
",",
"DL",
",",
"LHS",
",",
"RHS",
",",
"DAG",
")",
";",
"SDValue",
"TargetCC",
"=",
"DAG",
".",
"getConstant",
"(",
"CC",
",",
"DL",
",",
... |
GCC | bfin | MD | program_repair | DSP | 6,421 | [
"<FIXS>",
"%",
"<NUM_LIT>",
"=",
"LSHIFT",
"%",
"<NUM_LIT>",
"BY",
"%",
"h2",
"(",
"V",
")",
"%",
"!",
"<FIXE>"
] | [
"(",
"ashift",
":",
"V2HI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] |
GCC | arm | MD | program_repair | CPU | 6,422 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SF",
"\t",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"plus",
":",
"SF",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
... | [
"(",
"define_insn",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SF",
"\t",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"plus",
":",
"SF",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_op... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 6,423 | [
".",
"getLoc",
"(",
")",
")",
";"
] | [
"if",
"(",
"(",
"IDVal",
".",
"lower",
"(",
")",
"==",
"<STR_LIT>",
".word",
"<STR_LIT>",
")",
"||",
"(",
"IDVal",
".",
"lower",
"(",
")",
"==",
"<STR_LIT>",
".4byte",
"<STR_LIT>",
")",
")",
"return",
"ParseDirectiveValue",
"(",
"<NUM_LIT>",
",",
"Direct... |
LLVM | Hexagon | TD | next_suggestion | DSP | 6,424 | [
"}"
] | [
"def",
"C4_or_orn",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Ps4",
",",
"PredRegs",
":",
"$",
"Pt4",
",",
"PredRegs",
":",
"$",
"Pu4",
")",
",",
"<STR_LIT>",
",",
"tc_b31c2e97",
",",
... |
GCC | s390 | MD | program_repair | MPU | 6,425 | [
"<FIXS>",
"machine_mode",
"elt_mode",
"<FIXE>"
] | [
"(",
"define_special_predicate",
"<STR_LIT>",
"(",
"match_code",
"<STR_LIT>",
")",
"{",
"<BUGS>",
"enum",
"machine_mode",
"elt_mode",
"<BUGE>",
"int",
"count",
"=",
"XVECLEN",
"(",
"op",
",",
"<NUM_LIT>",
")",
"unsigned",
"int",
"dest_regnortx",
"src_addr"
] |
GCC | s390 | MD | next_suggestion | MPU | 6,426 | [
"emit_insn",
"(",
"gen_stack_protect_testdi",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
":",
"CC",
"CC_REGNUM",
")",
"(",
"compare",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"m... |
LLVM | PowerPC | TD | stmt_completion | CPU | 6,427 | [
")",
",",
"(",
"VEXTUHLX",
"(",
"LI8",
"<NUM_LIT>",
")",
",",
"$",
"S",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"i64",
"(",
"anyext",
"(",
"i32",
"(",
"vector_extract",
"v8i16",
":",
"$",
"S",
",",
"<NUM_LIT>",
")",
")",
")"
] |
LLVM | ARM | TD | program_repair | CPU | 6,428 | [
"<FIXS>",
"[",
"FeatureVFP4",
"]",
",",
"[",
"]",
">",
";",
"<FIXE>"
] | [
"[",
"FeatureVFP3",
"]",
",",
"[",
"FeatureFP16",
"]",
">",
";",
"defm",
"FeatureFPARMv8",
":",
"VFPver",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<BUGS>",
"[",
"FeatureVFP4",
"]",
">",
";",
"<BUGE>",
"def",
"FeatureFullFP16",
":",
"SubtargetFe... |
LLVM | X86 | CPP | next_suggestion | CPU | 6,429 | [
"}"
] | [
"}",
"if",
"(",
"ISD",
"::",
"isConstantSplatVectorAllZeros",
"(",
"N00",
".",
"getNode",
"(",
")",
")",
"&&",
"sd_match",
"(",
"Cond",
",",
"m_SetCC",
"(",
"m_Specific",
"(",
"N1",
")",
",",
"m_SpecificInt",
"(",
"EltSizeInBits",
")",
",",
"m_SpecificCond... |
GCC | cr16 | CPP | next_suggestion | MPU | 6,430 | [
"}"
] | [
"static",
"rtx",
"cr16_struct_value_rtx",
"(",
"tree",
"fntype",
"ATTRIBUTE_UNUSED",
",",
"int",
"incoming",
"ATTRIBUTE_UNUSED",
")",
"{",
"return",
"gen_rtx_REG",
"(",
"Pmode",
",",
"cr16_ret_register",
"(",
")",
")",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 6,431 | [
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"L2_loadalignb_io",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Ryy32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Ryy32in",
",",
"IntRegs",
":",
"$",
"Rs32",
",",
"s32_0Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_5e... |
LLVM | X86 | CPP | stmt_completion | CPU | 6,432 | [
"NumElts",
")",
")",
";"
] | [
"unsigned",
"NumElts",
"=",
"VT",
".",
"getSizeInBits",
"(",
")",
"/",
"<NUM_LIT>",
";",
"SDValue",
"Vec",
"=",
"DAG",
".",
"getAllOnesConstant",
"(",
"dl",
",",
"MVT",
"::",
"getVectorVT",
"(",
"MVT",
"::",
"i32",
","
] |
LLVM | Patmos | CPP | stmt_completion | VLIW | 6,433 | [
"<NUM_LIT>",
";"
] | [
"uint32_t",
"or",
"_",
"bitmask",
"=",
"<NUM_LIT>",
"<<",
"bitpos",
";",
"AddDefaultPred",
"(",
"BuildMI",
"(",
"MBB",
",",
"MI",
",",
"DL",
",",
"TII",
"->",
"get",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
",",
"PRTmp",
")",
")",
".",
"addReg",
"("... |
LLVM | X86 | TD | next_suggestion | CPU | 6,434 | [
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"HWWriteResGroup57",
":",
"SchedWriteRes",
"<",
"[",
"HWPort5",
",",
"HWPort0156",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 6,435 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"prefersSl... |
LLVM | LoongArch | CPP | stmt_completion | CPU | 6,436 | [
"(",
"getTheLoongArch32Target",
"(",
")",
")",
";"
] | [
"LLVM_EXTERNAL_VISIBILITY",
"void",
"LLVMInitializeLoongArchAsmPrinter",
"(",
")",
"{",
"RegisterAsmPrinter",
"<",
"LoongArchAsmPrinter",
">",
"X"
] |
LLVM | Mips | TD | next_suggestion | CPU | 6,437 | [
"InstrItinClass",
"Itinerary",
"=",
"itin",
";"
] | [
"dag",
"InOperandList",
"=",
"(",
"ins",
"ImmOp",
":",
"$",
"imm",
")",
";",
"string",
"AsmString",
"=",
"!",
"strconcat",
"(",
"instr_asm",
",",
"<STR_LIT>",
")",
";",
"list",
"<",
"dag",
">",
"Pattern",
"=",
"[",
"(",
"set",
"RO",
":",
"$",
"rd",... |
LLVM | AArch64 | TD | stmt_completion | CPU | 6,438 | [
"i32",
">",
";"
] | [
"def",
"neg_addsub_shifted_imm32",
":",
"neg_addsub_shifted_imm",
"<"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 6,439 | [
"true",
";"
] | [
"bool",
"X86AsmBackend",
"::",
"padInstructionViaPrefix",
"(",
"MCRelaxableFragment",
"&",
"RF",
",",
"MCCodeEmitter",
"&",
"Emitter",
",",
"unsigned",
"&",
"RemainingSize",
")",
"const",
"{",
"if",
"(",
"!",
"RF",
".",
"getAllowAutoPadding",
"(",
")",
")",
"r... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 6,440 | [
"<STR_LIT>",
",",
"Op",
",",
"DAG",
")",
";"
] | [
"return",
"lowerLibCallBase",
"(",
"<STR_LIT>",
"__xl_sin",
"<STR_LIT>",
",",
"<STR_LIT>",
"__xl_sinf",
"<STR_LIT>",
",",
"<STR_LIT>",
"__xl_sin_finite",
"<STR_LIT>",
",",
"<STR_LIT>",
"__xl_sinf_finite"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 6,441 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | m32c | MD | stmt_completion | MPU | 6,442 | [
"match_code",
"<STR_LIT>",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"and",
"("
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 6,443 | [
"InstOffset",
"+=",
"InstSize",
";"
] | [
"MachineBasicBlock",
"::",
"iterator",
"MIE",
"=",
"MBB",
".",
"end",
"(",
")",
";",
"while",
"(",
"MII",
"!=",
"MIE",
")",
"{",
"unsigned",
"InstSize",
"=",
"HII",
"->",
"getSize",
"(",
"*",
"MII",
")",
";",
"if",
"(",
"MII",
"->",
"isMetaInstructio... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 6,444 | [
")",
",",
"NewPtr",
",",
"Align",
"(",
"<NUM_LIT>",
")",
")",
";"
] | [
"unsigned",
"LdBits",
"=",
"DL",
"->",
"getTypeStoreSize",
"(",
"LI",
".",
"getType",
"(",
")",
")",
"*",
"<NUM_LIT>",
";",
"auto",
"IntNTy",
"=",
"Type",
"::",
"getIntNTy",
"(",
"LI",
".",
"getContext",
"(",
")",
",",
"LdBits",
")",
";",
"PointerType"... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 6,445 | [
"Base",
"=",
"RHS",
";"
] | [
"const",
"SDNode",
"*",
"Node",
"=",
"N",
".",
"getNode",
"(",
")",
";",
"for",
"(",
"SDNode",
"*",
"UI",
":",
"Node",
"->",
"uses",
"(",
")",
")",
"{",
"if",
"(",
"!",
"isa",
"<",
"MemSDNode",
">",
"(",
"*",
"UI",
")",
")",
"return",
"false"... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 6,446 | [
";"
] | [
"DT",
"=",
"&",
"getAnalysis",
"<",
"DominatorTreeWrapperPass",
">",
"(",
")",
".",
"getDomTree",
"(",
")",
";",
"visit",
"(",
"F",
")",
";",
"return",
"true"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 6,447 | [
",",
"MVT",
"::",
"v2f64",
",",
"MVT",
"::",
"v2i32",
",",
"<NUM_LIT>",
"}",
",",
"{",
"ISD",
"::",
"UINT_TO_FP",
",",
"MVT",
"::",
"v2f64",
",",
"MVT",
"::",
"v2i32",
",",
"<NUM_LIT>",
"}",
",",
"{",
"ISD",
"::",
"SINT_TO_FP",
",",
"MVT",
"::",
... | [
"}",
";",
"if",
"(",
"Src",
"->",
"isVectorTy",
"(",
")",
"&&",
"ST",
"->",
"hasNEON",
"(",
")",
"&&",
"(",
"ISD",
"==",
"ISD",
"::",
"FP_ROUND",
"||",
"ISD",
"==",
"ISD",
"::",
"FP_EXTEND",
")",
")",
"{",
"std",
"::",
"pair",
"<",
"unsigned",
... |
GCC | ia64 | MD | next_suggestion | CPU | 6,448 | [
"(",
"not",
"(",
"match_test",
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"and",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
GCC | i386 | CPP | stmt_completion | CPU | 6,449 | [
"v8hi",
")",
"_",
"_",
"W",
",",
"(",
"_",
"_",
"mmask8",
")",
"_",
"_",
"U",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_mask_srl_epi16",
"(",
"_",
"_",
"m128i",
"_",
"_",
"W",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 6,450 | [
"}"
] | [
"let",
"Defs",
"=",
"[",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isTaken",
"=",
"Inst",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"isExtentSi... |
LLVM | ARM | CPP | program_repair | CPU | 6,451 | [
"<FIXS>",
"if",
"(",
"!",
"Subtarget",
".",
"isThumb1Only",
"(",
")",
")",
"<FIXE>"
] | [
"PM",
".",
"add",
"(",
"createARMExpandPseudoPass",
"(",
")",
")",
";",
"if",
"(",
"EarlyIfConvert",
"&&",
"OptLevel",
"!=",
"CodeGenOpt",
"::",
"None",
")",
"{",
"<BUGS>",
"if",
"(",
"!",
"Subtarget",
".",
"isThumb1Only",
"(",
")",
")",
"<BUGE>",
"PM",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 6,452 | [
"<NUM_LIT>",
")",
"&",
"<NUM_LIT>",
";"
] | [
"assert",
"(",
"(",
"NumElts",
"==",
"RawMask",
".",
"size",
"(",
")",
")",
"&&",
"<STR_LIT>",
"Unexpected mask size",
"<STR_LIT>",
")",
";",
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
",",
"e",
"=",
"RawMask",
".",
"size",
"(",
")",
";",
"i",
"<... |
LLVM | ARM | CPP | stmt_completion | CPU | 6,453 | [
")",
";"
] | [
"if",
"(",
"!",
"LoRegsToSave",
".",
"none",
"(",
")",
")",
"{",
"MachineInstrBuilder",
"MIB",
"=",
"BuildMI",
"(",
"MBB",
",",
"MI",
",",
"DL",
",",
"TII",
".",
"get",
"(",
"ARM",
"::",
"tPUSH",
")",
")",
".",
"add",
"(",
"predOps",
"(",
"<STR_L... |
GCC | clipper | CPP | program_repair | CPU | 6,454 | [
"<FIXS>",
"u",
"=",
"build",
"(",
"ARRAY_REF",
",",
"ptr_type_node",
",",
"reg_field",
",",
"build_int_2",
"(",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
")",
";",
"<FIXE>"
] | [
"t",
"=",
"build1",
"(",
"NOP_EXPR",
",",
"ptr_type_node",
",",
"save_area",
")",
";",
"<BUGS>",
"u",
"=",
"build",
"(",
"ARRAY_REF",
",",
"ptr_type_node",
",",
"reg_field",
",",
"build_int",
"(",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
")",
";",
"<BUGE>",
"... |
LLVM | X86 | CPP | next_suggestion | CPU | 6,455 | [
"}"
] | [
"SDValue",
"N1",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"ConstantSDNode",
"*",
"N1C",
"=",
"dyn_cast",
"<",
"ConstantSDNode",
">",
"(",
"N1",
")",
";",
"EVT",
"VT",
"=",
"N0",
".",
"getValueType",
"(",
")",
";",
"if",
"(",
"VT",
... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 6,456 | [
")",
";"
] | [
"releaseMemory",
"("
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 6,457 | [
"{",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 6,458 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"nzcv",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"cond",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"op",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 6,459 | [
"SMLoc",
"RegLoc",
"=",
"getRegLoc",
"(",
"Reg",
",",
"Operands",
")",
";"
] | [
"if",
"(",
"Opc",
"!=",
"AMDGPU",
"::",
"DS_GWS_INIT_vi",
"&&",
"Opc",
"!=",
"AMDGPU",
"::",
"DS_GWS_BARRIER_vi",
"&&",
"Opc",
"!=",
"AMDGPU",
"::",
"DS_GWS_SEMA_BR_vi",
")",
"return",
"true",
";",
"const",
"MCRegisterInfo",
"*",
"MRI",
"=",
"getMRI",
"(",
... |
GCC | pa | MD | program_repair | CPU | 6,460 | [
"<FIXS>",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"<FIXE>"
] | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set",
"(",
"attr",
"<STR_LIT>",
")",
"(",
"if_then_else",
"(",
"lt",
"(",
"abs",
"(",
"minus",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"plus",
"(",
"pc",
")",
"(",
"const_int",
"<NUM_LIT>",
")... |
LLVM | X86 | CPP | stmt_completion | CPU | 6,461 | [
",",
"const",
"MCFixup",
"&",
"Fixup",
",",
"MCValue",
"Target",
",",
"uint64_t",
"&",
"FixedValue",
")",
"{"
] | [
"void",
"RecordRelocation",
"(",
"MachObjectWriter",
"*",
"Writer",
",",
"const",
"MCAssembler",
"&",
"Asm",
",",
"const",
"MCAsmLayout",
"&",
"Layout",
",",
"const",
"MCFragment",
"*",
"Fragment"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 6,462 | [
"=",
"X86",
"::",
"COND_O",
";"
] | [
"SDValue",
"Chain",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"Cond",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"Dest",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDLoc",
"dl",
"(",
... |
GCC | i386 | MD | stmt_completion | CPU | 6,463 | [
")"
] | [
"(",
"clobber",
"(",
"reg",
":",
"XF",
"ST1_REG",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"XF",
"ST2_REG",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"XF",
"ST3_REG",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"XF",
"ST4_REG",
")",
")",
"(",... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 6,464 | [
"{",
"WebAssembly",
"::",
"TI_LOCAL",
",",
"<STR_LIT>",
"wasm-local",
"<STR_LIT>",
"}",
",",
"{",
"WebAssembly",
"::",
"TI_GLOBAL_FIXED",
",",
"<STR_LIT>",
"wasm-global-fixed",
"<STR_LIT>",
"}",
",",
"{",
"WebAssembly",
"::",
"TI_OPERAND_STACK",
",",
"<STR_LIT>",
... | [
"ArrayRef",
"<",
"std",
"::",
"pair",
"<",
"int",
",",
"const",
"char",
"*",
">>",
"WebAssemblyInstrInfo",
"::",
"getSerializableTargetIndices",
"(",
")",
"const",
"{",
"static",
"const",
"std",
"::",
"pair",
"<",
"int",
",",
"const",
"char",
"*",
">",
"... |
GCC | i386 | CPP | stmt_completion | CPU | 6,465 | [
"_",
"A",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_popcnt_epi64",
"(",
"_",
"_",
"m128i",
"_"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 6,466 | [
"hasMinSize",
"(",
")",
";"
] | [
"return",
"!",
"Subtarget",
"->"
] |
GCC | cr16 | MD | next_suggestion | MPU | 6,467 | [
")"
] | [
"[",
"(",
"unspec",
":",
"SI",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
"UNSPEC_RETURN_ADDR",
")",
"(",
"return",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] |
LLVM | ARM64 | TD | next_suggestion | CPU | 6,468 | [
"}"
] | [
"def",
"UWDri",
":",
"BaseIntegerToFPUnscaled",
"<",
"isUnsigned",
",",
"GPR32",
",",
"FPR64",
",",
"f64",
",",
"asm",
",",
"node",
">",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_... |
LLVM | SystemZ | TD | next_suggestion | CPU | 6,469 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"R1",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"R1",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"R3",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"R2",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"op",
";"
] |
GCC | arm | MD | stmt_completion | CPU | 6,470 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>"
] |
GCC | i386 | MD | next_suggestion | CPU | 6,471 | [
"{"
] | [
"(",
"define_insn_and_split",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
":",
"CC",
"FLAGS_REG",
")",
"(",
"unspec",
":",
"CC",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_PARITY",
")",
")",
"(",
"clobber",... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 6,472 | [
"reserveRegisterTuples",
"(",
"Reserved",
",",
"Reg",
")",
";"
] | [
"for",
"(",
"unsigned",
"i",
"=",
"MaxNumSGPRs",
";",
"i",
"<",
"TotalNumSGPRs",
";",
"++",
"i",
")",
"{",
"unsigned",
"Reg",
"=",
"AMDGPU",
"::",
"SGPR_32RegClass",
".",
"getRegister",
"(",
"i",
")",
";",
"reserveRegisterTuples",
"(",
"Reserved",
",",
"... |
GCC | m68k | MD | program_repair | MPU | 6,473 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"minus",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_... | [
"}",
"<STR_LIT>",
"subdi3",
"<STR_LIT>",
"general_operand",
"<STR_LIT>",
"=",
"d",
",",
",",
"d",
",",
"o",
">",
"<STR_LIT>",
"general_operand",
"<STR_LIT>",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"<STR_LIT>",
"general_operand",
"<STR_L... |
GCC | aarch64 | CPP | program_repair | CPU | 6,474 | [
"<FIXS>",
"nullptr",
",",
"nullptr",
"<FIXE>"
] | [
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"&",
"tsv110_advsimd_vector_cost",
",",
"<BUGS>",
"NULL",
",",
"<BUGE>",
"}",
";",
"static",
"const",
"advsimd_vec_cost",
"cortexa57_advsimd_vector_cost",
"="
] |
GCC | rs6000 | CPP | next_suggestion | CPU | 6,475 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"void",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_store_pd1",
"(",
"double",
"*",
"_",
"_",
"P",
",",
"_",
"_",
"m1... |
GCC | loongarch | CPP | next_suggestion | CPU | 6,476 | [
"case",
"SYMBOL_PCREL64",
":"
] | [
"if",
"(",
"!",
"TARGET_EXPLICIT_RELOCS",
")",
"return",
"false",
";",
"if",
"(",
"(",
"GET_CODE",
"(",
"addr",
")",
"==",
"HIGH",
"&&",
"mode",
"==",
"MAX_MACHINE_MODE",
")",
"||",
"!",
"loongarch_symbolic_constant_p",
"(",
"addr",
",",
"&",
"symbol_type",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 6,477 | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rm",
";"
] | [
"class",
"BaseSIMDZipVector",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"size",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"opc",
",",
"RegisterOperand",
"regtype",
",",
"string",
"asm",
",",
"string",
"kind",
",",
"SDNode",
"OpNode",
",",
"ValueType",
"valty",
">",
":... |
LLVM | XCore | CPP | stmt_completion | MPU | 6,478 | [
";"
] | [
"MCSection",
"*",
"XCoreTargetObjectFile",
"::",
"getSectionForConstant",
"(",
"const",
"DataLayout",
"&",
"DL",
",",
"SectionKind",
"Kind",
",",
"const",
"Constant",
"*",
"C",
",",
"Align",
"&",
"Alignment",
")",
"const",
"{",
"if",
"(",
"Kind",
".",
"isMer... |
LLVM | AArch64 | TD | stmt_completion | CPU | 6,479 | [
"SDT_AArch64unvec",
">",
";"
] | [
"def",
"AArch64cmgtz",
":",
"SDNode",
"<",
"<STR_LIT>",
","
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 6,480 | [
"let",
"accessSize",
"=",
"ByteAccess",
";"
] | [
"def",
"L2_ploadrbt_pi",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
",",
"IntRegs",
":",
"$",
"Rx32",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pt4",
",",
"IntRegs",
":",
"$",
"Rx32in",
",",
"s4_0Imm",
":",
"$",
"Ii",
")",
",... |
GCC | nds32 | CPP | code_generation | CPU | 6,481 | [
"static",
"rtx",
"nds32_expand_priority_builtin",
"(",
"enum",
"insn_code",
"icode",
",",
"tree",
"exp",
",",
"rtx",
"target",
",",
"const",
"char",
"*",
"name",
")",
"{",
"rtx",
"pat",
";",
"rtx",
"op0",
"=",
"nds32_read_argument",
"(",
"exp",
",",
"<NUM_... | [
"Expand",
"set",
"int",
"priority",
"builtins",
"."
] |
GCC | rs6000 | CPP | program_repair | CPU | 6,482 | [
"<FIXS>",
"if",
"(",
"restore_lr",
")",
"<FIXE>"
] | [
"emit_insn",
"(",
"generate_set_vrsave",
"(",
"reg",
",",
"info",
",",
"<NUM_LIT>",
")",
")",
";",
"}",
"<BUGS>",
"if",
"(",
"info",
"->",
"lr_save_p",
")",
"<BUGE>",
"{",
"rtx",
"mem",
"=",
"gen_frame_mem_offset",
"(",
"Pmode",
",",
"frame_reg_rtx",
",",
... |
GCC | alpha | CPP | program_repair | MPU | 6,483 | [
"<FIXS>",
"emit_insn",
"(",
"gen_rtx_SET",
"(",
"out",
",",
"gen_rtx_FLOAT",
"(",
"mode",
",",
"in",
")",
")",
")",
";",
"<FIXE>"
] | [
"emit_cmp_and_jump_insns",
"(",
"in",
",",
"const0_rtx",
",",
"LT",
",",
"const0_rtx",
",",
"DImode",
",",
"<NUM_LIT>",
",",
"neglab",
")",
";",
"<BUGS>",
"emit_insn",
"(",
"gen_rtx_SET",
"(",
"VOIDmode",
",",
"out",
",",
"gen_rtx_FLOAT",
"(",
"mode",
",",
... |
LLVM | LM32 | CPP | stmt_completion | MPU | 6,484 | [
")",
";"
] | [
"LM32TargetMachine",
"::",
"LM32TargetMachine",
"(",
"const",
"Target",
"&",
"T",
",",
"StringRef",
"TT",
",",
"StringRef",
"CPU",
",",
"StringRef",
"FS",
",",
"const",
"TargetOptions",
"&",
"Options",
",",
"Reloc",
"::",
"Model",
"RM",
",",
"CodeModel",
"::... |
LLVM | Hexagon | TD | next_suggestion | DSP | 6,485 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ry32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ru32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rs32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rs32",
"{",
"<NUM_LIT>",
"-",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 6,486 | [
"return",
"false",
";"
] | [
"if",
"(",
"checkInFPOPrologue",
"(",
"L",
")",
")",
"return",
"true",
";",
"FPOInstruction",
"Inst",
";",
"Inst",
".",
"Label",
"=",
"emitFPOLabel",
"(",
")",
";",
"Inst",
".",
"Op",
"=",
"FPOInstruction",
"::",
"PushReg",
";",
"Inst",
".",
"RegOrOffset... |
LLVM | AMDGPU | CPP | code_generation | GPU | 6,487 | [
"Register",
"SITargetLowering",
"::",
"getRegisterByName",
"(",
"const",
"char",
"*",
"RegName",
",",
"LLT",
"VT",
",",
"const",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"Register",
"Reg",
"=",
"StringSwitch",
"<",
"Register",
">",
"(",
"RegName",
")... | [
"Return",
"the",
"register",
"ID",
"of",
"the",
"name",
"passed",
"in",
"."
] |
GCC | rs6000 | MD | program_repair | CPU | 6,488 | [
"<FIXS>",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"(",
"value",
"&",
"<NUM_LIT>",
")",
"?",
"constm1_rtx",
":",
"const0_rtx",
"<FIXE>",
"<FIXS>",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"GEN_INT",
"(",
"value",
">",
">",
"<NUM_LIT>",
")",
"operands",
"[",
... | [
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"]",
"<STR_LIT>",
")"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 6,489 | [
"}"
] | [
"if",
"(",
"!",
"hasSourceMods",
"(",
"Use",
")",
")",
"return",
"false",
";",
"if",
"(",
"!",
"opMustUseVOP3Encoding",
"(",
"Use",
",",
"MRI",
")",
")",
"{",
"if",
"(",
"++",
"NumMayIncreaseSize",
">",
"CostThreshold",
")",
"return",
"false",
";",
"}"... |
LLVM | WebAssembly | CPP | program_repair | Virtual ISA | 6,490 | [
"<FIXS>",
"WASM_LOAD_STORE",
"(",
"LOAD16_SPLAT",
")",
"<FIXE>"
] | [
"WASM_LOAD_STORE",
"(",
"ATOMIC_RMW16_U_XCHG_I64",
")",
"WASM_LOAD_STORE",
"(",
"ATOMIC_RMW16_U_CMPXCHG_I32",
")",
"WASM_LOAD_STORE",
"(",
"ATOMIC_RMW16_U_CMPXCHG_I64",
")",
"<BUGS>",
"WASM_LOAD_STORE",
"(",
"LOAD_SPLAT_v16x8",
")",
"<BUGE>",
"WASM_LOAD_STORE",
"(",
"LOAD_LAN... |
LLVM | WebAssembly | CPP | program_repair | Virtual ISA | 6,491 | [
"<FIXS>",
"Params",
".",
"push_back",
"(",
"PtrTy",
")",
";",
"<FIXE>"
] | [
"Rets",
".",
"push_back",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
"::",
"I32",
")",
";",
"Rets",
".",
"push_back",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
"::",
"I32",
")",
";",
"#",
"else",
"<BUGS>",
"Params",
".",
"push_back",
"(",
"iPTR",
")",
";",
"<BUGE... |
GCC | arm | MD | stmt_completion | CPU | 6,492 | [
"match_code",
"<STR_LIT>",
")"
] | [
"(",
"define_constraint",
"<STR_LIT>",
"<STR_LIT>",
"(",
"and",
"("
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 6,493 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NU... |
LLVM | ARM | CPP | next_suggestion | CPU | 6,494 | [
"return",
"CallResult",
".",
"first",
";"
] | [
"Argument",
"=",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"dl",
",",
"PtrVT",
",",
"Argument",
",",
"PICLabel",
")",
";",
"ArgListTy",
"Args",
";",
"ArgListEntry",
"Entry",
";",
"Entry",
".",
"Node",
"=",
"Argument",
";",
"Entry",... |
LLVM | ARM | TD | next_suggestion | CPU | 6,495 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rn",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rd",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_L... |
LLVM | Mips | CPP | code_generation | CPU | 6,496 | [
"virtual",
"unsigned",
"getABIAlignmentForCallingConv",
"(",
"Type",
"*",
"ArgTy",
",",
"DataLayout",
"DL",
")",
"const",
"override",
"{",
"if",
"(",
"ArgTy",
"->",
"isVectorTy",
"(",
")",
")",
"return",
"std",
"::",
"min",
"(",
"DL",
".",
"getABITypeAlignme... | [
"Return",
"the",
"correct",
"alignment",
"for",
"the",
"current",
"calling",
"convention",
"."
] |
GCC | sh | MD | next_suggestion | CPU | 6,497 | [
"(",
"sign_extend",
":",
"V2DI",
"(",
"match_operand",
":",
"V2SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"V2SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"ss_truncate",
":",
"V2SI",
"(",
"ashiftrt",
":",
"V2DI",
"(",
"mult",
":",
"V2DI",
"(",
"sign_extend",
":",
"V2DI",
"(",
"match_operand",
":",
"V2SI",
"... |
GCC | i386 | MD | next_suggestion | CPU | 6,498 | [
"}",
")"
] | [
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"if_then_else",
":",
"MODEF",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"]",
"{",
"if",
"(",
"MEM_P",
"(",
"operands",
"[",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 6,499 | [
"true",
";"
] | [
"default",
":",
"return",
"false",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.