Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | Hexagon | CPP | next_suggestion | DSP | 6,500 | [
"while",
"(",
"Depth",
"--",
")",
"FrameAddr",
"=",
"DAG",
".",
"getLoad",
"(",
"VT",
",",
"dl",
",",
"DAG",
".",
"getEntryNode",
"(",
")",
",",
"FrameAddr",
",",
"MachinePointerInfo",
"(",
")",
")",
";"
] | [
"SDLoc",
"dl",
"(",
"Op",
")",
";",
"unsigned",
"Depth",
"=",
"cast",
"<",
"ConstantSDNode",
">",
"(",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
"->",
"getZExtValue",
"(",
")",
";",
"SDValue",
"FrameAddr",
"=",
"DAG",
".",
"getCopyFromReg",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 6,501 | [
"<NUM_LIT>",
";"
] | [
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"PC",
"]",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 6,502 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 6,503 | [
"}"
] | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",... |
GCC | mips | MD | stmt_completion | CPU | 6,504 | [
"<STR_LIT>",
")"
] | [
"(",
"define_cpu_unit",
"<STR_LIT>"
] |
LLVM | ARM | TD | stmt_completion | CPU | 6,505 | [
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"v4f32",
":",
"N2V",
"<",
"op24_23",
",",
"op21_20",
",",
"<NUM_LIT>",
",",
"op17_16",
",",
"op11_7",
",",
"<NUM_LIT>",
",",
"op4",
",",
"(",
"outs",
"QPR",
":",
"$",
"Vd",
")",
",",
"(",
"ins",
"QPR",
":",
"$",
"Vm",
")",
",",
"NoItinerar... |
GCC | rs6000 | MD | stmt_completion | CPU | 6,506 | [
"]",
")"
] | [
"(",
"match_operand",
":",
"D64_D128",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_DDEDPD",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | i386 | CPP | stmt_completion | CPU | 6,507 | [
"||",
"alg",
"==",
"rep_prefix_1_byte",
")",
")",
"desired_align",
"=",
"<NUM_LIT>",
";"
] | [
"int",
"desired_align",
"=",
"<NUM_LIT>",
";",
"gcc_assert",
"(",
"alg",
"!=",
"no_stringop",
")",
";",
"if",
"(",
"alg",
"==",
"libcall",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"move_mode",
"==",
"VOIDmode",
")",
"return",
"<NUM_LIT>",
";",
"desired_... |
LLVM | Cpu0 | CPP | stmt_completion | CPU | 6,508 | [
"const",
"{"
] | [
"bool",
"isOutArgFI",
"(",
"int",
"FI",
")"
] |
GCC | arm | CPP | stmt_completion | CPU | 6,509 | [
"_",
"_",
"b",
")",
";"
] | [
"return",
"_",
"_",
"builtin_mve_vsubq_n_sv4si",
"(",
"_",
"_",
"a",
","
] |
LLVM | X86 | CPP | next_suggestion | CPU | 6,510 | [
"}"
] | [
"APInt",
"XorC",
"=",
"cast",
"<",
"ConstantSDNode",
">",
"(",
"Op1",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
"->",
"getAPIntValue",
"(",
")",
";",
"EVT",
"VT",
"=",
"Op0",
".",
"getValueType",
"(",
")",
";",
"SDValue",
"NewXor",
"=",
"DAG",
"... |
GCC | arm | MD | stmt_completion | CPU | 6,511 | [
")"
] | [
"(",
"define_bypass",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 6,512 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rd",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rd",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"immr",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"imms",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
";",
"le... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 6,513 | [
"return",
"false",
";"
] | [
"static",
"bool",
"MBBDefinesCTR",
"(",
"MachineBasicBlock",
"&",
"MBB",
")",
"{",
"for",
"(",
"MachineBasicBlock",
"::",
"iterator",
"I",
"=",
"MBB",
".",
"begin",
"(",
")",
",",
"IE",
"=",
"MBB",
".",
"end",
"(",
")",
";",
"I",
"!=",
"IE",
";",
"... |
LLVM | X86 | CPP | code_generation | CPU | 6,514 | [
"bool",
"X86CallLowering",
"::",
"lowerReturn",
"(",
"MachineIRBuilder",
"&",
"MIRBuilder",
",",
"const",
"Value",
"*",
"Val",
",",
"ArrayRef",
"<",
"Register",
">",
"VRegs",
",",
"FunctionLoweringInfo",
"&",
"FLI",
")",
"const",
"{",
"assert",
"(",
"(",
"("... | [
"This",
"hook",
"behaves",
"as",
"the",
"extended",
"lowerReturn",
"function",
",",
"but",
"for",
"targets",
"that",
"do",
"not",
"support",
"swifterror",
"value",
"promotion",
"."
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 6,515 | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":"
] | [
"bool",
"AArch64InstrInfo",
"::",
"isSchedulingBoundary",
"(",
"const",
"MachineInstr",
"&",
"MI",
",",
"const",
"MachineBasicBlock",
"*",
"MBB",
",",
"const",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"if",
"(",
"TargetInstrInfo",
"::",
"isSchedulingBounda... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 6,516 | [
":"
] | [
"return",
"false",
";",
"case",
"AsmToken",
"::",
"Identifier",
":",
"case",
"AsmToken",
"::",
"LParen",
":",
"case",
"AsmToken",
"::",
"Plus",
":",
"case",
"AsmToken",
"::",
"Minus",
":",
"case",
"AsmToken",
"::",
"Integer",
":",
"case",
"AsmToken",
"::",... |
GCC | mmix | MD | stmt_completion | CPU | 6,517 | [
")"
] | [
"{",
"RTX_CODE",
"code",
"=",
"GET_CODE",
"(",
"op"
] |
LLVM | ARM | CPP | program_repair | CPU | 6,518 | [
"<FIXS>",
"bool",
"RequireVFPRegisterList",
";",
"<FIXE>",
"<FIXS>",
"RequireVFPRegisterList",
"=",
"Name",
".",
"startswith",
"(",
"<STR_LIT>",
"fldm",
"<STR_LIT>",
")",
"||",
"Name",
".",
"startswith",
"(",
"<STR_LIT>",
"fstm",
"<STR_LIT>",
")",
";",
"<FIXE>",
... | [
"SMLoc",
"NameLoc",
",",
"SmallVectorImpl",
"MCParsedAsmOperand",
"*",
">",
"&",
"Operands",
")",
"{",
"<BUGS>",
"bool",
"HasPrecisionRestrictions",
";",
"<BUGE>",
"bool",
"AcceptDoublePrecisionOnly",
";",
"bool",
"AcceptSinglePrecisionOnly",
";",
"<BUGS>",
"HasPrecisio... |
LLVM | Hexagon | TD | stmt_completion | DSP | 6,519 | [
"=",
"<NUM_LIT>",
";"
] | [
"def",
"J2_trap0",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"u8_0Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_fc3999b4",
",",
"TypeJ",
">",
",",
"Enc_a51a9a",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 6,520 | [
"return",
"Helper",
".",
"lowerPhis",
"(",
")",
";"
] | [
"bool",
"AMDGPUGlobalISelDivergenceLowering",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"MachineDominatorTree",
"&",
"DT",
"=",
"getAnalysis",
"<",
"MachineDominatorTreeWrapperPass",
">",
"(",
")",
".",
"getDomTree",
"(",
")",
";",
"... |
LLVM | XCore | CPP | stmt_completion | MPU | 6,521 | [
"isCommon",
"(",
")",
")",
"return",
"BSSSectionLarge",
";"
] | [
"if",
"(",
"Kind",
".",
"isMergeableConst16",
"(",
")",
")",
"return",
"MergeableConst16Section",
";",
"}",
"Type",
"*",
"ObjType",
"=",
"GO",
"->",
"getValueType",
"(",
")",
";",
"auto",
"&",
"DL",
"=",
"GO",
"->",
"getParent",
"(",
")",
"->",
"getDat... |
LLVM | AArch64 | TD | stmt_completion | CPU | 6,522 | [
"LDCLRAB",
",",
"LDCLRAH",
",",
"LDCLRAW",
",",
"LDCLRAX",
")",
">",
";"
] | [
"def",
":",
"InstRW",
"<",
"[",
"A64FXWrite_5Cyc_GI5",
",",
"WriteAtomic",
"]",
",",
"(",
"instrs"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 6,523 | [
"f64",
")",
"&&",
"<STR_LIT>",
"Only expecting float/double",
"<STR_LIT>",
")",
";"
] | [
"assert",
"(",
"(",
"Op",
".",
"getValueType",
"(",
")",
"==",
"MVT",
"::",
"f32",
"||",
"Op",
".",
"getValueType",
"(",
")",
"==",
"MVT",
"::"
] |
GCC | i386 | MD | next_suggestion | CPU | 6,524 | [
"(",
"unspec",
":",
"V2SF",
"[",
"(",
"match_operand",
":",
"V2SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V2SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | bfin | CPP | program_repair | DSP | 6,525 | [
"<FIXS>",
"*",
"total",
"+=",
"rtx_cost",
"(",
"op0",
",",
"MULT",
",",
"<NUM_LIT>",
",",
"speed",
")",
";",
"<FIXE>",
"<FIXS>",
"*",
"total",
"+=",
"rtx_cost",
"(",
"op1",
",",
"MULT",
",",
"<NUM_LIT>",
",",
"speed",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"GET_CODE",
"(",
"op0",
")",
"!=",
"REG",
"&&",
"(",
"GET_CODE",
"(",
"op0",
")",
"!=",
"SUBREG",
"||",
"GET_CODE",
"(",
"SUBREG_REG",
"(",
"op0",
")",
")",
"!=",
"REG",
")",
")",
"<BUGS>",
"*",
"total",
"+=",
"rtx_cost",
"(",
"op0",
"... |
GCC | m68k | CPP | next_suggestion | MPU | 6,526 | [
"case",
"LEU",
":"
] | [
"case",
"GTU",
":",
"output_asm_insn",
"(",
"<STR_LIT>",
"dbhi %0,%l1\\n\\tjhi %l2",
"<STR_LIT>",
",",
"operands",
")",
";",
"break",
";",
"case",
"LT",
":",
"output_asm_insn",
"(",
"<STR_LIT>",
"dblt %0,%l1\\n\\tjlt %l2",
"<STR_LIT>",
",",
"operands",
")",
";",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 6,527 | [
"let",
"accessSize",
"=",
"DoubleWordAccess",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"PostInc",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 6,528 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Pt4",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Pt4",
"{",
"<NUM_LIT>",
"-",
"<N... |
LLVM | ARM | TD | next_suggestion | CPU | 6,529 | [
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"GPR",
":",
"$",
"base",
",",
"GPR",
":",
"$",
"offsreg",
",",
"i32imm",
":",
"$",
"offsimm",
")",
";"
] | [
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"ParserMatchClass",
"=",
"AddrMode2AsmOperand",
";"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 6,530 | [
"return",
"MBB",
".",
"erase",
"(",
"I",
")",
";"
] | [
"unsigned",
"Align",
"=",
"getStackAlignment",
"(",
")",
";",
"int64_t",
"Amount",
"=",
"I",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getImm",
"(",
")",
";",
"Amount",
"=",
"alignTo",
"(",
"Amount",
",",
"Align",
")",
";",
"if",
"(",
"!",
"Is... |
LLVM | X86 | CPP | code_generation | CPU | 6,531 | [
"bool",
"X86TTIImpl",
"::",
"isLegalNTLoad",
"(",
"Type",
"*",
"DataType",
",",
"llvm",
"::",
"Align",
"Alignment",
")",
"{",
"unsigned",
"DataSize",
"=",
"DL",
".",
"getTypeStoreSize",
"(",
"DataType",
")",
";",
"if",
"(",
"Alignment",
">=",
"DataSize",
"... | [
"Return",
"true",
"if",
"the",
"target",
"supports",
"nontemporal",
"load",
"."
] |
GCC | nds32 | CPP | next_suggestion | CPU | 6,532 | [
"return",
"false",
";"
] | [
"bool",
"pbsada_insn_ra_rb_dep_reg_p",
"(",
"rtx",
"pbsada_insn",
",",
"rtx",
"def_reg",
")",
"{",
"rtx",
"unspec_rtx",
"=",
"SET_SRC",
"(",
"PATTERN",
"(",
"pbsada_insn",
")",
")",
";",
"gcc_assert",
"(",
"GET_CODE",
"(",
"unspec_rtx",
")",
"==",
"UNSPEC",
... |
GCC | powerpcspe | CPP | next_suggestion | CPU | 6,533 | [
"}"
] | [
"vec_uint4",
"sixteen",
"=",
"(",
"vec_uint4",
")",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"}",
";",
"return",
"(",
"(",
"qword",
")",
"(",
"vec_sl",
"(",
"vec_mule",
"(",
"(",
"vec_short8",
")",
"(",
"a",
")",
",",
"... |
LLVM | XCore | CPP | next_suggestion | MPU | 6,534 | [
"}"
] | [
"MachineMemOperand",
"*",
"MMO",
"=",
"MF",
"->",
"getMachineMemOperand",
"(",
"MachinePointerInfo",
"::",
"getFixedStack",
"(",
"*",
"MF",
",",
"FrameIndex",
")",
",",
"MachineMemOperand",
"::",
"MOLoad",
",",
"MFI",
".",
"getObjectSize",
"(",
"FrameIndex",
")"... |
GCC | i386 | CPP | stmt_completion | CPU | 6,535 | [
"_",
"_",
"v8si",
")",
"_",
"_",
"B",
",",
"<NUM_LIT>",
",",
"_",
"_",
"U",
")",
";"
] | [
"return",
"(",
"_",
"_",
"mmask8",
")",
"_",
"_",
"builtin_ia32_ucmpd256_mask",
"(",
"(",
"_",
"_",
"v8si",
")",
"_",
"_",
"A",
",",
"("
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 6,536 | [
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
GCC | arm | MD | next_suggestion | CPU | 6,537 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 6,538 | [
"llvm",
"::",
"StringRef",
"region",
"=",
"pInput",
".",
"memArea",
"(",
")",
"->",
"request",
"(",
"offset",
",",
"size",
")",
";"
] | [
"uint64_t",
"offset",
"=",
"pInput",
".",
"fileOffset",
"(",
")",
"+",
"pSD",
".",
"getSection",
"(",
")",
".",
"offset",
"(",
")",
";",
"uint64_t",
"size",
"=",
"pSD",
".",
"getSection",
"(",
")",
".",
"size",
"(",
")",
";",
"Fragment",
"*",
"frag... |
LLVM | AMDGPU | CPP | program_repair | GPU | 6,539 | [
"<FIXS>",
"let",
"OtherPredicates",
"=",
"[",
"HasAtomicFaddNoRtnInsts",
"]",
"in",
"{",
"defm",
":",
"GlobalFLATAtomicPatsNoRtn",
"<STR_LIT>",
"GLOBAL_ATOMIC_ADD_F32",
"<STR_LIT>",
",",
"<STR_LIT>",
"atomic_load_fadd_global",
"<STR_LIT>",
",",
"f32",
">",
";",
"defm",
... | [
"defm",
":",
"GlobalFLATAtomicIntrPats",
"<STR_LIT>",
"GLOBAL_ATOMIC_FMAX_X2",
"<STR_LIT>",
",",
"<STR_LIT>",
"int_amdgcn_global_atomic_fmax",
"<STR_LIT>",
",",
"f64",
">",
";",
"}",
"<BUGS>",
"let",
"OtherPredicates",
"=",
"[",
"HasAtomicFaddNoRtnInsts",
"]",
"indefm",
... |
GCC | v850 | CPP | stmt_completion | MPU | 6,540 | [
"<NUM_LIT>",
"==",
"<NUM_LIT>",
")",
"&&",
"constraint_satisfied_p",
"(",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
",",
"CONSTRAINT_K",
")",
")",
")",
"&&",
"GET_MODE_SIZE",
"(",
"mode",
")",
"<=",
"GET_MODE_SIZE",
"(",
"word_mode",
")",
")",
"return",
"tr... | [
"if",
"(",
"v850_rtx_ok_for_base_p",
"(",
"x",
",",
"strict_p",
")",
")",
"return",
"true",
";",
"if",
"(",
"CONSTANT_ADDRESS_P",
"(",
"x",
")",
"&&",
"(",
"mode",
"==",
"QImode",
"||",
"INTVAL",
"(",
"x",
")",
"%",
"<NUM_LIT>",
"==",
"<NUM_LIT>",
")",... |
LLVM | X86 | CPP | stmt_completion | CPU | 6,541 | [
",",
"true",
",",
"false",
")",
";"
] | [
"SDValue",
"X86TargetLowering",
"::",
"LowerFP_TO_SINT",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"assert",
"(",
"!",
"Op",
".",
"getSimpleValueType",
"(",
")",
".",
"isVector",
"(",
")",
")",
";",
"std",
"::",
"pair",
"<... |
LLVM | LC3b | CPP | next_suggestion | CPU | 6,542 | [
"GPRel32Directive",
"=",
"<STR_LIT>",
"\\t.gpword\\t",
"<STR_LIT>",
";"
] | [
"LC3bMCAsmInfo",
"::",
"LC3bMCAsmInfo",
"(",
"StringRef",
"TT",
")",
"{",
"Triple",
"TheTriple",
"(",
"TT",
")",
";",
"AlignmentIsInBytes",
"=",
"false",
";",
"Data16bitsDirective",
"=",
"<STR_LIT>",
"\\t.2byte\\t",
"<STR_LIT>",
";",
"Data32bitsDirective",
"=",
"<... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 6,543 | [
"if",
"(",
"isFLAT",
"(",
"MIb",
")",
")",
"return",
"checkInstOffsetsDoNotOverlap",
"(",
"MIa",
",",
"MIb",
")",
";"
] | [
"assert",
"(",
"(",
"MIa",
".",
"mayLoad",
"(",
")",
"||",
"MIa",
".",
"mayStore",
"(",
")",
")",
"&&",
"<STR_LIT>",
"MIa must load from or modify a memory location",
"<STR_LIT>",
")",
";",
"assert",
"(",
"(",
"MIb",
".",
"mayLoad",
"(",
")",
"||",
"MIb",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 6,544 | [
"<NUM_LIT>",
";"
] | [
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"PC",
"]",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",... |
GCC | i386 | CPP | next_suggestion | CPU | 6,545 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_maskz_lzcnt_epi64",
"(",
"_",
"_",
"mmask8",
"_",
"_",
"... |
GCC | rs6000 | CPP | stmt_completion | CPU | 6,546 | [
"_",
"_",
"even_n0",
")",
";"
] | [
"const",
"_",
"_",
"v4sf",
"_",
"_",
"even_n0",
"=",
"{",
"-",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"-",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"}",
";",
"_",
"_",
"v4sf",
"_",
"_",
"even_neg_Y",
"=",
"vec_xor",
"(",
"_",
"_",
"Y",
","
] |
LLVM | CSKY | CPP | code_generation | CPU | 6,547 | [
"const",
"CSKYSubtarget",
"*",
"CSKYTargetMachine",
"::",
"getSubtargetImpl",
"(",
"const",
"Function",
"&",
"F",
")",
"const",
"{",
"Attribute",
"CPUAttr",
"=",
"F",
".",
"getFnAttribute",
"(",
"<STR_LIT>",
"target-cpu",
"<STR_LIT>",
")",
";",
"Attribute",
"Tun... | [
"Virtual",
"method",
"implemented",
"by",
"subclasses",
"that",
"returns",
"a",
"reference",
"to",
"that",
"target",
"'s",
"TargetSubtargetInfo-derived",
"member",
"variable",
"."
] |
GCC | visium | MD | next_suggestion | Virtual ISA | 6,548 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | i386 | CPP | stmt_completion | CPU | 6,549 | [
"_",
"_",
"v4si",
")",
"_",
"_",
"A",
",",
"_",
"_",
"M",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"void",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_mask_cvtsepi32_storeu_epi16",
"(",
"void",
"*",
"_",
"_",
"P",
",",
"... |
GCC | i386 | CPP | stmt_completion | CPU | 6,550 | [
"artificial__",
")",
")",
"_",
"mm512_or_epi32",
"(",
"_",
"_",
"m512i",
"_",
"_",
"A",
",",
"_",
"_",
"m512i",
"_",
"_",
"B",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_"
] |
LLVM | SNES | CPP | code_generation | DSP | 6,551 | [
"bool",
"SNESFrameLowering",
"::",
"restoreCalleeSavedRegisters",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"MI",
",",
"const",
"std",
"::",
"vector",
"<",
"CalleeSavedInfo",
">",
"&",
"CSI",
",",
"const",
"TargetRegisterInfo"... | [
"restoreCalleeSavedRegisters",
"-",
"Issues",
"instruction",
"(",
"s",
")",
"to",
"restore",
"all",
"callee",
"saved",
"registers",
"and",
"returns",
"true",
"if",
"it",
"is",
"n't",
"possible",
"/",
"profitable",
"to",
"do",
"so",
"by",
"issuing",
"a",
"ser... |
GCC | rs6000 | MD | stmt_completion | CPU | 6,552 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 6,553 | [
"if",
"(",
"Swap",
")",
"std",
"::",
"swap",
"(",
"Op0",
",",
"Op1",
")",
";"
] | [
"if",
"(",
"VTOp0",
"==",
"MVT",
"::",
"v2i32",
")",
"return",
"SDValue",
"(",
")",
";",
"assert",
"(",
"(",
"Subtarget",
".",
"hasAVX512",
"(",
")",
"||",
"(",
"VT",
"==",
"VTOp0",
")",
")",
"&&",
"<STR_LIT>",
"Value types for source and destination must ... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 6,554 | [
"return",
"false",
";"
] | [
"Register",
"Rs",
"=",
"MI",
".",
"getOperand",
"(",
"IsSub",
"?",
"<NUM_LIT>",
":",
"<NUM_LIT>",
")",
";",
"ExtValue",
"V",
"=",
"MI",
".",
"getOperand",
"(",
"IsSub",
"?",
"<NUM_LIT>",
":",
"<NUM_LIT>",
")",
";",
"assert",
"(",
"EV",
"==",
"V",
"&&... |
LLVM | GBZ80 | CPP | stmt_completion | MPU | 6,555 | [
";"
] | [
"MachineInstr",
"*",
"New",
"=",
"nullptr",
";",
"bool",
"isPostOpc",
";",
"unsigned",
"opcode",
"=",
"getOpcodeforLDST",
"(",
"isStore",
",",
"isPostInc",
",",
"isPostDec",
",",
"InPtrReg",
",",
"PostPtrDead",
",",
"isPostOpc",
")",
";",
"unsigned",
"OpValueR... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 6,556 | [
"}"
] | [
"addPass",
"(",
"createPPCExpandISELPass",
"(",
")",
")",
";",
"if",
"(",
"getOptLevel",
"(",
")",
"!=",
"CodeGenOpt",
"::",
"None",
")",
"addPass",
"(",
"createPPCEarlyReturnPass",
"(",
")",
")",
";",
"addPass",
"(",
"createPPCBranchSelectionPass",
"(",
")",
... |
GCC | i386 | CPP | stmt_completion | CPU | 6,557 | [
"_",
"mmask8",
")",
"_",
"_",
"U",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m128i",
")",
"_",
"_",
"builtin_ia32_psubq128_mask",
"(",
"(",
"_",
"_",
"v2di",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v2di",
")",
"_",
"_",
"B",
",",
"(",
"_",
"_",
"v2di",
")",
"_",
"_",
"W",
",",
"(",
"_"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 6,558 | [
"<STR_LIT>",
";"
] | [
"def",
"A2_tfr",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_57890846",
",",
"TypeALU32_2op",
">",
",",
"Enc_5e2823",
",",
"PredNewRel",
"{",
"let",
"... |
GCC | nds32 | CPP | next_suggestion | CPU | 6,559 | [
"if",
"(",
"!",
"maybe_expand_insn",
"(",
"icode",
",",
"<NUM_LIT>",
",",
"ops",
")",
")",
"error",
"(",
"<STR_LIT>",
"invalid argument to built-in function",
"<STR_LIT>",
")",
";"
] | [
"create_input_operand",
"(",
"&",
"ops",
"[",
"<NUM_LIT>",
"]",
",",
"value0",
",",
"TYPE_MODE",
"(",
"TREE_TYPE",
"(",
"arg0",
")",
")",
")",
";",
"create_input_operand",
"(",
"&",
"ops",
"[",
"<NUM_LIT>",
"]",
",",
"value1",
",",
"TYPE_MODE",
"(",
"TRE... |
LLVM | Hexagon | TD | next_suggestion | DSP | 6,560 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P1",
"]",
... |
LLVM | CSKY | CPP | stmt_completion | CPU | 6,561 | [
",",
"ScratchReg",
")",
".",
"addReg",
"(",
"ScratchReg",
",",
"RegState",
"::",
"Kill",
")",
".",
"addReg",
"(",
"FrameReg",
")",
";"
] | [
"Register",
"NewReg",
"=",
"STI",
".",
"hasE2",
"(",
")",
"?",
"MRI",
".",
"createVirtualRegister",
"(",
"&",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
":",
"MRI",
".",
"createVirtualRegister",
"(",
"&",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"auto",
"*",
... |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 6,562 | [
">",
"pred",
";"
] | [
"class",
"VpuInst_CALC_FP_SPECIAL",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opc",
",",
"string",
"asmstr",
",",
"Operand",
"Pred",
",",
"list",
"<",
"dag",
">",
"pattern",
"=",
"[",
"]",
">",
":",
"VectorInstShort",
"<",
"opc",
",",
"asmstr",
">",
"{",
"l... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 6,563 | [
";"
] | [
"case",
"MVT",
"::",
"i32",
":",
"assert",
"(",
"DestVT",
"==",
"MVT",
"::",
"i64",
"&&",
"<STR_LIT>",
"IntExt i32 to i32?!?",
"<STR_LIT>",
")",
";",
"Opc",
"=",
"isZExt",
"?",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"Imm"... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 6,564 | [
"TargetRegistry",
"::",
"RegisterMCSubtargetInfo",
"(",
"*",
"T",
",",
"createMCSubtargetInfo",
")",
";"
] | [
"void",
"LLVMInitializeWebAssemblyTargetMC",
"(",
")",
"{",
"for",
"(",
"Target",
"*",
"T",
":",
"{",
"&",
"getTheWebAssemblyTarget32",
"(",
")",
",",
"&",
"getTheWebAssemblyTarget64",
"(",
")",
"}",
")",
"{",
"RegisterMCAsmInfoFn",
"X",
"(",
"*",
"T",
",",
... |
LLVM | Videocore | CPP | next_suggestion | DSP | 6,565 | [
"OutOps",
".",
"push_back",
"(",
"Op1",
")",
";"
] | [
"bool",
"VideocoreDAGToDAGISel",
"::",
"SelectInlineAsmMemoryOperand",
"(",
"const",
"SDValue",
"&",
"Op",
",",
"char",
"ConstraintCode",
",",
"std",
"::",
"vector",
"<",
"SDValue",
">",
"&",
"OutOps",
")",
"{",
"SDValue",
"Op0",
",",
"Op1",
";",
"switch",
"... |
GCC | mips | MD | next_suggestion | CPU | 6,566 | [
"(",
"set_attr",
"<STR_LIT>",
"\t",
"<STR_LIT>",
")",
"]",
")"
] | [
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"\t",
"<STR_LIT>",
")"
] |
GCC | mips | MD | stmt_completion | CPU | 6,567 | [
"DI",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_mode_attr",
"size",
"[",
"(",
"QI",
"<STR_LIT>",
")",
"(",
"HI",
"<STR_LIT>",
")",
"(",
"SI",
"<STR_LIT>",
")",
"(",
"DI",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_mode_attr",
"SIZE",
"[",
"(",
"QI",
"<STR_LIT>",
")",
"(",
"HI",
"<STR_LIT>... |
GCC | i386 | MD | stmt_completion | CPU | 6,568 | [
"<STR_LIT>",
")"
] | [
"(",
"define_reservation",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"define_reservation",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"define_reservation",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"define_reservation",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"define_reservation",
"<STR_LIT>"
] |
GCC | m68k | MD | stmt_completion | MPU | 6,569 | [
")",
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"plus",
":",
"DF",
"(",
"float",
":",
"DF",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_operand",
":",
"D... |
LLVM | R600 | CPP | stmt_completion | GPU | 6,570 | [
"->",
"getZExtValue",
"(",
")",
")",
";"
] | [
"unsigned",
"DWordOffset0",
"=",
"C1",
"->",
"getZExtValue",
"(",
")",
"/",
"<NUM_LIT>",
";",
"unsigned",
"DWordOffset1",
"=",
"DWordOffset0",
"+",
"<NUM_LIT>",
";",
"if",
"(",
"isDSOffsetLegal",
"(",
"N0",
",",
"DWordOffset1",
",",
"<NUM_LIT>",
")",
")",
"{... |
GCC | aarch64 | MD | next_suggestion | CPU | 6,571 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | ARM | CPP | program_repair | CPU | 6,572 | [
"<FIXS>",
"Op0",
"=",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"dl",
",",
"CmpVT",
",",
"TmpOp1",
",",
"TmpOp0",
")",
";",
"Op1",
"=",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"dl",
",",
"CmpVT",
",",
... | [
"TmpOp0",
"=",
"Op0",
";",
"TmpOp1",
"=",
"Op1",
";",
"Opc",
"=",
"ISD",
"::",
"OR",
";",
"<BUGS>",
"Op0",
"=",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"dl",
",",
"VT",
",",
"TmpOp1",
",",
"TmpOp0",
")",
";",
"Op1",
"=",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 6,573 | [
"}",
"]",
";"
] | [
"let",
"ParserMatchClass",
"=",
"SVELogicalImmOperand",
"<",
"<NUM_LIT>",
">",
";",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"MCOperandPredicate",
"=",
"[",
"{",
"if",
"(",
"!",
"MCOp",
".",
"isImm",
"(",
")",
")",
"return",
"false",
";",
"int64... |
LLVM | AMDGPU | TD | stmt_completion | GPU | 6,574 | [
",",
"Op",
")",
")",
")",
";"
] | [
"string",
"ret",
"=",
"!",
"subst",
"(",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"!",
"subst",
"(",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"!",
"subst",
"(",
"<STR_LIT>",
",",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 6,575 | [
"}"
] | [
"def",
"A4_vcmpbeqi",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
",",
"u8_0Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_643b4717",
",",
"TypeALU64",
">",
",",
"Enc_0d8a... |
GCC | moxie | CPP | next_suggestion | CPU | 6,576 | [
"}"
] | [
"mem",
"=",
"adjust_address",
"(",
"m_tramp",
",",
"SImode",
",",
"<NUM_LIT>",
")",
";",
"emit_move_insn",
"(",
"mem",
",",
"chain_value",
")",
";",
"mem",
"=",
"adjust_address",
"(",
"m_tramp",
",",
"SImode",
",",
"<NUM_LIT>",
")",
";",
"emit_move_insn",
... |
GCC | i386 | MD | program_repair | CPU | 6,577 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"}",
")",
"<FIXE>",
"<FIXS>",
"<FIXE>",
"<FIXS>",
"return",
"<STR_LIT>",
"<FIXE>",
"<FIXS>",
"return",
"<STR_LIT>",
"<FIXE>",
"<FIXS>",
"return",
"<STR_LIT>",
"<FIXE>",
"<FIXS>",
"return",
"<STR_LIT>",
"<FIXE>",
"<FIXS>",
"return",
"<... | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"float_extend",
":",
"DF",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
")",... |
GCC | arm | CPP | stmt_completion | CPU | 6,578 | [
"_",
"_",
"b",
",",
"_",
"_",
"c",
")",
";"
] | [
"return",
"(",
"uint32x2_t",
")",
"_",
"_",
"builtin_neon_vsli_nv2si",
"(",
"(",
"int32x2_t",
")",
"_",
"_",
"a",
",",
"(",
"int32x2_t",
")"
] |
GCC | arm | MD | next_suggestion | CPU | 6,579 | [
"<STR_LIT>",
")"
] | [
"<STR_LIT>",
")",
"(",
"define_bypass",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"define_bypass",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"define_bypass",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"define_bypass",
"<NU... |
GCC | pa | CPP | program_repair | CPU | 6,580 | [
"<FIXS>",
"if",
"(",
"GET_CODE",
"(",
"x",
")",
"==",
"SYMBOL_REF",
"&&",
"read_only_operand",
"(",
"x",
",",
"VOIDmode",
")",
")",
"<FIXE>"
] | [
"if",
"(",
"GET_CODE",
"(",
"x",
")",
"==",
"HIGH",
")",
"x",
"=",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
";",
"<BUGS>",
"if",
"(",
"GET_CODE",
"(",
"x",
")",
"==",
"SYMBOL_REF",
"&&",
"read_only_operand",
"(",
"x",
")",
")",
"<BUGE>",
"assemble_... |
LLVM | VE | CPP | stmt_completion | CPU | 6,581 | [
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
")",
";"
] | [
"MIB",
".",
"addReg",
"(",
"Upper",
"?",
"getVM512Upper",
"(",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
")",
":",
"getVM512Lower",
"(",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
")",
")",... |
LLVM | AArch64 | TD | next_suggestion | CPU | 6,582 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rn",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"size",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
... |
LLVM | Nyuzi | CPP | next_suggestion | GPU | 6,583 | [
"}"
] | [
"assert",
"(",
"N",
"==",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Invalid number of operands!",
"<STR_LIT>",
")",
";",
"addExpr",
"(",
"Inst",
",",
"getImm",
"(",
")",
")",
";"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 6,584 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"V",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"L",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"o... |
LLVM | AArch64 | TD | stmt_completion | CPU | 6,585 | [
"OpNode",
">",
"{"
] | [
"def",
"_8H",
":",
"N2VShiftAdd",
"<",
"<NUM_LIT>",
",",
"u",
",",
"opcode",
",",
"asmop",
",",
"<STR_LIT>",
",",
"VPR128",
",",
"v8i16",
",",
"shr_imm16",
","
] |
LLVM | ARM | TD | stmt_completion | CPU | 6,586 | [
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"imm",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>"
] |
GCC | h8300 | MD | next_suggestion | MPU | 6,587 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
":",
"SI",
"(",
"mult",
":",
"SI",
"(",
"subreg",
":",
"SI",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<NUM_LIT>... |
GCC | aarch64 | CPP | stmt_completion | CPU | 6,588 | [
"_",
"a",
")",
";"
] | [
"vcvth_f16_u32",
"(",
"uint32_t",
"_",
"_",
"a",
")",
"{",
"return",
"_",
"_",
"builtin_aarch64_floatunssihf_us",
"(",
"_"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 6,589 | [
"TOut",
".",
"emitRX",
"(",
"Mips",
"::",
"LUi",
",",
"DstReg",
",",
"MCOperand",
"::",
"createExpr",
"(",
"HighestExpr",
")",
",",
"IDLoc",
",",
"STI",
")",
";"
] | [
"}",
"TOut",
".",
"emitRRX",
"(",
"Mips",
"::",
"LW",
",",
"TmpReg",
",",
"GPReg",
",",
"MCOperand",
"::",
"createExpr",
"(",
"GotExpr",
")",
",",
"IDLoc",
",",
"STI",
")",
";",
"if",
"(",
"LoExpr",
")",
"TOut",
".",
"emitRRX",
"(",
"Mips",
"::",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 6,590 | [
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"J2_jumprtpt",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_e78647bd",
",",
"TypeJ",
">",
",",
"Enc_88d4d9",
",",
"Requires",
"<",
"[",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 6,591 | [
"}"
] | [
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"LC0",
",",
"P3",
",",
"SA0",
",",
"USR",
"]",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",... |
GCC | vax | MD | next_suggestion | CPU | 6,592 | [
"(",
"plus",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")"
] | [
"(",
"label_ref",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"pc",
")",
")",
")",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 6,593 | [
")",
";"
] | [
"static",
"MCTargetStreamer",
"*",
"createHexagonObjectTargetStreamer",
"(",
"MCStreamer",
"&",
"S",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
")",
"{",
"return",
"new",
"HexagonTargetELFStreamer",
"(",
"S",
",",
"STI"
] |
LLVM | AArch64 | CPP | code_generation | CPU | 6,594 | [
"Register",
"getStackAddress",
"(",
"uint64_t",
"Size",
",",
"int64_t",
"Offset",
",",
"MachinePointerInfo",
"&",
"MPO",
")",
"override",
"{",
"MachineFunction",
"&",
"MF",
"=",
"MIRBuilder",
".",
"getMF",
"(",
")",
";",
"LLT",
"p0",
"=",
"LLT",
"::",
"poi... | [
"Materialize",
"a",
"VReg",
"containing",
"the",
"address",
"of",
"the",
"specified",
"stack-based",
"object",
"."
] |
LLVM | VE | CPP | next_suggestion | CPU | 6,595 | [
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"createReg",
"(",
"getMemBase",
"(",
")",
")",
")",
";"
] | [
"void",
"addMEMriOperands",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"N",
")",
"const",
"{",
"assert",
"(",
"N",
"==",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Invalid number of operands!",
"<STR_LIT>",
")",
";"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 6,596 | [
"int",
"RegNo",
";"
] | [
"if",
"(",
"VT",
".",
"getSizeInBits",
"(",
")",
"==",
"<NUM_LIT>",
")",
"return",
"std",
"::",
"make_pair",
"(",
"<NUM_LIT>",
"U",
",",
"&",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"break",
";",
"case",
"'",
"x",
"'",
":",
"if",
"(",
"VT",
".",
... |
GCC | i386 | CPP | stmt_completion | CPU | 6,597 | [
",",
"_",
"_",
"M",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_maskz_cvtsepi64_epi32",
"(",
"_",
"_",
"mmask8",
"_",
"... |
LLVM | X86 | CPP | next_suggestion | CPU | 6,598 | [
"return",
"PerformSIGN_EXTEND_INREGCombine",
"(",
"N",
",",
"DAG",
",",
"Subtarget",
")",
";"
] | [
"case",
"ISD",
"::",
"SRA",
":",
"case",
"ISD",
"::",
"SRL",
":",
"return",
"PerformShiftCombine",
"(",
"N",
",",
"DAG",
",",
"DCI",
",",
"Subtarget",
")",
";",
"case",
"ISD",
"::",
"AND",
":",
"return",
"PerformAndCombine",
"(",
"N",
",",
"DAG",
","... |
LLVM | SystemZ | CPP | next_suggestion | CPU | 6,599 | [
"auto",
"*",
"TFL",
"=",
"static_cast",
"<",
"const",
"SystemZFrameLowering",
"*",
">",
"(",
"Subtarget",
".",
"getFrameLowering",
"(",
")",
")",
";"
] | [
"SDValue",
"SystemZTargetLowering",
"::",
"getBackchainAddress",
"(",
"SDValue",
"SP",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"MachineFunction",
"&",
"MF",
"=",
"DAG",
".",
"getMachineFunction",
"(",
")",
";"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.