Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
microblaze
CPP
stmt_completion
MPU
6,700
[ "=", "insn", ";" ]
[ "rtx_insn", "*", "insn", ";", "rtx_insn", "*", "before_4", "=", "<NUM_LIT>", ";", "rtx_insn", "*", "before_16", "=", "<NUM_LIT>", ";", "int", "addr_offset", "=", "<NUM_LIT>", ";", "int", "length", ";", "int", "wic_addr0", "=", "<NUM_LIT>", "*", "<NUM_LIT>", ...
LLVM
Hexagon
TD
stmt_completion
DSP
6,701
[ "<NUM_LIT>", ";" ]
[ "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "BaseLongOffset", ";", "let", "accessSize", "=", "WordAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "isExtended", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ...
LLVM
X86
CPP
next_suggestion
CPU
6,702
[ "}" ]
[ "const", "TargetLowering", "&", "TLI", "=", "DAG", ".", "getTargetLoweringInfo", "(", ")", ";", "MVT", "PtrVT", "=", "TLI", ".", "getPointerTy", "(", "DAG", ".", "getDataLayout", "(", ")", ")", ";", "if", "(", "!", "Fn", "->", "hasPersonalityFn", "(", ...
LLVM
Hexagon
TD
stmt_completion
DSP
6,703
[ "<NUM_LIT>", ";" ]
[ "def", "L2_loadrhgp", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "u31_1Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_c4db48cb", ",", "TypeV2LDST", ">", ",", "Enc_8df4be", ",", "AddrModeRel", "{", "let", ...
LLVM
AMDGPU
TD
stmt_completion
GPU
6,704
[ "<NUM_LIT>", ",", "NAME", "#", "<STR_LIT>", ">", ";" ]
[ "def", "_LDS_OFFSET_gfx6_gfx7", ":", "MUBUF_Real_gfx6_gfx7", "<", "op", ",", "!", "cast", "<", "MUBUF_Pseudo", ">", "(", "NAME", "#", "<STR_LIT>", ")", ">", ",", "MUBUFLdsTable", "<" ]
GCC
nds32
CPP
stmt_completion
CPU
6,705
[ ";" ]
[ "else", "if", "(", "recog_memoized", "(", "insn", ")", "==", "CODE_FOR_tls_ie", ")", "nds32_group_tls_insn", "(", "insn", ")", ";", "else", "if", "(", "TARGET_FPU_SINGLE", "&&", "recog_memoized", "(", "insn", ")", "==", "CODE_FOR_move_addr", "&&", "!", "nds32_...
GCC
s390
MD
next_suggestion
MPU
6,706
[ "UNSPEC_VEC_MERGEL", ")", ")", "]" ]
[ "UNSPEC_VEC_SMULT_EVEN", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "unspec", ":", "<", "vec_double", ">", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "]", "UNSPEC_VEC_SMULT_ODD", ")", ")", "(", "set", "...
GCC
i386
MD
stmt_completion
CPU
6,707
[ "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(" ]
LLVM
ARM
TD
next_suggestion
CPU
6,708
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "class", "VST3DWB", "<", "bits", "<", "<NUM_LIT>", ">", "op11_8", ",", "bits", "<", "<NUM_LIT>", ">", "op7_4", ",", "string", "Dt", ">", ":", "NLdSt", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "op11_8", ",", "op7_4", ",", "(", "outs", "GPR", ":", "$",...
LLVM
AMDGPU
TD
next_suggestion
GPU
6,709
[ "let", "SchedRW", "=", "[", "WriteBranch", "]", ";" ]
[ "class", "SOPK_32_BR", "<", "string", "opName", ",", "list", "<", "dag", ">", "pattern", "=", "[", "]", ">", ":", "SOPK_Pseudo", "<", "opName", ",", "(", "outs", ")", ",", "(", "ins", "sopp_brtarget", ":", "$", "simm16", ",", "SReg_32", ":", "$", "...
LLVM
Hexagon
TD
next_suggestion
DSP
6,710
[ "}" ]
[ "def", "A4_vcmpbeq_any", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ",", "DoubleRegs", ":", "$", "Rtt32", ")", ",", "<STR_LIT>", ",", "tc_85d5d03f", ",", "TypeALU64", ">", ",", ...
LLVM
X86
CPP
code_generation
CPU
6,711
[ "unsigned", "X86InstrInfo", "::", "getGlobalBaseReg", "(", "MachineFunction", "*", "MF", ")", "const", "{", "assert", "(", "!", "TM", ".", "getSubtarget", "<", "X86Subtarget", ">", "(", ")", ".", "is64Bit", "(", ")", "&&", "<STR_LIT>", "X86-64 PIC uses RIP rel...
[ "getGlobalBaseReg", "-", "Return", "a", "virtual", "register", "initialized", "with", "the", "the", "global", "base", "register", "value", "." ]
LLVM
X86
CPP
next_suggestion
CPU
6,712
[ "return", "DAG", ".", "getNode", "(", "NewOpcode", ",", "SDLoc", "(", "N", ")", ",", "VT", ",", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ",", "AllOnesVec", ")", ";" ]
[ "if", "(", "!", "ISD", "::", "isConstantSplatVector", "(", "N1", ",", "SplatVal", ")", "||", "!", "SplatVal", ".", "isOneValue", "(", ")", ")", "return", "SDValue", "(", ")", ";", "SDValue", "AllOnesVec", "=", "getOnesVector", "(", "VT", ",", "DAG", ",...
GCC
mips
MD
stmt_completion
CPU
6,713
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
ARM64
TD
next_suggestion
CPU
6,714
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Cn", ";" ]
[ "class", "SystemXtI", "<", "bit", "L", ",", "string", "asm", ">", ":", "RtSystemI", "<", "L", ",", "(", "outs", ")", ",", "(", "ins", "imm0_7", ":", "$", "op1", ",", "sys_cr_op", ":", "$", "Cn", ",", "sys_cr_op", ":", "$", "Cm", ",", "imm0_7", ...
LLVM
ARM64
TD
stmt_completion
CPU
6,715
[ "=", "<NUM_LIT>", ";" ]
[ "def", "Xr", ":", "BaseOneOperandData", "<", "opc", ",", "GPR64", ",", "asm", ",", "node", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}" ]
LLVM
ARM
TD
program_repair
CPU
6,716
[ "<FIXS>", "(", "EXTRACT_SUBREG", "(", "v2f32", "(", "COPY_TO_REGCLASS", "(", "v2f32", "DPR", ":", "$", "src1", ")", ",", "DPR_VFP2", ")", ")", ",", "<FIXE>", "<FIXS>", "(", "EXTRACT_SUBREG", "(", "v4f32", "(", "COPY_TO_REGCLASS", "(", "v4f32", "QPR", ":", ...
[ "(", "DSubReg_i32_reg", "imm", ":", "$", "lane", ")", ")", ")", ",", "(", "SubReg_i32_lane", "imm", ":", "$", "lane", ")", ")", ">", ";", "def", ":", "Pat", "(", "extractelt", "(", "v2f32", "DPR", ":", "$", "src1", ")", ",", "imm", ":", "$", "s...
LLVM
AArch64
TD
stmt_completion
CPU
6,717
[ ";" ]
[ "def", "A64FXWrite_LD2I1", ":", "SchedWriteRes", "<", "[", "A64FXGI056", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>" ]
LLVM
LC2200
TD
stmt_completion
CPU
6,718
[ "<NUM_LIT>", ",", "opcodestr", ",", "argstr", ",", "pattern", ">", "{" ]
[ "class", "Pseudo", "<", "dag", "outs", ",", "dag", "ins", ",", "list", "<", "dag", ">", "pattern", ",", "string", "opcodestr", "=", "<STR_LIT>", ",", "string", "argstr", "=", "<STR_LIT>", ">", ":", "InstLC2200", "<", "outs", ",", "ins", "," ]
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
6,719
[ "MFI", ".", "setWAReg", "(", "VReg", ",", "CurReg", "++", ")", ";" ]
[ "for", "(", "unsigned", "VRegIdx", "=", "<NUM_LIT>", ";", "VRegIdx", "<", "NumVRegs", ";", "++", "VRegIdx", ")", "{", "Register", "VReg", "=", "Register", "::", "index2VirtReg", "(", "VRegIdx", ")", ";", "if", "(", "MRI", ".", "use_empty", "(", "VReg", ...
GCC
powerpcspe
CPP
code_generation
CPU
6,720
[ "static", "rtx", "rs6000_debug_legitimize_reload_address", "(", "rtx", "x", ",", "machine_mode", "mode", ",", "int", "opnum", ",", "int", "type", ",", "int", "ind_levels", ",", "int", "*", "win", ")", "{", "rtx", "ret", "=", "rs6000_legitimize_reload_address", ...
[ "Debug", "version", "of", "rs6000_legitimize_reload_address", "." ]
LLVM
PowerPC
CPP
program_repair
CPU
6,721
[ "<FIXS>", "std", "::", "string", "Name", "=", "Mang", "->", "getMangledName", "(", "GV", ")", ";", "<FIXE>" ]
[ "case", "MachineOperand", "::", "MO_GlobalAddress", ":", "{", "GlobalValue", "*", "GV", "=", "MO", ".", "getGlobal", "(", ")", ";", "<BUGS>", "std", "::", "string", "Name", "=", "Mang", "->", "getValueName", "(", "GV", ")", ";", "<BUGE>", "if", "(", "T...
LLVM
AArch64
CPP
stmt_completion
CPU
6,722
[ "::", "Indexed", ")", ";" ]
[ "break", ";", "case", "MachineCombinerPattern", "::", "FMLAv1i64_indexed_OP1", ":", "Opc", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "RC", "=", "&", "<STR_LIT>", "::", "<STR_LIT>", ";", "MUL", "=", "genFusedMultiply", "(", "MF", ",", "MRI", ",", "TII", ",", ...
LLVM
ARM
CPP
stmt_completion
CPU
6,723
[ "(", "Op", ",", "TruncTy", ")", ")", ";" ]
[ "else", "if", "(", "isa", "<", "UndefValue", ">", "(", "&", "*", "U", ")", ")", "U", "->", "mutateType", "(", "ExtTy", ")", ";", "}", "if", "(", "shouldPromote", "(", "I", ")", ")", "{", "I", "->", "mutateType", "(", "ExtTy", ")", ";", "Promote...
LLVM
AMDGPU
CPP
program_repair
GPU
6,724
[ "<FIXS>", "struct", "HardwareLimits", "{", "<FIXE>", "<FIXS>", "}", ";", "<FIXE>", "<FIXS>", "struct", "RegisterEncoding", "{", "<FIXE>", "<FIXS>", "}", ";", "<FIXE>" ]
[ "using", "RegInterval", "=", "std", "::", "pair", "int", ",", "int", ">", ";", "<BUGS>", "struct", "{", "<BUGE>", "unsigned", "VmcntMax", ";", "unsigned", "ExpcntMax", ";", "unsigned", "LgkmcntMax", ";", "unsigned", "VscntMax", ";", "<BUGS>", "}", "HardwareL...
GCC
arm
MD
program_repair
CPU
6,725
[ "<FIXS>", "(", "if_then_else", "(", "ior", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "const_string", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", ")", ")", ")", "<FIXE>" ]
[ "(", "ior", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "const_string", "<STR_LIT>", ")", "<BUGS>", "(", "if_then_else", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ...
LLVM
Hexagon
TD
stmt_completion
DSP
6,726
[ "<NUM_LIT>", ";" ]
[ "def", "A2_orp", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ",", "DoubleRegs", ":", "$", "Rtt32", ")", ",", "<STR_LIT>", ",", "tc_946df596", ",", "TypeALU64", ">", ",", "Enc...
GCC
m32c
MD
next_suggestion
MPU
6,727
[ "(", "if_then_else", ":", "QHI", "(", "eq", "(", "reg", ":", "CC", "FLG_REGNO", ")", "(", "const_int", "<NUM_LIT>", ")", ")" ]
[ "(", "match_operand", ":", "QHI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
6,728
[ "if", "(", "Memop", "->", "getMemoryVT", "(", ")", "==", "MVT", "::", "f64", ")", "{" ]
[ "UI", "!=", "E", ";", "++", "UI", ")", "{", "if", "(", "MemSDNode", "*", "Memop", "=", "dyn_cast", "<", "MemSDNode", ">", "(", "*", "UI", ")", ")", "{" ]
GCC
i386
CPP
next_suggestion
CPU
6,729
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m256h", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_mask_fnmsub_ph", "(", "_", "_", "m256h", "_", "_", "A...
LLVM
AArch64
CPP
next_suggestion
CPU
6,730
[ "}" ]
[ "addPass", "(", "new", "RegBankSelect", "(", ")", ")", ";", "return", "false", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
6,731
[ "}" ]
[ "bool", "hasFlatSegmentOffsetBug", "(", ")", "const", "{", "return", "HasFlatSegmentOffsetBug", ";" ]
LLVM
AArch64
CPP
stmt_completion
CPU
6,732
[ "(", "<NUM_LIT>", ")", ";" ]
[ "static", "const", "MachineOperand", "&", "getLdStBaseOp", "(", "const", "MachineInstr", "*", "MI", ")", "{", "return", "MI", "->", "getOperand" ]
LLVM
AArch64
CPP
program_repair
CPU
6,733
[ "<FIXS>", "assert", "(", "Subtarget", ".", "hasSVEorSME", "(", ")", "&&", "<STR_LIT>", "Unexpected SVE register.", "<STR_LIT>", ")", ";", "<FIXE>" ]
[ "if", "(", "<STR_LIT>", "::", "<STR_LIT>", ".", "contains", "(", "DestReg", ")", "&&", "<STR_LIT>", "::", "<STR_LIT>", ".", "contains", "(", "SrcReg", ")", ")", "{", "<BUGS>", "assert", "(", "(", "Subtarget", ".", "hasSVE", "(", ")", "||", "Subtarget", ...
GCC
aarch64
MD
next_suggestion
CPU
6,734
[ "<STR_LIT>" ]
[ "[", "(", "unspec_volatile", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "UNSPECV_BLOCKAGE", ")", "]", "<STR_LIT>" ]
GCC
ia64
MD
next_suggestion
CPU
6,735
[ "<STR_LIT>", ")" ]
[ "(", "unspec", ":", "SF", "[", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_VECT_EXTR", ")", ")", "]", "<STR_LIT>" ]
GCC
i386
MD
next_suggestion
CPU
6,736
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
LLVM
JVM
CPP
next_suggestion
Virtual ISA
6,737
[ "}", "else", "if", "(", "Op", ".", "isImm", "(", ")", ")", "{" ]
[ "const", "MCOperand", "&", "Op", "=", "MI", "->", "getOperand", "(", "OpNo", ")", ";", "const", "MCInstrDesc", "&", "Desc", "=", "MII", ".", "get", "(", "MI", "->", "getOpcode", "(", ")", ")", ";", "const", "MCOperandInfo", "&", "Info", "=", "Desc", ...
LLVM
Sparc
CPP
next_suggestion
CPU
6,738
[ "}" ]
[ "<STR_LIT>", "::", "<STR_LIT>", "getFixupKind", "(", ")", "const", "{", "return", "getFixupKind", "(", "Kind", ")", ";" ]
LLVM
ARM
CPP
next_suggestion
CPU
6,739
[ "MachineInstrBuilder", "MIBuilder", "=", "BuildMI", "(", "MBB", ",", "&", "Instr", ",", "Instr", ".", "getDebugLoc", "(", ")", ",", "TII", "->", "get", "(", "ARM", "::", "MVE_VPNOT", ")", ")", ".", "add", "(", "Instr", ".", "getOperand", "(", "<NUM_LIT...
[ "PrevVCMPResultKiller", "=", "MO", ";", "}", "}", "if", "(", "getVPTInstrPredicate", "(", "Instr", ")", "!=", "<STR_LIT>", "::", "<STR_LIT>", ")", "continue", ";", "if", "(", "!", "IsVCMP", "(", "Instr", ".", "getOpcode", "(", ")", ")", ")", "{", "if",...
LLVM
Hexagon
TD
next_suggestion
DSP
6,740
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
LLVM
Mips
CPP
stmt_completion
CPU
6,741
[ "Mips", "::", "SP", ")", ";" ]
[ "bool", "IsN64", "=", "static_cast", "<", "const", "MipsTargetMachine", "&", ">", "(", "MF", ".", "getTarget", "(", ")", ")", ".", "getABI", "(", ")", ".", "IsN64", "(", ")", ";", "if", "(", "Subtarget", ".", "inMips16Mode", "(", ")", ")", "return", ...
LLVM
ARM
CPP
next_suggestion
CPU
6,742
[ "}" ]
[ "bool", "ARMTargetLowering", "::", "shouldExpandShift", "(", "SelectionDAG", "&", "DAG", ",", "SDNode", "*", "N", ")", "const", "{", "return", "true", ";" ]
GCC
avr
CPP
code_generation
MPU
6,743
[ "static", "inline", "int", "avr_outgoing_args_size", "(", "void", ")", "{", "return", "(", "ACCUMULATE_OUTGOING_ARGS", "?", "(", "HOST_WIDE_INT", ")", "crtl", "->", "outgoing_args_size", ":", "<NUM_LIT>", ")", ";", "}" ]
[ "Report", "contribution", "of", "accumulated", "outgoing", "arguments", "to", "stack", "size", "." ]
LLVM
Mips
CPP
next_suggestion
CPU
6,744
[ "MaskInst", ".", "addOperand", "(", "MCOperand", "::", "CreateReg", "(", "AddrReg", ")", ")", ";" ]
[ "MaskInst", ".", "setOpcode", "(", "Mips", "::", "AND", ")", ";", "MaskInst", ".", "addOperand", "(", "MCOperand", "::", "CreateReg", "(", "AddrReg", ")", ")", ";" ]
LLVM
AArch64
TD
next_suggestion
CPU
6,745
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "class", "SignAuthZero", "<", "bits", "<", "<NUM_LIT>", ">", "opcode_prefix", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "string", "asm", ">", ":", "I", "<", "(", "outs", "GPR64", ":", "$", "Rd", ")", ",", "(", "ins", "GPR64", ":", "$", "sr...
LLVM
WDC65816
CPP
code_generation
MPU
6,746
[ "unsigned", "WDC65816InstrInfo", "::", "getGlobalBaseReg", "(", "MachineFunction", "*", "MF", ")", "const", "{", "WDC65816MachineFunctionInfo", "*", "WDC65816FI", "=", "MF", "->", "getInfo", "<", "WDC65816MachineFunctionInfo", ">", "(", ")", ";", "return", "WDC65816...
[ "getGlobalBaseReg", "-", "Return", "a", "virtual", "register", "initialized", "with", "the", "the", "global", "base", "register", "value", "." ]
GCC
aarch64
MD
next_suggestion
CPU
6,747
[ "<STR_LIT>" ]
[ "(", "compare", ":", "CC_NZ", "(", "plus", ":", "GPI", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ...
LLVM
X86
TD
program_repair
CPU
6,748
[ "<FIXS>", "bool", "IsAllOnes", "=", "(", "Opc", "=", "=", "X86", ":", ":", "V_SETALLONES", "|", "|", "Opc", "=", "=", "X86", ":", ":", "AVX_SETALLONES", ")", ";", "const", "Constant", "*", "C", "=", "IsAllOnes", "?", "Constant", ":", ":", "getAllOnes...
[ "Ty", "=", "VectorType", ":", ":", "get", "(", "Type", ":", ":", "getFloatTy", "(", "MF", ".", "getFunction", "(", ")", "-", ">", "getContext", "(", ")", ")", ",", "<NUM_LIT>", ")", ";", "elseTy", "=", "VectorType", ":", ":", "get", "(", "Type", ...
LLVM
ARM
CPP
stmt_completion
CPU
6,749
[ "DL", ")", ";" ]
[ "EVT", "ARMTargetLowering", "::", "getSetCCResultType", "(", "const", "DataLayout", "&", "DL", ",", "LLVMContext", "&", ",", "EVT", "VT", ")", "const", "{", "if", "(", "!", "VT", ".", "isVector", "(", ")", ")", "return", "getPointerTy", "(" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
6,750
[ ")", ";" ]
[ "case", "MCSymbolRefExpr", "::", "VK_None", ":", "if", "(", "IsPCRel", ")", "return", "getPCRelReloc", "(", "Kind", ")", ";", "return", "getAbsoluteReloc", "(", "Kind", ")", ";", "case", "MCSymbolRefExpr", "::", "VK_NTPOFF", ":", "assert", "(", "!", "IsPCRel...
LLVM
MCS51
CPP
next_suggestion
MPU
6,751
[ "assert", "(", "Kind", "==", "MCExpr", "::", "SymbolRef", ")", ";" ]
[ "}", "if", "(", "Kind", "==", "MCExpr", "::", "Target", ")", "{", "MCS51MCExpr", "const", "*", "MCS51Expr", "=", "cast", "<", "MCS51MCExpr", ">", "(", "Expr", ")", ";", "int64_t", "Result", ";", "if", "(", "MCS51Expr", "->", "evaluateAsConstant", "(", ...
LLVM
Mips
CPP
next_suggestion
CPU
6,752
[ "Register", "VR2", "=", "RegInfo", ".", "createVirtualRegister", "(", "RC", ")", ";" ]
[ "DebugLoc", "DL", "=", "MI", ".", "getDebugLoc", "(", ")", ";", "const", "BasicBlock", "*", "LLVM_BB", "=", "BB", "->", "getBasicBlock", "(", ")", ";", "MachineFunction", "::", "iterator", "It", "=", "std", "::", "next", "(", "MachineFunction", "::", "it...
LLVM
Hexagon
TD
stmt_completion
DSP
6,753
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
SystemZ
TD
next_suggestion
CPU
6,754
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "V1", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "V1", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NU...
GCC
s390
MD
next_suggestion
MPU
6,755
[ "<STR_LIT>" ]
[ "[", "(", "unspec_volatile", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "UNSPECV_NOP_4_BYTE", ")", "]", "<STR_LIT>" ]
GCC
s390
MD
stmt_completion
MPU
6,756
[ "<STR_LIT>", ")" ]
[ "(", "define_subst_attr", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
6,757
[ "let", "Uses", "=", "[", "P0", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
6,758
[ "isGFX10", "(", "STI", ")", ";" ]
[ "bool", "isGFX9_GFX10", "(", "const", "MCSubtargetInfo", "&", "STI", ")", "{", "return", "isGFX9", "(", "STI", ")", "||" ]
GCC
arm
MD
next_suggestion
CPU
6,759
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "clobber", "(", "match_scratch", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
ARM
CPP
program_repair
CPU
6,760
[ "<FIXS>", "}", "<FIXE>" ]
[ "DecodeStatus", "AddThumbPredicate", "(", "MCInst", "&", ")", "const", ";", "void", "UpdateThumbVFPPredicate", "(", "MCInst", "&", ")", "const", ";", "}", ";", "<BUGS>", "}", "<BUGE>", "static", "bool", "Check", "(", "DecodeStatus", "&", "Out", ",", "DecodeS...
GCC
s390
CPP
program_repair
MPU
6,761
[ "<FIXS>", "addr", "=", "plus_constant", "(", "Pmode", ",", "base", ",", "offset", ")", ";", "<FIXE>" ]
[ "{", "rtx", "addr", ",", "insn", ";", "<BUGS>", "addr", "=", "plus_constant", "(", "base", ",", "offset", ")", ";", "<BUGE>", "addr", "=", "gen_rtx_MEM", "(", "Pmode", ",", "addr", ")", ";", "set_mem_alias_set", "(", "addr", ",", "get_frame_alias_set", "...
GCC
rs6000
MD
stmt_completion
CPU
6,762
[ ")", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "ior", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "and", "(", "...
LLVM
X86
CPP
stmt_completion
CPU
6,763
[ "V2", ",", "Mask", ",", "DAG", ")", ";" ]
[ "bool", "LaneCrossing", "[", "<NUM_LIT>", "]", "=", "{", "false", ",", "false", "}", ";", "for", "(", "int", "i", "=", "<NUM_LIT>", ",", "Size", "=", "Mask", ".", "size", "(", ")", ";", "i", "<", "Size", ";", "++", "i", ")", "if", "(", "Mask", ...
LLVM
TMS320C64X
TD
stmt_completion
VLIW
6,764
[ "=", "sb", ";" ]
[ "class", "InstSide", "<", "int", "si", ",", "bit", "sb", ">", "{", "int", "intval", "=", "si", ";", "bit", "bitval" ]
LLVM
Hexagon
TD
next_suggestion
DSP
6,765
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let",...
GCC
h8300
MD
next_suggestion
MPU
6,766
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "neg", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
GCC
aarch64
CPP
next_suggestion
CPU
6,767
[ "}" ]
[ "vtrnq_u32", "(", "uint32x4_t", "a", ",", "uint32x4_t", "b", ")", "{", "return", "(", "uint32x4x2_t", ")", "{", "vtrn1q_u32", "(", "a", ",", "b", ")", ",", "vtrn2q_u32", "(", "a", ",", "b", ")", "}", ";" ]
LLVM
ARM
CPP
program_repair
CPU
6,768
[ "<FIXS>", "bool", "IsTailPredLoop", "=", "false", ";", "<FIXE>" ]
[ "}", ";", "<BUGS>", "<BUGE>", "auto", "ScanLoop", "=", "[", "&", "]", "(", "Loop", "*", "L", ")", "{", "for", "(", "auto", "*", "BB", ":", "L", "->", "getBlocks", "(", ")", ")", "{", "for", "(", "auto", "&", "I", ":", "*", "BB", ")", "{" ]
LLVM
AMDGPU
CPP
code_generation
GPU
6,769
[ "void", "AMDGPUAsmPrinter", "::", "EmitInstruction", "(", "const", "MachineInstr", "*", "MI", ")", "{", "const", "AMDGPUSubtarget", "&", "STI", "=", "MF", "->", "getSubtarget", "<", "AMDGPUSubtarget", ">", "(", ")", ";", "AMDGPUMCInstLower", "MCInstLowering", "(...
[ "EmitInstruction", "-", "This", "callback", "is", "invoked", "when", "an", "instruction", "is", "emitted", ",", "to", "advance", "the", "hazard", "state", "." ]
LLVM
AArch64
CPP
stmt_completion
CPU
6,770
[ ":" ]
[ "Info", ".", "ptrVal", "=", "I", ".", "getArgOperand", "(", "I", ".", "arg_size", "(", ")", "-", "<NUM_LIT>", ")", ";", "Info", ".", "offset", "=", "<NUM_LIT>", ";", "Info", ".", "align", ".", "reset", "(", ")", ";", "Info", ".", "flags", "=", "M...
GCC
i386
CPP
stmt_completion
CPU
6,771
[ ",", "_", "_", "M", ")", ";" ]
[ "return", "(", "_", "_", "m256i", ")", "_", "_", "builtin_ia32_pbroadcastd256_gpr_mask", "(", "_", "_", "A", ",", "(", "_", "_", "v8si", ")", "_", "mm256_setzero_si256", "(", ")" ]
LLVM
AArch64
CPP
next_suggestion
CPU
6,772
[ "}" ]
[ "}", "}", "else", "{", "DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Creating new acc chain for ", "<STR_LIT>", "<<", "PrintReg", "(", "Rd", ",", "&", "TRI", ")", "<<", "'", "\\n", "'", ";", ")", ";", "Chains", ".", "insert", "(", "Rd", ")", ...
GCC
rs6000
MD
stmt_completion
CPU
6,773
[ "V8HI", "V16QI", "]", ")" ]
[ "(", "define_mode_iterator", "VI", "[", "V4SI" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
6,774
[ "(", "Disp", "<<", "<NUM_LIT>", ")", ")", ")", ";" ]
[ "static", "DecodeStatus", "decodeMemRIXOperands", "(", "MCInst", "&", "Inst", ",", "uint64_t", "Imm", ",", "int64_t", "Address", ",", "const", "MCDisassembler", "*", "Decoder", ")", "{", "uint64_t", "Base", "=", "Imm", ">>", "<NUM_LIT>", ";", "uint64_t", "Disp...
LLVM
AMDGPU
CPP
next_suggestion
GPU
6,775
[ "return", "DAG", ".", "getNode", "(", "ISD", "::", "SHL", ",", "DL", ",", "MVT", "::", "i32", ",", "ApertureReg", ",", "ShiftAmount", ")", ";" ]
[ "AMDGPU", "::", "Hwreg", "::", "OFFSET_SRC_PRIVATE_BASE", ";", "unsigned", "WidthM1", "=", "AS", "==", "AMDGPUAS", "::", "LOCAL_ADDRESS", "?", "AMDGPU", "::", "Hwreg", "::", "WIDTH_M1_SRC_SHARED_BASE", ":", "AMDGPU", "::", "Hwreg", "::", "WIDTH_M1_SRC_PRIVATE_BASE",...
GCC
rs6000
MD
next_suggestion
CPU
6,776
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
Hexagon
TD
stmt_completion
DSP
6,777
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=" ]
GCC
arm
CPP
stmt_completion
CPU
6,778
[ "_", "_", "imm", ")", ";" ]
[ "_", "_", "arm_vqshrntq_n_s32", "(", "int16x8_t", "_", "_", "a", ",", "int32x4_t", "_", "_", "b", ",", "const", "int", "_", "_", "imm", ")", "{", "return", "_", "_", "builtin_mve_vqshrntq_n_sv4si", "(", "_", "_", "a", ",", "_", "_", "b", "," ]
LLVM
AArch64
CPP
next_suggestion
CPU
6,779
[ "ZeroReg", "=", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
[ "Size", "=", "<NUM_LIT>", ";", "}", "else", "if", "(", "VT", "==", "MVT", "::", "i64", ")", "{", "Bits", "=", "<NUM_LIT>", ";", "Size", "=", "<NUM_LIT>", ";", "}", "else", "return", "false", ";", "SDValue", "ShiftAmt", "=", "N", "->", "getOperand", ...
LLVM
SystemZ
TD
next_suggestion
CPU
6,780
[ "}" ]
[ "let", "Constraints", "=", "<STR_LIT>", ";", "let", "DisableEncoding", "=", "<STR_LIT>", ";", "let", "isAsmParserOnly", "=", "V", ".", "alternate", ";", "let", "AsmVariantName", "=", "V", ".", "asmvariant", ";", "let", "M3", "=", "V", ".", "ccmask", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
6,781
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ...
GCC
tilepro
MD
next_suggestion
VLIW
6,782
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_INSN_CRC32_32", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
GCC
m68k
MD
stmt_completion
MPU
6,783
[ "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "and", "(" ]
GCC
i386
MD
next_suggestion
CPU
6,784
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "ior", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "...
LLVM
Hexagon
TD
next_suggestion
DSP
6,785
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pu4", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Pt4", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pt4", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Pu4", ";" ]
LLVM
ARM
TD
stmt_completion
CPU
6,786
[ ";" ]
[ "def", "_PRE_REG", ":", "AI2ldstidx", "<", "<NUM_LIT>", ",", "isByte", ",", "<NUM_LIT>", ",", "(", "outs", "GPR", ":", "$", "Rt", ",", "GPR", ":", "$", "Rn_wb", ")", ",", "(", "ins", "ldst_so_reg", ":", "$", "addr", ")", ",", "IndexModePre", ",", "...
LLVM
X86
CPP
next_suggestion
CPU
6,787
[ "bool", "MinSize", "=", "DAG", ".", "getMachineFunction", "(", ")", ".", "getFunction", "(", ")", ".", "hasMinSize", "(", ")", ";" ]
[ "if", "(", "IdxVal", "==", "<NUM_LIT>", "&&", "ISD", "::", "isBuildVectorAllZeros", "(", "N0", ".", "getNode", "(", ")", ")", "&&", "(", "EltVT", "==", "MVT", "::", "i32", "||", "EltVT", "==", "MVT", "::", "f32", "||", "EltVT", "==", "MVT", "::", "...
LLVM
Hexagon
TD
next_suggestion
DSP
6,788
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
[ "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ...
LLVM
AArch64
CPP
next_suggestion
CPU
6,789
[ "}" ]
[ "default", ":", "return", "false", ";", "case", "TargetOpcode", "::", "G_VAARG", ":", "return", "legalizeVaArg", "(", "MI", ",", "MRI", ",", "MIRBuilder", ")", ";", "}", "llvm_unreachable", "(", "<STR_LIT>", "expected switch to return", "<STR_LIT>", ")", ";" ]
GCC
msp430
CPP
next_suggestion
MPU
6,790
[ "return", "false", ";" ]
[ "if", "(", "!", "TARGET_LARGE", "||", "!", "MEM_P", "(", "op", ")", ")", "return", "true", ";", "op0", "=", "XEXP", "(", "op", ",", "<NUM_LIT>", ")", ";", "if", "(", "SYMBOL_REF_P", "(", "op0", ")", "&&", "(", "SYMBOL_REF_FLAGS", "(", "op0", ")", ...
GCC
sh
MD
next_suggestion
CPU
6,791
[ "<STR_LIT>" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
GCC
ia64
MD
stmt_completion
CPU
6,792
[ "=", "pic_offset_table_rtx" ]
[ "(", "plus", ":", "DI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", "]", "<STR_LIT>", "{", "operand...
LLVM
AArch64
TD
stmt_completion
CPU
6,793
[ ":", "$", "off", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "post_store", "(", "v2i64", "FPR128", ":", "$", "Rt", ")", ",", "GPR64sp", ":", "$", "addr", ",", "simm9", ":", "$", "off", ")", ",", "(", "STRQpost", "FPR128", ":", "$", "Rt", ",", "GPR64sp", ":", "$", "addr", ",",...
GCC
i386
CPP
stmt_completion
CPU
6,794
[ "_", "B", ",", "(", "_", "_", "v32hi", ")", "_", "mm512_setzero_hi", "(", ")", ",", "(", "_", "_", "mmask32", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m512i", ")", "_", "_", "builtin_ia32_paddw512_mask", "(", "(", "_", "_", "v32hi", ")", "_", "_", "A", ",", "(", "_", "_", "v32hi", ")", "_" ]
GCC
i386
CPP
stmt_completion
CPU
6,795
[ ",", "target1", ",", "target2", ")", ")", ")", ";" ]
[ "std", "::", "swap", "(", "target1", ",", "target2", ")", ";", "code", "=", "reverse_condition_maybe_unordered", "(", "code", ")", ";", "}", "condition", "=", "ix86_expand_fp_compare", "(", "code", ",", "op1", ",", "op2", ",", "tmp", ")", ";", "i", "=", ...
LLVM
AArch64
CPP
stmt_completion
CPU
6,796
[ "::", "<STR_LIT>", ";" ]
[ "static", "SDValue", "getPredicateForFixedLengthVector", "(", "SelectionDAG", "&", "DAG", ",", "SDLoc", "&", "DL", ",", "EVT", "VT", ")", "{", "assert", "(", "VT", ".", "isFixedLengthVector", "(", ")", "&&", "DAG", ".", "getTargetLoweringInfo", "(", ")", "."...
GCC
nds32
CPP
code_generation
CPU
6,797
[ "void", "nds32_asm_file_start_for_isr", "(", "void", ")", "{", "int", "i", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "NDS32_N_ISR_VECTORS", ";", "i", "++", ")", "{", "nds32_isr_vectors", "[", "i", "]", ".", "category", "=", "NDS32_ISR_NONE", ...
[ "A", "helper", "function", "to", "handle", "isr", "stuff", "at", "the", "beginning", "of", "asm", "file", "." ]
LLVM
AArch64
CPP
program_repair
CPU
6,798
[ "<FIXS>", "<STR_LIT>", "::", "<STR_LIT>", "::", "toString", "(", "uint32_t", "Bits", ",", "const", "FeatureBitset", "&", "FeatureBits", ")", "const", "{", "<FIXE>" ]
[ "}", "std", "::", "string", "<BUGS>", "<STR_LIT>", "::", "<STR_LIT>", "::", "toString", "(", "uint32_t", "Bits", ",", "uint64_t", "FeatureBits", ")", "const", "{", "<BUGE>", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "array_lengthof", "(", "S...
LLVM
X86
TD
program_repair
CPU
6,799
[ "<FIXS>", "def", ":", "Pat", "(", "v8i32", "(", "X86SubVBroadcast", "(", "loadv4i32", "addr", ":", "$", "src", ")", ")", ")", ",", "<FIXE>", "<FIXS>", "def", ":", "Pat", "(", "v16i16", "(", "X86SubVBroadcast", "(", "loadv8i16", "addr", ":", "$", "src",...
[ "let", "Predicates", "=", "[", "HasAVX1Only", "]", "in", "{", "def", ":", "Pat", "(", "v4i64", "(", "X86SubVBroadcast", "(", "loadv2i64", "addr", ":", "$", "src", ")", ")", ")", ",", "(", "VBROADCASTF128", "addr", ":", "$", "src", ")", ">", ";", "<...