Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
PowerPC
TD
stmt_completion
CPU
800
[ "<STR_LIT>", ";" ]
[ "def", "memrix", ":", "Operand", "<", "iPTR", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "MIOperandInfo", "=", "(", "ops", "dispRIX", ":", "$", "imm", ",", "ptr_rc_nor0", ":", "$", "reg", ")", ";", "let", "EncoderMethod", "=" ]
GCC
pru
CPP
code_generation
CPU
801
[ "static", "bool", "pru_hard_regno_mode_ok", "(", "unsigned", "int", "regno", ",", "machine_mode", "mode", ")", "{", "switch", "(", "GET_MODE_SIZE", "(", "mode", ")", ")", "{", "case", "<NUM_LIT>", ":", "return", "true", ";", "case", "<NUM_LIT>", ":", "return...
[ "Implement", "TARGET_HARD_REGNO_MODE_OK", "." ]
LLVM
ARM64
TD
stmt_completion
CPU
802
[ "v2i64", ",", "v1i64", ">", ";" ]
[ "def", ":", "ConcatPat", "<" ]
GCC
sh
CPP
stmt_completion
CPU
803
[ "sp_reg", ")", ";" ]
[ "}", "if", "(", "i", "!=", "PR_REG", "&&", "(", "i", "!=", "FPSCR_REG", "||", "!", "skip_fpscr", ")", "&&", "TEST_HARD_REG_BIT", "(", "*", "mask", ",", "i", ")", ")", "{", "if", "(", "!", "(", "sh_cfun_resbank_handler_p", "(", ")", "&&", "(", "(", ...
LLVM
ARM
CPP
stmt_completion
CPU
804
[ ",", "const", "MCRegisterInfo", "&", "MRI", ",", "const", "MCTargetOptions", "&", "Options", ")", "{" ]
[ "MCAsmBackend", "*", "llvm", "::", "createARMBEAsmBackend", "(", "const", "Target", "&", "T", ",", "const", "MCSubtargetInfo", "&", "STI" ]
LLVM
Hexagon
TD
stmt_completion
DSP
805
[ "Rdd32", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rs32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rs32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rt32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>"...
LLVM
SystemZ
TD
next_suggestion
CPU
806
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "field", "bits", "<", "<NUM_LIT>", ">", "SoftFail", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "V1", ";", "bits", "<", "<NUM_LIT>", ">", "BD2", ";", "bits", "<", "<NUM_LIT>", ">", "I3", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>",...
LLVM
Patmos
CPP
stmt_completion
VLIW
807
[ ";" ]
[ "virtual", "bool", "doFinalization", "(", "Module", "&", "M", ")", "{", "return", "false" ]
GCC
powerpcspe
CPP
stmt_completion
CPU
808
[ "pc_rtx", ",", "lab_ref", ")", ";" ]
[ "rtx", "lab_ref", "=", "gen_rtx_LABEL_REF", "(", "VOIDmode", ",", "strncmp_label", ")", ";", "rtx", "src_check", "=", "copy_addr_to_reg", "(", "XEXP", "(", "src", ",", "<NUM_LIT>", ")", ")", ";", "if", "(", "GET_MODE", "(", "src_check", ")", "==", "SImode"...
LLVM
AArch64
TD
stmt_completion
CPU
809
[ ":", "$", "Rm", ")", ")", ")", "]", ">", ";" ]
[ "def", "i32", ":", "BaseSIMDThreeScalarMixed", "<", "U", ",", "<NUM_LIT>", ",", "opc", ",", "(", "outs", "FPR64", ":", "$", "Rd", ")", ",", "(", "ins", "FPR32", ":", "$", "Rn", ",", "FPR32", ":", "$", "Rm", ")", ",", "asm", ",", "<STR_LIT>", ",",...
LLVM
ARM
CPP
next_suggestion
CPU
810
[ "return", "makeLibCall", "(", "DAG", ",", "LC", ",", "Op", ".", "getValueType", "(", ")", ",", "&", "SrcVal", ",", "<NUM_LIT>", ",", "false", ",", "SDLoc", "(", "Op", ")", ")", ".", "first", ";" ]
[ "RTLIB", "::", "Libcall", "LC", ";", "LC", "=", "RTLIB", "::", "getFPROUND", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getValueType", "(", ")", ",", "Op", ".", "getValueType", "(", ")", ")", ";", "SDValue", "SrcVal", "=", "Op", ".", ...
LLVM
Hexagon
TD
next_suggestion
DSP
811
[ "let", "accessSize", "=", "ByteAccess", ";" ]
[ "def", "L2_loadrb_io", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "s32_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_17e0d2cd", ",", "TypeLD", ">", ",", "Enc_211aaa", ...
GCC
rs6000
CPP
next_suggestion
CPU
812
[ "if", "(", "!", "(", "*", "insn_data", "[", "icode", "]", ".", "operand", "[", "<NUM_LIT>", "]", ".", "predicate", ")", "(", "op0", ",", "mode2", ")", ")", "op0", "=", "copy_to_mode_reg", "(", "mode2", ",", "op0", ")", ";" ]
[ "machine_mode", "mode1", "=", "insn_data", "[", "icode", "]", ".", "operand", "[", "<NUM_LIT>", "]", ".", "mode", ";", "machine_mode", "mode2", "=", "insn_data", "[", "icode", "]", ".", "operand", "[", "<NUM_LIT>", "]", ".", "mode", ";", "if", "(", "ar...
GCC
i386
CPP
stmt_completion
CPU
813
[ "_", "v32hi", ")", "_", "_", "Y", ",", "<NUM_LIT>", ",", "(", "_", "_", "mmask32", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "_", "_", "mmask32", ")", "_", "_", "builtin_ia32_cmpw512_mask", "(", "(", "_", "_", "v32hi", ")", "_", "_", "X", ",", "(", "_" ]
LLVM
Hexagon
TD
next_suggestion
DSP
814
[ "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let",...
LLVM
Mips
TD
stmt_completion
CPU
815
[ ">", ",", "SDTCisVT", "<", "<NUM_LIT>", ",", "i32", ">", ",", "SDTCisSameAs", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ">", "]", ">", ";" ]
[ "def", "SDT_Ext", ":", "SDTypeProfile", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "[", "SDTCisInt", "<", "<NUM_LIT>", ">", ",", "SDTCisSameAs", "<", "<NUM_LIT>", ",", "<NUM_LIT>" ]
GCC
nios2
MD
stmt_completion
MPU
816
[ "]", ")" ]
[ "(", "define_mode_iterator", "CM", "[", "SI", "SF", "DF" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
817
[ "Flt1", ")", ";" ]
[ "SDValue", "One", "=", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "dl", ",", "InpTy", ")", ";", "SDValue", "IsZero", "=", "DAG", ".", "getSetCC", "(", "dl", ",", "PredTy", ",", "Op0", ",", "Zero", ",", "ISD", "::", "SETEQ", ")", ";", "SDValu...
LLVM
AArch64
TD
stmt_completion
CPU
818
[ ",", "asm", ",", "PPR32", ">", ";" ]
[ "def", "_S", ":", "sve_int_perm_bin_perm_pp", "<", "opc", ",", "<NUM_LIT>" ]
LLVM
AMDGPU
CPP
program_repair
GPU
819
[ "<FIXS>", "simplifyCFG", "(", "BB", ",", "TTI", ",", "RequireAndPreserveDomTree", "?", "&", "DTU", ":", "nullptr", ",", "<FIXE>" ]
[ "BB", "->", "getTerminator", "(", ")", "->", "eraseFromParent", "(", ")", ";", "BranchInst", "::", "Create", "(", "NewRetBlock", ",", "BB", ")", ";", "}", "for", "(", "BasicBlock", "*", "BB", ":", "ReturningBlocks", ")", "{", "<BUGS>", "simplifyCFG", "("...
LLVM
Hexagon
TD
next_suggestion
DSP
820
[ "}" ]
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NU...
LLVM
WebAssembly
CPP
program_repair
Virtual ISA
821
[ "<FIXS>", "MachineInstr", "*", "Begin", "=", "BuildMI", "(", "*", "Header", ",", "InsertPos", ",", "MBB", ".", "findDebugLoc", "(", "InsertPos", ")", ",", "<FIXE>", "<FIXS>", ".", "addImm", "(", "int64_t", "(", "WebAssembly", "::", "ExprType", "::", "Void"...
[ "}", "<BUGS>", "MachineInstr", "*", "Begin", "=", "BuildMI", "(", "*", "Header", ",", "InsertPos", ",", "DebugLoc", "(", ")", ",", "<BUGE>", "TII", ".", "get", "(", "WebAssembly", "::", "BLOCK", ")", ")", "<BUGS>", ".", "addImm", "(", "int64_t", "(", ...
LLVM
Mips
CPP
next_suggestion
CPU
822
[ "}" ]
[ "void", "RegDefsUses", "::", "addLiveOut", "(", "const", "MachineBasicBlock", "&", "MBB", ",", "const", "MachineBasicBlock", "&", "SuccBB", ")", "{", "for", "(", "MachineBasicBlock", "::", "const_succ_iterator", "SI", "=", "MBB", ".", "succ_begin", "(", ")", "...
GCC
nds32
MD
next_suggestion
CPU
823
[ "<STR_LIT>" ]
[ "[", "(", "unspec_volatile", ":", "SI", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_VOLATILE_CCTL_IDX_WBINVAL", ")", "]" ]
GCC
aarch64
CPP
stmt_completion
CPU
824
[ "(", "type_suffix_ids", ")", ")", ";" ]
[ "function_instance", "(", "const", "char", "*", "base_name_in", ",", "const", "function_base", "*", "base_in", ",", "const", "function_shape", "*", "shape_in", ",", "mode_suffix_index", "mode_suffix_id_in", ",", "const", "type_suffix_pair", "&", "type_suffix_ids_in", ...
GCC
alpha
MD
stmt_completion
MPU
825
[ ")", ")", ")", "]" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "sign_extend", ":", "DI", "(", "match_dup", "<NUM_LIT>" ]
GCC
spu
MD
stmt_completion
MPU
826
[ ")", ")" ]
[ "(", "define_constraint", "<STR_LIT>", "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
827
[ "(", ")", ")", ";" ]
[ "MachineRegisterInfo", "&", "MRI", "=", "MBB", "->", "getParent", "(", ")", "->", "getRegInfo", "(", ")", ";", "Register", "Reg", "=", "MRI", ".", "createVirtualRegister", "(", "RI", ".", "getBoolRC" ]
GCC
pa
MD
stmt_completion
CPU
828
[ ")", "(", "nil", ")", "]", ")" ]
[ "(", "define_delay", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "[", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "nil" ]
LLVM
ARM
CPP
program_repair
CPU
829
[ "<FIXS>", "abort", "(", ")", ";", "<FIXE>" ]
[ "using", "namespace", "llvm", ";", "void", "ARMJITInfo", "::", "replaceMachineCodeForFunction", "(", "void", "*", "Old", ",", "void", "*", "New", ")", "{", "<BUGS>", "unsigned", "char", "*", "OldByte", "=", "(", "unsigned", "char", "*", ")", "Old", ";", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
830
[ ";" ]
[ "PDT", "=", "&", "getAnalysis", "<", "MachinePostDominatorTree", ">", "(", ")", ";", "ST", "=", "&", "MF", "->", "getSubtarget", "<", "GCNSubtarget", ">", "(", ")", ";", "TII", "=", "ST", "->", "getInstrInfo", "(", ")", ";", "lowerCopiesFromI1", "(", "...
GCC
alpha
CPP
next_suggestion
MPU
831
[ "if", "(", "float_mode_p", ")", "*", "total", "=", "cost_data", "->", "fp_add", ";" ]
[ "int", "code", "=", "GET_CODE", "(", "x", ")", ";", "bool", "float_mode_p", "=", "FLOAT_MODE_P", "(", "mode", ")", ";", "const", "struct", "alpha_rtx_cost_data", "*", "cost_data", ";", "if", "(", "!", "speed", ")", "cost_data", "=", "&", "alpha_rtx_cost_si...
LLVM
TMS320C64X
CPP
stmt_completion
VLIW
832
[ "LastMI", ")", ";" ]
[ "assert", "(", "TM", ".", "getInstrItineraryData", "(", ")", "&&", "!", "TM", ".", "getInstrItineraryData", "(", ")", "->", "isEmpty", "(", ")", ")", ";", "unsigned", "NumCycles", "=", "<NUM_LIT>", ";", "CustomListScheduler", "*", "Scheduler", "=", "new", ...
LLVM
AAP
TD
next_suggestion
MPU
833
[ "let", "rB", "=", "<NUM_LIT>", ";" ]
[ "class", "Inst_r", "<", "bits", "<", "<NUM_LIT>", ">", "opclass", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "dag", "outs", ",", "dag", "ins", ",", "string", "asmstr", ",", "list", "<", "dag", ">", "pattern", ">", ":", "Inst_rrr", "<", "opcla...
LLVM
Mips
CPP
program_repair
CPU
834
[ "<FIXS>", "const", "uint16_t", "*", "getCalleeSavedRegs", "(", "const", "MachineFunction", "*", "MF", "=", "<NUM_LIT>", ")", "const", ";", "<FIXE>" ]
[ "void", "adjustMipsStackFrame", "(", "MachineFunction", "&", "MF", ")", "const", ";", "<BUGS>", "const", "uint16_t", "*", "getCalleeSavedRegs", "(", "const", "MachineFunction", "*", "MF", "=", "<NUM_LIT>", ")", "const", ";", "<BUGE>", "const", "uint32_t", "*", ...
GCC
sh
CPP
program_repair
CPU
835
[ "<FIXS>", "stack_pointer_rtx", ",", "<NUM_LIT>", ",", "NULL", ")", ";", "<FIXE>" ]
[ "output_stack_adjust", "(", "extra_push", "+", "current_function_pretend_args_size", "<BUGS>", "stack_pointer_rtx", ",", "<NUM_LIT>", ",", "emit_insn", ")", ";", "<BUGE>", "if", "(", "current_function_calls_eh_return", ")", "emit_insn", "(", "GEN_ADD3", "(", "stack_pointe...
LLVM
Hexagon
CPP
stmt_completion
DSP
836
[ "+=", "<NUM_LIT>", ";" ]
[ "for", "(", "auto", "HMI", ":", "HexagonMCInstrInfo", "::", "bundleInstructions", "(", "MCB", ")", ")", "{", "MCInst", "const", "&", "MCI", "=", "*", "HMI", ".", "getInst", "(", ")", ";", "if", "(", "HexagonMCInstrInfo", "::", "isImmext", "(", "MCI", "...
LLVM
ARM
CPP
stmt_completion
CPU
837
[ ")", "{" ]
[ "const", "MCInstrDesc", "&", "MCID", "=", "MI", "->", "getDesc", "(", ")", ";", "unsigned", "NumOps", "=", "MCID", ".", "getNumOperands", "(", ")", ";", "unsigned", "JTOpIdx", "=", "NumOps", "-", "(", "MI", "->", "isPredicable", "(", ")", "?", "<NUM_LI...
LLVM
BPF
CPP
program_repair
Virtual ISA
838
[ "<FIXS>", "static", "void", "fail", "(", "SDLoc", "DL", ",", "SelectionDAG", "&", "DAG", ",", "const", "char", "*", "Msg", ")", "{", "MachineFunction", "&", "MF", "=", "DAG", ".", "getMachineFunction", "(", ")", ";", "DAG", ".", "getContext", "(", ")",...
[ "#", "define", "DEBUG_TYPE", "<STR_LIT>", "bpf-lower", "<STR_LIT>", "<BUGS>", "namespace", "{", "class", "DiagnosticInfoUnsupported", ":", "public", "DiagnosticInfo", "{", "private", ":", "DebugLoc", "DLoc", ";", "const", "Twine", "&", "Description", ";", "const", ...
LLVM
Hexagon
TD
next_suggestion
DSP
839
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "...
GCC
i386
CPP
stmt_completion
CPU
840
[ "(", "_", "_", "v16sf", ")", "_", "mm512_setzero_ps", "(", ")", ",", "(", "_", "_", "mmask16", ")", "_", "_", "U", ",", "_", "MM_FROUND_CUR_DIRECTION", ")", ";" ]
[ "return", "(", "_", "_", "m512", ")", "_", "_", "builtin_ia32_divps512_mask", "(", "(", "_", "_", "v16sf", ")", "_", "_", "A", ",", "(", "_", "_", "v16sf", ")", "_", "_", "B", "," ]
GCC
arm
CPP
stmt_completion
CPU
841
[ "b", ",", "_", "_", "index", ")", ";" ]
[ "return", "_", "_", "builtin_neon_sudot_lanev16qi_sssus", "(", "_", "_", "r", ",", "_", "_", "a", ",", "_", "_" ]
GCC
mips
MD
next_suggestion
CPU
842
[ "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
OR1K
CPP
code_generation
CPU
843
[ "virtual", "const", "char", "*", "getPassName", "(", ")", "const", "{", "return", "<STR_LIT>", "OR1K DAG->DAG Pattern Instruction Selection", "<STR_LIT>", ";", "}" ]
[ "getPassName", "-", "Return", "a", "nice", "clean", "name", "for", "a", "pass", "." ]
LLVM
ARM
CPP
stmt_completion
CPU
844
[ "getReg", "(", ")", ")", ";" ]
[ "const", "MachineOperand", "&", "MO1", "=", "MI", "->", "getOperand", "(", "Op", ")", ";", "const", "MachineOperand", "&", "MO2", "=", "MI", "->", "getOperand", "(", "Op", "+", "<NUM_LIT>", ")", ";", "O", "<<", "<STR_LIT>", "[", "<STR_LIT>", "<<", "get...
GCC
i386
MD
stmt_completion
CPU
845
[ "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(" ]
LLVM
Mips
CPP
stmt_completion
CPU
846
[ ")", "{" ]
[ "parseRegForInlineAsmConstraint", "(", "const", "StringRef", "&", "C", ",", "MVT", "VT", ")", "const", "{", "const", "TargetRegisterInfo", "*", "TRI", "=", "getTargetMachine", "(", ")", ".", "getRegisterInfo", "(", ")", ";", "const", "TargetRegisterClass", "*", ...
GCC
s390
CPP
code_generation
MPU
847
[ "void", "s390_d_target_versions", "(", "void", ")", "{", "if", "(", "TARGET_64BIT", ")", "{", "d_add_builtin_version", "(", "<STR_LIT>", "S390X", "<STR_LIT>", ")", ";", "d_add_builtin_version", "(", "<STR_LIT>", "SystemZ", "<STR_LIT>", ")", ";", "}", "else", "d_...
[ "Implement", "TARGET_D_CPU_VERSIONS", "for", "S/390", "and", "zSeries", "targets", "." ]
LLVM
Hexagon
TD
stmt_completion
DSP
848
[ "=", "<NUM_LIT>", ";" ]
[ "def", "A2_aslh", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_57890846", ",", "TypeALU32_2op", ">", ",", "Enc_5e2823", ",", "PredNewRel", "{", "let", ...
LLVM
Dcpu16
CPP
next_suggestion
CPU
849
[ "}" ]
[ "void", "DCPU16InstPrinter", "::", "printInst", "(", "const", "MCInst", "*", "MI", ",", "raw_ostream", "&", "O", ",", "StringRef", "Annot", ")", "{", "printInstruction", "(", "MI", ",", "O", ")", ";", "printAnnotation", "(", "O", ",", "Annot", ")", ";" ]
LLVM
WebAssembly
CPP
code_generation
Virtual ISA
850
[ "const", "char", "*", "getClearCacheBuiltinName", "(", ")", "const", "override", "{", "report_fatal_error", "(", "<STR_LIT>", "llvm.clear_cache is not supported on wasm", "<STR_LIT>", ")", ";", "}" ]
[ "Intel", "processors", "have", "a", "unified", "instruction", "and", "data", "cache", "." ]
LLVM
IA64
CPP
program_repair
CPU
851
[ "<FIXS>", "argt", "=", "DAG", ".", "getNode", "(", "ISD", "::", "TRUNCATE", ",", "dl", ",", "getValueType", "(", "I", "->", "getType", "(", ")", ")", ",", "<FIXE>" ]
[ "argt", "=", "new", "root", "=", "DAG", ".", "getCopyFromReg", "(", "DAG", ".", "getRoot", "(", ")", ",", "argVreg", "[", "count", "]", ",", "MVT", "::", "i64", ")", ";", "if", "(", "getValueType", "(", "I", "->", "getType", "(", ")", ")", "!=", ...
GCC
nios2
CPP
code_generation
MPU
852
[ "static", "void", "save_reg", "(", "int", "regno", ",", "unsigned", "offset", ")", "{", "rtx", "reg", "=", "gen_rtx_REG", "(", "SImode", ",", "regno", ")", ";", "rtx", "addr", "=", "gen_rtx_PLUS", "(", "Pmode", ",", "stack_pointer_rtx", ",", "gen_int_mode"...
[ "Generate", "save/restore", "of", "register", "REGNO", "at", "SP", "+", "OFFSET", ".", "Used", "by", "the", "prologue/epilogue", "expand", "routines", "." ]
LLVM
Hexagon
CPP
next_suggestion
DSP
853
[ "PA", ".", "Addr", "->", "addMember", "(", "PUA", ",", "*", "this", ")", ";" ]
[ "BlockRefsMap", "RefM", ";", "buildBlockRefs", "(", "EA", ",", "RefM", ")", ";", "MachineRegisterInfo", "&", "MRI", "=", "MF", ".", "getRegInfo", "(", ")", ";", "MachineBasicBlock", "&", "EntryB", "=", "*", "EA", ".", "Addr", "->", "getCode", "(", ")", ...
LLVM
SystemZ
CPP
next_suggestion
CPU
854
[ "return", "Count", ">=", "<NUM_LIT>", ";" ]
[ "const", "TargetRegisterInfo", "*", "TRI", "=", "&", "TII", "->", "getRegisterInfo", "(", ")", ";", "const", "MCInstrDesc", "&", "MID", "=", "MI", "->", "getDesc", "(", ")", ";", "unsigned", "Count", "=", "<NUM_LIT>", ";", "for", "(", "unsigned", "OpIdx"...
LLVM
Xtensa
CPP
stmt_completion
MPU
855
[ "SETEQ", ")", "{" ]
[ "SDValue", "Dest", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDLoc", "dl", "(", "Op", ")", ";", "if", "(", "LHS", ".", "getValueType", "(", ")", ".", "isInteger", "(", ")", ")", "{", "const", "ConstantSDNode", "*", "RHSC", "=", "dy...
LLVM
ARM
TD
stmt_completion
CPU
856
[ "=", "sat", ";" ]
[ "class", "MVE_ScalarShiftDRegRegWithSat", "<", "string", "iname", ",", "bit", "op5", ",", "list", "<", "dag", ">", "pattern", "=", "[", "]", ">", ":", "MVE_ScalarShiftDRegRegBase", "<", "iname", ",", "(", "ins", "tGPREven", ":", "$", "RdaLo_src", ",", "tGP...
GCC
i386
CPP
code_generation
CPU
857
[ "static", "rtx", "ix86_expand_vec_init_builtin", "(", "tree", "type", ",", "tree", "exp", ",", "rtx", "target", ")", "{", "machine_mode", "tmode", "=", "TYPE_MODE", "(", "type", ")", ";", "machine_mode", "inner_mode", "=", "GET_MODE_INNER", "(", "tmode", ")", ...
[ "A", "subroutine", "of", "ix86_expand_builtin", ".", "These", "builtins", "are", "a", "wrapper", "around", "ix86_expand_vector_init", ".", "We", "DO", "have", "language-level", "syntax", "for", "this", ",", "in", "the", "form", "of", "(", "type", ")", "{", "...
GCC
i386
MD
next_suggestion
CPU
858
[ "<STR_LIT>" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "<", "avx512fmaskmode", ">", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operator", ":", "<", "avx512fmaskmode", ">", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", ":", "VI12_AV...
LLVM
Hexagon
TD
next_suggestion
DSP
859
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "isCompare", "=", "<NUM_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "...
LLVM
TPC
TD
next_suggestion
Virtual ISA
860
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "op2", ";", "bits", "<", "<NUM_LIT>", ">", "dt", ";", "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "Dest", "=", "dest", ";", "let", "SrcA", "=", "op1", ";", "let", "Sr...
LLVM
R600
CPP
stmt_completion
GPU
861
[ ")", ";" ]
[ "setOperationAction", "(", "ISD", "::", "STORE", ",", "MVT", "::", "i32", ",", "Custom", ")", ";", "setOperationAction", "(", "ISD", "::", "STORE", ",", "MVT", "::", "i64", ",", "Custom", ")", ";", "setOperationAction", "(", "ISD", "::", "STORE", ",", ...
GCC
nds32
CPP
next_suggestion
CPU
862
[ "if", "(", "TARGET_BIG_ENDIAN", ")", "builtin_define", "(", "<STR_LIT>", "__big_endian__", "<STR_LIT>", ")", ";" ]
[ "void", "nds32_cpu_cpp_builtins", "(", "struct", "cpp_reader", "*", "pfile", ")", "{", "builtin_define", "(", "<STR_LIT>", "__nds32__", "<STR_LIT>", ")", ";", "builtin_define", "(", "<STR_LIT>", "__NDS32__", "<STR_LIT>", ")", ";", "if", "(", "TARGET_HARD_FLOAT", "...
LLVM
Hexagon
TD
next_suggestion
DSP
863
[ "let", "Uses", "=", "[", "CS", "]", ";" ]
[ "def", "L2_loadrh_pcr", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ",", "IntRegs", ":", "$", "Rx32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rx32in", ",", "ModRegs", ":", "$", "Mu2", ")", ",", "<STR_LIT>", ",", "tc_44d3da28", ...
LLVM
AArch64
CPP
code_generation
CPU
864
[ "bool", "canMergeStoresTo", "(", "unsigned", "AddressSpace", ",", "EVT", "MemVT", ",", "const", "SelectionDAG", "&", "DAG", ")", "const", "override", "{", "bool", "NoFloat", "=", "DAG", ".", "getMachineFunction", "(", ")", ".", "getFunction", "(", ")", "->",...
[ "Returns", "if", "it", "'s", "reasonable", "to", "merge", "stores", "to", "MemVT", "size", "." ]
GCC
c6x
MD
stmt_completion
VLIW
865
[ "<STR_LIT>", ")" ]
[ "(", "define_cpu_unit", "<STR_LIT>" ]
LLVM
Mips
CPP
stmt_completion
CPU
866
[ "STI", ",", "true", ")", ";" ]
[ "return", "new", "MipsDisassembler", "(" ]
LLVM
X86
CPP
next_suggestion
CPU
867
[ "MI", "->", "eraseFromParent", "(", ")", ";" ]
[ "MIB", "=", "BuildMI", "(", "*", "MBB", ",", "MI", ",", "DL", ",", "TII", "->", "get", "(", "PtrLoadOpc", ")", ",", "Tmp", ")", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<", "X86", "::", "AddrNumOperands", ";", "++", "i", "...
LLVM
Sparc
CPP
code_generation
CPU
868
[ "virtual", "void", "print", "(", "raw_ostream", "&", "OS", ")", "const", "{", "switch", "(", "Kind", ")", "{", "case", "k_Token", ":", "OS", "<<", "<STR_LIT>", "Token: ", "<STR_LIT>", "<<", "getToken", "(", ")", "<<", "<STR_LIT>", "\\n", "<STR_LIT>", ";"...
[ "print", "-", "Print", "a", "debug", "representation", "of", "the", "operand", "to", "the", "given", "stream", "." ]
GCC
arm
CPP
next_suggestion
CPU
869
[ "}" ]
[ "vqshlu_n_s32", "(", "int32x2_t", "_", "_", "a", ",", "const", "int", "_", "_", "b", ")", "{", "return", "(", "uint32x2_t", ")", "_", "_", "builtin_neon_vqshlu_nv2si", "(", "_", "_", "a", ",", "_", "_", "b", ")", ";" ]
LLVM
Mips
TD
stmt_completion
CPU
870
[ "$", "r1", ",", "(", "CapTagGet", "CheriOpnd", ":", "$", "r2", ")", ")", "]", ">", ";" ]
[ "def", "CGetTag", ":", "CheriFmt2Op", "<", "<NUM_LIT>", ",", "(", "outs", "GPR64Opnd", ":", "$", "r1", ")", ",", "(", "ins", "CheriOpnd", ":", "$", "r2", ")", ",", "<STR_LIT>", ",", "[", "(", "set", "GPR64Opnd", ":" ]
LLVM
Hexagon
TD
next_suggestion
DSP
871
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ns8", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM...
GCC
aarch64
CPP
next_suggestion
CPU
872
[ "if", "(", "*", "imm1", ">", "*", "imm2", ")", "return", "+", "<NUM_LIT>", ";" ]
[ "static", "int", "aarch64_bitmasks_cmp", "(", "const", "void", "*", "i1", ",", "const", "void", "*", "i2", ")", "{", "const", "unsigned", "HOST_WIDE_INT", "*", "imm1", "=", "(", "const", "unsigned", "HOST_WIDE_INT", "*", ")", "i1", ";", "const", "unsigned"...
GCC
c4x
CPP
next_suggestion
DSP
873
[ "*", "disp", "=", "<NUM_LIT>", ";" ]
[ "*", "disp", "=", "<NUM_LIT>", ";", "return", ";", "case", "POST_INC", ":", "*", "base", "=", "REGNO", "(", "XEXP", "(", "op", ",", "<NUM_LIT>", ")", ")", ";", "*", "incdec", "=", "<NUM_LIT>", ";", "*", "disp", "=", "<NUM_LIT>", ";", "return", ";",...
LLVM
AArch64
TD
stmt_completion
CPU
874
[ "MovImm32ShifterOperand", ";" ]
[ "def", "movimm32_shift", ":", "Operand", "<", "i32", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=" ]
GCC
mcore
CPP
program_repair
MPU
875
[ "<FIXS>", "if", "(", "!", "TYPE_NO_NAMED_ARGS_STDARG_P", "(", "TREE_TYPE", "(", "current_function_decl", ")", ")", ")", "gcc_assert", "(", "arg", ".", "mode", "!=", "BLKmode", ")", ";", "<FIXE>", "<FIXS>", "if", "(", "!", "TYPE_NO_NAMED_ARGS_STDARG_P", "(", "T...
[ "return", ";", "<BUGS>", "gcc_assert", "(", "arg", ".", "mode", "!=", "BLKmode", ")", ";", "<BUGE>", "<BUGS>", "first_anon_arg", "=", "(", "ROUND_ADVANCE_CUM", "(", "*", "get_cumulative_args", "(", "cum", ")", ",", "arg", ".", "mode", ",", "arg", ".", "t...
GCC
tilegx
CPP
next_suggestion
VLIW
876
[ "}" ]
[ "bool", "tilegx_can_use_return_insn_p", "(", "void", ")", "{", "return", "(", "reload_completed", "&&", "!", "cfun", "->", "static_chain_decl", "&&", "!", "compute_total_frame_size", "(", ")", "&&", "tilegx_current_function_is_leaf", "(", ")", "&&", "!", "crtl", "...
LLVM
Hexagon
CPP
next_suggestion
DSP
877
[ "if", "(", "isSecondOpReg", ")", "{" ]
[ "for", "(", "MachineBasicBlock", "::", "iterator", "MII", "=", "MBB", "->", "end", "(", ")", ",", "E", "=", "MBB", "->", "begin", "(", ")", ";", "MII", "!=", "E", ";", ")", "{", "MachineInstr", "*", "MI", "=", "--", "MII", ";", "if", "(", "MI",...
LLVM
X86
CPP
stmt_completion
CPU
878
[ "DAG", ")", ";" ]
[ "bool", "isFP", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getSimpleValueType", "(", ")", ".", "isFloatingPoint", "(", ")", ";", "SDLoc", "dl", "(", "Op", ")", ";", "if", "(", "isFP", ")", "{", "MVT", "EltVT", "=", "Op0", ".", "getS...
LLVM
AArch64
TD
next_suggestion
CPU
879
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", "{", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Xm", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Xm", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
880
[ "Chain", "=", "DAG", ".", "getCopyToReg", "(", "Chain", ",", "dl", ",", "RegsToPass", "[", "i", "]", ".", "first", ",", "RegsToPass", "[", "i", "]", ".", "second", ",", "InFlag", ")", ";" ]
[ "if", "(", "GlobalAddressSDNode", "*", "GA", "=", "dyn_cast", "<", "GlobalAddressSDNode", ">", "(", "Callee", ")", ")", "{", "const", "Function", "*", "CalleeFn", "=", "nullptr", ";", "Callee", "=", "DAG", ".", "getTargetGlobalAddress", "(", "GA", "->", "g...
GCC
sh
CPP
code_generation
CPU
881
[ "void", "sh_init_cumulative_args", "(", "CUMULATIVE_ARGS", "*", "pcum", ",", "tree", "fntype", ",", "rtx", "libname", "ATTRIBUTE_UNUSED", ",", "tree", "fndecl", ",", "signed", "int", "n_named_args", ",", "machine_mode", "mode", ")", "{", "pcum", "->", "arg_count...
[ "Initialize", "the", "CUMULATIVE_ARGS", "structure", "." ]
LLVM
ARM
CPP
program_repair
CPU
882
[ "<FIXS>", "Type", "*", "RetTy", "=", "(", "Type", "*", ")", "StructType", "::", "get", "(", "Ty", ",", "Ty", ",", "nullptr", ")", ";", "<FIXE>" ]
[ "SDValue", "Callee", "=", "DAG", ".", "getExternalSymbol", "(", "getLibcallName", "(", "LC", ")", ",", "getPointerTy", "(", ")", ")", ";", "<BUGS>", "Type", "*", "RetTy", "=", "(", "Type", "*", ")", "StructType", "::", "get", "(", "Ty", ",", "Ty", ",...
GCC
i386
MD
stmt_completion
CPU
883
[ "<NUM_LIT>", ")" ]
[ "[", "(", "parallel", "[", "(", "set", "(", "zero_extract", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "subreg", ":", "SI", "(", "any_or", ":", "QI", "(", "subreg", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
884
[ "users", "(", ")", ")", "{" ]
[ "if", "(", "!", "TPC", ")", "return", "false", ";", "const", "TargetMachine", "&", "TM", "=", "TPC", "->", "getTM", "<", "TargetMachine", ">", "(", ")", ";", "const", "AMDGPUSubtarget", "&", "ST", "=", "TM", ".", "getSubtarget", "<", "AMDGPUSubtarget", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
885
[ "FMAXNAN", ":" ]
[ "case", "ISD", "::", "FP_EXTEND", ":", "return", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getValueType", "(", ")", ".", "getScalarType", "(", ")", "!=", "MVT", "::", "f16", "||", "ST", "->", "hasFP16Denormals", "(", ")", ";", "case", "ISD"...
GCC
i386
MD
program_repair
CPU
886
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "minus", ":", "DI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")",...
LLVM
X86
CPP
next_suggestion
CPU
887
[ "if", "(", "Function", "*", "F", "=", "dyn_cast", "<", "Function", ">", "(", "SecurityCheckCookie", ".", "getCallee", "(", ")", ")", ")", "{" ]
[ "M", ".", "getOrInsertGlobal", "(", "<STR_LIT>", "__security_cookie", "<STR_LIT>", ",", "PointerType", "::", "getUnqual", "(", "M", ".", "getContext", "(", ")", ")", ")", ";", "FunctionCallee", "SecurityCheckCookie", "=", "M", ".", "getOrInsertFunction", "(", "<...
GCC
i386
CPP
stmt_completion
CPU
888
[ ",", "_", "_", "R", ")", ";" ]
[ "return", "(", "_", "_", "m512d", ")", "_", "_", "builtin_ia32_vfmaddpd512_mask", "(", "(", "_", "_", "v8df", ")", "_", "_", "A", ",", "(", "_", "_", "v8df", ")", "_", "_", "B", ",", "(", "_", "_", "v8df", ")", "_", "_", "C", ",", "(", "_",...
GCC
powerpcspe
MD
next_suggestion
CPU
889
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
890
[ ",", "getKillRegState", "(", "isKill", ")", ")", ",", "FrameIdx", ")", ";" ]
[ "unsigned", "LoadOpcode", ",", "StoreOpcode", ";", "getLoadStoreOpcodes", "(", "RC", ",", "LoadOpcode", ",", "StoreOpcode", ")", ";", "addFrameReference", "(", "BuildMI", "(", "MBB", ",", "MBBI", ",", "DL", ",", "get", "(", "StoreOpcode", ")", ")", ".", "a...
GCC
s390
CPP
next_suggestion
MPU
891
[ "return", "true", ";" ]
[ "rtx_code_label", "*", "end_label", ";", "if", "(", "min_len", "==", "<NUM_LIT>", ")", "{", "end_label", "=", "gen_label_rtx", "(", ")", ";", "emit_cmp_and_jump_insns", "(", "len", ",", "const0_rtx", ",", "EQ", ",", "NULL_RTX", ",", "GET_MODE", "(", "len", ...
GCC
loongarch
MD
next_suggestion
CPU
892
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "ANYF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "neg", ":", "ANYF", "(", "fma", ":", "ANYF", "(", "match_operand", ":", "ANYF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ...
LLVM
X86
CPP
next_suggestion
CPU
893
[ "break", ";" ]
[ "U", "=", "I", ";", "}", "}", "else", "if", "(", "const", "ConstantExpr", "*", "C", "=", "dyn_cast", "<", "ConstantExpr", ">", "(", "V", ")", ")", "{", "Opcode", "=", "C", "->", "getOpcode", "(", ")", ";", "U", "=", "C", ";", "}", "if", "(", ...
LLVM
ARM
CPP
next_suggestion
CPU
894
[ "return", "DAG", ".", "getNode", "(", "Opcode", ",", "dl", ",", "MVT", "::", "Other", ",", "Ops", ".", "data", "(", ")", ",", "Ops", ".", "size", "(", ")", ")", ";" ]
[ "if", "(", "!", "VT", ".", "is64BitVector", "(", ")", ")", "return", "SDValue", "(", ")", ";", "SmallVector", "<", "SDValue", ",", "<NUM_LIT>", ">", "Ops", ";", "Ops", ".", "push_back", "(", "Node", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";"...
LLVM
ARM
CPP
next_suggestion
CPU
895
[ "return", "DAG", ".", "getNode", "(", "ISD", "::", "BITCAST", ",", "dl", ",", "Op", ".", "getValueType", "(", ")", ",", "Val", ")", ";" ]
[ "assert", "(", "Op", ".", "getValueType", "(", ")", ".", "is128BitVector", "(", ")", "&&", "Op", ".", "getNumOperands", "(", ")", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "unexpected CONCAT_VECTORS", "<STR_LIT>", ")", ";", "DebugLoc", "dl", "=", "Op", ".", "g...
LLVM
X86
CPP
next_suggestion
CPU
896
[ "case", "MVT", "::", "v16i16", ":" ]
[ "V1", "=", "DAG", ".", "getBitcast", "(", "FpVT", ",", "V1", ")", ";", "V2", "=", "DAG", ".", "getBitcast", "(", "FpVT", ",", "V2", ")", ";", "return", "DAG", ".", "getBitcast", "(", "VT", ",", "DAG", ".", "getVectorShuffle", "(", "FpVT", ",", "D...
GCC
alpha
CPP
code_generation
MPU
897
[ "bool", "alpha_expand_mov", "(", "machine_mode", "mode", ",", "rtx", "*", "operands", ")", "{", "rtx", "tmp", ";", "if", "(", "MEM_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", "&&", "!", "reg_or_0_operand", "(", "operands", "[", "<NUM_LIT>", "]", ","...
[ "Expand", "a", "move", "instruction", ";", "return", "true", "if", "all", "work", "is", "done", ".", "We", "do", "n't", "handle", "non-bwx", "subword", "loads", "here", "." ]
LLVM
ARM64
CPP
stmt_completion
CPU
898
[ ")", "&&", "<STR_LIT>", "Invalid number of operands!", "<STR_LIT>", ")", ";" ]
[ "assert", "(", "N", "==", "<NUM_LIT>", "&&", "isMemoryIndexed16", "(" ]
LLVM
AArch64
TD
stmt_completion
CPU
899
[ ">", ";" ]
[ "def", "arith_shift32", ":", "arith_shift", "<", "i32", ",", "<NUM_LIT>" ]