Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
avr
CPP
next_suggestion
MPU
9,100
[ "return", "*", "a", "-", "*", "b", ";" ]
[ "while", "(", "*", "a", "&&", "*", "b", ")", "{", "if", "(", "letter", "(", "*", "a", ")", "&&", "digit", "(", "*", "b", ")", ")", "return", "-", "<NUM_LIT>", ";", "if", "(", "digit", "(", "*", "a", ")", "&&", "letter", "(", "*", "b", ")"...
GCC
i386
MD
next_suggestion
CPU
9,101
[ "(", "xor", ":", "QI" ]
[ "(", "xor", ":", "QI", "(", "subreg", ":", "QI", "(", "zero_extract", ":", "HI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "<NUM_LIT>", ")", "(", "match_op...
GCC
i386
CPP
program_repair
CPU
9,102
[ "<FIXS>", "rtx", "ret", "=", "BB_END", "(", "bb", ")", ";", "<FIXE>" ]
[ "for", "(", "e", "=", "EXIT_BLOCK_PTR", "->", "pred", ";", "e", ";", "e", "=", "e", "->", "pred_next", ")", "{", "basic_block", "bb", "=", "e", "->", "src", ";", "<BUGS>", "rtx", "ret", "=", "bb", "->", "end", ";", "<BUGE>", "rtx", "prev", ";", ...
LLVM
PIC16
CPP
stmt_completion
MPU
9,103
[ "(", ")", ")", ";" ]
[ "void", "PIC16AsmPrinter", "::", "EmitIData", "(", "Module", "&", "M", ")", "{", "EmitSectionList", "(", "M", ",", "PTOF", "->", "IDATASections" ]
GCC
arm
MD
next_suggestion
CPU
9,104
[ "(", "const_string", "<STR_LIT>", ")", ")", ")" ]
[ "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
9,105
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
GCC
nds32
MD
stmt_completion
CPU
9,106
[ "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", ")", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mem", ":", "SI", "(",...
GCC
arm
CPP
stmt_completion
CPU
9,107
[ "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ")", ";" ]
[ "return", "(", "int16x8_t", ")", "_", "_", "builtin_shuffle", "(", "_", "_", "a", ",", "(", "uint16x8_t", ")", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "," ]
LLVM
ARM
CPP
stmt_completion
CPU
9,108
[ "Reg0", ")", ";" ]
[ "case", "MVT", "::", "v1i64", ":", "OpcodeIndex", "=", "<NUM_LIT>", ";", "break", ";", "case", "MVT", "::", "v16i8", ":", "OpcodeIndex", "=", "<NUM_LIT>", ";", "break", ";", "case", "MVT", "::", "v8f16", ":", "case", "MVT", "::", "v8i16", ":", "OpcodeI...
GCC
arm
CPP
next_suggestion
CPU
9,109
[ "}" ]
[ "_", "_", "rv", ".", "_", "_", "o", "=", "_", "_", "builtin_neon_vld2_dupv2si", "(", "(", "const", "_", "_", "builtin_neon_si", "*", ")", "_", "_", "a", ")", ";", "return", "_", "_", "rv", ".", "_", "_", "i", ";" ]
GCC
i386
CPP
stmt_completion
CPU
9,110
[ "(", "_", "_", "v4di", ")", "_", "_", "W", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m256i", ")", "_", "_", "builtin_ia32_pabsq256_mask", "(", "(", "_", "_", "v4di", ")", "_", "_", "A", "," ]
GCC
rs6000
CPP
code_generation
CPU
9,111
[ "static", "void", "rs6000_function_arg_advance_1", "(", "CUMULATIVE_ARGS", "*", "cum", ",", "machine_mode", "mode", ",", "const_tree", "type", ",", "bool", "named", ",", "int", "depth", ")", "{", "machine_mode", "elt_mode", ";", "int", "n_elts", ";", "rs6000_dis...
[ "Update", "the", "data", "in", "CUM", "to", "advance", "over", "an", "argument", "of", "mode", "MODE", "and", "data", "type", "TYPE", ".", "(", "TYPE", "is", "null", "for", "libcalls", "where", "that", "information", "may", "not", "be", "available", ".",...
LLVM
Mips
TD
stmt_completion
CPU
9,112
[ "}", "=", "fd", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "ft", ";", "bits", "<", "<NUM_LIT>", ">", "fs", ";", "bits", "<", "<NUM_LIT>", ">", "fd", ";", "bits", "<", "<NUM_LIT>", ">", "Inst", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", ...
LLVM
PowerPC
CPP
next_suggestion
CPU
9,113
[ "}" ]
[ "int", "PPCTTIImpl", "::", "getInterleavedMemoryOpCost", "(", "unsigned", "Opcode", ",", "Type", "*", "VecTy", ",", "unsigned", "Factor", ",", "ArrayRef", "<", "unsigned", ">", "Indices", ",", "unsigned", "Alignment", ",", "unsigned", "AddressSpace", ",", "bool"...
LLVM
AMDGPU
TD
program_repair
GPU
9,114
[ "<FIXS>", "def", "DppRowMask", ":", "NamedIntOperand", "i32", ",", "<STR_LIT>", ">", ";", "def", "DppBankMask", ":", "NamedIntOperand", "i32", ",", "<STR_LIT>", ">", ";", "<FIXE>", "<FIXS>", "def", "DppBoundCtrl", ":", "NamedIntOperand", "i1", ",", "<STR_LIT>", ...
[ "def", "dpp_ctrl", ":", "CustomOperand", "i32", ",", "<NUM_LIT>", ",", "<STR_LIT>", ">", ";", "let", "DefaultValue", "=", "<STR_LIT>", "in", "{", "<BUGS>", "def", "row_mask", ":", "NamedIntOperand", "i32", ",", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<STR_LIT>", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
9,115
[ ";" ]
[ "static", "unsigned", "getVGPRSpillSaveOpcode", "(", "unsigned", "Size", ")", "{", "switch", "(", "Size", ")", "{", "case", "<NUM_LIT>", ":", "return", "AMDGPU", "::", "SI_SPILL_V32_SAVE", ";", "case", "<NUM_LIT>", ":", "return", "AMDGPU", "::", "SI_SPILL_V64_SA...
GCC
v850
MD
stmt_completion
MPU
9,116
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "{", "return", "output_move_single", "(", "operands", ")", "}", "[", "(", "set_attr" ]
LLVM
AArch64
TD
program_repair
CPU
9,117
[ "<FIXS>", ":", "A64InstRdn", "outs", ",", "ins", ",", "asmstr", ",", "patterns", ",", "itin", ">", "{", "<FIXE>" ]
[ "class", "A64I_dp_1src", "bit", "sf", ",", "bit", "S", ",", "bits", "<NUM_LIT>", ">", "opcode2", ",", "bits", "<NUM_LIT>", ">", "opcode", ",", "string", "asmstr", ",", "dag", "outs", ",", "dag", "ins", ",", "list", "dag", ">", "patterns", ",", "InstrIt...
LLVM
ARM
TD
stmt_completion
CPU
9,118
[ "Vm", ")", ",", "f", ",", "itin", ",", "OpcodeStr", ",", "Dt", ",", "[", "(", "set", "QPR", ":", "$", "Vd", ",", "(", "ResTy", "(", "IntOp", "(", "OpTy", "QPR", ":", "$", "src", ")", ",", "(", "OpTy", "QPR", ":", "$", "Vn", ")", ",", "(",...
[ "class", "N3VQInt3np", "<", "bits", "<", "<NUM_LIT>", ">", "op27_23", ",", "bits", "<", "<NUM_LIT>", ">", "op21_20", ",", "bits", "<", "<NUM_LIT>", ">", "op11_8", ",", "bit", "op6", ",", "bit", "op4", ",", "Format", "f", ",", "InstrItinClass", "itin", ...
GCC
arm
CPP
stmt_completion
CPU
9,119
[ ",", "_", "_", "p", ")", ";" ]
[ "return", "_", "_", "builtin_mve_vcaddq_rot270_m_fv8hf", "(", "_", "_", "arm_vuninitializedq_f16", "(", ")", ",", "_", "_", "a", ",", "_", "_", "b" ]
GCC
arm
MD
program_repair
CPU
9,120
[ "<FIXS>", "<STR_LIT>", ")", "<FIXE>" ]
[ "(", "minus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", ")", "<BUGE>" ]
LLVM
X86
CPP
stmt_completion
CPU
9,121
[ ":" ]
[ "if", "(", "Arg", ".", "getOpcode", "(", ")", "==", "ISD", "::", "FMUL", "&&", "(", "SVT", "==", "MVT", "::", "f32", "||", "SVT", "==", "MVT", "::", "f64", ")", "&&", "Arg", "->", "getFlags", "(", ")", "->", "hasNoSignedZeros", "(", ")", "&&", ...
LLVM
ARM
CPP
program_repair
CPU
9,122
[ "<FIXS>", "if", "(", "!", "AFI", "->", "isThumbFunction", "(", ")", ")", "emitARMRegPlusImmediate", "(", "MBB", ",", "II", ",", "MI", ".", "getDebugLoc", "(", ")", ",", "ScratchReg", ",", "FrameReg", ",", "Offset", ",", "Pred", ",", "PredReg", ",", "TI...
[ "<STR_LIT>", "::", "<STR_LIT>", "Pred", "=", "(", "PIdx", "==", "-", "<NUM_LIT>", ")", "?", "<STR_LIT>", "::", "<STR_LIT>", ":", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", "MI", ".", "getOperand", "(", "PIdx", ")", ".", "getImm", "(", ")", ";", "unsigne...
LLVM
Hexagon
TD
stmt_completion
DSP
9,123
[ "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_vminh", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rtt32", ",", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_779080bf", ",", "TypeALU64", ">", ",", "E...
GCC
sparc
CPP
program_repair
CPU
9,124
[ "<FIXS>", "GEN_INT", "(", "to_shift", ")", ")", ")", ")", ";", "<FIXE>" ]
[ "{", "emit_insn", "(", "gen_rtx_SET", "(", "DImode", ",", "op0", ",", "gen_rtx_ASHIFT", "(", "DImode", ",", "sub_temp", ",", "<BUGS>", "GEN_INT", "(", "to_shift", ")", ")", ")", ")", ";", "<BUGE>", "emit_insn", "(", "gen_rtx_SET", "(", "DImode", ",", "op...
LLVM
Sparc
CPP
stmt_completion
CPU
9,125
[ "getNode", "(", ")", ")", ";" ]
[ "SDValue", "Sub1", "=", "CurDAG", "->", "getTargetExtractSubreg", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "MVT", "::", "i32", ",", "RegCopy", ")", ";", "SDValue", "T0", "=", "CurDAG", "->", "getCopyToReg", "(", "Sub0", ",", "dl", ",", "Reg0"...
LLVM
ARM64
TD
stmt_completion
CPU
9,126
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=" ]
GCC
arm
CPP
stmt_completion
CPU
9,127
[ "_", "_", "b", ")", "{" ]
[ "_", "_", "arm_vcaddq_rot270_s16", "(", "int16x8_t", "_", "_", "a", ",", "int16x8_t" ]
GCC
mn10300
MD
program_repair
MPU
9,128
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>", "<FIXS>", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", ...
[ "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "ashift", ":", "SI", "<BUGS>", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ...
GCC
loongarch
CPP
stmt_completion
CPU
9,129
[ "(", "int", ")", "_", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_lsx_vreplve_h", "(", "(", "v8i16", ")", "_", "<NUM_LIT>", "," ]
GCC
microblaze
CPP
code_generation
MPU
9,130
[ "static", "void", "save_restore_insns", "(", "int", "prologue", ")", "{", "rtx", "base_reg_rtx", ",", "reg_rtx", ",", "mem_rtx", ",", "isr_reg_rtx", "=", "<NUM_LIT>", ",", "isr_mem_rtx", "=", "<NUM_LIT>", ";", "rtx", "isr_msr_rtx", "=", "<NUM_LIT>", ",", "insn...
[ "Save", "or", "restore", "instructions", "based", "on", "whether", "this", "is", "the", "prologue", "or", "epilogue", ".", "prologue", "is", "1", "for", "the", "prologue", "." ]
GCC
s390
MD
program_repair
MPU
9,131
[ "<FIXS>", "GEN_INT", "(", "<NUM_LIT>", ")", ")", ")", "<FIXE>" ]
[ "{", "operands", "[", "<NUM_LIT>", "]", "=", "force_reg", "(", "MODE", ">", "mode", ",", "operands", "[", "<NUM_LIT>", "]", ")", "emit_insn", "(", "gen_fix_trunc", "mode", ">", "di2_ieee", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<N...
GCC
m32r
MD
stmt_completion
MPU
9,132
[ "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_...
LLVM
Alpha
TD
stmt_completion
MPU
9,133
[ ",", "immUExt8", ":", "$", "L", ")", ")", "]", ",", "s_iadd", ">", ";" ]
[ "def", "CMPULEi", ":", "OFormL", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<STR_LIT>", ",", "[", "(", "set", "GPRC", ":", "$", "RC", ",", "(", "setule", "GPRC", ":", "$", "RA" ]
LLVM
X86
CPP
stmt_completion
CPU
9,134
[ "i16", ")", ";" ]
[ "return", "!", "(", "SrcVT", "==", "MVT", "::", "i32", "&&", "DestVT", "==", "MVT", "::" ]
LLVM
ARM
CPP
next_suggestion
CPU
9,135
[ "return", "false", ";" ]
[ "if", "(", "getLexer", "(", ")", ".", "isNot", "(", "AsmToken", "::", "Identifier", ")", ")", "return", "TokError", "(", "<STR_LIT>", "expected variable after '.tlsdescseq' directive", "<STR_LIT>", ")", ";", "const", "MCSymbolRefExpr", "*", "SRE", "=", "MCSymbolRe...
GCC
pdp11
MD
stmt_completion
MPU
9,136
[ ")", "]", ")", "]" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "parallel", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "neg", ":", "DI", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "CC_REGNUM", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
9,137
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
AMDGPU
CPP
next_suggestion
GPU
9,138
[ "CI", ".", "Paired", "->", "eraseFromParent", "(", ")", ";" ]
[ "MachineBasicBlock", "*", "MBB", "=", "CI", ".", "I", "->", "getParent", "(", ")", ";", "DebugLoc", "DL", "=", "CI", ".", "I", "->", "getDebugLoc", "(", ")", ";", "bool", "Unused1", ",", "Unused2", ";", "unsigned", "Opcode", "=", "promoteBufferStoreOpcod...
LLVM
ARM
TD
stmt_completion
CPU
9,139
[ "<STR_LIT>", ",", "SDTARMVCMP", ">", ";" ]
[ "def", "NEONvcge", ":", "SDNode", "<" ]
LLVM
SystemZ
TD
stmt_completion
CPU
9,140
[ "VR128", ":", "$", "V4", ",", "imm32zx4", ":", "$", "M5", ",", "<NUM_LIT>", ")", ">", ";" ]
[ "def", ":", "InstAlias", "<", "mnemonic", "#", "<STR_LIT>", ",", "(", "!", "cast", "<", "Instruction", ">", "(", "NAME", ")", "VR128", ":", "$", "V1", ",", "VR128", ":", "$", "V2", ",", "VR128", ":", "$", "V3", "," ]
LLVM
X86
CPP
stmt_completion
CPU
9,141
[ ",", "VT", ",", "N000", ",", "FPConst", ")", ";" ]
[ "SDValue", "N0", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "EVT", "VT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "if", "(", "VT", "==", "MVT", "::", "x86mmx", "&&", "N0", ".", "getOpcode", "(", ")", "==", "ISD", ...
GCC
rs6000
CPP
next_suggestion
CPU
9,142
[ "return", "(", "_", "_", "m128i", ")", "vec_sub", "(", "_", "_", "C", ",", "_", "_", "D", ")", ";" ]
[ "_", "_", "v4si", "_", "_", "C", "=", "vec_perm", "(", "(", "_", "_", "v4si", ")", "_", "_", "A", ",", "(", "_", "_", "v4si", ")", "_", "_", "B", ",", "_", "_", "P", ")", ";", "_", "_", "v4si", "_", "_", "D", "=", "vec_perm", "(", "("...
LLVM
Nyuzi
CPP
stmt_completion
GPU
9,143
[ ")", ")", ")", ";" ]
[ "if", "(", "RegNo", ">", "<NUM_LIT>", ")", "return", "MCDisassembler", "::", "Fail", ";", "Inst", ".", "addOperand", "(", "MCOperand", "::", "createReg", "(", "getReg", "(", "Decoder", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "RegNo" ]
LLVM
X86
TD
next_suggestion
CPU
9,144
[ "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
[ "def", "HWWriteResGroup25", ":", "SchedWriteRes", "<", "[", "HWPort4", ",", "HWPort23", ",", "HWPort237", ",", "HWPort06", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
GCC
arm
MD
program_repair
CPU
9,145
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "\t", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ashiftrt", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_L...
GCC
tilepro
MD
stmt_completion
VLIW
9,146
[ "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "SI", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>...
GCC
visium
MD
stmt_completion
Virtual ISA
9,147
[ "<STR_LIT>", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code" ]
GCC
i386
MD
next_suggestion
CPU
9,148
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")" ]
GCC
aarch64
CPP
program_repair
CPU
9,149
[ "<FIXS>", "if", "(", "TARGET_SIMD", "&&", "nelt", ">", "<NUM_LIT>", ")", "<FIXE>" ]
[ "std", "::", "swap", "(", "d", "->", "op0", ",", "d", "->", "op1", ")", ";", "}", "<BUGS>", "if", "(", "TARGET_SIMD", ")", "<BUGE>", "{", "if", "(", "aarch64_evpc_rev", "(", "d", ")", ")", "return", "true", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
9,150
[ "neg_addsub_shifted_imm64", ":", "$", "imm", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "AArch64sub_flag", "GPR64", ":", "$", "Rn", ",", "neg_addsub_shifted_imm64", ":", "$", "imm", ")", ",", "(", "ADDSXri", "GPR64", ":", "$", "Rn", "," ]
GCC
i386
CPP
next_suggestion
CPU
9,151
[ "}" ]
[ "extern", "_", "_", "inline", "void", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask_cvtsepi64_storeu_epi8", "(", "void", "*", "_", "_", "P", ",", "_...
GCC
rs6000
CPP
stmt_completion
CPU
9,152
[ "(", "_", "_", "v8hu", ")", "_", "_", "B", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "(", "(", "_", "_", "v8hu", ")", "_", "_", "A", "+" ]
GCC
i386
CPP
stmt_completion
CPU
9,153
[ "_", "X", ",", "(", "_", "_", "v8sf", ")", "_", "_", "Y", ",", "_", "_", "C", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m256", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_permute2f128_ps", "(", "_", "_", "m256", "_", "_", "X"...
LLVM
ARM
CPP
next_suggestion
CPU
9,154
[ "CurDAG", "->", "SelectNodeTo", "(", "N", ",", "Opcode", ",", "N", "->", "getVTList", "(", ")", ",", "makeArrayRef", "(", "Ops", ")", ")", ";" ]
[ "Ops", ".", "push_back", "(", "CurDAG", "->", "getTargetConstant", "(", "RotValue", ",", "Loc", ",", "MVT", "::", "i32", ")", ")", ";", "if", "(", "Predicated", ")", "AddMVEPredicateToOps", "(", "Ops", ",", "Loc", ",", "N", "->", "getOperand", "(", "<N...
LLVM
ARM
CPP
program_repair
CPU
9,155
[ "<FIXS>", ".", "addReg", "(", "EvenReg", ")", ".", "addReg", "(", "OddReg", ")", "<FIXE>" ]
[ "}", "else", "{", "MachineInstrBuilder", "MIB", "=", "BuildMI", "(", "*", "MBB", ",", "InsertPos", ",", "dl", ",", "MCID", ")", "<BUGS>", ".", "addReg", "(", "FirstReg", ")", ".", "addReg", "(", "SecondReg", ")", "<BUGE>", ".", "addReg", "(", "BaseReg"...
LLVM
X86
CPP
stmt_completion
CPU
9,156
[ "else", "{" ]
[ "if", "(", "hasInlineStackProbe", "(", "MF", ")", ")", "{", "MachineRegisterInfo", "&", "MRI", "=", "MF", ".", "getRegInfo", "(", ")", ";", "const", "TargetRegisterClass", "*", "AddrRegClass", "=", "getRegClassFor", "(", "SPTy", ")", ";", "Register", "Vreg",...
GCC
ia64
CPP
next_suggestion
CPU
9,157
[ "emit_insn", "(", "gen_rtx_SET", "(", "t0", ",", "x", ")", ")", ";" ]
[ "mask", "=", "force_reg", "(", "V4HImode", ",", "mask", ")", ";", "t0", "=", "gen_reg_rtx", "(", "V4HImode", ")", ";", "t1", "=", "gen_reg_rtx", "(", "V4HImode", ")", ";", "ok", "=", "expand_vselect", "(", "t0", ",", "d", "->", "op0", ",", "perm2", ...
LLVM
Hexagon
TD
stmt_completion
DSP
9,158
[ "=", "<NUM_LIT>", ";" ]
[ "def", "L2_ploadrif_zomap", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pt4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_5ef37dc4", ",", "TypeMAPPING", ">", "{", "le...
GCC
s390
MD
next_suggestion
MPU
9,159
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
i386
CPP
next_suggestion
CPU
9,160
[ "}" ]
[ "const", "char", "*", "name", "=", "q", "->", "name", ";", "const", "char", "*", "oname", ";", "if", "(", "name", "[", "<NUM_LIT>", "]", "==", "'", "*", "'", ")", "++", "name", ";", "oname", "=", "name", ";", "if", "(", "name", "[", "<NUM_LIT>"...
LLVM
SystemZ
TD
next_suggestion
CPU
9,161
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "BD2", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "R3", ";", "bits", "<", "<NUM_LIT>", ">", "BD2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "R1", ";", "let", "Inst", "{",...
LLVM
Hexagon
TD
next_suggestion
DSP
9,162
[ "let", "cofRelax2", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
ARM64
TD
next_suggestion
CPU
9,163
[ "}" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "MoveVecShifterOperand", ";" ]
GCC
rs6000
MD
next_suggestion
CPU
9,164
[ "<STR_LIT>" ]
[ "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "reg", ":", "V2SI", "SPE_ACC_REGNO", ")", "]", "<NUM_LIT>", ")", ")", "(", "clobber", "(", "reg", ":", "SI", "SPEFSCR_REGNO", ")", ")", "(", "set", "(", "reg", ":", "V2...
GCC
frv
MD
next_suggestion
VLIW
9,165
[ "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "call", "(", "mem", ":", "QI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
arm
CPP
code_generation
CPU
9,166
[ "static", "tree", "arm_handle_cmse_nonsecure_call", "(", "tree", "*", "node", ",", "tree", "name", ",", "tree", ",", "int", ",", "bool", "*", "no_add_attrs", ")", "{", "tree", "decl", "=", "NULL_TREE", ";", "tree", "fntype", ",", "type", ";", "if", "(", ...
[ "Called", "upon", "detection", "of", "the", "use", "of", "the", "cmse_nonsecure_call", "attribute", ",", "this", "function", "will", "check", "whether", "the", "attribute", "is", "allowed", "here", "and", "will", "add", "the", "attribute", "to", "the", "functi...
LLVM
ARM
CPP
next_suggestion
CPU
9,167
[ "BuildMI", "(", "MBB", ",", "MBBI", ",", "dl", ",", "TII", ".", "get", "(", "ARM", "::", "tBX_RET_vararg", ")", ")", ".", "addReg", "(", "ARM", "::", "R3", ",", "RegState", "::", "Kill", ")", ";" ]
[ "}", "else", "{", "if", "(", "MBBI", "!=", "MBB", ".", "begin", "(", ")", ")", "{", "do", "--", "MBBI", ";", "while", "(", "MBBI", "!=", "MBB", ".", "begin", "(", ")", "&&", "isCSRestore", "(", "MBBI", ",", "CSRegs", ")", ")", ";", "if", "(",...
LLVM
AMDGPU
CPP
stmt_completion
GPU
9,168
[ "Ops1", ")", ";" ]
[ "DAG", ".", "getTargetConstant", "(", "AMDGPU", "::", "SReg_128RegClassID", ",", "DL", ",", "MVT", "::", "i32", ")", ",", "Ptr", ",", "DAG", ".", "getTargetConstant", "(", "AMDGPU", "::", "sub0_sub1", ",", "DL", ",", "MVT", "::", "i32", ")", ",", "SubR...
LLVM
SystemZ
TD
next_suggestion
CPU
9,169
[ "field", "bits", "<", "<NUM_LIT>", ">", "SoftFail", "=", "<NUM_LIT>", ";" ]
[ "class", "InstRSb", "<", "bits", "<", "<NUM_LIT>", ">", "op", ",", "dag", "outs", ",", "dag", "ins", ",", "string", "asmstr", ",", "list", "<", "dag", ">", "pattern", ">", ":", "InstSystemZ", "<", "<NUM_LIT>", ",", "outs", ",", "ins", ",", "asmstr", ...
LLVM
X86
CPP
program_repair
CPU
9,170
[ "<FIXS>", "const", "DebugLoc", "&", "DL", "=", "MIItBegin", "->", "getDebugLoc", "(", ")", ";", "<FIXE>" ]
[ "MachineBasicBlock", "*", "SinkMBB", ")", "{", "MachineFunction", "*", "MF", "=", "TrueMBB", "->", "getParent", "(", ")", ";", "const", "TargetInstrInfo", "*", "TII", "=", "MF", "->", "getSubtarget", "(", ")", ".", "getInstrInfo", "(", ")", ";", "<BUGS>", ...
GCC
i386
CPP
program_repair
CPU
9,171
[ "<FIXS>", "set_decl_section_name", "(", "decl", ",", "build_string", "(", "strlen", "(", "string", ")", ",", "string", ")", ")", ";", "<FIXE>" ]
[ "string", "=", "ACONCAT", "(", "(", "linkonce", ",", "prefix", ",", "<STR_LIT>", ".", "<STR_LIT>", ",", "name", ",", "NULL", ")", ")", ";", "<BUGS>", "DECL_SECTION_NAME", "(", "decl", ")", "=", "build_string", "(", "strlen", "(", "string", ")", ",", "s...
GCC
c6x
CPP
code_generation
VLIW
9,172
[ "static", "int", "bb_earliest_end_cycle", "(", "basic_block", "bb", ",", "rtx", "ignore", ")", "{", "int", "earliest", "=", "<NUM_LIT>", ";", "rtx_insn", "*", "insn", ";", "FOR_BB_INSNS", "(", "bb", ",", "insn", ")", "{", "int", "cycles", ",", "this_clock"...
[ "Return", "the", "number", "of", "cycles", "taken", "by", "BB", ",", "as", "computed", "by", "scheduling", ",", "including", "the", "latencies", "of", "all", "insns", "with", "delay", "slots", ".", "IGNORE", "is", "an", "insn", "we", "should", "ignore", ...
LLVM
CellSPU
TD
next_suggestion
MPU
9,173
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "RA", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "i10", ";", "bits", "<", "<NUM_LIT>", ">", "RA", ";", "bits", "<", "<NUM_LIT>", ">", "RT", ";", "let", "Pattern", "=", "pattern", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opcode", ";", "let", ...
LLVM
ARM
CPP
stmt_completion
CPU
9,174
[ "optimise barriers pass", "<STR_LIT>", ";" ]
[ "virtual", "const", "char", "*", "getPassName", "(", ")", "const", "{", "return", "<STR_LIT>" ]
GCC
s390
CPP
program_repair
MPU
9,175
[ "<FIXS>", "dst", "=", "gen_reg_rtx", "(", "wmode", ")", ";", "<FIXE>" ]
[ "else", "if", "(", "REG_P", "(", "dst", ")", ")", "dst", "=", "gen_rtx_SUBREG", "(", "wmode", ",", "dst", ",", "<NUM_LIT>", ")", ";", "else", "<BUGS>", "dst", "=", "gen_reg_rtx", "(", "wmode", ")", ";", "<BUGE>", "if", "(", "GET_CODE", "(", "src1", ...
GCC
i386
CPP
stmt_completion
CPU
9,176
[ ")", "_", "mm512_reduce_add_ps", "(", "_", "_", "m512", "_", "_", "A", ")", "{" ]
[ "extern", "_", "_", "inline", "float", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")" ]
LLVM
Hexagon
TD
stmt_completion
DSP
9,177
[ "<NUM_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LI...
LLVM
X86
CPP
next_suggestion
CPU
9,178
[ "return", "true", ";" ]
[ "unsigned", "OpSrc", ";", "if", "(", "!", "NumZeros", ")", "return", "false", ";", "if", "(", "!", "isShuffleMaskConsecutive", "(", "SVOp", ",", "<NUM_LIT>", ",", "NumElems", "-", "NumZeros", "-", "<NUM_LIT>", ",", "NumZeros", ",", "NumElems", ",", "OpSrc"...
GCC
nds32
MD
next_suggestion
CPU
9,179
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
ARM
CPP
next_suggestion
CPU
9,180
[ "default", ":", "break", ";" ]
[ "const", "MCSymbolData", "*", "SD", "=", "nullptr", ";", "if", "(", "Target", ".", "getSymA", "(", ")", ")", "SD", "=", "&", "Asm", ".", "getSymbolData", "(", "Target", ".", "getSymA", "(", ")", "->", "getSymbol", "(", ")", ")", ";", "uint32_t", "O...
LLVM
ARM
TD
stmt_completion
CPU
9,181
[ "getZExtValue", "(", ")", ";" ]
[ "def", "Imm1_32AsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "}", "def", "imm1_32", ":", "Operand", "<", "i32", ">", ",", "PatLeaf", "<", "(", "imm", ")", ",", "[", "{", "uint64_t", "Imm", "=", "N", "-", ">" ]
GCC
mips
CPP
code_generation
CPU
9,182
[ "static", "rtx", "add_constant", "(", "struct", "mips16_constant_pool", "*", "pool", ",", "rtx", "value", ",", "enum", "machine_mode", "mode", ")", "{", "struct", "mips16_constant", "*", "*", "p", ",", "*", "c", ";", "bool", "first_of_size_p", ";", "first_of...
[ "Add", "a", "constant", "to", "the", "pool", "and", "return", "its", "label", "." ]
LLVM
AArch64
TD
stmt_completion
CPU
9,183
[ ")", "PPR32", ":", "$", "Pd", ",", "<NUM_LIT>", ")", ",", "<NUM_LIT>", ">", ";" ]
[ "def", ":", "InstAlias", "<", "asm", "#", "<STR_LIT>", ",", "(", "!", "cast", "<", "Instruction", ">", "(", "NAME", "#", "_S" ]
LLVM
X86
CPP
code_generation
CPU
9,184
[ "bool", "X86FrameLowering", "::", "canUseAsPrologue", "(", "const", "MachineBasicBlock", "&", "MBB", ")", "const", "{", "assert", "(", "MBB", ".", "getParent", "(", ")", "&&", "<STR_LIT>", "Block is not attached to a function!", "<STR_LIT>", ")", ";", "const", "Ma...
[ "Check", "whether", "or", "not", "the", "given", "MBB", "can", "be", "used", "as", "a", "prologue", "for", "the", "target", "." ]
LLVM
Hexagon
CPP
next_suggestion
DSP
9,185
[ "return", "std", "::", "make_pair", "(", "<NUM_LIT>", "U", ",", "&", "Hexagon", "::", "VecPredRegs128BRegClass", ")", ";" ]
[ "case", "MVT", "::", "i8", ":", "case", "MVT", "::", "i16", ":", "case", "MVT", "::", "i32", ":", "case", "MVT", "::", "f32", ":", "return", "std", "::", "make_pair", "(", "<NUM_LIT>", "U", ",", "&", "Hexagon", "::", "IntRegsRegClass", ")", ";", "c...
LLVM
SystemZ
CPP
stmt_completion
CPU
9,186
[ ":" ]
[ "return", "lowerUDIVREM", "(", "Op", ",", "DAG", ")", ";", "case", "ISD", "::", "OR", ":", "return", "lowerOR", "(", "Op", ",", "DAG", ")", ";", "case", "ISD", "::", "ATOMIC_SWAP", ":", "return", "lowerATOMIC_LOAD", "(", "Op", ",", "DAG", ",", "<STR_...
LLVM
AMDGPU
CPP
stmt_completion
GPU
9,187
[ "CPol", "::", "ALL", ";" ]
[ "return", "CachePolicy", "&", "AMDGPU", "::" ]
GCC
loongarch
CPP
code_generation
CPU
9,188
[ "static", "HOST_WIDE_INT", "loongarch_starting_frame_offset", "(", "void", ")", "{", "if", "(", "FRAME_GROWS_DOWNWARD", ")", "return", "<NUM_LIT>", ";", "return", "crtl", "->", "outgoing_args_size", ";", "}" ]
[ "Implement", "TARGET_STARTING_FRAME_OFFSET", ".", "See", "loongarch_compute_frame_info", "for", "details", "about", "the", "frame", "layout", "." ]
GCC
i386
CPP
stmt_completion
CPU
9,189
[ ")", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_ia32_psubq128_mask", "(", "(", "_", "_", "v2di", ")", "_", "_", "A", ",", "(", "_", "_", "v2di", ")", "_", "_", "B", ",", "(", "_", "_", "v2di", ")", "_", "mm_avx512_setzero_si128", "(" ]
LLVM
AArch64
TD
next_suggestion
CPU
9,190
[ "let", "scale", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "SWSri", ":", "BaseIntegerToFP", "<", "isUnsigned", ",", "GPR32", ",", "FPR32", ",", "fixedpoint_f32_i32", ",", "asm", ",", "[", "(", "set", "FPR32", ":", "$", "Rd", ",", "(", "fdiv", "(", "node", "GPR32", ":", "$", "Rn", ")", ",", "fixedpoint...
LLVM
WebAssembly
TD
program_repair
Virtual ISA
9,191
[ "<FIXS>", "defm", "<STR_LIT>", ":", "CALL", "exnref", ",", "EXNREF", ",", "<STR_LIT>", ",", "[", "HasExceptionHandling", "]", ">", ";", "<FIXE>" ]
[ "defm", "<STR_LIT>", ":", "CALL", "i64", ",", "I64", ",", "<STR_LIT>", ">", ";", "defm", "<STR_LIT>", ":", "CALL", "f32", ",", "F32", ",", "<STR_LIT>", ">", ";", "defm", "<STR_LIT>", ":", "CALL", "f64", ",", "F64", ",", "<STR_LIT>", ">", ";", "<BUGS>...
LLVM
X86
CPP
next_suggestion
CPU
9,192
[ "}" ]
[ "Register", "getStackRegister", "(", ")", "const", "{", "return", "StackPtr", ";" ]
GCC
loongarch
CPP
code_generation
CPU
9,193
[ "static", "int", "loongarch_set_reg_reg_piece_cost", "(", "machine_mode", "mode", ",", "unsigned", "int", "units", ")", "{", "return", "COSTS_N_INSNS", "(", "(", "GET_MODE_SIZE", "(", "mode", ")", "+", "units", "-", "<NUM_LIT>", ")", "/", "units", ")", ";", ...
[ "Return", "the", "cost", "of", "moving", "between", "two", "registers", "of", "mode", "MODE", ",", "assuming", "that", "the", "move", "will", "be", "in", "pieces", "of", "at", "most", "UNITS", "bytes", "." ]
GCC
i386
CPP
next_suggestion
CPU
9,194
[ "}" ]
[ "if", "(", "!", "set2", ")", "return", "false", ";", "if", "(", "exact_dependency_1", "(", "SET_DEST", "(", "set1", ")", ",", "SET_SRC", "(", "set2", ")", ")", ")", "return", "true", ";", "return", "false", ";" ]
GCC
alpha
CPP
stmt_completion
MPU
9,195
[ ";" ]
[ "if", "(", "insn", "&&", "CALL_P", "(", "insn", ")", ")", "output_asm_insn", "(", "get_insn_template", "(", "CODE_FOR_nop", ",", "NULL", ")", ",", "NULL", ")", ";", "alpha_write_linkage", "(", "file", ",", "fnname", ")", ";", "if", "(", "TARGET_ABI_OPEN_VM...
LLVM
TPC
CPP
stmt_completion
Virtual ISA
9,196
[ "I", "->", "getParent", "(", ")", ")", "{", "}" ]
[ "SwitchLeafData", "(", "const", "SwitchInst", "*", "I", ")", ":", "BB", "(" ]
LLVM
X86
CPP
stmt_completion
CPU
9,197
[ ")", ")", ";" ]
[ "if", "(", "!", "N00", ".", "isMachineOpcode", "(", ")", "||", "N00", ".", "getMachineOpcode", "(", ")", "!=", "ExpectedOpc", ")", "return", "false", ";", "if", "(", "Opc", "==", "X86", "::", "MOVSX64rr8", ")", "{", "MachineSDNode", "*", "Extend", "=",...
LLVM
X86
TD
stmt_completion
CPU
9,198
[ "<STR_LIT>", ",", "[", "(", "brind", "GR64", ":", "$", "dst", ")", "]", ">", ";" ]
[ "def", "JMP64r", ":", "I", "<", "<NUM_LIT>", ",", "MRM4r", ",", "(", "outs", ")", ",", "(", "ins", "GR64", ":", "$", "dst", ")", "," ]
GCC
s390
MD
stmt_completion
MPU
9,199
[ ")", "]" ]
[ "(", "neg", ":", "DI", "(", "abs", ":", "DI", "(", "sign_extend", ":", "DI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "CC_REGNUM", ")" ]