Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
rl78
CPP
next_suggestion
MPU
9,600
[ "if", "(", "temp_reg", ")", "emit_move_insn", "(", "temp_reg", ",", "operands", "[", "<NUM_LIT>", "]", ")", ";" ]
[ "rtx", "temp_reg", "=", "NULL", ";", "if", "(", "rl78_far_p", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", "{", "rtx", "temp_reg", "=", "gen_reg_rtx", "(", "GET_MODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", ";", "emit_move_insn", "(", "...
LLVM
AMDGPU
CPP
stmt_completion
GPU
9,601
[ ")", ",", "MO", ".", "getOperandNo", "(", ")", ")", ";" ]
[ "bool", "isInlineConstant", "(", "const", "MachineOperand", "&", "MO", ")", "const", "{", "return", "isInlineConstant", "(", "*", "MO", ".", "getParent", "(" ]
LLVM
Hexagon
TD
next_suggestion
DSP
9,602
[ "}" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", ...
GCC
frv
CPP
code_generation
VLIW
9,603
[ "static", "bool", "frv_function_symbol_referenced_p", "(", "rtx", "x", ")", "{", "const", "char", "*", "format", ";", "int", "length", ";", "int", "j", ";", "if", "(", "GET_CODE", "(", "x", ")", "==", "SYMBOL_REF", ")", "return", "SYMBOL_REF_FUNCTION_P", "...
[ "Look", "for", "a", "SYMBOL_REF", "of", "a", "function", "in", "an", "rtx", ".", "We", "always", "want", "to", "process", "these", "separately", "from", "any", "offsets", ",", "such", "that", "we", "add", "any", "offsets", "to", "the", "function", "descr...
GCC
i386
MD
stmt_completion
CPU
9,604
[ ")", "]", ")" ]
[ "(", "unspec", ":", "SI", "[", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_MOVMSK", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<ST...
LLVM
X86
CPP
program_repair
CPU
9,605
[ "<FIXS>", "FCmp", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "MVT", "::", "i1", ",", "LHS", ",", "RHS", ",", "<FIXE>", "<FIXS>", "FCmp", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl",...
[ "SDValue", "FCmp", ";", "if", "(", "cast", "ConstantSDNode", ">", "(", "Sae", ")", "->", "getZExtValue", "(", ")", "==", "X86", "::", "STATIC_ROUNDING", "::", "CUR_DIRECTION", ")", "<BUGS>", "FCmp", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<S...
GCC
aarch64
CPP
stmt_completion
CPU
9,606
[ ",", "_", "_", "b", ")", ";" ]
[ "return", "(", "int32_t", ")", "_", "_", "builtin_aarch64_sqshrn_ndi", "(", "_", "_", "a" ]
LLVM
Hexagon
TD
next_suggestion
DSP
9,607
[ "let", "isBranch", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpgtu_f_jumpnv_nt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Ns8", ",", "IntRegs", ":", "$", "Rt32", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_9bfd761f", ",", "TypeNCJ", ">", ",", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
9,608
[ "return", "DAG", ".", "getConstant", "(", "Offset", "*", "<NUM_LIT>", "*", "TFL", "->", "getStackWidth", "(", "MF", ")", ",", "SDLoc", "(", "Op", ")", ",", "Op", ".", "getValueType", "(", ")", ")", ";" ]
[ "unsigned", "FrameIndex", "=", "FIN", "->", "getIndex", "(", ")", ";", "unsigned", "IgnoredFrameReg", ";", "unsigned", "Offset", "=", "TFL", "->", "getFrameIndexReference", "(", "MF", ",", "FrameIndex", ",", "IgnoredFrameReg", ")", ";" ]
GCC
nds32
MD
stmt_completion
CPU
9,609
[ ")", "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", "...
GCC
cr16
CPP
program_repair
MPU
9,610
[ "<FIXS>", "cr16_print_operand_address", "(", "FILE", "*", "file", ",", "machine_mode", ",", "rtx", "addr", ")", "<FIXE>" ]
[ "static", "void", "<BUGS>", "cr16_print_operand_address", "(", "FILE", "*", "file", ",", "rtx", "addr", ")", "<BUGE>", "{", "enum", "cr16_addrtype", "addrtype", ";", "struct", "cr16_address", "address", ";" ]
LLVM
AArch64
CPP
stmt_completion
CPU
9,611
[ "VT0", ",", "VT1", ")", ";" ]
[ "if", "(", "VT0", "!=", "MVT", "::", "i32", "&&", "VT0", "!=", "MVT", "::", "i64", ")", "return", "SDValue", "(", ")", ";", "bool", "InvertCarry", "=", "Opcode", "==", "<STR_LIT>", "::", "<STR_LIT>", ";", "SDValue", "OpLHS", "=", "Op", ".", "getOpera...
LLVM
ARM
TD
stmt_completion
CPU
9,612
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", ...
LLVM
Hexagon
TD
next_suggestion
DSP
9,613
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "isExt...
GCC
cr16
CPP
stmt_completion
MPU
9,614
[ "void", ")", "{" ]
[ "static", "scalar_int_mode", "cr16_unwind_word_mode", "(" ]
GCC
i960
MD
program_repair
CPU
9,615
[ "<FIXS>", "if", "(", "GET_MODE", "(", "operand1", ")", "!", "=", "SImode", ")", "operand1", "=", "gen_rtx", "(", "SUBREG", ",", "SImode", ",", "operand1", ",", "op1_subreg_word", ")", "<FIXE>" ]
[ "op1_subreg_word", "=", "SUBREG_WORD", "(", "operand1", ")", "operand1", "=", "SUBREG_REG", "(", "operand1", ")", "}", "<BUGS>", "operand1", "=", "gen_rtx", "(", "SUBREG", ",", "SImode", ",", "operand1", ",", "op1_subreg_word", ")", "<BUGE>", "emit_insn", "(",...
LLVM
ARM
TD
stmt_completion
CPU
9,616
[ ",", "v4i32", ",", "v16i8", ",", "int_arm_neon_udot", ">", ";" ]
[ "def", "VUDOTQ", ":", "VDOT", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "QPR", ",", "<STR_LIT>", ",", "<STR_LIT>" ]
GCC
i386
MD
stmt_completion
CPU
9,617
[ ")" ]
[ "(", "define_attr", "<STR_LIT>", "<STR_LIT>", "(", "const_string", "<STR_LIT>", ")" ]
LLVM
ARM64
TD
stmt_completion
CPU
9,618
[ "GPR32", ":", "$", "Rt", ",", "(", "zextloadi16", "ro_indexed16", ":", "$", "addr", ")", ")", "]", ">", ";" ]
[ "def", "LDRHHro", ":", "Load16RO", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "GPR32", ",", "<STR_LIT>", ",", "[", "(", "set" ]
GCC
aarch64
MD
next_suggestion
CPU
9,619
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "(", "compare", ":", "CC_Z", "(", "match_operand", ":", "SHORT", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
GCC
i386
MD
next_suggestion
CPU
9,620
[ "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "V48H_AVX512VL", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_operand", ":", "<", "avx512fmaskmode", ">", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
LLVM
Hexagon
TD
stmt_completion
DSP
9,621
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
9,622
[ "<NUM_LIT>", ";" ]
[ "def", "A2_porf", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_4c5ba658", ",", ...
LLVM
X86
CPP
stmt_completion
CPU
9,623
[ "::", "i32", ")", ",", "DAG", ")", ";" ]
[ "}", "if", "(", "Op", ".", "getOpcode", "(", ")", "==", "ISD", "::", "SRA", ")", "{", "if", "(", "ShiftAmt", "==", "<NUM_LIT>", ")", "{", "SDValue", "Zeros", "=", "getZeroVector", "(", "VT", ",", "Subtarget", ",", "DAG", ",", "dl", ")", ";", "ret...
LLVM
Lanai
CPP
stmt_completion
CPU
9,624
[ "X", "(", "TheLanaiTarget", ")", ";" ]
[ "RegisterAsmPrinter", "<", "LanaiAsmPrinter", ">" ]
GCC
spu
MD
stmt_completion
MPU
9,625
[ "<STR_LIT>", ")" ]
[ "(", "define_memory_constraint", "<STR_LIT>", "<STR_LIT>", "(", "and", "(", "match_code" ]
GCC
sparc
MD
stmt_completion
CPU
9,626
[ ")" ]
[ "(", "define_reservation", "<STR_LIT>", "<STR_LIT>" ]
LLVM
ARM
TD
next_suggestion
CPU
9,627
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rm", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Mk", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "fc", "{", "<NUM_LIT>", "}", ";" ]
GCC
xtensa
CPP
next_suggestion
MPU
9,628
[ "if", "(", "xtensa_call_save_reg", "(", "regno", ")", ")", "{" ]
[ "emit_insn", "(", "gen_entry", "(", "GEN_INT", "(", "MIN_FRAME_SIZE", ")", ")", ")", ";", "emit_move_insn", "(", "tmp_reg", ",", "GEN_INT", "(", "total_size", "-", "MIN_FRAME_SIZE", ")", ")", ";", "emit_insn", "(", "gen_subsi3", "(", "tmp_reg", ",", "stack_p...
LLVM
Mips
TD
stmt_completion
CPU
9,629
[ "II_MTHI_MTLO", ",", "II_RDHWR", "]", ">", ";" ]
[ "def", ":", "ItinRW", "<", "[", "GenericWriteMove", "]", ",", "[" ]
LLVM
X86
CPP
stmt_completion
CPU
9,630
[ "]", ")", "continue", ";" ]
[ "int", "lo", "=", "UsedInputs", ".", "size", "(", ")", "*", "MaskWidth", ";", "int", "hi", "=", "lo", "+", "MaskWidth", ";", "if", "(", "Inputs", "[", "i", "]", ".", "isUndef", "(", ")", ")", "for", "(", "int", "&", "M", ":", "Mask", ")", "if...
GCC
ia64
MD
next_suggestion
CPU
9,631
[ "(", "match_operand", ":", "XF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "MODE_SDF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "float_truncate", ":", "MODE_SDF", "(", "fma", ":", "XF", "(", "match_operand", ":", "XF", "<NUM_LIT>", "<STR_LIT>", "<STR...
LLVM
Mips
CPP
stmt_completion
CPU
9,632
[ ".", "hasMTHC1", "(", ")", ")", "{" ]
[ "assert", "(", "N", "<", "<NUM_LIT>", "&&", "<STR_LIT>", "Invalid immediate", "<STR_LIT>", ")", ";", "unsigned", "SubIdx", "=", "N", "?", "Mips", "::", "sub_hi", ":", "Mips", "::", "sub_lo", ";", "Register", "SubReg", "=", "getRegisterInfo", "(", ")", ".",...
GCC
i386
MD
next_suggestion
CPU
9,633
[ "{" ]
[ "[", "(", "set", "(", "match_operand", ":", "V16FI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_select", ":", "V16FI", "(", "vec_concat", ":", "<", "ssedoublemode", ">", "(", "match_operand", ":", "V16FI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")",...
LLVM
R600
CPP
code_generation
GPU
9,634
[ "const", "char", "*", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "AMDGPU Assembly Printer", "<STR_LIT>", ";", "}" ]
[ "getPassName", "-", "Return", "a", "nice", "clean", "name", "for", "a", "pass", "." ]
LLVM
ARM
CPP
next_suggestion
CPU
9,635
[ "}" ]
[ "BuildMI", "(", "MBB", ",", "InsertBefore", ",", "DL", ",", "TII", "->", "get", "(", "QPR", "?", "ARM", "::", "VDUPLN32q", ":", "ARM", "::", "VDUPLN32d", ")", ",", "Out", ")", ".", "addReg", "(", "Reg", ")", ".", "addImm", "(", "Lane", ")", ".", ...
LLVM
Hexagon
TD
next_suggestion
DSP
9,636
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "class", "Enc_1b64fb", ":", "OpcodeHexagon", "{", "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>"...
LLVM
Mips
TD
next_suggestion
CPU
9,637
[ "string", "Constraints", "=", "<STR_LIT>", ";" ]
[ "list", "<", "dag", ">", "Pattern", "=", "[", "(", "set", "MSA128BOpnd", ":", "$", "wd", ",", "(", "vselect", "vsplati8_uimm8", ":", "$", "u8", ",", "MSA128BOpnd", ":", "$", "wd_in", ",", "MSA128BOpnd", ":", "$", "ws", ")", ")", "]", ";", "InstrIti...
GCC
avr
CPP
stmt_completion
MPU
9,638
[ "(", "op", ")", ")", ";" ]
[ "return", "(", "n_bytes", ">", "<NUM_LIT>", "&&", "!", "AVR_HAVE_LPMX", "&&", "avr_mem_flash_p" ]
LLVM
Hexagon
TD
stmt_completion
DSP
9,639
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
GCC
alpha
MD
next_suggestion
MPU
9,640
[ "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]", ")" ]
[ "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "ltu", ":", "DI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "if_then_else", ":", "DI", "(", "ne", "...
LLVM
Nyuzi
CPP
stmt_completion
GPU
9,641
[ ")", ";" ]
[ "bool", "destIsScalar", "=", "<STR_LIT>", "::", "<STR_LIT>", ".", "contains", "(", "DestReg", ")", ";", "bool", "srcIsScalar", "=", "<STR_LIT>", "::", "<STR_LIT>", ".", "contains", "(", "SrcReg", ")", ";", "unsigned", "operation", ";", "if", "(", "destIsScal...
GCC
vax
CPP
stmt_completion
CPU
9,642
[ "get_cumulative_args", "(", "cum_v", ")", ";" ]
[ "static", "void", "vax_function_arg_advance", "(", "cumulative_args_t", "cum_v", ",", "machine_mode", "mode", ",", "const_tree", "type", ",", "bool", "named", "ATTRIBUTE_UNUSED", ")", "{", "CUMULATIVE_ARGS", "*", "cum", "=" ]
LLVM
ARM
CPP
next_suggestion
CPU
9,643
[ "int64_t", "Val", "=", "CE", "->", "getValue", "(", ")", ";" ]
[ "const", "MCConstantExpr", "*", "CE", "=", "dyn_cast", "<", "MCConstantExpr", ">", "(", "getImm", "(", ")", ")", ";", "if", "(", "!", "CE", ")", "return", "false", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
9,644
[ "AM", ".", "IndexReg", "=", "getRegForValue", "(", "V", ")", ";" ]
[ "unsigned", "LoadReg", ";", "if", "(", "I", "!=", "LocalValueMap", ".", "end", "(", ")", "&&", "I", "->", "second", "!=", "<NUM_LIT>", ")", "{", "LoadReg", "=", "I", "->", "second", ";", "}", "else", "{", "unsigned", "Opc", "=", "<NUM_LIT>", ";", "...
LLVM
PowerPC
TD
stmt_completion
CPU
9,645
[ ",", "itin", ",", "[", "]", ">", ",", "isRecordForm", ",", "RecFormRel", ";" ]
[ "def", "_rec", ":", "XOForm_1", "<", "opcode", ",", "xo", ",", "oe", ",", "OOL", ",", "IOL", ",", "!", "strconcat", "(", "asmbase", ",", "!", "strconcat", "(", "<STR_LIT>", ",", "asmstr", ")", ")" ]
LLVM
AArch64
CPP
stmt_completion
CPU
9,646
[ ",", "*", "this", ",", "*", "RBI", ")", ")", ";" ]
[ "CallLoweringInfo", ".", "reset", "(", "new", "AArch64CallLowering", "(", "*", "getTargetLowering", "(", ")", ")", ")", ";", "InlineAsmLoweringInfo", ".", "reset", "(", "new", "InlineAsmLowering", "(", "getTargetLowering", "(", ")", ")", ")", ";", "Legalizer", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
9,647
[ "::", "SGPR_64RegClass", ")", ";" ]
[ "static", "void", "allocateHSAUserSGPRs", "(", "CCState", "&", "CCInfo", ",", "MachineFunction", "&", "MF", ",", "const", "SIRegisterInfo", "&", "TRI", ",", "SIMachineFunctionInfo", "&", "Info", ")", "{", "if", "(", "Info", ".", "hasPrivateMemoryInputPtr", "(", ...
LLVM
AArch64
CPP
next_suggestion
CPU
9,648
[ "return", "MatchOperand_Success", ";" ]
[ "OperandMatchResultTy", "AArch64AsmParser", "::", "tryParseSVEPredicateVector", "(", "OperandVector", "&", "Operands", ")", "{", "const", "SMLoc", "S", "=", "getLoc", "(", ")", ";", "StringRef", "Kind", ";", "unsigned", "RegNum", ";", "auto", "Res", "=", "tryPar...
LLVM
AArch64
TD
next_suggestion
CPU
9,649
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Imm", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Imm", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", ...
LLVM
Hexagon
TD
stmt_completion
DSP
9,650
[ ",", "<NUM_LIT>", ">", ";" ]
[ "def", "M2_mpy_ll_s0", ":", "T_M2_mpy", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
9,651
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "MinOp", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rdd", ";", "bits", "<", "<NUM_LIT>", ">", "Rss", ";", "bits", "<", "<NUM_LIT>", ">", "Rtt", ";", "let", "IClass", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "l...
LLVM
AArch64
TD
next_suggestion
CPU
9,652
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "sz", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rm", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", ...
LLVM
AGC
CPP
stmt_completion
MPU
9,653
[ "(", ")", ")", ";" ]
[ "assert", "(", "N", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Invalid number of operands!", "<STR_LIT>", ")", ";", "addExpr", "(", "Inst", ",", "getImm" ]
GCC
mips
MD
stmt_completion
CPU
9,654
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>" ]
GCC
ia64
CPP
program_repair
CPU
9,655
[ "<FIXS>", "*", "offp", "-=", "regsize", ";", "reg", "->", "val", "=", "*", "offp", ";", "<FIXE>" ]
[ "if", "(", "reg", "->", "where", "==", "UNW_WHERE_SPILL_HOME", ")", "{", "reg", "->", "where", "=", "UNW_WHERE_PSPREL", ";", "<BUGS>", "reg", "->", "val", "=", "<NUM_LIT>", "-", "*", "offp", ";", "*", "offp", "+=", "regsize", ";", "<BUGE>", "}", "}", ...
LLVM
ARM
CPP
stmt_completion
CPU
9,656
[ ";" ]
[ "static", "SDValue", "LowerVECTOR_SHUFFLE", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "{", "SDValue", "V1", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "V2", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ...
LLVM
AArch64
TD
next_suggestion
CPU
9,657
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Predicates", "=", "[", "HasFullFP16", "]", ";" ]
GCC
mips
MD
next_suggestion
CPU
9,658
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "("...
LLVM
R600
CPP
stmt_completion
GPU
9,659
[ "<STR_LIT>", ")", ";" ]
[ "bool", "AMDGPUDAGToDAGISel", "::", "checkType", "(", "const", "Value", "*", "Ptr", ",", "unsigned", "AS", ")", "{", "assert", "(", "AS", "!=", "<NUM_LIT>", "&&", "<STR_LIT>", "Use checkPrivateAddress instead." ]
GCC
mips
MD
next_suggestion
CPU
9,660
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
i386
CPP
next_suggestion
CPU
9,661
[ "gcc_assert", "(", "mode", "!=", "OImode", ")", ";" ]
[ "if", "(", "!", "TARGET_SSE2", ")", "error", "(", "<STR_LIT>", "SSE register return with SSE2 disabled", "<STR_LIT>", ")", ";", "rtx", "ret", "=", "gen_rtx_PARALLEL", "(", "mode", ",", "rtvec_alloc", "(", "<NUM_LIT>", ")", ")", ";", "XVECEXP", "(", "ret", ",",...
LLVM
TPC
TD
next_suggestion
Virtual ISA
9,662
[ "}" ]
[ "int", "TO_INT8", "=", "<NUM_LIT>", ";", "int", "TO_UINT8", "=", "<NUM_LIT>", ";", "int", "TO_INT16", "=", "<NUM_LIT>", ";", "int", "TO_UINT16", "=", "<NUM_LIT>", ";", "int", "TO_INT4", "=", "<NUM_LIT>", ";", "int", "TO_UINT4", "=", "<NUM_LIT>", ";", "int"...
GCC
i386
MD
stmt_completion
CPU
9,663
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "ior", "(", "match_operand", ":", "V4DF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "ior", "(", "match_operand", ":", "V8SF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V8SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", ")", ")", ")", ")", "<...
LLVM
X86
CPP
next_suggestion
CPU
9,664
[ "SDValue", "Ld", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";" ]
[ "SDLoc", "dl", "(", "N", ")", ";", "MVT", "VT", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", "->", "getSimpleValueType", "(", "<NUM_LIT>", ")", ";", "assert", "(", "(", "VT", "==", "MVT", "::", "v4f32", "||", "VT", "==", "MVT", "::", "v4i32...
LLVM
AArch64
CPP
stmt_completion
CPU
9,665
[ "(", ")", "const", "{" ]
[ "const", "std", "::", "string", "&", "AArch64CA53ErratumStub", "::", "name" ]
GCC
pdp11
MD
next_suggestion
MPU
9,666
[ "(", "not", ":", "PDPint", "(", "match_dup", "<NUM_LIT>", ")", ")", ")" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "parallel", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
9,667
[ "}" ]
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NU...
GCC
vax
MD
stmt_completion
CPU
9,668
[ ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "and", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "not", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "...
GCC
aarch64
CPP
next_suggestion
CPU
9,669
[ "if", "(", "CONST_INT_P", "(", "x", ")", ")", "return", "true", ";" ]
[ "bool", "aarch64_mov_operand_p", "(", "rtx", "x", ",", "machine_mode", "mode", ")", "{", "if", "(", "GET_CODE", "(", "x", ")", "==", "HIGH", "&&", "aarch64_valid_symref", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ",", "GET_MODE", "(", "XEXP", "(", ...
LLVM
ARM
CPP
next_suggestion
CPU
9,670
[ "}" ]
[ "ARMBaseTargetMachine", "::", "ARMBaseTargetMachine", "(", "const", "Target", "&", "T", ",", "StringRef", "TT", ",", "StringRef", "CPU", ",", "StringRef", "FS", ",", "const", "TargetOptions", "&", "Options", ",", "Reloc", "::", "Model", "RM", ",", "CodeModel",...
LLVM
X86
CPP
next_suggestion
CPU
9,671
[ "SDValue", "Ops", "[", "]", "=", "{", "Src", ",", "VMask", ",", "Base", ",", "Scale", ",", "Index", ",", "Disp", ",", "Segment", ",", "Chain", "}", ";" ]
[ "SDVTList", "VTs", "=", "DAG", ".", "getVTList", "(", "Op", ".", "getValueType", "(", ")", ",", "MaskVT", ",", "MVT", "::", "Other", ")", ";", "SDValue", "Disp", "=", "DAG", ".", "getTargetConstant", "(", "<NUM_LIT>", ",", "dl", ",", "MVT", "::", "i3...
LLVM
Z80
CPP
stmt_completion
MPU
9,672
[ ")", "OW", "->", "Write8", "(", "<NUM_LIT>", ")", ";" ]
[ "for", "(", "uint64_t", "i", "=", "<NUM_LIT>", ";", "i", "<", "Count", ";", "i", "++" ]
LLVM
Mips
CPP
stmt_completion
CPU
9,673
[ ")", ";" ]
[ "if", "(", "STI", "->", "hasMips2", "(", ")", ")", "return", "false", ";", "return", "handleSlot", "(", "[", "this", "]", "(", "auto", "&", "I", ")", "->", "bool", "{", "return", "TII", "->", "HasLoadDelaySlot", "(", "I", ")", ";", "}", ",", "[",...
LLVM
AArch64
TD
next_suggestion
CPU
9,674
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "V", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", ...
LLVM
TPC
TD
next_suggestion
Virtual ISA
9,675
[ "}" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "MovDGAllAsmOperand", ";", "let", "MIOperandInfo", "=", "(", "ops", "i8imm", ":", "$", "movdgall", ")", ";" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
9,676
[ "}" ]
[ "SDNode", "*", "R", "=", "CurDAG", "->", "getMachineNode", "(", "Hexagon", "::", "A2_tfrsi", ",", "dl", ",", "MVT", "::", "i32", ",", "C", ")", ";", "SDNode", "*", "T", "=", "CurDAG", "->", "getMachineNode", "(", "Hexagon", "::", "V6_vandvrt", ",", "...
GCC
rs6000
MD
stmt_completion
CPU
9,677
[ "<STR_LIT>", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "and", "(", "match_operand", "<NUM_LIT>" ]
GCC
rs6000
CPP
next_suggestion
CPU
9,678
[ "temp", "=", "!", "can_create_pseudo_p", "(", ")", "?", "dest", ":", "gen_reg_rtx", "(", "DImode", ")", ";" ]
[ "if", "(", "ud1", "!=", "<NUM_LIT>", ")", "emit_move_insn", "(", "copy_rtx", "(", "temp", ")", ",", "gen_rtx_IOR", "(", "DImode", ",", "copy_rtx", "(", "temp", ")", ",", "GEN_INT", "(", "ud1", ")", ")", ")", ";", "emit_move_insn", "(", "dest", ",", "...
LLVM
AArch64
TD
stmt_completion
CPU
9,679
[ "Rt", ";" ]
[ "class", "BaseAuthLoad", "<", "bit", "M", ",", "bit", "W", ",", "dag", "oops", ",", "dag", "iops", ",", "string", "asm", ",", "string", "operands", ",", "string", "cstr", ">", ":", "I", "<", "oops", ",", "iops", ",", "asm", ",", "operands", ",", ...
GCC
powerpcspe
CPP
next_suggestion
CPU
9,680
[ "}" ]
[ "static", "int", "rs6000_memory_move_cost", "(", "machine_mode", "mode", ",", "reg_class_t", "rclass", ",", "bool", "in", "ATTRIBUTE_UNUSED", ")", "{", "int", "ret", ";", "if", "(", "TARGET_DEBUG_COST", ")", "dbg_cost_ctrl", "++", ";", "if", "(", "reg_classes_in...
GCC
rs6000
MD
next_suggestion
CPU
9,681
[ "<STR_LIT>" ]
[ "[", "(", "match_parallel", "<NUM_LIT>", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "SI", "VRSAVE_REGNO", ")", "(", "unspec_volatile", ":", "SI", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "reg", ":", "SI", ...
LLVM
AArch64
CPP
next_suggestion
CPU
9,682
[ "case", "Intrinsic", "::", "aarch64_stlxr", ":" ]
[ "Info", ".", "ptrVal", "=", "I", ".", "getArgOperand", "(", "I", ".", "arg_size", "(", ")", "-", "<NUM_LIT>", ")", ";", "Info", ".", "offset", "=", "<NUM_LIT>", ";", "Info", ".", "align", ".", "reset", "(", ")", ";", "Info", ".", "flags", "=", "M...
LLVM
SNES
CPP
next_suggestion
DSP
9,683
[ "return", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
[ "switch", "(", "Opc", ")", "{", "default", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::...
LLVM
R600
CPP
stmt_completion
GPU
9,684
[ ",", "MVT", "::", "i32", ")", ";" ]
[ "if", "(", "Width", "+", "Offset", "<", "<NUM_LIT>", ")", "{", "uint32_t", "Shl", "=", "static_cast", "<", "uint32_t", ">", "(", "Src0", ")", "<<", "(", "<NUM_LIT>", "-", "Offset", "-", "Width", ")", ";", "IntTy", "Result", "=", "static_cast", "<", "...
GCC
nios2
CPP
stmt_completion
MPU
9,685
[ ")", ")", ";" ]
[ "error", "(", "<STR_LIT>", "register number must be in range 0-31 for %s", "<STR_LIT>", ",", "d", "->", "name", ")", ";", "return", "gen_reg_rtx", "(", "SImode", ")", ";", "}", "if", "(", "!", "rdprs_dcache_operand", "(", "imm", ",", "VOIDmode", ")", ")", "{",...
LLVM
Hexagon
TD
next_suggestion
DSP
9,686
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Qd4", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Qs4", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Qd4", ";" ]
GCC
pa
MD
stmt_completion
CPU
9,687
[ "SI", "<NUM_LIT>", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "return", ")", "(", "use", "(", "reg", ":" ]
LLVM
MSP430
TD
next_suggestion
MPU
9,688
[ "}", "]", ">", ";" ]
[ "def", "def8", ":", "PatLeaf", "<", "(", "i8", "GR8", ":", "$", "src", ")", ",", "[", "{", "return", "N", "-", ">", "getOpcode", "(", ")", "!", "=", "ISD", ":", ":", "TRUNCATE", "&", "&", "N", "-", ">", "getOpcode", "(", ")", "!", "=", "Tar...
GCC
tilepro
MD
next_suggestion
VLIW
9,689
[ "(", "unspec_volatile", ":", "SI", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "unspec_volatile", ":", "SI", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "SI" ]
LLVM
ARM
CPP
next_suggestion
CPU
9,690
[ "}" ]
[ "}", "else", "{", "ITState", ".", "Mask", "^=", "<NUM_LIT>", "<<", "(", "<NUM_LIT>", "-", "ITState", ".", "CurPosition", ")", ";", "}" ]
LLVM
Hexagon
TD
next_suggestion
DSP
9,691
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "USR_OVF", "]", ...
LLVM
ARM
CPP
next_suggestion
CPU
9,692
[ "unsigned", "NewVReg3", "=", "MRI", "->", "createVirtualRegister", "(", "TRC", ")", ";" ]
[ "MachineConstantPool", "*", "MCP", "=", "MF", "->", "getConstantPool", "(", ")", ";", "ARMFunctionInfo", "*", "AFI", "=", "MF", "->", "getInfo", "<", "ARMFunctionInfo", ">", "(", ")", ";", "const", "Function", "*", "F", "=", "MF", "->", "getFunction", "(...
LLVM
SystemZ
TD
stmt_completion
CPU
9,693
[ "}", ";" ]
[ "field", "bits", "<", "<NUM_LIT>", ">", "SoftFail", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "V1", ";", "bits", "<", "<NUM_LIT>", ">", "V2", ";", "bits", "<", "<NUM_LIT>", ">", "V3", ";", "bits", "<", "<NUM_LIT>", ">", "M4", ";", "bits",...
GCC
i386
MD
stmt_completion
CPU
9,694
[ "]", ")" ]
[ "(", "define_code_iterator", "any_rotate", "[", "rotate", "rotatert" ]
LLVM
ARM
CPP
stmt_completion
CPU
9,695
[ ",", "MVT", "::", "i32", ")", ";" ]
[ "ConstantSDNode", "*", "RHS", "=", "dyn_cast", "<", "ConstantSDNode", ">", "(", "N", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "unsigned", "LHSC", "=", "LHS", "?", "LHS", "->", "getZExtValue", "(", ")", ":", "<NUM_LIT>", ";", "unsigned", "RHSC"...
LLVM
AArch64
TD
stmt_completion
CPU
9,696
[ "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Unpredictable", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_L...
GCC
sh
CPP
program_repair
CPU
9,697
[ "<FIXS>", "const", "char", "*", "fmt", "=", "GET_RTX_FORMAT", "(", "code", ")", ";", "<FIXE>" ]
[ "break", ";", "default", ":", "{", "<BUGS>", "char", "*", "fmt", "=", "GET_RTX_FORMAT", "(", "code", ")", ";", "<BUGE>", "int", "i", ",", "j", ";", "for", "(", "i", "=", "GET_RTX_LENGTH", "(", "code", ")", "-", "<NUM_LIT>", ";", "i", ">=", "<NUM_LI...
LLVM
LC2200
CPP
stmt_completion
CPU
9,698
[ "getDwarfRegNum", "(", "Reg", ",", "true", ")", ")", ")", ";" ]
[ "Register", "SPReg", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "auto", "LastFrameDestroy", "=", "std", "::", "prev", "(", "MBBI", ",", "MFI", ".", "getCalleeSavedInfo", "(", ")", ".", "size", "(", ")", ")", ";", "uint64_t", "StackSize", "=", "MFI", ".", ...
LLVM
ARCompact
CPP
stmt_completion
MPU
9,699
[ "const", "{" ]
[ "virtual", "const", "ARCompactSelectionDAGInfo", "*", "getSelectionDAGInfo", "(", ")" ]