Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | Hexagon | CPP | stmt_completion | DSP | 9,400 | [
",",
"isNVJ",
",",
"false",
"}",
";"
] | [
"static",
"NewSense",
"Jmp",
"(",
"bool",
"isNVJ",
")",
"{",
"NewSense",
"NS",
"=",
"{",
"<NUM_LIT>",
",",
"false"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 9,401 | [
"if",
"(",
"Size",
">",
"<NUM_LIT>",
")",
"return",
"NumElts",
"*",
"(",
"(",
"Size",
"+",
"<NUM_LIT>",
")",
"/",
"<NUM_LIT>",
")",
";"
] | [
"unsigned",
"Size",
"=",
"ScalarVT",
".",
"getSizeInBits",
"(",
")",
";",
"if",
"(",
"Size",
"==",
"<NUM_LIT>",
"&&",
"Subtarget",
"->",
"has16BitInsts",
"(",
")",
")",
"return",
"(",
"NumElts",
"+",
"<NUM_LIT>",
")",
"/",
"<NUM_LIT>",
";",
"if",
"(",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 9,402 | [
"Imm1_16Operand",
";"
] | [
"return",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
">",
"<NUM_LIT>",
")",
"&",
"&",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>",
")",
";",
"}",
"]",
">",
"{",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"DecoderMethod"... |
GCC | rs6000 | CPP | next_suggestion | CPU | 9,403 | [
"return",
"(",
"_",
"_",
"m128i",
")",
"vec_add",
"(",
"_",
"_",
"C",
",",
"_",
"_",
"D",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_hadd_epi16",
"(",
"_",
"_",
"m128i",
"_",
"_",
"A",
",... |
LLVM | Mips | TD | stmt_completion | CPU | 9,404 | [
"<STR_LIT>",
";"
] | [
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"DecoderMethod",
"="
] |
GCC | i386 | CPP | stmt_completion | CPU | 9,405 | [
"_",
"_",
"B",
",",
"(",
"_",
"_",
"v4di",
")",
"_",
"mm256_avx512_setzero_si256",
"(",
")",
",",
"_",
"_",
"M",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m256i",
")",
"_",
"_",
"builtin_ia32_pminsq256_mask",
"(",
"(",
"_",
"_",
"v4di",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v4di",
")"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 9,406 | [
"return",
"<NUM_LIT>",
";"
] | [
"MachineInstr",
"*",
"MI",
"=",
"MRI",
"->",
"getVRegDef",
"(",
"Reg",
")",
";",
"unsigned",
"Opcode",
"=",
"MI",
"->",
"getOpcode",
"(",
")",
";",
"if",
"(",
"Opcode",
"==",
"PPC",
"::",
"RLDICL",
"||",
"Opcode",
"==",
"PPC",
"::",
"RLDICL_rec",
"||... |
LLVM | AGC | CPP | stmt_completion | MPU | 9,407 | [
"getTheAGCTarget",
"(",
")",
")",
";"
] | [
"RegisterAsmPrinter",
"<",
"AGCAsmPrinter",
">",
"X",
"("
] |
LLVM | X86 | CPP | next_suggestion | CPU | 9,408 | [
"}"
] | [
"Error",
"X86CodeGenPassBuilder",
"::",
"addInstSelector",
"(",
"AddMachinePass",
"&",
")",
"const",
"{",
"return",
"Error",
"::",
"success",
"(",
")",
";"
] |
LLVM | BPF | CPP | code_generation | Virtual ISA | 9,409 | [
"uint32_t",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"StringRef",
"S",
")",
"{",
"for",
"(",
"auto",
"&",
"OffsetM",
":",
"OffsetToIdMap",
")",
"{",
"if",
"(",
"Table",
"[",
"OffsetM",
".",
"second",
"]",
"==",
"S",
")",
"return",
"OffsetM",
".",
"first",
... | [
"Adds",
"path",
"Path",
"to",
"the",
"line",
"string",
"."
] |
GCC | arm | MD | stmt_completion | CPU | 9,410 | [
"regno",
"+",
"<NUM_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"XI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"XI",
"[",
"(",
"match_operand",
":",
"OI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"XI",
"<NUM_LIT>",
"<STR_LIT>... |
GCC | ia64 | CPP | stmt_completion | CPU | 9,411 | [
"fprintf",
"(",
"asm_out_file",
",",
"<STR_LIT>",
"%s\\n",
"<STR_LIT>",
",",
"SDATA_SECTION_ASM_OP",
")",
";",
"\\",
"in_section",
"=",
"in_sdata",
";",
"\\",
"}",
"\\",
"}"
] | [
"CONST_SECTION_FUNCTION",
"\\",
"SDATA_SECTION_FUNCTION",
"\\",
"SBSS_SECTION_FUNCTION",
"void",
"\\",
"sdata_section",
"(",
")",
"\\",
"{",
"\\",
"if",
"(",
"in_section",
"!=",
"in_sdata",
")",
"\\",
"{",
"\\"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 9,412 | [
"<NUM_LIT>",
";"
] | [
"def",
"A5_ACS",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rxx32",
",",
"PredRegs",
":",
"$",
"Pe4",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rxx32in",
",",
"DoubleRegs",
":",
"$",
"Rss32",
",",
"DoubleRegs",
":",
"$",
"Rtt32",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 9,413 | [
"<NUM_LIT>",
">",
";"
] | [
"def",
"VectorIndex1Operand",
":",
"AsmVectorIndex",
"<",
"<NUM_LIT>",
","
] |
LLVM | ARM | TD | stmt_completion | CPU | 9,414 | [
"[",
"(",
"set",
"DPR",
":",
"$",
"Vd",
",",
"(",
"v2i32",
"(",
"NEONvmvnImm",
"timm",
":",
"$",
"SIMM",
")",
")",
")",
"]",
">",
"{"
] | [
"def",
"VMVNv2i32",
":",
"N1ModImm",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"{",
"?",
",",
"?",
",",
"?",
",",
"?",
"}",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
"DPR",
":",
"$",
"Vd",
")",
",",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 9,415 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_paddifnew",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"IntRegs",
":",
"$",
"Rs32",
",",
"s32_0Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_05c070ec",
","... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 9,416 | [
"}"
] | [
"void",
"AMDGPUInstructionSelector",
"::",
"renderTruncTImm32",
"(",
"MachineInstrBuilder",
"&",
"MIB",
",",
"const",
"MachineInstr",
"&",
"MI",
",",
"int",
"OpIdx",
")",
"const",
"{",
"MIB",
".",
"addImm",
"(",
"MI",
".",
"getOperand",
"(",
"OpIdx",
")",
".... |
LLVM | WebAssembly | CPP | program_repair | Virtual ISA | 9,417 | [
"<FIXS>",
"MachineBasicBlock",
"*",
"EntryBlock",
"=",
"&",
"*",
"MF",
".",
"begin",
"(",
")",
";",
"Visited",
".",
"insert",
"(",
"EntryBlock",
")",
";",
"Stack",
".",
"push_back",
"(",
"POStackEntry",
"(",
"EntryBlock",
",",
"MF",
",",
"MLI",
")",
")... | [
"SmallPtrSet",
"MachineBasicBlock",
"*",
",",
"<NUM_LIT>",
">",
"Visited",
";",
"SmallVector",
"POStackEntry",
",",
"<NUM_LIT>",
">",
"Stack",
";",
"<BUGS>",
"MachineBasicBlock",
"*",
"Entry",
"=",
"&",
"*",
"MF",
".",
"begin",
"(",
")",
";",
"Visited",
".",... |
GCC | i386 | MD | next_suggestion | CPU | 9,418 | [
"{"
] | [
"(",
"clobber",
"(",
"reg",
":",
"CC",
"FLAGS_REG",
")",
")",
"(",
"clobber",
"(",
"match_scratch",
":",
"SI",
"<NUM_LIT>",
")",
")",
"]",
"<STR_LIT>",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]"
] |
GCC | i386 | MD | stmt_completion | CPU | 9,419 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V2SF",
"<NUM_LIT>"
] |
GCC | ia64 | CPP | next_suggestion | CPU | 9,420 | [
"sr",
"->",
"epilogue_count",
"=",
"ecount",
"+",
"<NUM_LIT>",
";"
] | [
"static",
"inline",
"void",
"desc_epilogue",
"(",
"unw_word",
"t",
",",
"unw_word",
"ecount",
",",
"struct",
"unw_state_record",
"*",
"sr",
")",
"{",
"sr",
"->",
"epilogue_start",
"=",
"sr",
"->",
"region_start",
"+",
"sr",
"->",
"region_len",
"-",
"<NUM_LIT... |
LLVM | AArch64 | TD | stmt_completion | CPU | 9,421 | [
"<NUM_LIT>",
",",
"GPR32z",
",",
"<STR_LIT>",
">",
";"
] | [
"def",
"LDRSBWpre",
":",
"LoadPreIdx",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
","
] |
LLVM | Mips | CPP | stmt_completion | CPU | 9,422 | [
":"
] | [
"unsigned",
"Intr",
"=",
"cast",
"<",
"ConstantSDNode",
">",
"(",
"Op",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
"->",
"getZExtValue",
"(",
")",
";",
"switch",
"(",
"Intr",
")",
"{",
"default",
":",
"return",
"SDValue",
"(",
")",
";",
"case",
... |
LLVM | ARM | CPP | stmt_completion | CPU | 9,423 | [
"(",
"Value",
"&",
"<NUM_LIT>",
")",
"!=",
"<NUM_LIT>",
")",
"return",
"false",
";"
] | [
"if",
"(",
"!",
"CE",
")",
"return",
"false",
";",
"uint64_t",
"Value",
"=",
"CE",
"->",
"getValue",
"(",
")",
";",
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"<NUM_LIT>",
";",
"++",
"i",
")",
"if",
"(",
"(",
"Value",
"&",
"<... |
LLVM | SystemZ | TD | next_suggestion | CPU | 9,424 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"RI2",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"op",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"R1",
";",
"let",
"Inst",
"{",
... |
GCC | s390 | MD | stmt_completion | MPU | 9,425 | [
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"and",
"("
] |
GCC | arm | CPP | program_repair | CPU | 9,426 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"arm_expand_builtin_args",
"(",
"rtx",
"target",
",",
"machine_mode",
"map_mode",
",",
"int",
"fcode",
",",
"<FIXE>"
] | [
"build_int_cst",
"(",
"build_pointer_type",
"(",
"array_type",
")",
",",
"<NUM_LIT>",
")",
")",
";",
"}",
"<BUGS>",
"<BUGE>",
"static",
"rtx",
"<BUGS>",
"arm_expand_neon_args",
"(",
"rtx",
"target",
",",
"machine_mode",
"map_mode",
",",
"int",
"fcode",
",",
"<... |
GCC | sparc | CPP | stmt_completion | CPU | 9,427 | [
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"v2si",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"_",
"vis_faligndatav2si",
"(",
"_",
"_",
"v2si",
"_",
"_",
... |
LLVM | PowerPC | TD | next_suggestion | CPU | 9,428 | [
"return",
"(",
"isInt",
"<",
"<NUM_LIT>",
">",
"(",
"Imm",
")",
"&",
"&",
"(",
"Imm",
"!",
"=",
"-",
"<NUM_LIT>",
")",
")",
"|",
"|",
"(",
"isUInt",
"<",
"<NUM_LIT>",
">",
"(",
"Imm",
")",
"&",
"&",
"(",
"Imm",
"!",
"=",
"<NUM_LIT>",
")",
")"... | [
"return",
"getI32Imm",
"(",
"<NUM_LIT>",
"-",
"N",
"-",
">",
"getZExtValue",
"(",
")",
",",
"SDLoc",
"(",
"N",
")",
")",
";",
"}",
"]",
">",
";",
"def",
"SRL32",
":",
"SDNodeXForm",
"<",
"imm",
",",
"[",
"{",
"return",
"N",
"-",
">",
"getZExtValu... |
GCC | i386 | MD | next_suggestion | CPU | 9,429 | [
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"lowpart_subreg",
"(",
"V4SImode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"DImode",
")"
] | [
"(",
"vec_merge",
":",
"V4SI",
"(",
"vec_duplicate",
":",
"V4SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"]",
"{"
] |
GCC | avr | CPP | next_suggestion | MPU | 9,430 | [
"else",
"if",
"(",
"GET_CODE",
"(",
"base",
")",
"==",
"PRE_DEC",
")",
"return",
"*",
"l",
"=",
"<NUM_LIT>",
",",
"(",
"<STR_LIT>",
"st %0,%D1",
"<STR_LIT>",
"CR_TAB",
"<STR_LIT>",
"st %0,%C1",
"<STR_LIT>",
"CR_TAB",
"<STR_LIT>",
"st %0,%B1",
"<STR_LIT>",
"CR_... | [
"rtx",
"base",
"=",
"XEXP",
"(",
"dest",
",",
"<NUM_LIT>",
")",
";",
"int",
"reg_base",
"=",
"true_regnum",
"(",
"base",
")",
";",
"int",
"reg_src",
"=",
"true_regnum",
"(",
"src",
")",
";",
"int",
"tmp",
";",
"if",
"(",
"!",
"l",
")",
"l",
"=",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 9,431 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
... |
GCC | arm | MD | stmt_completion | CPU | 9,432 | [
"]",
")"
] | [
"(",
"define_int_attr",
"neon_vfm_lane_as",
"[",
"(",
"UNSPEC_VFMA_LANE",
"<STR_LIT>",
")",
"(",
"UNSPEC_VFMS_LANE",
"<STR_LIT>",
")"
] |
GCC | i386 | CPP | stmt_completion | CPU | 9,433 | [
"_",
"A",
",",
"(",
"_",
"_",
"v16qi",
")",
"_",
"_",
"B",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m128i",
")",
"_",
"_",
"builtin_ia32_psadbw128",
"(",
"(",
"_",
"_",
"v16qi",
")",
"_"
] |
LLVM | XCore | CPP | stmt_completion | MPU | 9,434 | [
"SHF_STRINGS",
"|",
"ELF",
"::",
"XCORE_SHF_CP_SECTION",
")",
";"
] | [
"DataSection",
"=",
"Ctx",
".",
"getELFSection",
"(",
"<STR_LIT>",
".dp.data",
"<STR_LIT>",
",",
"ELF",
"::",
"SHT_PROGBITS",
",",
"ELF",
"::",
"SHF_ALLOC",
"|",
"ELF",
"::",
"SHF_WRITE",
"|",
"ELF",
"::",
"XCORE_SHF_DP_SECTION",
")",
";",
"DataSectionLarge",
... |
GCC | iq2000 | CPP | code_generation | CPU | 9,435 | [
"void",
"iq2000_expand_epilogue",
"(",
"void",
")",
"{",
"HOST_WIDE_INT",
"tsize",
"=",
"cfun",
"->",
"machine",
"->",
"total_size",
";",
"rtx",
"tsize_rtx",
"=",
"GEN_INT",
"(",
"tsize",
")",
";",
"rtx",
"tmp_rtx",
"=",
"(",
"rtx",
")",
"<NUM_LIT>",
";",
... | [
"Expand",
"the",
"epilogue",
"into",
"a",
"bunch",
"of",
"separate",
"insns",
"."
] |
GCC | rs6000 | CPP | code_generation | CPU | 9,436 | [
"void",
"rs6000_d_target_versions",
"(",
"void",
")",
"{",
"if",
"(",
"TARGET_64BIT",
")",
"d_add_builtin_version",
"(",
"<STR_LIT>",
"PPC64",
"<STR_LIT>",
")",
";",
"else",
"d_add_builtin_version",
"(",
"<STR_LIT>",
"PPC",
"<STR_LIT>",
")",
";",
"if",
"(",
"TAR... | [
"Implement",
"TARGET_D_CPU_VERSIONS",
"for",
"PowerPC",
"targets",
"."
] |
LLVM | MOS | CPP | stmt_completion | MPU | 9,437 | [
"false",
";"
] | [
"bool",
"referencesSuccessor",
"(",
"const",
"MachineBasicBlock",
"&",
"MBB",
",",
"const",
"MachineBasicBlock",
"*",
"Tgt",
")",
"{",
"for",
"(",
"const",
"MachineInstr",
"&",
"MI",
":",
"MBB",
".",
"terminators",
"(",
")",
")",
"for",
"(",
"const",
"Mach... |
LLVM | X86 | CPP | stmt_completion | CPU | 9,438 | [
"MFI",
".",
"hasPatchPoint",
"(",
")",
"||",
"MFI",
".",
"hasCopyImplyingStackAdjustment",
"(",
")",
")",
";"
] | [
"const",
"MachineFrameInfo",
"&",
"MFI",
"=",
"MF",
".",
"getFrameInfo",
"(",
")",
";",
"const",
"MachineModuleInfo",
"&",
"MMI",
"=",
"MF",
".",
"getMMI",
"(",
")",
";",
"return",
"(",
"MF",
".",
"getTarget",
"(",
")",
".",
"Options",
".",
"DisableFra... |
GCC | arm | CPP | stmt_completion | CPU | 9,439 | [
"_",
"_",
"value",
")",
";"
] | [
"_",
"_",
"builtin_mve_vstrhq_scatter_offset_uv8hi",
"(",
"(",
"_",
"_",
"builtin_neon_hi",
"*",
")",
"_",
"_",
"base",
",",
"_",
"_",
"offset",
","
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 9,440 | [
"DCI",
".",
"AddToWorklist",
"(",
"Trunc",
".",
"getNode",
"(",
")",
")",
";"
] | [
"}",
"}",
"}",
"if",
"(",
"VT",
".",
"getScalarSizeInBits",
"(",
")",
"<",
"<NUM_LIT>",
")",
"{",
"EVT",
"SrcVT",
"=",
"Src",
".",
"getValueType",
"(",
")",
";",
"if",
"(",
"SrcVT",
".",
"getScalarSizeInBits",
"(",
")",
">",
"<NUM_LIT>",
"&&",
"(",
... |
LLVM | LoongArch | CPP | stmt_completion | CPU | 9,441 | [
"Mask",
")",
";"
] | [
"SDValue",
"Vec",
"=",
"Node",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"Mask",
"=",
"DAG",
".",
"getConstant",
"(",
"Vec",
".",
"getScalarValueSizeInBits",
"(",
")",
"-",
"<NUM_LIT>",
",",
"DL",
",",
"ResTy",
")",
";",
"return",
"DAG",... |
LLVM | OR1K | CPP | next_suggestion | CPU | 9,442 | [
"TargetRegistry",
"::",
"RegisterMCCodeEmitter",
"(",
"TheOR1KTarget",
",",
"llvm",
"::",
"createOR1KMCCodeEmitter",
")",
";"
] | [
"TargetRegistry",
"::",
"RegisterMCAsmInfo",
"(",
"TheOR1KTarget",
",",
"createOR1KMCAsmInfo",
")",
";",
"TargetRegistry",
"::",
"RegisterMCInstrInfo",
"(",
"TheOR1KTarget",
",",
"createOR1KMCInstrInfo",
")",
";",
"TargetRegistry",
"::",
"RegisterMCRegInfo",
"(",
"TheOR1K... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 9,443 | [
"}"
] | [
"if",
"(",
"Kind",
"==",
"TTI",
"::",
"SK_Transpose",
"||",
"Kind",
"==",
"TTI",
"::",
"SK_Select",
"||",
"Kind",
"==",
"TTI",
"::",
"SK_PermuteSingleSrc",
")",
"{",
"static",
"const",
"CostTblEntry",
"ShuffleTbl",
"[",
"]",
"=",
"{",
"{",
"TTI",
"::",
... |
GCC | arm | CPP | stmt_completion | CPU | 9,444 | [
"p",
")",
";"
] | [
"return",
"_",
"_",
"builtin_mve_vcmpeqq_m_sv4si",
"(",
"_",
"_",
"a",
",",
"_",
"_",
"b",
",",
"_",
"_"
] |
GCC | i386 | CPP | next_suggestion | CPU | 9,445 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"mmask8",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_mask_cmp_epu64_mask",
"(",
"_",
"_",
"mmask8",
"_",
"_",
... |
GCC | avr | CPP | program_repair | MPU | 9,446 | [
"<FIXS>",
"return",
"avr_asm_len",
"(",
"<STR_LIT>",
"ld __tmp_reg__,%1+",
"<STR_LIT>",
"CR_TAB",
"<STR_LIT>",
"ld %B0,%1",
"<STR_LIT>",
"CR_TAB",
"<STR_LIT>",
"mov %A0,__tmp_reg__",
"<STR_LIT>",
",",
"op",
",",
"plen",
",",
"-",
"<NUM_LIT>",
")",
";",
"return",
"av... | [
"int",
"reg_base",
"=",
"true_regnum",
"(",
"base",
")",
";",
"if",
"(",
"reg_dest",
"==",
"reg_base",
")",
"<BUGS>",
"return",
"avr_asm_len",
"(",
"<STR_LIT>",
"ld __tmp_reg__,%1+",
"<STR_LIT>",
"CR_TAB",
"<STR_LIT>",
"ld %B0,%1",
"<STR_LIT>",
"CR_TAB",
"<STR_LIT... |
GCC | nios2 | MD | stmt_completion | MPU | 9,447 | [
")",
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"minus",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<S... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 9,448 | [
"while",
"(",
"!",
"trySkipToken",
"(",
"AsmToken",
"::",
"EndOfStatement",
")",
")",
"{"
] | [
"OperandMatchResultTy",
"Res",
"=",
"parseOperand",
"(",
"Operands",
",",
"Name",
",",
"Mode",
")",
";",
"if",
"(",
"Res",
"!=",
"MatchOperand_Success",
")",
"{",
"checkUnsupportedInstruction",
"(",
"Name",
",",
"NameLoc",
")",
";",
"if",
"(",
"!",
"Parser",... |
LLVM | Sparc | CPP | program_repair | CPU | 9,449 | [
"<FIXS>",
"bool",
"SelectADDRrr",
"(",
"SDValue",
"N",
",",
"SDValue",
"&",
"R1",
",",
"SDValue",
"&",
"R2",
")",
";",
"bool",
"SelectADDRri",
"(",
"SDValue",
"N",
",",
"SDValue",
"&",
"Base",
",",
"SDValue",
"&",
"Offset",
")",
";",
"<FIXE>"
] | [
"SDNode",
"*",
"Select",
"(",
"SDNode",
"*",
"N",
")",
";",
"<BUGS>",
"bool",
"SelectADDRrr",
"(",
"SDNode",
"*",
"Op",
",",
"SDValue",
"N",
",",
"SDValue",
"&",
"R1",
",",
"SDValue",
"&",
"R2",
")",
";",
"bool",
"SelectADDRri",
"(",
"SDNode",
"*",
... |
LLVM | SystemZ | CPP | next_suggestion | CPU | 9,450 | [
"}"
] | [
"case",
"ISD",
"::",
"SETLE",
":",
"case",
"ISD",
"::",
"SETOLE",
":",
"TCC",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"break",
";",
"case",
"ISD",
"::",
"SETUGE",
":",
"if",
"(",
"LHS",
".",
"getValueType",
"(",
")",
".",
"isFloatingPoint",
"(",
")... |
LLVM | SystemZ | CPP | next_suggestion | CPU | 9,451 | [
"unsigned",
"OpBytesPerElement",
"=",
"OpVT",
".",
"getVectorElementType",
"(",
")",
".",
"getStoreSize",
"(",
")",
";"
] | [
"}",
"else",
"if",
"(",
"Opcode",
"==",
"ISD",
"::",
"BUILD_VECTOR",
"&&",
"canTreatAsByteVector",
"(",
"Op",
".",
"getValueType",
"(",
")",
")",
")",
"{",
"EVT",
"OpVT",
"=",
"Op",
".",
"getValueType",
"(",
")",
";",
"unsigned",
"OpBytesPerElement",
"="... |
LLVM | X86 | CPP | next_suggestion | CPU | 9,452 | [
"}"
] | [
"bool",
"isPICStyleWinPIC",
"(",
")",
"const",
"{",
"return",
"PICStyle",
"==",
"PICStyles",
"::",
"WinPIC",
";"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 9,453 | [
"if",
"(",
"!",
"UseImm",
")",
"{"
] | [
"unsigned",
"Op1Reg",
"=",
"getRegForValue",
"(",
"I",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
";",
"if",
"(",
"Op1Reg",
"==",
"<NUM_LIT>",
")",
"return",
"false",
";",
"int",
"Imm",
"=",
"<NUM_LIT>",
";",
"bool",
"UseImm",
"=",
"false",
";",
"... |
GCC | avr | MD | next_suggestion | MPU | 9,454 | [
"(",
"truncate",
":",
"HI",
"(",
"lshiftrt",
":",
"SI",
"(",
"mult",
":",
"SI",
"(",
"any_extend",
":",
"SI",
"(",
"reg",
":",
"HI",
"<NUM_LIT>",
")",
")"
] | [
"(",
"clobber",
"(",
"reg",
":",
"HI",
"<NUM_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",
"reg",
":",
"HI",
"<NUM_LIT>",
")"
] |
GCC | s390 | MD | stmt_completion | MPU | 9,455 | [
")",
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | i386 | MD | next_suggestion | CPU | 9,456 | [
"DONE"
] | [
"if",
"(",
"SSE_FLOAT_MODE_P",
"(",
"<",
"MODE",
">",
"mode",
")",
"&",
"&",
"TARGET_SSE_MATH",
")",
"{",
"ix86_expand_convert_uns_si",
"<",
"mode",
">",
"_sse",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")"
] |
LLVM | X86 | CPP | code_generation | CPU | 9,457 | [
"bool",
"X86InstrInfo",
"::",
"unfoldMemoryOperand",
"(",
"SelectionDAG",
"&",
"DAG",
",",
"SDNode",
"*",
"N",
",",
"SmallVectorImpl",
"<",
"SDNode",
"*",
">",
"&",
"NewNodes",
")",
"const",
"{",
"if",
"(",
"!",
"N",
"->",
"isMachineOpcode",
"(",
")",
")... | [
"unfoldMemoryOperand",
"-",
"Separate",
"a",
"single",
"instruction",
"which",
"folded",
"a",
"load",
"or",
"a",
"store",
"or",
"a",
"load",
"and",
"a",
"store",
"into",
"two",
"or",
"more",
"instruction",
"."
] |
LLVM | ARM64 | TD | next_suggestion | CPU | 9,458 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"shift",
"{",
"<NUM_LIT>",
"-",
"<NUM_L... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 9,459 | [
"return",
"N",
"->",
"getAddressSpace",
"(",
")",
"==",
"AMDGPUASI",
".",
"CONSTANT_BUFFER_0",
"+",
"CbId",
";"
] | [
"if",
"(",
"!",
"N",
"->",
"readMem",
"(",
")",
")",
"return",
"false",
";",
"if",
"(",
"CbId",
"==",
"-",
"<NUM_LIT>",
")",
"return",
"N",
"->",
"getAddressSpace",
"(",
")",
"==",
"AMDGPUASI",
".",
"CONSTANT_ADDRESS",
";"
] |
GCC | frv | CPP | next_suggestion | VLIW | 9,460 | [
"}"
] | [
"value",
"=",
"l",
";",
"}",
"else",
"value",
"=",
"CONST_DOUBLE_LOW",
"(",
"src",
")",
";",
"if",
"(",
"IN_RANGE",
"(",
"value",
",",
"-",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
")",
"return",
"<STR_LIT>",
"setlos %1, %0",
"<STR_LIT>",
";",
"return",
"<STR... |
LLVM | Hexagon | TD | next_suggestion | DSP | 9,461 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 9,462 | [
"=",
"opc",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"="... |
LLVM | VideoCore4 | CPP | next_suggestion | DSP | 9,463 | [
"}"
] | [
"unsigned",
"VideoCore4InstrInfo",
"::",
"InsertBranch",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"*",
"TBB",
",",
"MachineBasicBlock",
"*",
"FBB",
",",
"ArrayRef",
"<",
"MachineOperand",
">",
"Cond",
",",
"DebugLoc",
"DL",
")",
"const",
"... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 9,464 | [
"}"
] | [
"bool",
"AArch64LoadStoreOpt",
"::",
"isCandidateToMergeOrPair",
"(",
"MachineInstr",
"*",
"MI",
")",
"{",
"if",
"(",
"MI",
"->",
"hasOrderedMemoryRef",
"(",
")",
")",
"return",
"false",
";",
"if",
"(",
"!",
"getLdStOffsetOp",
"(",
"MI",
")",
".",
"isImm",
... |
LLVM | ARM | TD | stmt_completion | CPU | 9,465 | [
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
";"
] | [
"def",
"qsub_1",
":",
"SubRegIndex",
"<"
] |
GCC | i386 | CPP | stmt_completion | CPU | 9,466 | [
"_",
"_",
"m256i",
"_",
"_",
"A",
",",
"const",
"int",
"_",
"_",
"imm",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_extracti32x4_epi32",
"("
] |
LLVM | BPF | CPP | next_suggestion | Virtual ISA | 9,467 | [
"MachineInstr",
"*",
"DefInst",
"=",
"MRI",
"->",
"getUniqueVRegDef",
"(",
"SrcReg",
")",
";"
] | [
"bool",
"Changed",
"=",
"false",
";",
"for",
"(",
"MachineBasicBlock",
"&",
"MBB",
":",
"*",
"MF",
")",
"{",
"for",
"(",
"MachineInstr",
"&",
"MI",
":",
"MBB",
")",
"{",
"if",
"(",
"ToErase",
")",
"{",
"ToErase",
"->",
"eraseFromParent",
"(",
")",
... |
LLVM | ARM | CPP | code_generation | CPU | 9,468 | [
"bool",
"ARMCallLowering",
"::",
"lowerCall",
"(",
"MachineIRBuilder",
"&",
"MIRBuilder",
",",
"CallLoweringInfo",
"&",
"Info",
")",
"const",
"{",
"MachineFunction",
"&",
"MF",
"=",
"MIRBuilder",
".",
"getMF",
"(",
")",
";",
"const",
"auto",
"&",
"TLI",
"=",... | [
"This",
"hook",
"must",
"be",
"implemented",
"to",
"lower",
"the",
"given",
"call",
"instruction",
",",
"including",
"argument",
"and",
"return",
"value",
"marshalling",
"."
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 9,469 | [
"<NUM_LIT>",
";"
] | [
"def",
"J4_cmpgtu_tp1_jump_nt",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"GeneralSubRegs",
":",
"$",
"Rs16",
",",
"GeneralSubRegs",
":",
"$",
"Rt16",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_56336eb0",
",",
"TypeCJ",
... |
GCC | arm | MD | program_repair | CPU | 9,470 | [
"<FIXS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<FIXE>"
] | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<BUGE>",
")"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 9,471 | [
")",
")",
".",
"getNode",
"(",
")",
";"
] | [
"BuildMI",
"(",
"FirstMBB",
",",
"MBBI",
",",
"dl",
",",
"TII",
".",
"get",
"(",
"PPC",
"::",
"MovePCtoLR8",
")",
")",
";",
"BuildMI",
"(",
"FirstMBB",
",",
"MBBI",
",",
"dl",
",",
"TII",
".",
"get",
"(",
"PPC",
"::",
"MFLR8",
")",
",",
"GlobalBa... |
LLVM | X86 | CPP | program_repair | CPU | 9,472 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"{",
"ISD",
"::",
"SIGN_EXTEND",
",",
"MVT",
"::",
"v4i64",
",",
"MVT",
"::",
"v4i8",
",",
"<NUM_LIT>",
"}",
",",
"<FIXE>",
"<FIXS>",
"{",
"ISD",
"::",
"SIGN_EXTEND",
",",
"MVT",
"::",
"v8i32",
",",
"MVT",
"::",
"v8i8",
... | [
"{",
"ISD",
"::",
"UINT_TO_FP",
",",
"MVT",
"::",
"v8f32",
",",
"MVT",
"::",
"v8i32",
",",
"<NUM_LIT>",
"}",
",",
"}",
";",
"<BUGS>",
"static",
"const",
"TypeConversionCostTblEntry",
"AVXConversionTblWide",
"[",
"]",
"=",
"{",
"{",
"ISD",
"::",
"SIGN_EXTEN... |
GCC | mep | MD | next_suggestion | CPU | 9,473 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<NUM_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 9,474 | [
"}",
"else",
"if",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
".",
"contains",
"(",
"Reg",
")",
"||",
"<STR_LIT>",
"::",
"<STR_LIT>",
".",
"contains",
"(",
"Reg",
")",
"||",
"<STR_LIT>",
"::",
"<STR_LIT>",
".",
"contains",
"(",
"Reg",
")",
"||",
"<STR_LIT>",
... | [
"if",
"(",
"MBBI",
"!=",
"MBB",
".",
"end",
"(",
")",
")",
"DL",
"=",
"MBBI",
"->",
"getDebugLoc",
"(",
")",
";",
"const",
"MachineFunction",
"&",
"MF",
"=",
"*",
"MBB",
".",
"getParent",
"(",
")",
";",
"const",
"AArch64Subtarget",
"&",
"STI",
"=",... |
LLVM | Lanai | CPP | code_generation | CPU | 9,475 | [
"SDValue",
"LanaiTargetLowering",
"::",
"LowerFormalArguments",
"(",
"SDValue",
"Chain",
",",
"CallingConv",
"::",
"ID",
"CallConv",
",",
"bool",
"IsVarArg",
",",
"const",
"SmallVectorImpl",
"<",
"ISD",
"::",
"InputArg",
">",
"&",
"Ins",
",",
"const",
"SDLoc",
... | [
"This",
"hook",
"must",
"be",
"implemented",
"to",
"lower",
"the",
"incoming",
"(",
"formal",
")",
"arguments",
",",
"described",
"by",
"the",
"Ins",
"array",
",",
"into",
"the",
"specified",
"DAG",
"."
] |
GCC | i386 | MD | program_repair | CPU | 9,476 | [
"<FIXS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 9,477 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"C2_not",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Ps4",
")",
",",
"<STR_LIT>",
",",
"tc_de554571",
",",
"TypeCR",
">",
",",
"Enc_65d691",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
... |
GCC | aarch64 | CPP | stmt_completion | CPU | 9,478 | [
"more",
";"
] | [
"rtx_code",
"code",
"=",
"GET_CODE",
"(",
"PATTERN",
"(",
"insn",
")",
")",
";",
"if",
"(",
"code",
"==",
"USE",
"||",
"code",
"==",
"CLOBBER",
")",
"return"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 9,479 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"class",
"MulHi",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opc",
",",
"string",
"asm",
",",
"SDNode",
"OpNode",
">",
":",
"I",
"<",
"(",
"outs",
"GPR64",
":",
"$",
"Rd",
")",
",",
"(",
"ins",
"GPR64",
":",
"$",
"Rn",
",",
"GPR64",
":",
"$",
"Rm",
... |
LLVM | ARM64 | TD | stmt_completion | CPU | 9,480 | [
"=",
"MovZSymbolG3AsmOperand",
";"
] | [
"def",
"movz_symbol_g3",
":",
"Operand",
"<",
"i32",
">",
"{",
"let",
"ParserMatchClass"
] |
GCC | rs6000 | CPP | program_repair | CPU | 9,481 | [
"<FIXS>",
"error",
"(",
"<STR_LIT>",
"%<__builtin_mffsl%> not supported with %<-msoft-float%>",
"<STR_LIT>",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"icode",
"==",
"CODE_FOR_rs6000_mffsl",
"&&",
"rs6000_isa_flags",
"&",
"OPTION_MASK_SOFT_FLOAT",
")",
"{",
"<BUGS>",
"error",
"(",
"<STR_LIT>",
"__builtin_mffsl() not supported with -msoft-float",
"<STR_LIT>",
")",
";",
"<BUGE>",
"return",
"const0_rtx",
";",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 9,482 | [
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewVal... |
GCC | tilepro | MD | stmt_completion | VLIW | 9,483 | [
")",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"match_code",
"<STR_LIT>"
] |
GCC | rs6000 | CPP | program_repair | CPU | 9,484 | [
"<FIXS>",
"<STR_LIT>",
"sfp",
"<STR_LIT>",
",",
"<STR_LIT>",
"tfhar",
"<STR_LIT>",
",",
"<STR_LIT>",
"tfiar",
"<STR_LIT>",
",",
"<STR_LIT>",
"texasr",
"<STR_LIT>",
"<FIXE>"
] | [
"<STR_LIT>",
"spe_acc",
"<STR_LIT>",
",",
"<STR_LIT>",
"spefscr",
"<STR_LIT>",
",",
"<BUGS>",
"<STR_LIT>",
"sfp",
"<STR_LIT>",
"<BUGE>",
"}",
";",
"#",
"endif"
] |
GCC | pdp11 | MD | next_suggestion | MPU | 9,485 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"CC",
"FCC_REGNUM",
")",
")",
"]",
"<STR_LIT>"
... |
LLVM | ARM64 | TD | stmt_completion | CPU | 9,486 | [
"=",
"Rd",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
... |
GCC | sparc | MD | stmt_completion | CPU | 9,487 | [
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | X86 | TD | stmt_completion | CPU | 9,488 | [
"<NUM_LIT>",
";"
] | [
"def",
"SKXWriteResGroup45",
":",
"SchedWriteRes",
"<",
"[",
"SKXPort0",
",",
"SKXPort4",
",",
"SKXPort237",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"="
] |
LLVM | XCore | CPP | stmt_completion | MPU | 9,489 | [
"MVT",
"::",
"i32",
")",
";"
] | [
"MachineRegisterInfo",
"&",
"RegInfo",
"=",
"MF",
".",
"getRegInfo",
"(",
")",
";",
"SmallVector",
"<",
"CCValAssign",
",",
"<NUM_LIT>",
">",
"ArgLocs",
";",
"CCState",
"CCInfo",
"(",
"CallConv",
",",
"isVarArg",
",",
"DAG",
".",
"getMachineFunction",
"(",
"... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 9,490 | [
"}"
] | [
"continue",
";",
"}",
"if",
"(",
"Op1",
".",
"isReg",
"(",
")",
"&&",
"Op2",
".",
"isReg",
"(",
")",
"&&",
"Op1",
".",
"getReg",
"(",
")",
".",
"isVirtual",
"(",
")",
"&&",
"Op2",
".",
"getReg",
"(",
")",
".",
"isVirtual",
"(",
")",
")",
"{",... |
GCC | aarch64 | CPP | stmt_completion | CPU | 9,491 | [
"b",
",",
"_",
"_",
"c",
")",
";"
] | [
"return",
"(",
"int32x4_t",
")",
"_",
"_",
"builtin_aarch64_ssli_nv4si",
"(",
"_",
"_",
"a",
",",
"_",
"_"
] |
GCC | avr | MD | stmt_completion | MPU | 9,492 | [
"(",
"match_dup",
"<NUM_LIT>",
")"
] | [
"(",
"ior",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"match_scratch",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT... |
GCC | i386 | MD | program_repair | CPU | 9,493 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"match_operand",
":",
"V4SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_insn",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 9,494 | [
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"target",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"op",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"bit_off",
... |
LLVM | X86 | CPP | program_repair | CPU | 9,495 | [
"<FIXS>",
"X86_64",
"=",
"<NUM_LIT>",
",",
"X86_32_DarwinEH",
"=",
"<NUM_LIT>",
",",
"X86_32_Generic",
"=",
"<NUM_LIT>",
"<FIXE>"
] | [
"namespace",
"DWARFFlavour",
"{",
"enum",
"{",
"<BUGS>",
"X86_64",
"=",
"<NUM_LIT>",
",",
"X86_32_Darwin",
"=",
"<NUM_LIT>",
",",
"X86_32_ELF",
"=",
"<NUM_LIT>",
"<BUGE>",
"}",
";",
"}"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 9,496 | [
"}"
] | [
"Constant",
"*",
"C",
"=",
"ConstantVector",
"::",
"get",
"(",
"CV",
")",
";",
"SDValue",
"CPIdx",
"=",
"DAG",
".",
"getConstantPool",
"(",
"C",
",",
"getPointerTy",
"(",
")",
",",
"<NUM_LIT>",
")",
";",
"SDValue",
"Addend",
"=",
"DAG",
".",
"getLoad",... |
LLVM | HSAIL | CPP | stmt_completion | Virtual ISA | 9,497 | [
"true",
";"
] | [
"addPass",
"(",
"createLCSSAPass",
"(",
")",
")",
";",
"return"
] |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 9,498 | [
"bits",
"<",
"<NUM_LIT>",
">",
"rhaz",
";"
] | [
"let",
"InOperandList",
"=",
"(",
"ins",
"Rsrc1",
":",
"$",
"op1",
",",
"TPCImm",
"<",
"Isrc2",
">",
":",
"$",
"op2",
",",
"DataType",
":",
"$",
"optype",
",",
"SwitchSet",
":",
"$",
"sw",
",",
"RhazRsOp",
":",
"$",
"rhaz",
",",
"Rdst",
":",
"$",... |
GCC | sh | CPP | stmt_completion | CPU | 9,499 | [
"p",
",",
"<NUM_LIT>",
")",
")",
"==",
"ZERO_EXTEND",
"&&",
"MEM_P",
"(",
"XEXP",
"(",
"XEXP",
"(",
"p",
",",
"<NUM_LIT>",
")",
",",
"<NUM_LIT>",
")",
")",
")",
"return",
"false",
";"
] | [
"rtx",
"p",
"=",
"PATTERN",
"(",
"insn",
")",
";",
"if",
"(",
"GET_CODE",
"(",
"p",
")",
"==",
"SET",
"&&",
"REG_P",
"(",
"XEXP",
"(",
"p",
",",
"<NUM_LIT>",
")",
")",
"&&",
"GET_MODE",
"(",
"XEXP",
"(",
"p",
",",
"<NUM_LIT>",
")",
")",
"==",
... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.