Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
XCore
CPP
next_suggestion
MPU
10,900
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "XCoreISD::MACCU", "<STR_LIT>", ";" ]
[ "switch", "(", "Opcode", ")", "{", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "XCoreISD::BL", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "XCoreISD::PCRelativeWrapper", "<STR_LIT>", ";", "case", "<...
GCC
i386
MD
stmt_completion
CPU
10,901
[ "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "V2DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "any_fix", ":", "V2DI", "(", "vec_select", ":", "V2SF", "(", "match_operand", ":", "V4SF" ]
GCC
mips
CPP
code_generation
CPU
10,902
[ "static", "int", "mips_multipass_dfa_lookahead", "(", "void", ")", "{", "if", "(", "TUNE_SB1", ")", "return", "<NUM_LIT>", ";", "if", "(", "TUNE_LOONGSON_2EF", "||", "TUNE_GS464", "||", "TUNE_GS464E", ")", "return", "<NUM_LIT>", ";", "if", "(", "TUNE_OCTEON", ...
[ "Implements", "TARGET_SCHED_FIRST_CYCLE_MULTIPASS_DFA_LOOKAHEAD", ".", "This", "should", "be", "as", "wide", "as", "the", "scheduling", "freedom", "in", "the", "DFA", "." ]
LLVM
CellSPU
TD
stmt_completion
MPU
10,903
[ ">", ";" ]
[ "def", "v4f32", ":", "StoreXFormVec", "<", "v4f32" ]
GCC
arm
CPP
code_generation
CPU
10,904
[ "void", "neon_expand_vector_init", "(", "rtx", "target", ",", "rtx", "vals", ")", "{", "machine_mode", "mode", "=", "GET_MODE", "(", "target", ")", ";", "machine_mode", "inner_mode", "=", "GET_MODE_INNER", "(", "mode", ")", ";", "int", "n_elts", "=", "GET_MO...
[ "Initialize", "vector", "TARGET", "to", "VALS", "." ]
LLVM
AArch64
CPP
stmt_completion
CPU
10,905
[ "||", "parseImmExpr", "(", "Offset", ")", ")", "return", "true", ";" ]
[ "unsigned", "Reg", ";", "int64_t", "Offset", ";", "if", "(", "parseRegisterInRange", "(", "Reg", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", "||", "parseComma", "(", ")" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
10,906
[ "TSInfo", ";" ]
[ "return", "&" ]
LLVM
Hexagon
TD
next_suggestion
DSP
10,907
[ "let", "isExtendable", "=", "<NUM_LIT>", ";" ]
[ "def", "L4_loadbsw4_ur", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rt32", ",", "u2_0Imm", ":", "$", "Ii", ",", "u32_0Imm", ":", "$", "II", ")", ",", "<STR_LIT>", ",", "tc_bab0eed9", ...
LLVM
AArch64
TD
stmt_completion
CPU
10,908
[ "<STR_LIT>", ";" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
10,909
[ "PackedAddrs", ".", "push_back", "(", "B", ".", "buildBuildVector", "(", "V2S16", ",", "{", "AddrReg", ",", "B", ".", "buildUndef", "(", "S16", ")", ".", "getReg", "(", "<NUM_LIT>", ")", "}", ")", ".", "getReg", "(", "<NUM_LIT>", ")", ")", ";" ]
[ "Register", "AddrReg", "=", "SrcOp", ".", "getReg", "(", ")", ";", "if", "(", "I", "<", "DimIdx", ")", "{", "AddrReg", "=", "B", ".", "buildBitcast", "(", "V2S16", ",", "AddrReg", ")", ".", "getReg", "(", "<NUM_LIT>", ")", ";", "PackedAddrs", ".", ...
LLVM
AArch64
CPP
stmt_completion
CPU
10,910
[ "*", "Scale", ";" ]
[ "uint64_t", "Val", "=", "MCE", "->", "getValue", "(", ")", ";", "uint64_t", "MaxVal", "=", "(", "(", "uint64_t", "(", "<NUM_LIT>", ")", "<<", "Bits", ")", "-", "<NUM_LIT>", ")" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
10,911
[ ":" ]
[ "case", "Hexagon", "::", "LDrih_indexed_cNotPt", ":", "case", "Hexagon", "::", "LDrib_cPt", ":", "case", "Hexagon", "::", "LDrib_cNotPt", ":", "case", "Hexagon", "::", "LDrib_indexed_cPt", ":", "case", "Hexagon", "::", "LDrib_indexed_cNotPt", ":", "case", "Hexagon...
LLVM
AArch64
CPP
next_suggestion
CPU
10,912
[ "}" ]
[ "}", "if", "(", "TT", ".", "isOSBinFormatCOFF", "(", ")", ")", "return", "<STR_LIT>", "e-m:w-p:64:64-i32:32-i64:64-i128:128-n32:64-S128", "<STR_LIT>", ";", "std", "::", "string", "Endian", "=", "LittleEndian", "?", "<STR_LIT>", "e", "<STR_LIT>", ":", "<STR_LIT>", ...
LLVM
Hexagon
TD
stmt_completion
DSP
10,913
[ "(", "C2_tfrrp", "(", "i32", "$", "Rs", ")", ")", ")", ">", ";" ]
[ "def", "I32toI1", ":", "OutPatFrag", "<", "(", "ops", "node", ":", "$", "Rs", ")", ",", "(", "i1" ]
GCC
rs6000
CPP
next_suggestion
CPU
10,914
[ "(", "void", ")", "rs6000_option_override_internal", "(", "false", ")", ";" ]
[ "opts", "->", "x_rs6000_isa_flags", "=", "ptr", "->", "x_rs6000_isa_flags", ";", "opts", "->", "x_rs6000_isa_flags_explicit", "=", "ptr", "->", "x_rs6000_isa_flags_explicit", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
10,915
[ "const", "{" ]
[ "bool", "useFlatForGlobal", "(", ")" ]
LLVM
PIC16
CPP
stmt_completion
MPU
10,916
[ "ThePIC16Target", ")", ";" ]
[ "void", "LLVMInitializePIC16Target", "(", ")", "{", "RegisterTargetMachine", "<", "PIC16TargetMachine", ">", "X", "(" ]
GCC
i386
MD
program_repair
CPU
10,917
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_split", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_...
LLVM
PowerPC
CPP
stmt_completion
CPU
10,918
[ ")", ";" ]
[ "static", "DecodeStatus", "decodeMemRIXOperands", "(", "MCInst", "&", "Inst", ",", "uint64_t", "Imm", ",", "int64_t", "Address", ",", "const", "void", "*", "Decoder", ")", "{", "uint64_t", "Base", "=", "Imm", ">>", "<NUM_LIT>", ";", "uint64_t", "Disp", "=", ...
GCC
loongarch
MD
stmt_completion
CPU
10,919
[ "]", ")" ]
[ "(", "define_mode_iterator", "ILASX_HB", "[", "V16HI", "V32QI" ]
GCC
nios2
CPP
next_suggestion
MPU
10,920
[ "}" ]
[ "static", "bool", "nios2_small_section_name_p", "(", "const", "char", "*", "section", ")", "{", "return", "(", "strcmp", "(", "section", ",", "<STR_LIT>", ".sbss", "<STR_LIT>", ")", "==", "<NUM_LIT>", "||", "strncmp", "(", "section", ",", "<STR_LIT>", ".sbss."...
LLVM
ARM
CPP
stmt_completion
CPU
10,921
[ "MIB", ")", ";" ]
[ "void", "llvm", "::", "addUnpredicatedMveVpredROp", "(", "MachineInstrBuilder", "&", "MIB", ",", "Register", "DestReg", ")", "{", "addUnpredicatedMveVpredNOp", "(" ]
LLVM
X86
CPP
program_repair
CPU
10,922
[ "<FIXS>", "LiveUnits", ".", "init", "(", "TII", "->", "getRegisterInfo", "(", ")", ")", ";", "<FIXE>" ]
[ "MBFI", "=", "(", "PSI", "&&", "PSI", "->", "hasProfileSummary", "(", ")", ")", "?", "&", "getAnalysis", "LazyMachineBlockFrequencyInfoPass", ">", "(", ")", ".", "getBFI", "(", ")", ":", "nullptr", ";", "<BUGS>", "LiveRegs", ".", "init", "(", "TII", "->"...
LLVM
AArch64
TD
next_suggestion
CPU
10,923
[ "}" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "MovImm64ShifterOperand", ";" ]
GCC
csky
CPP
next_suggestion
CPU
10,924
[ "return", "offset", ";" ]
[ "offset", "=", "cfun", "->", "machine", "->", "arg_offset", ";", "break", ";", "default", ":", "gcc_unreachable", "(", ")", ";", "}", "if", "(", "to", "==", "FRAME_POINTER_REGNUM", "||", "to", "==", "HARD_FRAME_POINTER_REGNUM", ")", "offset", "-=", "cfun", ...
GCC
i386
CPP
stmt_completion
CPU
10,925
[ ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m256d", ")", "_", "_", "builtin_ia32_sqrtpd256_mask", "(", "(", "_", "_", "v4df", ")", "_", "_", "A", ",", "(", "_", "_", "v4df", ")", "_", "_", "W" ]
GCC
rs6000
CPP
next_suggestion
CPU
10,926
[ "else", "if", "(", "reg_classes_intersect_p", "(", "rclass", ",", "ALTIVEC_REGS", ")", ")", "ret", "=", "<NUM_LIT>", "*", "hard_regno_nregs", "[", "FIRST_ALTIVEC_REGNO", "]", "[", "mode", "]", ";" ]
[ "if", "(", "TARGET_DEBUG_COST", ")", "dbg_cost_ctrl", "++", ";", "if", "(", "reg_classes_intersect_p", "(", "rclass", ",", "GENERAL_REGS", ")", ")", "ret", "=", "<NUM_LIT>", "*", "hard_regno_nregs", "[", "<NUM_LIT>", "]", "[", "mode", "]", ";", "else", "if",...
GCC
sparc
MD
stmt_completion
CPU
10,927
[ ")", ")", "]" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "parallel", "[", "(", "set", "(", "reg", ":", "CCV", "CC_REG", ")", "(", "compare", ":", "CCV", "(", "plus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", "...
GCC
s390
MD
stmt_completion
MPU
10,928
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>" ]
LLVM
AMDGPU
TD
stmt_completion
GPU
10,929
[ ";" ]
[ "let", "simm16", "=", "<NUM_LIT>", ";", "let", "fixed_imm", "=", "<NUM_LIT>" ]
GCC
ia64
CPP
next_suggestion
CPU
10,930
[ "if", "(", "is_attribute_p", "(", "<STR_LIT>", "common_object", "<STR_LIT>", ",", "attr_id", ")", ")", "return", "true", ";" ]
[ "static", "bool", "ia64_attribute_takes_identifier_p", "(", "const_tree", "attr_id", ")", "{", "if", "(", "is_attribute_p", "(", "<STR_LIT>", "model", "<STR_LIT>", ",", "attr_id", ")", ")", "return", "true", ";" ]
GCC
i386
MD
next_suggestion
CPU
10,931
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V2DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_merge", ":", "V2DF", "(", "sqrt", ":", "V2DF", "(", "match_operand", ":", "V2DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ...
LLVM
AArch64
TD
next_suggestion
CPU
10,932
[ "}" ]
[ "def", "KryoWrite_2cyc_XY_noRSV_149ln", ":", "SchedWriteRes", "<", "[", "KryoUnitXY", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
GCC
aarch64
CPP
code_generation
CPU
10,933
[ "static", "void", "aarch64_pushwb_single_reg", "(", "machine_mode", "mode", ",", "unsigned", "regno", ",", "HOST_WIDE_INT", "adjustment", ")", "{", "rtx", "base_rtx", "=", "stack_pointer_rtx", ";", "rtx", "insn", ",", "reg", ",", "mem", ";", "reg", "=", "gen_r...
[ "Push", "the", "register", "number", "REGNO", "of", "mode", "MODE", "to", "the", "stack", "with", "write-back", "adjusting", "the", "stack", "by", "ADJUSTMENT", "." ]
LLVM
AArch64
CPP
next_suggestion
CPU
10,934
[ "}" ]
[ "if", "(", "NZCVDead", "&&", "NZCVDeadAtCurrInstr", "&&", "II", ".", "definesRegister", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", "{", "unsigned", "NewOpc", "=", "getNonFlagSettingVariant", "(", "II", ".", "getOpcode", "(", ")", ")", ";", "int", "DeadNZ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
10,935
[ "<NUM_LIT>", ")", ",", "UnmergeRayDir", ".", "getReg", "(", "<NUM_LIT>", ")", "}", ")", ";" ]
[ "Register", "RayOrigin", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "Register", "RayDir", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "Register", "RayInvDir", "=", "MI", "."...
LLVM
AArch64
TD
next_suggestion
CPU
10,936
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rt", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "Rt", ";", "bits", "<", "<NUM_LIT>", ">", "bit_off", ";", "bits", "<", "<NUM_LIT>", ">", "target", ";", "let", "Inst", "{", "<NUM_LIT>"...
GCC
arm
MD
next_suggestion
CPU
10,937
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
10,938
[ "let", "isCommutable", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
GCC
sparc
MD
program_repair
CPU
10,939
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_L...
LLVM
AArch64
CPP
program_repair
CPU
10,940
[ "<FIXS>", "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "VT", ",", "Mov", ")", ";", "<FIXE>" ]
[ "SDValue", "Mov", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "MovTy", ",", "DAG", ".", "getConstant", "(", "CnstVal", ",", "MVT", "::", "i32", ")", ",", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "MVT", ":...
GCC
mips
MD
stmt_completion
CPU
10,941
[ "<STR_LIT>", ")", "]", ")" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "\t" ]
GCC
aarch64
MD
stmt_completion
CPU
10,942
[ "popcount", "]", ")" ]
[ "(", "define_code_iterator", "SVE_INT_UNARY", "[", "neg", "not" ]
GCC
i386
CPP
program_repair
CPU
10,943
[ "<FIXS>", "if", "(", "JUMP_P", "(", "insn", ")", "||", "CALL_P", "(", "insn", ")", ")", "<FIXE>" ]
[ "if", "(", "dump_file", ")", "fprintf", "(", "dump_file", ",", "<STR_LIT>", "Insn %i estimated to %i bytes\\n", "<STR_LIT>", ",", "INSN_UID", "(", "insn", ")", ",", "min_size", ")", ";", "<BUGS>", "if", "(", "(", "JUMP_P", "(", "insn", ")", "&&", "!", "JUM...
LLVM
CellSPU
TD
stmt_completion
MPU
10,944
[ ")", ",", "[", "]", ">", ",", "RegConstraint", "<", "<STR_LIT>", ">", ",", "NoEncode", "<", "<STR_LIT>", ">", ";" ]
[ "class", "SFXVecInst", "<", "ValueType", "vectype", ">", ":", "SFXInst", "<", "(", "outs", "VECREG", ":", "$", "rT", ")", ",", "(", "ins", "VECREG", ":", "$", "rA", ",", "VECREG", ":", "$", "rB", ",", "VECREG", ":", "$", "rCarry" ]
GCC
gcn
MD
program_repair
GPU
10,945
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "[", "(", "match_operand", ":", "V_noHI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_MOV_DPP_SHR", ")", ")", "]", "<BUGS>", "<STR_LIT>", "<BUGE>", "{", "return", "gcn_expa...
LLVM
Hexagon
CPP
next_suggestion
DSP
10,946
[ "}" ]
[ "if", "(", "LS1", ".", "isProperty", "(", ")", ")", "{", "if", "(", "LS1", ".", "properties", "(", ")", "&", "ConstantProperties", "::", "Zero", ")", "return", "!", "(", "Result", "=", "LS2", ")", ".", "isBottom", "(", ")", ";", "return", "false", ...
LLVM
Hexagon
TD
next_suggestion
DSP
10,947
[ "bits", "<", "<NUM_LIT>", ">", "Ry32", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Ru32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ru32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rs32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>"...
GCC
i386
CPP
program_repair
CPU
10,948
[ "<FIXS>", "const", "struct", "builtin_description", "*", "d", ";", "<FIXE>" ]
[ "static", "rtxix86_expand_sse_comi", "(", "d", ",", "arglist", ",", "target", ")", "<BUGS>", "struct", "builtin_description", "*", "d", ";", "<BUGE>", "tree", "arglist", ";", "rtx", "target", ";", "{" ]
GCC
aarch64
MD
stmt_completion
CPU
10,949
[ ")" ]
[ "(", "define_int_attr", "sve_fmla_op", "[", "(", "UNSPEC_COND_FMLA", "<STR_LIT>", ")", "(", "UNSPEC_COND_FMLS", "<STR_LIT>", ")", "(", "UNSPEC_COND_FNMLA", "<STR_LIT>" ]
LLVM
ARM64
TD
next_suggestion
CPU
10,950
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "base", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "V", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", ...
GCC
i386
CPP
next_suggestion
CPU
10,951
[ "return", "ret", ";" ]
[ "emit_move_insn", "(", "ret", ",", "GEN_INT", "(", "INTVAL", "(", "op", ")", "&", "<NUM_LIT>", ")", ")", ";", "emit_insn", "(", "gen_ashlsi3", "(", "ret", ",", "ret", ",", "GEN_INT", "(", "<NUM_LIT>", ")", ")", ")", ";", "return", "gen_lowpart", "(", ...
LLVM
ARM64
TD
stmt_completion
CPU
10,952
[ "imm4", ";" ]
[ "class", "BaseSIMDMov", "<", "bit", "Q", ",", "string", "size", ",", "bits", "<", "<NUM_LIT>", ">", "imm4", ",", "RegisterClass", "regtype", ",", "Operand", "idxtype", ",", "string", "asm", ",", "list", "<", "dag", ">", "pattern", ">", ":", "BaseSIMDInsD...
LLVM
AArch64
CPP
stmt_completion
CPU
10,953
[ ",", "getImm", "(", ")", ")", ";" ]
[ "const", "MCConstantExpr", "*", "MCE", "=", "dyn_cast", "<", "MCConstantExpr", ">", "(", "getImm", "(", ")", ")", ";", "if", "(", "!", "MCE", ")", "addExpr", "(", "Inst" ]
GCC
i386
CPP
stmt_completion
CPU
10,954
[ "(", "_", "_", "mmask16", ")", "-", "<NUM_LIT>", ",", "_", "_", "R", ")", ";" ]
[ "return", "(", "_", "_", "m512", ")", "_", "_", "builtin_ia32_vfmsubps512_mask", "(", "(", "_", "_", "v16sf", ")", "_", "_", "A", ",", "(", "_", "_", "v16sf", ")", "_", "_", "B", ",", "(", "_", "_", "v16sf", ")", "_", "_", "C", "," ]
LLVM
Hexagon
TD
stmt_completion
DSP
10,955
[ "<NUM_LIT>", "}", ";" ]
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NU...
LLVM
M68k
TD
next_suggestion
MPU
10,956
[ "let", "Value", "{", "<NUM_LIT>", "}", "=", "b5", ";" ]
[ "class", "MxBead", "<", "bits", "<", "<NUM_LIT>", ">", "type", ",", "bit", "b4", "=", "<NUM_LIT>", ",", "bit", "b5", "=", "<NUM_LIT>", ",", "bit", "b6", "=", "<NUM_LIT>", ",", "bit", "b7", "=", "<NUM_LIT>", ">", "{", "bits", "<", "<NUM_LIT>", ">", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
10,957
[ "if", "(", "NeedsLiveMask", "||", "(", "GlobalFlags", "&", "StateWQM", ")", ")", "{" ]
[ "XorOpc", "=", "AMDGPU", "::", "S_XOR_B32", ";", "AndSaveExecOpc", "=", "AMDGPU", "::", "S_AND_SAVEEXEC_B32", ";", "OrSaveExecOpc", "=", "AMDGPU", "::", "S_OR_SAVEEXEC_B32", ";", "WQMOpc", "=", "AMDGPU", "::", "S_WQM_B32", ";", "Exec", "=", "AMDGPU", "::", "EX...
LLVM
X86
CPP
stmt_completion
CPU
10,958
[ "+soft-float", "<STR_LIT>", ":", "<STR_LIT>", ",+soft-float", "<STR_LIT>", ";" ]
[ "Attribute", "FSAttr", "=", "F", ".", "getFnAttribute", "(", "<STR_LIT>", "target-features", "<STR_LIT>", ")", ";", "StringRef", "CPU", "=", "!", "CPUAttr", ".", "hasAttribute", "(", "Attribute", "::", "None", ")", "?", "CPUAttr", ".", "getValueAsString", "(",...
LLVM
AMDGPU
CPP
program_repair
GPU
10,959
[ "<FIXS>", "*", "BytesAdded", "=", "ST", ".", "hasOffset3fBug", "(", ")", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";", "<FIXE>" ]
[ "fixImplicitOperands", "(", "*", "CondBr", ")", ";", "if", "(", "BytesAdded", ")", "<BUGS>", "*", "BytesAdded", "=", "<NUM_LIT>", ";", "<BUGE>", "return", "<NUM_LIT>", ";", "}" ]
LLVM
FISC
CPP
code_generation
CPU
10,960
[ "SDValue", "FISCTargetLowering", "::", "LowerFormalArguments", "(", "SDValue", "Chain", ",", "CallingConv", "::", "ID", "CallConv", ",", "bool", "isVarArg", ",", "const", "SmallVectorImpl", "<", "ISD", "::", "InputArg", ">", "&", "Ins", ",", "SDLoc", "dl", ","...
[ "This", "hook", "must", "be", "implemented", "to", "lower", "the", "incoming", "(", "formal", ")", "arguments", ",", "described", "by", "the", "Ins", "array", ",", "into", "the", "specified", "DAG", "." ]
LLVM
ARM
CPP
stmt_completion
CPU
10,961
[ "<STR_LIT>", ",", "WCharWidth", ")", ";" ]
[ "}", "}", "if", "(", "checkFunctionsAttributeConsistency", "(", "*", "MMI", "->", "getModule", "(", ")", ",", "<STR_LIT>", "no-trapping-math", "<STR_LIT>", ",", "<STR_LIT>", "true", "<STR_LIT>", ")", "||", "TM", ".", "Options", ".", "NoTrappingFPMath", ")", "A...
GCC
i386
CPP
next_suggestion
CPU
10,962
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m512d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask3_fmadd_pd", "(", "_", "_", "m512d", "_", "_", "A...
LLVM
Hexagon
CPP
next_suggestion
DSP
10,963
[ "return", "false", ";" ]
[ "if", "(", "!", "HBS", "::", "getSubregMask", "(", "RS", ",", "BN", ",", "BW", ",", "MRI", ")", ")", "continue", ";", "if", "(", "BW", "<", "W", "||", "!", "HBS", "::", "isEqual", "(", "RC", ",", "<NUM_LIT>", ",", "SC", ",", "BN", ",", "W", ...
LLVM
SystemZ
TD
next_suggestion
CPU
10,964
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "R2", ";" ]
[ "class", "InstRIEb", "<", "bits", "<", "<NUM_LIT>", ">", "op", ",", "dag", "outs", ",", "dag", "ins", ",", "string", "asmstr", ",", "list", "<", "dag", ">", "pattern", ">", ":", "InstSystemZ", "<", "<NUM_LIT>", ",", "outs", ",", "ins", ",", "asmstr",...
GCC
arm
MD
next_suggestion
CPU
10,965
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
X86
CPP
next_suggestion
CPU
10,966
[ "if", "(", "TLI", ".", "isTypeLegal", "(", "MatchVT", ")", ")", "{" ]
[ "if", "(", "ExtractVT", "!=", "MVT", "::", "i64", "&&", "ExtractVT", "!=", "MVT", "::", "i32", "&&", "ExtractVT", "!=", "MVT", "::", "i16", "&&", "ExtractVT", "!=", "MVT", "::", "i8", "&&", "ExtractVT", "!=", "MVT", "::", "i1", ")", "return", "SDValu...
LLVM
TPC
TD
stmt_completion
Virtual ISA
10,967
[ "}", ";" ]
[ "let", "InOperandList", "=", "(", "ins", "MEMrr", ":", "$", "addr", ",", "Rsrc", ":", "$", "src", ",", "SwitchSet", ":", "$", "sw", ",", "Pred", ":", "$", "pred", ")", ";", "let", "Itinerary", "=", "IIC_StoreVectLocal", ";", "let", "mayStore", "=", ...
GCC
mips
MD
next_suggestion
CPU
10,968
[ "return", "<STR_LIT>" ]
[ "(", "unspec", ":", "V4QI", "[", "(", "match_operand", ":", "V4QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_SHRA_QB", ")", ")", "]", "<STR_LIT>", "{", "if", "(", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
10,969
[ "addReg", "(", "CSRegs", "[", "i", "]", ")", ";" ]
[ "const", "GCNSubtarget", "&", "Subtarget", "=", "MF", ".", "getSubtarget", "<", "GCNSubtarget", ">", "(", ")", ";", "const", "SIRegisterInfo", "&", "TRI", "=", "*", "Subtarget", ".", "getRegisterInfo", "(", ")", ";", "const", "MCPhysReg", "*", "CSRegs", "=...
LLVM
PowerPC
CPP
stmt_completion
CPU
10,970
[ ".", "getRegister", "(", "Subtarget", ".", "getTOCPointerRegister", "(", ")", ",", "RegVT", ")", ")", ";" ]
[ "else", "{", "assert", "(", "!", "CFlags", ".", "IsPatchPoint", "&&", "<STR_LIT>", "Patch point calls are not indirect.", "<STR_LIT>", ")", ";", "if", "(", "isTOCSaveRestoreRequired", "(", "Subtarget", ")", ")", "{", "const", "MCRegister", "StackPtrReg", "=", "Sub...
LLVM
AMDGPU
CPP
next_suggestion
GPU
10,971
[ "}" ]
[ "ScoreBrackets", "->", "updateByEvent", "(", "TII", ",", "TRI", ",", "MRI", ",", "LDS_ACCESS", ",", "Inst", ")", ";", "}", "assert", "(", "FlatASCount", ")", ";", "if", "(", "FlatASCount", ">", "<NUM_LIT>", ")", "ScoreBrackets", "->", "setPendingFlat", "("...
LLVM
ARM
CPP
code_generation
CPU
10,972
[ "SDValue", "ARMTargetLowering", "::", "PerformDAGCombine", "(", "SDNode", "*", "N", ",", "DAGCombinerInfo", "&", "DCI", ")", "const", "{", "switch", "(", "N", "->", "getOpcode", "(", ")", ")", "{", "default", ":", "break", ";", "case", "ISD", "::", "ADD"...
[ "This", "method", "will", "be", "invoked", "for", "all", "target", "nodes", "and", "for", "any", "target-independent", "nodes", "that", "the", "target", "has", "registered", "with", "invoke", "it", "for", "." ]
GCC
pa
MD
stmt_completion
CPU
10,973
[ "<STR_LIT>", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "mem", ":", "BLK", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "mem", ":", "BLK", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")",...
GCC
ft32
MD
next_suggestion
MPU
10,974
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "udiv", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM
TD
next_suggestion
CPU
10,975
[ "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
[ "def", "VecListFourQAllLanesAsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=", "<STR_LIT>", ";" ]
LLVM
Mips
CPP
stmt_completion
CPU
10,976
[ "<NUM_LIT>", ")", ";" ]
[ "bool", "MipsGNULDBackend", "::", "readRelocation", "(", "const", "llvm", "::", "ELF", "::", "Elf64_Rela", "&", "pRel", ",", "Relocation", "::", "Type", "&", "pType", ",", "uint32_t", "&", "pSymIdx", ",", "uint64_t", "&", "pOffset", ",", "int64_t", "&", "p...
LLVM
AArch64
CPP
stmt_completion
CPU
10,977
[ "=", "MIB", ";" ]
[ "if", "(", "SymName", ")", "MIB", ".", "addExternalSymbol", "(", "SymName", ",", "<NUM_LIT>", ")", ";", "else", "if", "(", "Addr", ".", "getGlobalValue", "(", ")", ")", "MIB", ".", "addGlobalAddress", "(", "Addr", ".", "getGlobalValue", "(", ")", ",", ...
LLVM
CAHP
CPP
stmt_completion
CPU
10,978
[ ".", "getSymbolName", "(", ")", ")", ",", "AP", ")", ";" ]
[ "case", "MachineOperand", "::", "MO_MachineBasicBlock", ":", "MCOp", "=", "MCOperand", "::", "createExpr", "(", "MCSymbolRefExpr", "::", "create", "(", "MO", ".", "getMBB", "(", ")", "->", "getSymbol", "(", ")", ",", "AP", ".", "OutContext", ")", ")", ";",...
GCC
i386
CPP
next_suggestion
CPU
10,979
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m256", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_maskz_fmaddsub_ps", "(", "_", "_", "mmask8", "_", "_", ...
GCC
nds32
MD
next_suggestion
CPU
10,980
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "xor", ":", "SI", "(", "ashift", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<...
GCC
mips
CPP
stmt_completion
CPU
10,981
[ "src", ",", "false", ")", ")", ";" ]
[ "else", "emit_insn", "(", "gen_mthisi_di", "(", "dest", ",", "mips_subword", "(", "src", ",", "true", ")", ",", "low_dest", ")", ")", ";", "}", "else", "if", "(", "REG_P", "(", "src", ")", "&&", "REGNO", "(", "src", ")", "==", "MD_REG_FIRST", ")", ...
LLVM
X86
CPP
stmt_completion
CPU
10,982
[ ";", "return", "NULL", ";" ]
[ "llvm_unreachable", "(", "<STR_LIT>", "visitMOVLPD Unimplemented X86 visit...", "<STR_LIT>", ")" ]
GCC
avr
CPP
program_repair
MPU
10,983
[ "<FIXS>", "insn", "=", "emit_move_insn", "(", "all_regs_rtx", "[", "treg", "]", ",", "sfr", ")", ";", "<FIXE>", "<FIXS>", "emit_push_byte", "(", "treg", ",", "frame_related_p", ")", ";", "<FIXE>" ]
[ "}", "<BUGS>", "static", "void", "<BUGS>", "emit_push_sfr", "(", "rtx", "sfr", ",", "bool", "frame_related_p", ",", "bool", "clr_p", ")", "<BUGE>", "{", "rtx_insn", "*", "insn", ";", "gcc_assert", "(", "MEM_P", "(", "sfr", ")", ")", ";", "<BUGS>", "insn"...
LLVM
AArch64
TD
stmt_completion
CPU
10,984
[ "[", "(", "set", "(", "Ty", "VPRC", ":", "$", "Rd", ")", ",", "(", "Ty", "(", "OpNode", "(", "Ty", "VPRC", ":", "$", "Rn", ")", ",", "(", "i32", "ImmTy", ":", "$", "Imm", ")", ")", ")", ")", "]", ",", "NoItinerary", ">", ";" ]
[ "class", "N2VShift_RQ", "<", "bit", "q", ",", "bit", "u", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "string", "asmop", ",", "string", "T", ",", "RegisterOperand", "VPRC", ",", "ValueType", "Ty", ",", "Operand", "ImmTy", ",", "SDPatternOperator", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
10,985
[ "<STR_LIT>", "Extendable operand must be Immediate type", "<STR_LIT>", ")", ";" ]
[ "if", "(", "!", "isExtendable", ")", "return", "false", ";", "short", "ExtOpNum", "=", "getCExtOpNum", "(", "MI", ")", ";", "const", "MachineOperand", "&", "MO", "=", "MI", "->", "getOperand", "(", "ExtOpNum", ")", ";", "if", "(", "MO", ".", "getTarget...
LLVM
Hexagon
TD
next_suggestion
DSP
10,986
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_minup", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rtt32", ",", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_779080bf", ",", "TypeALU64", ">", ",", "E...
GCC
s390
CPP
next_suggestion
MPU
10,987
[ "}" ]
[ "switch", "(", "type", ")", "{", "case", "EXCESS_PRECISION_TYPE_IMPLICIT", ":", "case", "EXCESS_PRECISION_TYPE_FAST", ":", "return", "FLT_EVAL_METHOD_PROMOTE_TO_FLOAT", ";", "case", "EXCESS_PRECISION_TYPE_STANDARD", ":", "return", "FLT_EVAL_METHOD_PROMOTE_TO_DOUBLE", ";", "ca...
LLVM
AArch64
TD
next_suggestion
CPU
10,988
[ "}" ]
[ "let", "ParserMatchClass", "=", "SVEPreferredLogicalImmOperand", "<", "<NUM_LIT>", ">", ";", "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "MCOperandPredicate", "=", "[", "{", "if", "(", "!", "MCOp", ".", "isImm", "(", ")", ")", "return", "false", ";",...
LLVM
X86
CPP
next_suggestion
CPU
10,989
[ "if", "(", "!", "Subtarget", ".", "isCallingConvWin64", "(", "F", "->", "getFunction", "(", ")", ".", "getCallingConv", "(", ")", ")", ")", "{" ]
[ "MachineBasicBlock", "*", "EndMBB", "=", "F", "->", "CreateMachineBasicBlock", "(", "LLVM_BB", ")", ";", "F", "->", "insert", "(", "MBBIter", ",", "XMMSaveMBB", ")", ";", "F", "->", "insert", "(", "MBBIter", ",", "EndMBB", ")", ";", "EndMBB", "->", "spli...
LLVM
AMDGPU
CPP
next_suggestion
GPU
10,990
[ "unsigned", "CompatibleGroup", "=", "true", ";" ]
[ "unsigned", "Count", "=", "<NUM_LIT>", ";", "std", "::", "set", "<", "unsigned", ">", "FormingGroup", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "DAGSize", ";", "i", "!=", "e", ";", "++", "i", ")", "{", "SUnit", "*", "SU", ...
GCC
bfin
CPP
stmt_completion
DSP
10,991
[ "n", "++", ")", "=", "call", ";" ]
[ "int", "caller_in_sram", ",", "callee_in_sram", ";", "caller_in_sram", "=", "callee_in_sram", "=", "<NUM_LIT>", ";", "if", "(", "lookup_attribute", "(", "<STR_LIT>", "l1_text", "<STR_LIT>", ",", "DECL_ATTRIBUTES", "(", "cfun", "->", "decl", ")", ")", "!=", "NULL...
GCC
i386
MD
stmt_completion
CPU
10,992
[ "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr"...
GCC
pa
MD
stmt_completion
CPU
10,993
[ "<NUM_LIT>", ")", "]" ]
[ "(", "const_int", "MAX_12BIT_OFFSET", ")", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "lt", "(", "abs", "(", "minus", "(", "match_dup", "<NUM_LIT>", ")", "(", "plus", "(", "pc", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", ")", "(", "const_int...
GCC
aarch64
CPP
next_suggestion
CPU
10,994
[ "}" ]
[ "unsigned", "int", "vec_flags", "=", "aarch64_classify_vector_mode", "(", "mode", ")", ";", "if", "(", "vec_flags", "&", "VEC_SVE_DATA", ")", "return", "aarch64_sve_pred_mode", "(", "mode", ")", ";", "return", "default_get_mask_mode", "(", "mode", ")", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
10,995
[ "<NUM_LIT>", ";" ]
[ "def", "A4_pzxthtnew", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_1ae57e39", ",", "TypeALU32_2op", ">", ",", "Enc_f...
GCC
arm
CPP
stmt_completion
CPU
10,996
[ ",", "_", "_", "p", ")", ";" ]
[ "_", "_", "arm_vcmpleq_m_n_s16", "(", "int16x8_t", "_", "_", "a", ",", "int16_t", "_", "_", "b", ",", "mve_pred16_t", "_", "_", "p", ")", "{", "return", "_", "_", "builtin_mve_vcmpleq_m_n_sv8hi", "(", "_", "_", "a", ",", "_", "_", "b" ]
GCC
loongarch
CPP
stmt_completion
CPU
10,997
[ "<NUM_LIT>", ",", "(", "v2f64", ")", "_", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_lsx_vfcmp_sle_d", "(", "(", "v2f64", ")", "_" ]
LLVM
AArch64
CPP
stmt_completion
CPU
10,998
[ "Dst", ";" ]
[ "const", "char", "*", "bzeroName", "=", "(", "V", "&&", "V", "->", "isNullValue", "(", ")", ")", "?", "DAG", ".", "getTargetLoweringInfo", "(", ")", ".", "getLibcallName", "(", "RTLIB", "::", "BZERO", ")", ":", "nullptr", ";", "if", "(", "bzeroName", ...
GCC
s390
MD
next_suggestion
MPU
10,999
[ "DONE" ]
[ "s390_expand_vcond", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operand...