Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
rs6000
CPP
next_suggestion
CPU
11,500
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m64", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_setzero_si64", "(", "void", ")", "{", "return", "(", "_", ...
LLVM
Mips
TD
stmt_completion
CPU
11,501
[ ",", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "class", "LDI_W_ENC", ":", "MSA_I10_FMT", "<", "<NUM_LIT>" ]
GCC
arm
CPP
stmt_completion
CPU
11,502
[ ",", "FIRST_IWMMXT_REGNUM", ")", ";" ]
[ "else", "if", "(", "TARGET_IWMMXT_ABI", "&&", "arm_vector_mode_supported_p", "(", "mode", ")", ")", "return", "gen_rtx_REG", "(", "mode" ]
LLVM
ARM64
TD
next_suggestion
CPU
11,503
[ "}" ]
[ "def", "Xrrr", ":", "BaseMulAccum", "<", "isSub", ",", "<NUM_LIT>", ",", "GPR64", ",", "GPR64", ",", "asm", ",", "[", "(", "set", "GPR64", ":", "$", "Rd", ",", "(", "AccNode", "GPR64", ":", "$", "Ra", ",", "(", "mul", "GPR64", ":", "$", "Rn", "...
LLVM
PTX
TD
program_repair
GPU
11,504
[ "<FIXS>", "def", "MOVU64ri", "<FIXE>" ]
[ "def", "MOVU32ri", ":", "InstPTX", "(", "outs", "RRegu32", ":", "$", "d", ")", ",", "(", "ins", "i32imm", ":", "$", "a", ")", ",", "<STR_LIT>", ",", "[", "(", "set", "RRegu32", ":", "$", "d", ",", "imm", ":", "$", "a", ")", "]", ">", ";", "...
LLVM
Hexagon
TD
next_suggestion
DSP
11,505
[ "bits", "<", "<NUM_LIT>", ">", "Rd16", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rs16", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rs16", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
LLVM
SystemZ
CPP
next_suggestion
CPU
11,506
[ "}" ]
[ "MCOperand", "MO", "(", "Lower", ".", "lowerOperand", "(", "MI", "->", "getOperand", "(", "OpNo", ")", ")", ")", ";", "SystemZInstPrinter", "::", "printOperand", "(", "MO", ",", "MAI", ",", "OS", ")", ";", "return", "false", ";" ]
LLVM
Mips
CPP
next_suggestion
CPU
11,507
[ "SDValue", "Value", "=", "Op", "->", "getOperand", "(", "<NUM_LIT>", ")", ";" ]
[ "static", "SDValue", "lowerMSAStoreIntr", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ",", "unsigned", "Intr", ")", "{", "SDLoc", "DL", "(", "Op", ")", ";", "SDValue", "ChainIn", "=", "Op", "->", "getOperand", "(", "<NUM_LIT>", ")", ";" ]
LLVM
ARM
TD
next_suggestion
CPU
11,508
[ "}" ]
[ "def", "addrmode6alignNone", ":", "AddrMode6Align", "{", "let", "ParserMatchClass", "=", "AddrMode6AlignNoneAsmOperand", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
11,509
[ ";" ]
[ "return", "*", "Result" ]
LLVM
ARM
CPP
next_suggestion
CPU
11,510
[ "llvm_unreachable", "(", "<STR_LIT>", "unexpected number of scalar bits", "<STR_LIT>", ")", ";" ]
[ "auto", "Type", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "unsigned", "ScalarBits", "=", "Type", ".", "getScalarSizeInBits", "(", ")", ";", "if", "(", "ScalarBits", ">", "<NUM_LIT>", ")", "return", "false", ";", "SDNodeFlags", "FMulFlags", ...
LLVM
CSKY
CPP
next_suggestion
CPU
11,511
[ "}" ]
[ "unsigned", "Depth", "=", "Op", ".", "getConstantOperandVal", "(", "<NUM_LIT>", ")", ";", "if", "(", "Depth", ")", "{", "SDValue", "FrameAddr", "=", "LowerFRAMEADDR", "(", "Op", ",", "DAG", ")", ";", "SDValue", "Offset", "=", "DAG", ".", "getConstant", "...
GCC
rs6000
MD
program_repair
CPU
11,512
[ "<FIXS>", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "<FIXE>" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "ior", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "<BUG...
LLVM
Lanai
CPP
stmt_completion
CPU
11,513
[ ";" ]
[ "const", "LanaiSelectionDAGInfo", "*", "getSelectionDAGInfo", "(", ")", "const", "override", "{", "return", "&", "TSInfo" ]
GCC
aarch64
MD
stmt_completion
CPU
11,514
[ "<NUM_LIT>", "]", "," ]
[ "[", "(", "match_operand", ":", "VALL_F16", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "<", "VEL", ">", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", "]", "<STR_LIT>", "{", "HOST_WIDE_INT", "elem"...
LLVM
PowerPC
CPP
stmt_completion
CPU
11,515
[ ")", ";" ]
[ "bool", "isPPC64", "=", "TheTriple", ".", "getArch", "(", ")", "==", "Triple", "::", "ppc64", ";", "if", "(", "TheTriple", ".", "getOS", "(", ")", "==", "Triple", "::", "Darwin", ")", "return", "new", "PPCDarwinTargetAsmInfo", "(", "isPPC64", ")", ";", ...
LLVM
VE
CPP
next_suggestion
CPU
11,516
[ "}" ]
[ "if", "(", "regIdx", "%", "<NUM_LIT>", "||", "regIdx", ">", "<NUM_LIT>", ")", "return", "false", ";", "Op", ".", "Reg", ".", "RegNum", "=", "F128Regs", "[", "regIdx", "/", "<NUM_LIT>", "]", ";", "return", "true", ";" ]
LLVM
MCS51
CPP
stmt_completion
MPU
11,517
[ "false", ";" ]
[ "if", "(", "const", "ConstantSDNode", "*", "RHS", "=", "dyn_cast", "<", "ConstantSDNode", ">", "(", "Op", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ")", "{", "int", "RHSC", "=", "RHS", "->", "getSExtValue", "(", ")", ";", "if", "(", "Op", "->",...
GCC
arm
CPP
next_suggestion
CPU
11,518
[ "fputs", "(", "<STR_LIT>", "\\t.word\\t", "<STR_LIT>", ",", "file", ")", ";" ]
[ "static", "void", "arm_output_dwarf_dtprel", "(", "FILE", "*", "file", ",", "int", "size", ",", "rtx", "x", ")", "{", "gcc_assert", "(", "size", "==", "<NUM_LIT>", ")", ";" ]
LLVM
ARM
CPP
next_suggestion
CPU
11,519
[ "O", "<<", "<STR_LIT>", "}", "<STR_LIT>", ";" ]
[ "printRegName", "(", "O", ",", "MI", "->", "getOperand", "(", "OpNum", ")", ".", "getReg", "(", ")", ")", ";", "O", "<<", "<STR_LIT>", ", ", "<STR_LIT>", ";", "printRegName", "(", "O", ",", "MI", "->", "getOperand", "(", "OpNum", ")", ".", "getReg", ...
GCC
rs6000
MD
stmt_completion
CPU
11,520
[ "<STR_LIT>", ")" ]
[ "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>" ]
GCC
frv
CPP
code_generation
VLIW
11,521
[ "static", "rtx", "frv_expand_set_builtin", "(", "enum", "insn_code", "icode", ",", "tree", "call", ",", "rtx", "target", ")", "{", "rtx", "pat", ";", "rtx", "op0", "=", "frv_read_argument", "(", "call", ",", "<NUM_LIT>", ")", ";", "if", "(", "!", "frv_ch...
[ "Expand", "builtins", "that", "take", "a", "single", ",", "constant", "argument", ".", "At", "the", "moment", ",", "only", "MHDSETS", "falls", "into", "this", "category", "." ]
LLVM
AArch64
CPP
stmt_completion
CPU
11,522
[ "VT", ")", ";" ]
[ "if", "(", "Op", ".", "getValueType", "(", ")", "!=", "MVT", "::", "nxv16i1", ")", "{", "if", "(", "(", "Cond", "==", "<STR_LIT>", "::", "<STR_LIT>", "||", "Cond", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "&&", "isZeroingInactiveLanes", "(", "Op", ")...
GCC
rl78
MD
next_suggestion
MPU
11,523
[ "operands", "[", "<NUM_LIT>", "]", "=", "copy_to_mode_reg", "(", "HImode", ",", "operands", "[", "<NUM_LIT>", "]", ")" ]
[ "operands", "[", "<NUM_LIT>", "]", "=", "copy_to_mode_reg", "(", "HImode", ",", "operands", "[", "<NUM_LIT>", "]", ")", "if", "(", "rl78_far_p", "(", "operands", "[", "<NUM_LIT>", "]", ")", "&", "&", "rl78_far_p", "(", "operands", "[", "<NUM_LIT>", "]", ...
LLVM
AMDGPU
CPP
code_generation
GPU
11,524
[ "bool", "AMDGPULegalizerInfo", "::", "legalizeImageIntrinsic", "(", "MachineInstr", "&", "MI", ",", "MachineIRBuilder", "&", "B", ",", "GISelChangeObserver", "&", "Observer", ",", "const", "AMDGPU", "::", "ImageDimIntrinsicInfo", "*", "ImageDimIntr", ")", "const", "...
[ "Rewrite", "image", "intrinsics", "to", "use", "register", "layouts", "expected", "by", "the", "subtarget", "." ]
GCC
mmix
CPP
code_generation
CPU
11,525
[ "void", "mmix_asm_output_internal_label", "(", "FILE", "*", "stream", ",", "const", "char", "*", "name", ")", "{", "assemble_name_raw", "(", "stream", ",", "name", ")", ";", "fprintf", "(", "stream", ",", "<STR_LIT>", "\\tIS @\\n", "<STR_LIT>", ")", ";", "}"...
[ "ASM_OUTPUT_INTERNAL_LABEL", "." ]
LLVM
TL45
CPP
next_suggestion
MPU
11,526
[ "Tok", "=", "o", ".", "Tok", ";" ]
[ "break", ";", "case", "k_Immediate", ":", "Imm", "=", "o", ".", "Imm", ";", "break", ";", "case", "k_Token", ":" ]
GCC
rs6000
MD
stmt_completion
CPU
11,527
[ "[", "<NUM_LIT>", "]", ")", ")" ]
[ "[", "(", "use", "(", "match_operand", ":", "V2DI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "use", "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "use", "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", ...
LLVM
Mips
CPP
next_suggestion
CPU
11,528
[ "int", "FI", "=", "MFI", ".", "CreateFixedObject", "(", "Arg", ".", "getValueSizeInBits", "(", ")", "/", "<NUM_LIT>", ",", "Offset", ",", "false", ")", ";" ]
[ "return", "DAG", ".", "getStore", "(", "Chain", ",", "DL", ",", "Arg", ",", "PtrOff", ",", "MachinePointerInfo", "(", ")", ")", ";", "}", "MachineFrameInfo", "&", "MFI", "=", "DAG", ".", "getMachineFunction", "(", ")", ".", "getFrameInfo", "(", ")", ";...
GCC
arm
CPP
stmt_completion
CPU
11,529
[ "_", "_", "a", ";" ]
[ "return", "(", "int64x1_t", ")" ]
GCC
aarch64
CPP
stmt_completion
CPU
11,530
[ ")", "{" ]
[ "vhsub_u16", "(", "uint16x4_t", "_", "_", "a", ",", "uint16x4_t", "_", "_", "b" ]
LLVM
AArch64
TD
next_suggestion
CPU
11,531
[ "}" ]
[ "class", "BaseSIMDVectorLShiftLongBySize", "<", "bit", "Q", ",", "bits", "<", "<NUM_LIT>", ">", "size", ",", "RegisterOperand", "regtype", ",", "string", "asm", ",", "string", "dstkind", ",", "string", "srckind", ",", "string", "amount", ">", ":", "I", "<", ...
LLVM
DLX
CPP
stmt_completion
CPU
11,532
[ "{" ]
[ "bool", "isMemSpls", "(", ")", "const" ]
GCC
mips
MD
stmt_completion
CPU
11,533
[ "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "IMSA", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ss_plus", ":", "IMSA", "(", "match_operand", ":", "IMSA", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", "...
GCC
rs6000
MD
next_suggestion
CPU
11,534
[ "(", "match_test", "<STR_LIT>", ")", ")", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
stmt_completion
DSP
11,535
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", "...
GCC
ia64
MD
stmt_completion
CPU
11,536
[ ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "match_code", "<STR_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
11,537
[ "<NUM_LIT>", ";" ]
[ "def", "C2_cmpgti", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "s32_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_56f114f4", ",", "TypeALU32_2op", ">", ",", "Enc_bd0b3...
LLVM
AMDGPU
CPP
next_suggestion
GPU
11,538
[ "return", "AMDGPU", "::", "V_MOVRELD_B32_V16", ";" ]
[ "return", "AMDGPU", "::", "V_MOVRELD_B32_V1", ";", "case", "<NUM_LIT>", ":", "return", "AMDGPU", "::", "V_MOVRELD_B32_V2", ";", "case", "<NUM_LIT>", ":", "return", "AMDGPU", "::", "V_MOVRELD_B32_V4", ";", "case", "<NUM_LIT>", ":", "return", "AMDGPU", "::", "V_MO...
GCC
loongarch
CPP
next_suggestion
CPU
11,539
[ "return", "<NUM_LIT>", ";" ]
[ "if", "(", "mode", "!=", "BLKmode", "&&", "might_split_p", ")", "factor", "=", "(", "GET_MODE_SIZE", "(", "mode", ")", "+", "UNITS_PER_WORD", "-", "<NUM_LIT>", ")", "/", "UNITS_PER_WORD", ";", "else", "factor", "=", "<NUM_LIT>", ";", "if", "(", "loongarch_...
GCC
v850
MD
program_repair
MPU
11,540
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "ior", ":", "SI", "(", "match_dup", "<NUM_LIT>",...
LLVM
AMDGPU
CPP
stmt_completion
GPU
11,541
[ ".", "getLocalMemorySize", "(", ")", ")", ")", "{" ]
[ "LastEna", "=", "InputEna", "?", "findLastSet", "(", "InputEna", ")", "+", "<NUM_LIT>", ":", "<NUM_LIT>", ";", "}", "const", "DataLayout", "&", "DL", "=", "F", ".", "getParent", "(", ")", "->", "getDataLayout", "(", ")", ";", "unsigned", "PSArgCount", "=...
LLVM
Mips
CPP
next_suggestion
CPU
11,542
[ "GPRel32Directive", "=", "<STR_LIT>", "\\t.gpword\\t", "<STR_LIT>", ";" ]
[ "MipsMCAsmInfo", "::", "MipsMCAsmInfo", "(", "const", "Target", "&", "T", ",", "StringRef", "TT", ")", "{", "AlignmentIsInBytes", "=", "false", ";", "Data16bitsDirective", "=", "<STR_LIT>", "\\t.half\\t", "<STR_LIT>", ";", "Data32bitsDirective", "=", "<STR_LIT>", ...
GCC
h8300
MD
program_repair
MPU
11,543
[ "<FIXS>", "(", "symbol_ref", "<STR_LIT>", ")", ")", "]", ")", "<FIXE>" ]
[ "return", "output_a_shift", "(", "operands", ")", "}", "[", "(", "set", "(", "attr", "<STR_LIT>", ")", "<BUGS>", "(", "symbol_ref", "<STR_LIT>", ")", ")", "]", ")", "<BUGE>", "(", "define_insn_and_split", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ...
GCC
mips
MD
stmt_completion
CPU
11,544
[ "(", "match_dup", "<NUM_LIT>", ")", ")", "]" ]
[ "(", "clobber", "(", "match_scratch", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "clobber", "(", "match_scratch", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "[", "(", "parallel", "[", "(", "set", "(", "match_dup", "<NUM_LIT>"...
LLVM
Hexagon
TD
next_suggestion
DSP
11,545
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_...
GCC
i386
CPP
stmt_completion
CPU
11,546
[ ",", "int", "_", "_", "scale", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m512", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_i32gather_ps", "(", "_", "_", "m512i", "_", "_", "inde...
GCC
arm
CPP
next_suggestion
CPU
11,547
[ "return", "vreinterpret_u64_u32", "(", "_", "_", "m", ")", ";" ]
[ "uint32x2_t", "_", "_", "t_b", "=", "vreinterpret_u32_p64", "(", "_", "_", "b", ")", ";", "uint32x2_t", "_", "_", "c", "=", "vceq_u32", "(", "_", "_", "t_a", ",", "_", "_", "t_b", ")", ";", "uint32x2_t", "_", "_", "m", "=", "vpmin_u32", "(", "_",...
GCC
nds32
MD
next_suggestion
CPU
11,548
[ "(", "match_test", "<STR_LIT>", ")", ")", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
stmt_completion
DSP
11,549
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Defs", "=", "[", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>", ";", "let", "isExtentSi...
LLVM
AMDGPU
CPP
next_suggestion
GPU
11,550
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":" ]
[ "int", "R600SchedStrategy", "::", "getInstKind", "(", "SUnit", "*", "SU", ")", "{", "int", "Opcode", "=", "SU", "->", "getInstr", "(", ")", "->", "getOpcode", "(", ")", ";", "if", "(", "TII", "->", "usesTextureCache", "(", "Opcode", ")", "||", "TII", ...
LLVM
X86
CPP
next_suggestion
CPU
11,551
[ "MI", "->", "eraseFromParent", "(", ")", ";" ]
[ "}", "BuildMI", "(", "mainMBB", ",", "DL", ",", "TII", "->", "get", "(", "X86", "::", "TEST32rr", ")", ")", ".", "addReg", "(", "cc", ")", ".", "addReg", "(", "cc", ")", ";", "if", "(", "Subtarget", "->", "hasCMov", "(", ")", ")", "{", "BuildMI...
GCC
c6x
MD
stmt_completion
VLIW
11,552
[ "<STR_LIT>", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "ior", "(", "match_code" ]
GCC
vax
CPP
next_suggestion
CPU
11,553
[ "}" ]
[ "static", "rtx", "vax_struct_value_rtx", "(", "tree", "fntype", "ATTRIBUTE_UNUSED", ",", "int", "incoming", "ATTRIBUTE_UNUSED", ")", "{", "return", "gen_rtx_REG", "(", "Pmode", ",", "VAX_STRUCT_VALUE_REGNUM", ")", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
11,554
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "isFP", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "USR", "]", ";", "let...
GCC
i386
MD
program_repair
CPU
11,555
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "match_operand", ":", "VF_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", ...
GCC
i386
MD
next_suggestion
CPU
11,556
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")" ]
LLVM
X86
CPP
next_suggestion
CPU
11,557
[ "}" ]
[ "MachineInstr", "*", "MI", "=", "I", ";", "for", "(", "unsigned", "int", "i", "=", "<NUM_LIT>", ";", "i", "<", "MI", "->", "getNumOperands", "(", ")", ";", "++", "i", ")", "{", "MachineOperand", "&", "opnd", "=", "MI", "->", "getOperand", "(", "i",...
GCC
sh
MD
stmt_completion
CPU
11,558
[ ")", ")", ")" ]
[ "(", "match_code", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>" ]
GCC
bfin
MD
stmt_completion
DSP
11,559
[ ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")", ")" ]
GCC
sh
CPP
next_suggestion
CPU
11,560
[ "}" ]
[ "static", "_", "_", "inline", "unsigned", "long", "long", "sh_media_MSUBS_W", "(", "unsigned", "long", "long", "mm", ",", "unsigned", "long", "long", "mn", ")", "{", "typedef", "float", "v4hi", "_", "_", "attribute__", "(", "(", "mode", "(", "V4HI", ")",...
LLVM
X86
CPP
stmt_completion
CPU
11,561
[ ";", "break", ";" ]
[ "case", "X86", "::", "SS", ":", "EmitByte", "(", "<NUM_LIT>", ",", "CurByte", ",", "OS", ")", ";", "break", ";", "case", "X86", "::", "DS", ":", "EmitByte", "(", "<NUM_LIT>", ",", "CurByte", ",", "OS", ")", ";", "break", ";", "case", "X86", "::", ...
LLVM
Mips
CPP
next_suggestion
CPU
11,562
[ "Size", "=", "<NUM_LIT>", ";" ]
[ "uint32_t", "Insn", ";", "DecodeStatus", "Result", "=", "readInstruction32", "(", "Region", ",", "Address", ",", "Size", ",", "Insn", ",", "isBigEndian", ")", ";", "if", "(", "Result", "==", "MCDisassembler", "::", "Fail", ")", "return", "MCDisassembler", ":...
LLVM
ARM
TD
stmt_completion
CPU
11,563
[ "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "(", "set", "QPR", ":", "$", "Vd", ",", "(", "v8i16", "(", "NEONvbicImm", "QPR", ":", "$", "src", ",", "timm", ":", "$", "SIMM", ")", ")", ")", "]", ">", "{" ]
[ "def", "VBICiv8i16", ":", "N1ModImm", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "?", ",", "<NUM_LIT>", "}", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "QPR", ":", "$",...
GCC
bpf
CPP
next_suggestion
Virtual ISA
11,564
[ "return", "gen_rtx_REG", "(", "mode", ",", "BPF_R0", ")", ";" ]
[ "mode", "=", "TYPE_MODE", "(", "ret_type", ")", ";", "if", "(", "INTEGRAL_TYPE_P", "(", "ret_type", ")", ")", "mode", "=", "promote_function_mode", "(", "ret_type", ",", "mode", ",", "&", "unsignedp", ",", "fntype_or_decl", ",", "<NUM_LIT>", ")", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
11,565
[ "}" ]
[ "bool", "runOnModule", "(", "Module", "&", "M", ")", "override", "{", "AnalysisGetter", "AG", "(", "this", ")", ";", "return", "runImpl", "(", "M", ",", "AG", ",", "*", "TM", ")", ";" ]
LLVM
Mips
CPP
stmt_completion
CPU
11,566
[ "(", ")", ")", ";" ]
[ "StringRef", "NumString", "=", "Tok", ".", "getIdentifier", "(", ")", ".", "substr", "(", "<NUM_LIT>", ")", ";", "unsigned", "IntVal", ";", "if", "(", "NumString", ".", "getAsInteger", "(", "<NUM_LIT>", ",", "IntVal", ")", ")", "return", "MatchOperand_NoMatc...
LLVM
AMDGPU
CPP
next_suggestion
GPU
11,567
[ "}", ";" ]
[ "if", "(", "!", "QueryTy", ".", "isVector", "(", ")", ")", "return", "false", ";", "const", "LLT", "EltTy", "=", "QueryTy", ".", "getElementType", "(", ")", ";", "return", "EltTy", "==", "LLT", "::", "scalar", "(", "<NUM_LIT>", ")", "||", "EltTy", "....
LLVM
Hexagon
CPP
next_suggestion
DSP
11,568
[ "const", "GlobalValue", "*", "GV", "=", "ImmOp", ".", "getGlobal", "(", ")", ";" ]
[ "auto", "UsePos", "=", "MachineBasicBlock", "::", "iterator", "(", "OldMI", ")", ";", "MachineBasicBlock", "::", "instr_iterator", "InsertPt", "=", "UsePos", ".", "getInstrIterator", "(", ")", ";", "++", "InsertPt", ";", "MachineInstrBuilder", "MIB", ";", "if", ...
LLVM
ARM
CPP
next_suggestion
CPU
11,569
[ "Parser", ".", "Lex", "(", ")", ";" ]
[ "bool", "ARMAsmParser", "::", "ParseDirectiveThumb", "(", "SMLoc", "L", ")", "{", "if", "(", "getLexer", "(", ")", ".", "isNot", "(", "AsmToken", "::", "EndOfStatement", ")", ")", "return", "Error", "(", "L", ",", "<STR_LIT>", "unexpected token in directive", ...
LLVM
R600
CPP
stmt_completion
GPU
11,570
[ "::", "VReg_32RegClass", ";" ]
[ "case", "MVT", "::", "i32", ":", "return", "&", "AMDGPU" ]
LLVM
X86
CPP
stmt_completion
CPU
11,571
[ ":", "Op0", ";" ]
[ "}", "unsigned", "EltBits", "=", "EltVT", ".", "getSizeInBits", "(", ")", ";", "LLVMContext", "*", "Context", "=", "DAG", ".", "getContext", "(", ")", ";", "APInt", "MaskElt", "=", "IsFABS", "?", "APInt", "::", "getSignedMaxValue", "(", "EltBits", ")", "...
GCC
i386
MD
next_suggestion
CPU
11,572
[ "<STR_LIT>" ]
[ "(", "float_truncate", ":", "MODEF", "(", "match_operand", ":", "XF", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "match_operand", ":", "MODEF", "<NUM_LIT>", "<STR_LIT>", ")", ")", "]" ]
LLVM
ARM
CPP
next_suggestion
CPU
11,573
[ "}" ]
[ "}", "if", "(", "A", "&&", "(", "(", "unsigned", ")", "Fixup", ".", "getKind", "(", ")", "==", "ARM", "::", "fixup_arm_thumb_blx", "||", "(", "unsigned", ")", "Fixup", ".", "getKind", "(", ")", "==", "ARM", "::", "fixup_arm_thumb_bl", "||", "(", "uns...
LLVM
AArch64
TD
next_suggestion
CPU
11,574
[ "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
[ "def", "MovWSymbolG1AsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";" ]
LLVM
X86
CPP
stmt_completion
CPU
11,575
[ ")", "{" ]
[ "if", "(", "FBB", "==", "nullptr", ")", "{", "FBB", "=", "getFallThroughMBB", "(", "&", "MBB", ",", "TBB", ")", ";", "assert", "(", "FBB", "&&", "<STR_LIT>", "MBB cannot be the last block in function when the false ", "<STR_LIT>", "<STR_LIT>", "body is a fall-throug...
GCC
alpha
MD
stmt_completion
MPU
11,576
[ ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "DI", "[", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", "...
LLVM
X86
CPP
stmt_completion
CPU
11,577
[ "&", "X86", "::", "GR32RegClass", ";" ]
[ "assert", "(", "(", "Subtarget", ".", "hasBWI", "(", ")", ")", "&&", "<STR_LIT>", "Expected AVX512BW target!", "<STR_LIT>", ")", ";", "assert", "(", "Subtarget", ".", "is32Bit", "(", ")", "&&", "<STR_LIT>", "Expecting 32 bit target", "<STR_LIT>", ")", ";", "as...
GCC
vms
CPP
code_generation
Virtual ISA
11,578
[ "static", "void", "preprocess_args", "(", "int", "argc", ",", "char", "*", "*", "argv", ")", "{", "int", "i", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "argc", ";", "i", "++", ")", "if", "(", "strcmp", "(", "argv", "[", "i", "]", ...
[ "Preprocess", "the", "number", "of", "args", "P_ARGC", "in", "ARGV", ".", "Look", "for", "special", "flags", ",", "etc", ".", "that", "must", "be", "handled", "first", "." ]
LLVM
AAP
CPP
code_generation
MPU
11,579
[ "void", "AAPInstrInfo", "::", "copyPhysReg", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ",", "const", "DebugLoc", "&", "DL", ",", "unsigned", "DestReg", ",", "unsigned", "SrcReg", ",", "bool", "KillSrc", ")", "const"...
[ "}", "Branch", "Analysis", "&", "Modification" ]
LLVM
ARM
CPP
stmt_completion
CPU
11,580
[ "Ftor", ")", "{" ]
[ "FunctionPass", "*", "llvm", "::", "createThumb2SizeReductionPass", "(", "std", "::", "function", "<", "bool", "(", "const", "Function", "&", ")", ">" ]
LLVM
F2003f
CPP
stmt_completion
CPU
11,581
[ ";" ]
[ "if", "(", "!", "IsVerboseAsm", ")", "return", "nulls", "(", ")", ";", "return", "CommentStream" ]
LLVM
AArch64
TD
program_repair
CPU
11,582
[ "<FIXS>", "multiclass", "sve2_fp_pairwise_pred", "bits", "<NUM_LIT>", ">", "opc", ",", "string", "asm", ",", "SDPatternOperator", "op", ">", "{", "<FIXE>" ]
[ "let", "ElementSize", "=", "zprty", ".", "ElementSize", ";", "}", "<BUGS>", "multiclass", "sve2_fp_pairwise_pred", "bits", "<NUM_LIT>", ">", "opc", ",", "string", "asm", ",", "SDPatternOperator", "op", ">", "{", "<BUGE>", "def", "_H", ":", "sve2_fp_pairwise_pred...
LLVM
AMDGPU
CPP
code_generation
GPU
11,583
[ "void", "AMDGPUAsmPrinter", "::", "emitInstruction", "(", "const", "MachineInstr", "*", "MI", ")", "{", "if", "(", "emitPseudoExpansionLowering", "(", "*", "OutStreamer", ",", "MI", ")", ")", "return", ";", "const", "GCNSubtarget", "&", "STI", "=", "MF", "->...
[ "Targets", "should", "implement", "this", "to", "emit", "instructions", "." ]
LLVM
ARM
TD
stmt_completion
CPU
11,584
[ "]", ">", ";" ]
[ "def", "VST2LNd8Pseudo_UPD", ":", "VSTQLNWBPseudo", "<", "IIC_VST2lnu", ">", ",", "Sched", "<", "[", "WriteVST1" ]
LLVM
Hexagon
TD
next_suggestion
DSP
11,585
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
[ "def", "L4_ploadruht_rr", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pv4", ",", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ",", "u2_0Imm", ":", "$", "Ii", ")", ","...
GCC
vax
CPP
program_repair
CPU
11,586
[ "<FIXS>", "if", "(", "symbolic_operand", "(", "operands", "[", "<NUM_LIT>", "]", ",", "SImode", ")", ")", "<FIXE>", "<FIXS>", "{", "if", "(", "push_operand", "(", "operands", "[", "<NUM_LIT>", "]", ",", "SImode", ")", ")", "return", "<STR_LIT>", "pushl %1"...
[ "vax_output_int_move", "(", "rtx", "insn", "ATTRIBUTE_UNUSED", ",", "rtx", "*", "operands", ",", "enum", "machine_mode", "mode", ")", "{", "switch", "(", "mode", ")", "{", "case", "SImode", ":", "<BUGS>", "if", "(", "GET_CODE", "(", "operands", "[", "<NUM_...
LLVM
AArch64
CPP
next_suggestion
CPU
11,587
[ "return", "Success", ";" ]
[ "break", ";", "}", "if", "(", "Inst", ".", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", "||", "Inst", ".", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "Inst", ".", "addOperand", "(", "Inst", ".", "getOperand", "(",...
LLVM
AArch64
TD
stmt_completion
CPU
11,588
[ "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
11,589
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
mips
MD
stmt_completion
CPU
11,590
[ ")" ]
[ "(", "const_string", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", ")" ]
LLVM
AArch64
TD
stmt_completion
CPU
11,591
[ "<STR_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "def", "MemXExtend16Operand", ":", "MemExtendOperand", "<" ]
GCC
mips
MD
program_repair
CPU
11,592
[ "<FIXS>", "(", "call", "(", "mem", ":", "SI", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "<FIXE>", "<FIXS>", "{", "return", "MIPS_CALL", "(", "<STR_LIT>", ",", "operands", ",", "<NUM_LIT>", ")", "<FIXE>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "call", "(", "mem", ":", "SI", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "<BUGE>", "(", "match_opera...
LLVM
ARM
TD
stmt_completion
CPU
11,593
[ "SDTCisSameAs", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ">", "]", ">", ";" ]
[ "def", "SDTARMVMULL", ":", "SDTypeProfile", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "[", "SDTCisInt", "<", "<NUM_LIT>", ">", ",", "SDTCisInt", "<", "<NUM_LIT>", ">", "," ]
GCC
i386
MD
next_suggestion
CPU
11,594
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
GCC
rs6000
CPP
stmt_completion
CPU
11,595
[ "<NUM_LIT>", ")", ";" ]
[ "static", "void", "rs6000_add_gc_roots", "(", ")", "{", "ggc_add_rtx_root", "(", "&", "rs6000_compare_op0", ",", "<NUM_LIT>", ")", ";", "ggc_add_rtx_root", "(", "&", "rs6000_compare_op1", "," ]
GCC
fr30
MD
stmt_completion
DSP
11,596
[ "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
11,597
[ "return", "<STR_LIT>", "e-p:64:64-p1:64:64-p2:32:32-p3:32:32-p4:64:64-p5:32:32-p6:32:32", "<STR_LIT>", "<STR_LIT>", "-p7:160:256:256:32-p8:128:128-p9:192:256:256:32-i64:64-v16:16-v24:32-", "<STR_LIT>", "<STR_LIT>", "v32:32-v48:64-v96:", "<STR_LIT>", "<STR_LIT>", "<NUM_LIT>", "<STR_LIT>", "...
[ "static", "StringRef", "computeDataLayout", "(", "const", "Triple", "&", "TT", ")", "{", "if", "(", "TT", ".", "getArch", "(", ")", "==", "Triple", "::", "r600", ")", "{", "return", "<STR_LIT>", "e-p:32:32-i64:64-v16:16-v24:32-v32:32-v48:64-v96:128", "<STR_LIT>", ...
LLVM
X86
CPP
next_suggestion
CPU
11,598
[ "}" ]
[ "NewMask", "=", "DAG", ".", "getVectorShuffle", "(", "WideVecVT", ",", "dl", ",", "NewMask", ",", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "dl", ",", "WideVecVT", ")", ",", "ShuffleVec", ")", ";", "}", "else", "{", "assert", "(", "Mask", ".", ...
GCC
rs6000
CPP
next_suggestion
CPU
11,599
[ "case", "<NUM_LIT>", ":" ]
[ "if", "(", "len", ">", "<NUM_LIT>", ")", "switch", "(", "proc", ")", "{", "case", "<NUM_LIT>", ":", "return", "<STR_LIT>", "<NUM_LIT>", "<STR_LIT>", ";", "case", "<NUM_LIT>", ":", "return", "<STR_LIT>", "<NUM_LIT>", "<STR_LIT>", ";", "case", "<NUM_LIT>", ":"...