Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | arm | CPP | stmt_completion | CPU | 11,400 | [
"_",
"b",
")",
";"
] | [
"_",
"_",
"arm_vqsubq_n_u8",
"(",
"uint8x16_t",
"_",
"_",
"a",
",",
"uint8_t",
"_",
"_",
"b",
")",
"{",
"return",
"_",
"_",
"builtin_mve_vqsubq_n_uv16qi",
"(",
"_",
"_",
"a",
",",
"_"
] |
GCC | alpha | CPP | program_repair | MPU | 11,401 | [
"<FIXS>",
"data_regs",
"[",
"nregs",
"+",
"i",
"]",
"=",
"gen_reg_rtx",
"(",
"SImode",
")",
";",
"<FIXE>"
] | [
"words",
"=",
"bytes",
"/",
"<NUM_LIT>",
";",
"for",
"(",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"words",
";",
"++",
"i",
")",
"<BUGS>",
"data_regs",
"[",
"nregs",
"+",
"i",
"]",
"=",
"gen_reg_rtx",
"(",
"SImode",
")",
";",
"<BUGE>",
"for",
"(",
"i",
"... |
GCC | s390 | MD | stmt_completion | MPU | 11,402 | [
")",
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | BPF | CPP | next_suggestion | Virtual ISA | 11,403 | [
"return",
"!",
"PassThroughs",
".",
"empty",
"(",
")",
";"
] | [
"Info",
".",
"UsedInst",
"->",
"setOperand",
"(",
"Info",
".",
"OpIdx",
",",
"CI",
")",
";",
"}"
] |
GCC | aarch64 | CPP | code_generation | CPU | 11,404 | [
"bool",
"aarch64_expand_movmem",
"(",
"rtx",
"*",
"operands",
")",
"{",
"unsigned",
"int",
"n",
";",
"rtx",
"dst",
"=",
"operands",
"[",
"<NUM_LIT>",
"]",
";",
"rtx",
"src",
"=",
"operands",
"[",
"<NUM_LIT>",
"]",
";",
"rtx",
"base",
";",
"bool",
"spee... | [
"Expand",
"movmem",
",",
"as",
"if",
"from",
"a",
"__builtin_memcpy",
".",
"Return",
"true",
"if",
"we",
"succeed",
",",
"otherwise",
"return",
"false",
"."
] |
GCC | nds32 | CPP | next_suggestion | CPU | 11,405 | [
"}"
] | [
"one_bit_count",
"=",
"popcount_hwi",
"(",
"(",
"unsigned",
"HOST_WIDE_INT",
")",
"(",
"ival",
")",
"&",
"mask",
")",
";",
"return",
"(",
"TARGET_EXT_PERF",
"&&",
"(",
"one_bit_count",
"==",
"<NUM_LIT>",
")",
")",
";"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 11,406 | [
"}"
] | [
"}",
"for",
"(",
"iterator",
"ISJ",
"=",
"begin",
"(",
")",
";",
"ISJ",
"!=",
"end",
"(",
")",
";",
"++",
"ISJ",
")",
"DEBUG",
"(",
"dbgs",
"(",
")",
".",
"write_hex",
"(",
"ISJ",
"->",
"Core",
".",
"getUnits",
"(",
")",
")",
";",
"if",
"(",
... |
GCC | avr | CPP | code_generation | MPU | 11,407 | [
"static",
"bool",
"avr_class_likely_spilled_p",
"(",
"reg_class_t",
"c",
")",
"{",
"return",
"(",
"c",
"!=",
"ALL_REGS",
"&&",
"(",
"AVR_TINY",
"?",
"<NUM_LIT>",
":",
"c",
"!=",
"ADDW_REGS",
")",
")",
";",
"}"
] | [
"Return",
"value",
"is",
"nonzero",
"if",
"pseudos",
"that",
"have",
"been",
"assigned",
"to",
"registers",
"of",
"class",
"CLASS",
"would",
"likely",
"be",
"spilled",
"because",
"registers",
"of",
"CLASS",
"are",
"needed",
"for",
"spill",
"registers",
"."
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 11,408 | [
"let",
"LoopMicroOpBufferSize",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A64FXModel",
":",
"SchedMachineModel",
"{",
"let",
"IssueWidth",
"=",
"<NUM_LIT>",
";",
"let",
"MicroOpBufferSize",
"=",
"<NUM_LIT>",
";",
"let",
"LoadLatency",
"=",
"<NUM_LIT>",
";",
"let",
"MispredictPenalty",
"=",
"<NUM_LIT>",
";"
] |
GCC | i386 | CPP | next_suggestion | CPU | 11,409 | [
"_",
"_",
"r",
"=",
"_",
"_",
"builtin_ia32_cvtpi2ps",
"(",
"_",
"_",
"r",
",",
"_",
"_",
"hisi",
")",
";"
] | [
"_",
"_",
"v4hi",
"_",
"_",
"sign",
";",
"_",
"_",
"v2si",
"_",
"_",
"hisi",
",",
"_",
"_",
"losi",
";",
"_",
"_",
"v4sf",
"_",
"_",
"r",
";",
"_",
"_",
"sign",
"=",
"(",
"_",
"_",
"v4hi",
")",
"_",
"_",
"builtin_ia32_mmx_zero",
"(",
")",
... |
LLVM | VE | CPP | stmt_completion | CPU | 11,410 | [
"<NUM_LIT>",
";"
] | [
"static",
"Register",
"getVM512Lower",
"(",
"Register",
"reg",
")",
"{",
"return",
"getVM512Upper",
"(",
"reg",
")",
"+"
] |
GCC | loongarch | CPP | stmt_completion | CPU | 11,411 | [
"(",
"imode",
")",
";"
] | [
"rtx",
"tmp",
",",
"dest",
";",
"if",
"(",
"ISA_HAS_LASX",
"&&",
"GET_MODE_SIZE",
"(",
"imode",
")",
"==",
"<NUM_LIT>",
")",
"{",
"switch",
"(",
"imode",
")",
"{",
"case",
"E_V8SImode",
":",
"if",
"(",
"unsigned_p",
")",
"extend",
"=",
"gen_lasx_vext2xv_... |
GCC | rs6000 | MD | program_repair | CPU | 11,412 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"rotate",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"]",
"<BUGS... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 11,413 | [
"<=",
"MaxValue",
";"
] | [
"static",
"bool",
"inRange",
"(",
"const",
"MCExpr",
"*",
"Expr",
",",
"int64_t",
"MinValue",
",",
"int64_t",
"MaxValue",
")",
"{",
"if",
"(",
"auto",
"*",
"CE",
"=",
"dyn_cast",
"<",
"MCConstantExpr",
">",
"(",
"Expr",
")",
")",
"{",
"int64_t",
"Value... |
GCC | mips | MD | next_suggestion | CPU | 11,414 | [
"{",
"return",
"mips_output_move",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 11,415 | [
"<STR_LIT>",
";"
] | [
"switch",
"(",
"unsigned",
"(",
"Fixup",
".",
"getKind",
"(",
")",
")",
")",
"{",
"case",
"WebAssembly",
"::",
"fixup_code_sleb128_i32",
":",
"if",
"(",
"IsFunction",
")",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>... |
LLVM | ARM64 | TD | stmt_completion | CPU | 11,416 | [
"=",
"MovImm32ShifterOperand",
";"
] | [
"def",
"movimm32_shift",
":",
"Operand",
"<",
"i32",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"ParserMatchClass"
] |
GCC | arm | CPP | program_repair | CPU | 11,417 | [
"<FIXS>",
"static",
"bool",
"arm_vectorize_vec_perm_const_ok",
"(",
"machine_mode",
"vmode",
",",
"<FIXE>"
] | [
"static",
"int",
"arm_cortex_a5_branch_cost",
"(",
"bool",
",",
"bool",
")",
";",
"static",
"int",
"arm_cortex_m_branch_cost",
"(",
"bool",
",",
"bool",
")",
";",
"<BUGS>",
"static",
"bool",
"arm_vectorize_vec_perm_const_ok",
"(",
"enum",
"machine_mode",
"vmode",
... |
GCC | arm | MD | next_suggestion | CPU | 11,418 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
GCC | i386 | MD | next_suggestion | CPU | 11,419 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"HF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"HF",
"[",
"(",
"match_operand",
":",
"HF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_RCP",
")",
")",
"]",
"<STR_LIT>",
"<STR_L... |
LLVM | Z80 | CPP | next_suggestion | MPU | 11,420 | [
"return",
"Res",
";"
] | [
"SDValue",
"RHS_LO",
",",
"RHS_HI",
";",
"SDValue",
"LO",
",",
"HI",
";",
"SDValue",
"Res",
";",
"LHS_LO",
"=",
"DAG",
".",
"getTargetExtractSubreg",
"(",
"Z80",
"::",
"subreg_lo",
",",
"dl",
",",
"HalfVT",
",",
"LHS",
")",
";",
"LHS_HI",
"=",
"DAG",
... |
GCC | arm | CPP | stmt_completion | CPU | 11,421 | [
"b",
")",
";"
] | [
"vcleq_f16",
"(",
"float16x8_t",
"_",
"_",
"a",
",",
"float16x8_t",
"_",
"_",
"b",
")",
"{",
"return",
"(",
"uint16x8_t",
")",
"_",
"_",
"builtin_neon_vclev8hf",
"(",
"_",
"_",
"a",
",",
"_",
"_"
] |
GCC | ia64 | MD | stmt_completion | CPU | 11,422 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_test",
"<STR_LIT>",
")",
")",
"<STR_LIT>",
")",
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 11,423 | [
"<NUM_LIT>",
";"
] | [
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P1",
"]",
... |
GCC | i386 | MD | next_suggestion | CPU | 11,424 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"minus",
":",
"SWI",
"(",
"match_operand",
":",
"SWI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operator",
":",
"SWI",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"... |
LLVM | X86 | CPP | stmt_completion | CPU | 11,425 | [
")",
")",
";"
] | [
"unsigned",
"SVTBits",
"=",
"SVT",
".",
"getSizeInBits",
"(",
")",
";",
"APInt",
"One",
"(",
"SVTBits",
",",
"<NUM_LIT>",
")",
";",
"unsigned",
"NumElems",
"=",
"VT",
".",
"getVectorNumElements",
"(",
")",
";",
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT... |
LLVM | Lanai | CPP | stmt_completion | CPU | 11,426 | [
"(",
"true",
")",
")",
";"
] | [
"MachineOperand",
"MemOffset",
"=",
"MemInstr",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"MachineOperand",
"AluOffset",
"=",
"AluInstr",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"assert",
"(",
"(",
"AluOffset",
".",
"isReg",
"(",
")",
"||",
"Al... |
LLVM | Mips | CPP | stmt_completion | CPU | 11,427 | [
":"
] | [
"}",
"break",
";",
"case",
"G_UNMERGE_VALUES",
":",
"{",
"assert",
"(",
"MI",
".",
"getNumOperands",
"(",
")",
"==",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Unsupported G_UNMERGE_VALUES",
"<STR_LIT>",
")",
";",
"unsigned",
"Op3Size",
"=",
"MRI",
".",
"getType",
"(",
... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 11,428 | [
"(",
"GetImplicitBits",
"(",
"MCI",
")",
")",
";"
] | [
"std",
"::",
"bitset",
"<",
"<NUM_LIT>",
">",
"Bits"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 11,429 | [
"SDValue",
"Zero",
"=",
"DAG",
".",
"getConstant",
"(",
"<NUM_LIT>",
",",
"DL",
",",
"VT",
")",
";"
] | [
"assert",
"(",
"Flag",
".",
"getResNo",
"(",
")",
"==",
"<NUM_LIT>",
")",
";",
"SDLoc",
"DL",
"(",
"Flag",
")",
";"
] |
LLVM | SHUXI | CPP | next_suggestion | CPU | 11,430 | [
"}"
] | [
"void",
"emitByte",
"(",
"unsigned",
"char",
"C",
",",
"raw_ostream",
"&",
"OS",
")",
"const",
"{",
"OS",
"<<",
"(",
"char",
")",
"C",
";"
] |
GCC | sh | CPP | next_suggestion | CPU | 11,431 | [
"}"
] | [
"if",
"(",
"cmpval",
"!=",
"<NUM_LIT>",
"&&",
"cmpval",
"!=",
"<NUM_LIT>",
")",
"return",
"-",
"<NUM_LIT>",
";",
"int",
"t",
";",
"if",
"(",
"t_reg_operand",
"(",
"XEXP",
"(",
"op",
",",
"<NUM_LIT>",
")",
",",
"GET_MODE",
"(",
"XEXP",
"(",
"op",
",",... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 11,432 | [
"case",
"CmpInst",
"::",
"FCMP_UGE",
":"
] | [
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"case",
"CmpInst",
"::",
"ICMP_SGE",
":",
"case",
"CmpInst",
"::",
"FCMP_OGE",
":",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"case",
"CmpInst",
"::",
"ICMP_UGT",
":",
"case",
"CmpInst",
"::",
"FCMP_UGT",
"... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 11,433 | [
"&",
"AMDGPU",
"::",
"SGPR_32RegClass",
";"
] | [
"MachineRegisterInfo",
"&",
"MRI",
"=",
"MBB",
".",
"getParent",
"(",
")",
"->",
"getRegInfo",
"(",
")",
";",
"MachineOperand",
"&",
"Dest",
"=",
"Inst",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"MachineOperand",
"&",
"Src0",
"=",
"Inst",
"->",
"g... |
GCC | i386 | CPP | next_suggestion | CPU | 11,434 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_sha_epi32",
"(",
"_",
"_",
"m128i",
"_",
"_",
"A",
","... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 11,435 | [
"}"
] | [
"if",
"(",
"N",
"->",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"INTRINSIC_W_CHAIN",
")",
"{",
"EVT",
"VT",
";",
"switch",
"(",
"cast",
"<",
"ConstantSDNode",
">",
"(",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
"->",
"getZExtValue",
"(",
"... |
GCC | sh | CPP | next_suggestion | CPU | 11,436 | [
"ptrreg",
"=",
"subreg_regno",
"(",
"inside",
")",
";"
] | [
"rtx",
"src",
"=",
"operands",
"[",
"<NUM_LIT>",
"]",
";",
"if",
"(",
"MEM_P",
"(",
"dst",
")",
"&&",
"GET_CODE",
"(",
"XEXP",
"(",
"dst",
",",
"<NUM_LIT>",
")",
")",
"==",
"PRE_DEC",
")",
"return",
"<STR_LIT>",
"mov.l\t%T1,%0",
"<STR_LIT>",
"<STR_LIT>",... |
LLVM | AMDGPU | TD | next_suggestion | GPU | 11,437 | [
"}"
] | [
"let",
"UseNamedOperandTable",
"=",
"<NUM_LIT>",
";",
"string",
"Mnemonic",
"=",
"opName",
";",
"string",
"AsmOperands",
"=",
"P",
".",
"Asm32",
";",
"let",
"Size",
"=",
"<NUM_LIT>",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"mayStore",
"=",
"<N... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 11,438 | [
"DAG",
".",
"getContext",
"(",
")",
"->",
"diagnose",
"(",
"DiagnosticInfoUnsupported",
"(",
"DL",
",",
"*",
"MF",
".",
"getFunction",
"(",
")",
",",
"msg",
",",
"SDValue",
"(",
")",
")",
")",
";"
] | [
"static",
"void",
"fail",
"(",
"SDLoc",
"DL",
",",
"SelectionDAG",
"&",
"DAG",
",",
"const",
"char",
"*",
"msg",
")",
"{",
"MachineFunction",
"&",
"MF",
"=",
"DAG",
".",
"getMachineFunction",
"(",
")",
";"
] |
GCC | rs6000 | CPP | stmt_completion | CPU | 11,439 | [
",",
"NULL_RTX",
",",
"NULL_RTX",
")",
";"
] | [
"static",
"rtx",
"emit_frame_save",
"(",
"rtx",
"frame_reg",
",",
"machine_mode",
"mode",
",",
"unsigned",
"int",
"regno",
",",
"int",
"offset",
",",
"HOST_WIDE_INT",
"frame_reg_to_sp",
")",
"{",
"rtx",
"reg",
",",
"insn",
";",
"gcc_checking_assert",
"(",
"!",... |
LLVM | AMDGPU | CPP | program_repair | GPU | 11,440 | [
"<FIXS>",
"std",
"::",
"tie",
"(",
"Src",
",",
"Mods",
")",
"=",
"selectVOP3ModsImpl",
"(",
"Root",
".",
"getReg",
"(",
")",
",",
"<FIXE>"
] | [
"AMDGPUInstructionSelector",
"::",
"selectVINTERPModsHi",
"(",
"MachineOperand",
"&",
"Root",
")",
"const",
"{",
"Register",
"Src",
";",
"unsigned",
"Mods",
";",
"<BUGS>",
"std",
"::",
"tie",
"(",
"Src",
",",
"Mods",
")",
"=",
"selectVOP3ModsImpl",
"(",
"Root"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 11,441 | [
"=",
"<STR_LIT>",
";"
] | [
"def",
"A2_tfrt",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_4c5ba658",
",",
"TypeALU32_2op",
">",
",",
"PredNewRel... |
LLVM | AArch64 | TD | stmt_completion | CPU | 11,442 | [
"VPR128",
":",
"$",
"Ra",
",",
"VPR128",
":",
"$",
"Rn",
",",
"VPR128",
":",
"$",
"Rm",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"v2f64",
"(",
"fma",
"VPR128",
":",
"$",
"Rn",
",",
"VPR128",
":",
"$",
"Rm",
",",
"VPR128",
":",
"$",
"Ra",
")",
")",
",",
"(",
"FMLAvvv_2D"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 11,443 | [
"return",
"Op",
";"
] | [
"PPCOperand",
"*",
"Op",
"=",
"new",
"PPCOperand",
"(",
"Token",
")",
";",
"Op",
"->",
"Tok",
".",
"Data",
"=",
"Str",
".",
"data",
"(",
")",
";",
"Op",
"->",
"Tok",
".",
"Length",
"=",
"Str",
".",
"size",
"(",
")",
";",
"Op",
"->",
"StartLoc",... |
GCC | i386 | MD | stmt_completion | CPU | 11,444 | [
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"("
] |
LLVM | ARM | CPP | program_repair | CPU | 11,445 | [
"<FIXS>",
"BuildMI",
"(",
"MBB",
",",
"I",
",",
"DL",
",",
"get",
"(",
"ARM",
"::",
"VSTRH",
")",
")",
"<FIXE>"
] | [
"switch",
"(",
"TRI",
"->",
"getSpillSize",
"(",
"*",
"RC",
")",
")",
"{",
"case",
"<NUM_LIT>",
":",
"if",
"(",
"ARM",
"::",
"HPRRegClass",
".",
"hasSubClassEq",
"(",
"RC",
")",
")",
"{",
"<BUGS>",
"BuildMI",
"(",
"MBB",
",",
"I",
",",
"DebugLoc",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 11,446 | [
"(",
")",
",",
"EC",
"*",
"NumVecs",
")",
";"
] | [
"const",
"EVT",
"VT",
"=",
"TLI",
".",
"getMemValueType",
"(",
"DL",
",",
"CI",
".",
"getArgOperand",
"(",
"<NUM_LIT>",
")",
"->",
"getType",
"(",
")",
")",
";",
"ElementCount",
"EC",
"=",
"VT",
".",
"getVectorElementCount",
"(",
")",
";",
"for",
"(",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 11,447 | [
"}"
] | [
"def",
"KryoWrite_12cyc_XA_Y_noRSV_120ln",
":",
"SchedWriteRes",
"<",
"[",
"KryoUnitXA",
",",
"KryoUnitY",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] |
GCC | rs6000 | CPP | next_suggestion | CPU | 11,448 | [
"_",
"_",
"vi4",
"=",
"(",
"_",
"_",
"vector",
"unsigned",
"int",
")",
"vec_mergeh",
"(",
"_",
"_",
"vs8",
",",
"(",
"_",
"_",
"vector",
"unsigned",
"short",
")",
"_",
"_",
"zero",
")",
";"
] | [
"_",
"_",
"vector",
"float",
"_",
"_",
"vf1",
";",
"_",
"_",
"vc16",
"=",
"(",
"_",
"_",
"vector",
"unsigned",
"char",
")",
"(",
"_",
"_",
"vector",
"unsigned",
"long",
"long",
")",
"{",
"_",
"_",
"A",
",",
"_",
"_",
"A",
"}",
";",
"_",
"_"... |
GCC | i386 | CPP | next_suggestion | CPU | 11,449 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_mask_mov_epi8",
"(",
"_",
"_",
"m256i",
"_",
"_",
"W"... |
LLVM | AMDGPU | CPP | code_generation | GPU | 11,450 | [
"MachineInstrBuilder",
"SIInstrInfo",
"::",
"getAddNoCarry",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"I",
",",
"const",
"DebugLoc",
"&",
"DL",
",",
"unsigned",
"DestReg",
")",
"const",
"{",
"if",
"(",
"ST",
".",
"hasAd... | [
"Return",
"a",
"partially",
"built",
"integer",
"add",
"instruction",
"without",
"carry",
"."
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 11,451 | [
">",
";"
] | [
"def",
"_S",
":",
"sve_int_sel_vvv",
"<",
"<NUM_LIT>",
",",
"asm",
",",
"ZPR32"
] |
GCC | i386 | CPP | next_suggestion | CPU | 11,452 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_mullo_epi16",
"(",
"_",
"_",
"m128i",
"_",
"_",
"A",
"... |
LLVM | X86 | CPP | stmt_completion | CPU | 11,453 | [
",",
"VT",
")",
")",
"return",
"false",
";"
] | [
"MVT",
"VT",
";",
"if",
"(",
"!",
"isTypeLegal",
"(",
"I",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
"->",
"getType",
"(",
")"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 11,454 | [
"case",
"ARM",
"::",
"VLDMDIA",
":"
] | [
"case",
"ARM",
"::",
"LDMIA",
":",
"case",
"ARM",
"::",
"LDMDA",
":",
"case",
"ARM",
"::",
"LDMDB",
":",
"case",
"ARM",
"::",
"LDMIB",
":",
"case",
"ARM",
"::",
"STMIA",
":",
"case",
"ARM",
"::",
"STMDA",
":",
"case",
"ARM",
"::",
"STMDB",
":",
"... |
GCC | aarch64 | MD | next_suggestion | CPU | 11,455 | [
"(",
"gt",
"<STR_LIT>",
")"
] | [
"(",
"eq",
"<STR_LIT>",
")",
"(",
"ne",
"<STR_LIT>",
")",
"(",
"ge",
"<STR_LIT>",
")"
] |
LLVM | ARM | TD | next_suggestion | CPU | 11,456 | [
"}"
] | [
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"DiagnosticType",
"=",
"<STR_LIT>",
";"
] |
LLVM | VE | CPP | next_suggestion | CPU | 11,457 | [
"}"
] | [
"EVT",
"LegalVecVT",
"=",
"getTypeToTransformTo",
"(",
"*",
"DAG",
".",
"getContext",
"(",
")",
",",
"OpVecVT",
")",
";",
"SDValue",
"AVL",
";",
"SDValue",
"Mask",
";",
"if",
"(",
"FromVP",
")",
"{",
"auto",
"MaskIdx",
"=",
"ISD",
"::",
"getVPMaskIdx",
... |
GCC | nios2 | MD | next_suggestion | MPU | 11,458 | [
"(",
"set",
"(",
"mem",
":",
"SI",
"(",
"plus",
":",
"SI",
"(",
"reg",
":",
"SI",
"SP_REGNO",
")",
"(",
"const_int",
"-",
"<NUM_LIT>",
")",
")",
")",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
")",
"]",
")",
"]"
] | [
"(",
"plus",
":",
"SI",
"(",
"reg",
":",
"SI",
"SP_REGNO",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"set",
"(",
"mem",
":",
"SI",
"(",
"plus",
":",
"SI",
"(",
"reg",
":",
"SI",
"SP_REGNO",
")",
"(",
"c... |
LLVM | AVR | CPP | next_suggestion | MPU | 11,459 | [
"EXPAND",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";"
] | [
"EXPAND",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"EXPAND",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"EXPAND",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"EXPAND",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"case",
"<STR_LIT>",
"::",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 11,460 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Q",
";"
] | [
"class",
"BaseSIMDFPCvtTwoVector",
"<",
"bit",
"Q",
",",
"bit",
"U",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"size",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
",",
"RegisterOperand",
"outtype",
",",
"RegisterOperand",
"intype",
",",
"string",
"asm",
",",
"... |
GCC | nds32 | MD | stmt_completion | CPU | 11,461 | [
"<NUM_LIT>",
":"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"sign_extend",
":",
"SI",
"(",
"match_operand",
":",
"QIHI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"{",
"switch",
"(",
"whi... |
GCC | moxie | MD | stmt_completion | CPU | 11,462 | [
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 11,463 | [
"else",
"CurFrame",
"->",
"Instructions",
".",
"push_back",
"(",
"Inst",
")",
";"
] | [
"auto",
"Inst",
"=",
"WinEH",
"::",
"Instruction",
"(",
"UnwindCode",
",",
"Label",
",",
"Reg",
",",
"Offset",
")",
";",
"if",
"(",
"InEpilogCFI",
")",
"CurFrame",
"->",
"EpilogMap",
"[",
"CurrentEpilog",
"]",
".",
"push_back",
"(",
"Inst",
")",
";"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 11,464 | [
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_tfrih",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rx32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rx32in",
",",
"u16_0Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_5a2711e5",
",",
"TypeALU32_2op",
">",
",",
"Enc_5143... |
GCC | csky | CPP | next_suggestion | CPU | 11,465 | [
"}"
] | [
"FOR_EACH_SUBRTX",
"(",
"iter",
",",
"array",
",",
"PATTERN",
"(",
"insn",
")",
",",
"ALL",
")",
"{",
"const_rtx",
"x",
"=",
"*",
"iter",
";",
"if",
"(",
"GET_CODE",
"(",
"x",
")",
"==",
"UNSPEC",
"&&",
"(",
"XINT",
"(",
"x",
",",
"<NUM_LIT>",
")... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 11,466 | [
"}"
] | [
"MIRBuilder",
".",
"buildLoad",
"(",
"Dst",
",",
"DstPtr",
",",
"*",
"MF",
".",
"getMachineMemOperand",
"(",
"MachinePointerInfo",
"(",
")",
",",
"MachineMemOperand",
"::",
"MOLoad",
",",
"ValSize",
",",
"std",
"::",
"max",
"(",
"Align",
",",
"PtrSize",
")... |
GCC | i386 | CPP | stmt_completion | CPU | 11,467 | [
"m128d",
"_",
"_",
"W",
",",
"_",
"_",
"mmask8",
"_",
"_",
"U",
",",
"_",
"_",
"m128d",
"_",
"_",
"A",
",",
"_",
"_",
"m128d",
"_",
"_",
"B",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_mask_div_sd",
"(",
"_",
"_"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 11,468 | [
"=",
"<NUM_LIT>",
";"
] | [
"def",
"J4_cmpeqi_t_jumpnv_t",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Ns8",
",",
"u5_0Imm",
":",
"$",
"II",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_bd8382d1",
",",
"TypeNCJ",
">",
",",
"... |
LLVM | ARM64 | TD | stmt_completion | CPU | 11,469 | [
"(",
"v4i32",
"V128",
":",
"$",
"Rn",
")",
")",
")",
"]",
">",
";"
] | [
"def",
"v4i32",
":",
"BaseSIMDTwoSameVector",
"<",
"<NUM_LIT>",
",",
"U",
",",
"<NUM_LIT>",
",",
"opc",
",",
"V128",
",",
"asm",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"[",
"(",
"set",
"(",
"v4i32",
"V128",
":",
"$",
"Rd",
")",
",",
"(",
"OpNode"
] |
LLVM | PowerPC | TD | next_suggestion | CPU | 11,470 | [
"return",
"(",
"int64_t",
")",
"Imm",
"=",
"=",
"(",
"short",
")",
"Imm",
";"
] | [
"convertToNonDenormSingle",
"(",
"APFloatOfN",
")",
";",
"return",
"CurDAG",
"-",
">",
"getTargetConstant",
"(",
"APFloatOfN",
".",
"bitcastToAPInt",
"(",
")",
".",
"getZExtValue",
"(",
")",
",",
"SDLoc",
"(",
"N",
")",
",",
"MVT",
":",
":",
"i32",
")",
... |
GCC | moxie | MD | next_suggestion | CPU | 11,471 | [
"}",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI"... |
LLVM | Mips | CPP | stmt_completion | CPU | 11,472 | [
"return",
"<NUM_LIT>",
";"
] | [
"unsigned",
"MipsConstantIslands",
"::",
"getCPELogAlign",
"(",
"const",
"MachineInstr",
"*",
"CPEMI",
")",
"{",
"assert",
"(",
"CPEMI",
"&&",
"CPEMI",
"->",
"getOpcode",
"(",
")",
"==",
"Mips",
"::",
"CONSTPOOL_ENTRY",
")",
";",
"if",
"(",
"!",
"AlignConsta... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 11,473 | [
"}"
] | [
"static",
"const",
"MachineOperand",
"&",
"getLdStRegOp",
"(",
"const",
"MachineInstr",
"&",
"MI",
",",
"unsigned",
"PairedRegOp",
"=",
"<NUM_LIT>",
")",
"{",
"assert",
"(",
"PairedRegOp",
"<",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Unexpected register operand idx.",
"<ST... |
LLVM | SPIRV | CPP | next_suggestion | Virtual ISA | 11,474 | [
"}"
] | [
"void",
"Initialize",
"(",
"MCContext",
"&",
"ctx",
",",
"const",
"TargetMachine",
"&",
"TM",
")",
"override",
"{",
"TargetLoweringObjectFile",
"::",
"Initialize",
"(",
"ctx",
",",
"TM",
")",
";"
] |
LLVM | PowerPC | TD | stmt_completion | CPU | 11,475 | [
"<NUM_LIT>",
";"
] | [
"class",
"X_FRT5_XO2_XO3_XO10",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"xo1",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"xo2",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"xo",
",",
"dag",
"OOL",
",",
"dag",
"IOL",
",",
"... |
GCC | aarch64 | MD | next_suggestion | CPU | 11,476 | [
"emit_insn",
"(",
"gen_aarch64_sve_cmla",
"<",
"sve_rot2",
">",
"<",
"mode",
">",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"tmp",
","
] | [
"(",
"match_operand",
":",
"SVE_FULL_I",
"<NUM_LIT>",
"<STR_LIT>",
")",
"]",
"SVE2_INT_CMUL_OP",
")",
")",
"]",
"<STR_LIT>",
"{",
"rtx",
"accum",
"=",
"force_reg",
"(",
"<",
"MODE",
">",
"mode",
",",
"CONST0_RTX",
"(",
"<",
"MODE",
">",
"mode",
")",
")",... |
LLVM | M68k | TD | program_repair | MPU | 11,477 | [
"<FIXS>",
"(",
"ADD32di",
"MxDRD32",
":",
"$",
"src",
",",
"tconstpool",
":",
"$",
"opd",
")",
">",
";",
"<FIXE>",
"<FIXS>",
"(",
"ADD32ai",
"MxARD32",
":",
"$",
"src",
",",
"tjumptable",
":",
"$",
"opd",
")",
">",
";",
"<FIXE>",
"<FIXS>",
"(",
"AD... | [
"def",
":",
"Pat",
"(",
"i32",
"(",
"MxWrapper",
"tblockaddress",
":",
"$",
"src",
")",
")",
",",
"(",
"MOV32ri",
"tblockaddress",
":",
"$",
"src",
")",
">",
";",
"def",
":",
"Pat",
"(",
"add",
"MxDRD32",
":",
"$",
"src",
",",
"(",
"MxWrapper",
"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 11,478 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 11,479 | [
"}"
] | [
"void",
"HexagonShuffler",
"::",
"applySlotRestrictions",
"(",
")",
"{",
"restrictSlot1AOK",
"(",
")",
";",
"restrictNoSlot1Store",
"(",
")",
";"
] |
LLVM | AMDGPU | TD | program_repair | GPU | 11,480 | [
"<FIXS>",
"let",
"SubtargetPredicate",
"=",
"isGFX10Plus",
"in",
"{",
"let",
"OtherPredicates",
"=",
"[",
"NotHasTrue16BitInsts",
"]",
"in",
"<FIXE>"
] | [
">",
";",
"}",
"<BUGS>",
"let",
"SubtargetPredicate",
"=",
"isGFX10Plus",
"in",
"<BUGE>",
"def",
":",
"GCNPat",
"(",
"fma",
"(",
"f16",
"(",
"VOP3NoMods",
"f32",
":",
"$",
"src0",
")",
")",
",",
"(",
"f16",
"(",
"VOP3NoMods",
"f32",
":",
"$",
"src1",... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 11,481 | [
"<STR_LIT>",
")",
";"
] | [
"case",
"AMDGPULibFunc",
"::",
"I32",
":",
"return",
"<STR_LIT>",
"i",
"<STR_LIT>",
";",
"case",
"AMDGPULibFunc",
"::",
"I64",
":",
"return",
"<STR_LIT>",
"l",
"<STR_LIT>",
";",
"case",
"AMDGPULibFunc",
"::",
"F16",
":",
"return",
"<STR_LIT>",
"Dh",
"<STR_LIT>... |
GCC | rs6000 | CPP | stmt_completion | CPU | 11,482 | [
"=",
"_",
"_",
"A",
";"
] | [
"extern",
"_",
"_",
"inline",
"void",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_storeu_ps",
"(",
"float",
"*",
"_",
"_",
"P",
",",
"_",
"_",
"m12... |
GCC | arm | CPP | stmt_completion | CPU | 11,483 | [
";"
] | [
"vreinterpretq_bf16_u32",
"(",
"uint32x4_t",
"_",
"_",
"a",
")",
"{",
"return",
"(",
"bfloat16x8_t",
")",
"_",
"_",
"a"
] |
LLVM | Sparc | CPP | stmt_completion | CPU | 11,484 | [
")",
";"
] | [
"Subtarget",
"=",
"&",
"MF",
".",
"getSubtarget",
"<",
"SparcSubtarget",
">",
"(",
")",
";",
"const",
"TargetInstrInfo",
"&",
"TII",
"=",
"*",
"Subtarget",
"->",
"getInstrInfo",
"(",
")",
";",
"DebugLoc",
"DL",
"=",
"DebugLoc",
"(",
")",
";",
"bool",
"... |
GCC | i386 | CPP | next_suggestion | CPU | 11,485 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_maskz_loadu_epi8",
"(",
"_",
"_",
"mmask16",
"_",
"_",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 11,486 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A4_cround_rr",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"IntRegs",
":",
"$",
"Rt32",
")",
",",
"<STR_LIT>",
",",
"tc_002cb246",
",",
"TypeS_3op",
">",
",",
"Enc_5ab2b... |
LLVM | Hexagon | TD | next_suggestion | DSP | 11,487 | [
"}"
] | [
"def",
"A4_boundscheck",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"DoubleRegs",
":",
"$",
"Rtt32",
")",
",",
"<STR_LIT>",
",",
"tc_85d5d03f",
",",
"TypeALU64",
">",
"{",
"let... |
GCC | rs6000 | MD | program_repair | CPU | 11,488 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"plus",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT... |
LLVM | ARM64 | CPP | next_suggestion | CPU | 11,489 | [
"}"
] | [
"void",
"setVarArgsFPRSize",
"(",
"unsigned",
"Size",
")",
"{",
"VarArgsFPRSize",
"=",
"Size",
";"
] |
LLVM | rvex | CPP | next_suggestion | VLIW | 11,490 | [
"}"
] | [
"AU",
".",
"addPreserved",
"<",
"MachineDominatorTree",
">",
"(",
")",
";",
"AU",
".",
"addRequired",
"<",
"MachineLoopInfo",
">",
"(",
")",
";",
"AU",
".",
"addPreserved",
"<",
"MachineLoopInfo",
">",
"(",
")",
";",
"MachineFunctionPass",
"::",
"getAnalysis... |
GCC | i386 | CPP | next_suggestion | CPU | 11,491 | [
"return",
"true",
";"
] | [
"break",
";",
"}",
"if",
"(",
"num_of_st",
"==",
"<NUM_LIT>",
")",
"return",
"false",
";",
"bool",
"return_with_x87",
"=",
"false",
";",
"return_with_x87",
"=",
"(",
"crtl",
"->",
"return_rtx",
"&&",
"(",
"STACK_REG_P",
"(",
"crtl",
"->",
"return_rtx",
")"... |
GCC | vax | CPP | next_suggestion | CPU | 11,492 | [
"return",
"<STR_LIT>",
"addb2 %2,%0",
"<STR_LIT>",
";"
] | [
"if",
"(",
"CONST_INT_P",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"&&",
"(",
"unsigned",
"HOST_WIDE_INT",
")",
"(",
"-",
"INTVAL",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")",
"<",
"<NUM_LIT>",
")",
"return",
"<STR_LIT>",
"subl3 $%n2,%1,%0",
"<ST... |
GCC | rs6000 | MD | stmt_completion | CPU | 11,493 | [
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"(",
"unspec",
":",
"V8HI",
"[",
"(",
"match_operand",
":",
"V8HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"V8HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"V8HI",
"<NUM_LIT>"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 11,494 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rz",
";"
] | [
"let",
"accessSize",
"=",
"AlignSize",
";",
"let",
"isNVStorable",
"=",
"!",
"if",
"(",
"!",
"eq",
"(",
"mnemonic",
",",
"<STR_LIT>",
")",
",",
"<NUM_LIT>",
",",
"!",
"if",
"(",
"!",
"eq",
"(",
"RegSrc",
",",
"<STR_LIT>",
")",
",",
"<NUM_LIT>",
",",
... |
LLVM | Hexagon | CPP | program_repair | DSP | 11,495 | [
"<FIXS>",
"if",
"(",
"(",
"!",
"MID",
".",
"mayLoad",
"(",
")",
"&&",
"!",
"MID",
".",
"mayStore",
"(",
")",
")",
"||",
"HII",
"->",
"getAddrMode",
"(",
"*",
"MI",
")",
"!=",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"return",
"false",
";",
"<FIXE>"
] | [
"NodeAddr",
"StmtNode",
"*",
">",
"SN",
"=",
"UN",
".",
"Addr",
"->",
"getOwner",
"(",
"*",
"DFG",
")",
";",
"MachineInstr",
"*",
"MI",
"=",
"SN",
".",
"Addr",
"->",
"getCode",
"(",
")",
";",
"const",
"MCInstrDesc",
"&",
"MID",
"=",
"MI",
"->",
"... |
LLVM | AMDGPU | TD | program_repair | GPU | 11,496 | [
"<FIXS>",
"[",
"FeatureR700",
",",
"FeatureWavefrontSize64",
",",
"FeatureVertexCache",
"]",
"<FIXE>"
] | [
">",
";",
"def",
":",
"Processor",
"<STR_LIT>",
",",
"R600_VLIW5_Itin",
",",
"<BUGS>",
"[",
"FeatureR700",
",",
"FeatureWavefrontSize64",
",",
"FeatureVertexCache",
",",
"FeatureFP64",
"]",
"<BUGE>",
">",
";"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 11,497 | [
"SDValue",
"Hi",
"=",
"extract128BitVector",
"(",
"Rdx",
",",
"NumElts",
"/",
"<NUM_LIT>",
",",
"DAG",
",",
"DL",
")",
";"
] | [
"assert",
"(",
"VecVT",
"==",
"MVT",
"::",
"v16i8",
"&&",
"<STR_LIT>",
"v16i8 reduction expected",
"<STR_LIT>",
")",
";",
"SDValue",
"Hi",
"=",
"DAG",
".",
"getVectorShuffle",
"(",
"MVT",
"::",
"v16i8",
",",
"DL",
",",
"Rdx",
",",
"Rdx",
",",
"{",
"<NUM_... |
LLVM | ARM | CPP | stmt_completion | CPU | 11,498 | [
"::",
"i32",
")",
")",
";"
] | [
"EVT",
"FromEltVT",
"=",
"FromVT",
".",
"getVectorElementType",
"(",
")",
";",
"unsigned",
"NumElements",
"=",
"<NUM_LIT>",
";",
"if",
"(",
"ToEltVT",
"==",
"MVT",
"::",
"i32",
"&&",
"FromEltVT",
"==",
"MVT",
"::",
"i8",
")",
"NumElements",
"=",
"<NUM_LIT>... |
LLVM | Hexagon | TD | next_suggestion | DSP | 11,499 | [
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P0",
"]",
";",
"let",
"Defs",
"=",
"[",
"P0",
",",... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.