Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
ARM
CPP
stmt_completion
CPU
11,600
[ "(", "I", ")", ";" ]
[ "AddOptionalDefs", "(", "BuildMI", "(", "*", "FuncInfo", ".", "MBB", ",", "FuncInfo", ".", "InsertPt", ",", "DbgLoc", ",", "TII", ".", "get", "(", "Opc", ")", ")", ".", "addReg", "(", "AddrReg", ")", ")", ";", "const", "IndirectBrInst", "*", "IB", "=...
GCC
i386
MD
program_repair
CPU
11,601
[ "<FIXS>", "(", "const_string", "<STR_LIT>", ")", "<FIXE>", "<FIXS>", "(", "const_string", "<STR_LIT>", ")", "<FIXE>" ]
[ "}", "[", "(", "set", "(", "attr", "<STR_LIT>", ")", "(", "cond", "[", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "const_string", "<STR_LIT>", ")", "<BUGE>", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "const_string", "...
LLVM
Mips
TD
stmt_completion
CPU
11,602
[ ",", "MSA128HOpnd", ">", ";" ]
[ "class", "DIV_U_H_DESC", ":", "MSA_3R_DESC_BASE", "<", "<STR_LIT>", ",", "udiv" ]
LLVM
ARM
CPP
stmt_completion
CPU
11,603
[ "Alignment", "==", "Alignment", ")", ";" ]
[ "if", "(", "!", "isGPRMem", "(", ")", ")", "return", "false", ";", "if", "(", "!", "ARMMCRegisterClasses", "[", "ARM", "::", "tGPRRegClassID", "]", ".", "contains", "(", "Memory", ".", "BaseRegNum", ")", ")", "return", "false", ";", "return", "Memory", ...
LLVM
ARM
TD
stmt_completion
CPU
11,604
[ "HasFullFP16", ",", "DontUseNEONForFP", ",", "UseFPVMLx", "]", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "fsub_mlx", "HPR", ":", "$", "dstin", ",", "(", "fmul_su", "(", "f16", "HPR", ":", "$", "a", ")", ",", "HPR", ":", "$", "b", ")", ")", ",", "(", "VMLSH", "HPR", ":", "$", "dstin", ",", "(", "f16", "HPR", ":", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
11,605
[ "(", ")", ";" ]
[ "FunctionPass", "*", "llvm", "::", "createHexagonGatherPacketize", "(", ")", "{", "return", "new", "HexagonGatherPacketize" ]
LLVM
Hexagon
TD
next_suggestion
DSP
11,606
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_psubf", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_4c5ba658", ",", ...
LLVM
R600
CPP
next_suggestion
GPU
11,607
[ "if", "(", "ResNode", "!=", "Node", ")", "{" ]
[ "}", "const", "AMDGPUTargetLowering", "&", "Lowering", "=", "(", "*", "(", "const", "AMDGPUTargetLowering", "*", ")", "getTargetLowering", "(", ")", ")", ";", "for", "(", "SelectionDAG", "::", "allnodes_iterator", "I", "=", "CurDAG", "->", "allnodes_begin", "(...
LLVM
X86
CPP
stmt_completion
CPU
11,608
[ "<NUM_LIT>", ")", ";" ]
[ "}", ";", "auto", "IsVectorAllNegativeZero", "=", "[", "]", "(", "const", "SDNode", "*", "N", ")", "{", "if", "(", "N", "->", "getOpcode", "(", ")", "!=", "<STR_LIT>", "::", "<STR_LIT>", ")", "return", "false", ";", "assert", "(", "N", "->", "getSimp...
GCC
mmix
CPP
code_generation
CPU
11,609
[ "static", "HOST_WIDE_INT", "mmix_starting_frame_offset", "(", "void", ")", "{", "return", "(", "-", "<NUM_LIT>", "+", "(", "MMIX_CFUN_HAS_LANDING_PAD", "?", "-", "<NUM_LIT>", ":", "(", "MMIX_CFUN_NEEDS_SAVED_EH_RETURN_ADDRESS", "?", "-", "<NUM_LIT>", ":", "<NUM_LIT>",...
[ "STARTING_FRAME_OFFSET", "." ]
GCC
i386
CPP
stmt_completion
CPU
11,610
[ "mask", ",", "_", "_", "m128i", "_", "_", "index", ",", "void", "const", "*", "_", "_", "addr", ",", "int", "_", "_", "scale", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mmask_i32gather_epi32", "(", "_", "_", "m128i", "_", "_", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
11,611
[ ";" ]
[ "WaitExp", "->", "setImm", "(", "Wait", ".", "ExpCnt", ")", ";", "Modified", "=", "true", ";", "}", "Wait", ".", "ExpCnt", "=", "~", "<NUM_LIT>", "u", ";", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "generateWaitcnt\\n", "<STR_LIT>", "<<", ...
GCC
ft32
MD
next_suggestion
MPU
11,612
[ ")", ")", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>" ]
LLVM
ARM
CPP
stmt_completion
CPU
11,613
[ "~", "v", ")", ";" ]
[ "if", "(", "v", "==", "<NUM_LIT>", ")", "return", "false", ";", "return", "isShiftedMask_32", "(" ]
GCC
aarch64
MD
program_repair
CPU
11,614
[ "<FIXS>", "(", "compare", ":", "CC_ADC", "<FIXE>" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "parallel", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "<BUGS>", "(", "compare", ":", "CC_C", "<BUGE>", "(", "plus", ":", "DWI", ">", "(", "plus", ":", "DWI", ">", "(", "match_dup", "<NUM_LIT>", ")...
LLVM
Hexagon
TD
program_repair
DSP
11,615
[ "<FIXS>", "def", "Hexagon_S2_packhl", ":", "<FIXE>" ]
[ "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "*", "...
LLVM
PowerPC
TD
program_repair
CPU
11,616
[ "<FIXS>", ":", "X_VT5_VA5_VB5", "opcode", ",", "xo", ",", "opc", ",", "pattern", ">", ",", "isRecordForm", ";", "<FIXE>" ]
[ "class", "X_VT5_VA5_VB5_Ro", "bits", "<NUM_LIT>", ">", "opcode", ",", "bits", "<NUM_LIT>", ">", "xo", ",", "string", "opc", ",", "list", "dag", ">", "pattern", ">", "<BUGS>", ":", "X_VT5_VA5_VB5", "opcode", ",", "xo", ",", "opc", ",", "pattern", ">", ","...
GCC
rs6000
CPP
code_generation
CPU
11,617
[ "void", "rs6000_expand_float128_convert", "(", "rtx", "dest", ",", "rtx", "src", ",", "bool", "unsigned_p", ")", "{", "machine_mode", "dest_mode", "=", "GET_MODE", "(", "dest", ")", ";", "machine_mode", "src_mode", "=", "GET_MODE", "(", "src", ")", ";", "con...
[ "Expand", "floating", "point", "conversion", "to/from", "__float128", "and", "__ibm128", "." ]
GCC
avr
CPP
stmt_completion
MPU
11,618
[ "<STR_LIT>", ")", ";" ]
[ "for", "(", "mcu", "=", "avr_mcu_types", ";", "mcu", "->", "name", ";", "mcu", "++", ")", "{", "if", "(", "mcu", "->", "macro", "==", "NULL", ")", "{", "arch_id", "=", "mcu", "->", "arch_id", ";", "print_mcus", "(", "n_mcus", ")", ";", "n_mcus", ...
LLVM
CSKY
CPP
program_repair
CPU
11,619
[ "<FIXS>", "llvm_unreachable", "(", "<STR_LIT>", "<STR_LIT>", ")", ";", "<FIXE>" ]
[ "Scale", "=", "<NUM_LIT>", ";", "break", ";", "default", ":", "<BUGS>", "assert", "(", "<NUM_LIT>", ")", ";", "break", ";", "<BUGE>", "}", "unsigned", "MaxOffs", "=", "(", "(", "<NUM_LIT>", "<<", "(", "Bits", "-", "<NUM_LIT>", ")", ")", "-", "<NUM_LIT>...
GCC
sh
MD
next_suggestion
CPU
11,620
[ "<STR_LIT>" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "sqrt", ":", "SF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
LLVM
Hexagon
TD
stmt_completion
DSP
11,621
[ "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpgtu_f_jumpnv_nt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Ns8", ",", "IntRegs", ":", "$", "Rt32", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_9bfd761f", ",", "TypeNCJ", ">", ",", ...
LLVM
Hexagon
TD
next_suggestion
DSP
11,622
[ "let", "Defs", "=", "[", "PC", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let",...
LLVM
Hexagon
TD
stmt_completion
DSP
11,623
[ "<NUM_LIT>", ";" ]
[ "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isMoveImm", "=", "<NUM_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>",...
GCC
rs6000
MD
stmt_completion
CPU
11,624
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_bypass", "<NUM_LIT>" ]
GCC
i386
CPP
stmt_completion
CPU
11,625
[ ")", ")", ">", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "SSE_REG_P", "(", "exp", ")", "&&", "!", "EXT_REX_SSE_REG_P", "(", "exp", ")", "&&", "GET_MODE_BITSIZE", "(", "GET_MODE", "(", "exp" ]
GCC
tilegx
MD
next_suggestion
VLIW
11,626
[ "]", ")" ]
[ "(", "define_constants", "[", "(", "TILEGX_LAST_LATENCY_1_INSN", "<NUM_LIT>", ")", "(", "TILEGX_LAST_LATENCY_2_INSN", "<NUM_LIT>", ")", "(", "TILEGX_LAST_LATENCY_INSN", "<NUM_LIT>", ")" ]
GCC
rs6000
CPP
stmt_completion
CPU
11,627
[ "(", "_", "_", "v16qi", ")", "_", "_", "Y", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "vec_min", "(", "(", "_", "_", "v16qi", ")", "_", "_", "X", "," ]
GCC
nds32
MD
stmt_completion
CPU
11,628
[ "<STR_LIT>", ")" ]
[ "(", "define_automaton" ]
GCC
mcore
MD
stmt_completion
MPU
11,629
[ "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", ")" ]
[ "(", "define_split", "[", "(", "parallel", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ne", ":", "SI", "(", "gt", ":", "CC", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", "...
GCC
sparc
CPP
stmt_completion
CPU
11,630
[ "<NUM_LIT>", ")", "{" ]
[ "high_bits", "=", "(", "(", "INTVAL", "(", "op1", ")", ">>", "<NUM_LIT>", ")", "&", "<NUM_LIT>", ")", ";", "low_bits", "=", "(", "INTVAL", "(", "op1", ")", "&", "<NUM_LIT>", ")", ";", "analyze_64bit_constant", "(", "high_bits", ",", "low_bits", ",", "&...
LLVM
X86
CPP
code_generation
CPU
11,631
[ "X86TargetLowering", "::", "ConstraintType", "X86TargetLowering", "::", "getConstraintType", "(", "const", "std", "::", "string", "&", "Constraint", ")", "const", "{", "if", "(", "Constraint", ".", "size", "(", ")", "==", "<NUM_LIT>", ")", "{", "switch", "(", ...
[ "Given", "a", "constraint", "letter", ",", "return", "the", "type", "of", "constraint", "for", "this", "target", "." ]
GCC
mips
MD
next_suggestion
CPU
11,632
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
ia64
MD
program_repair
CPU
11,633
[ "<FIXS>", "int", "mask", "=", "<NUM_LIT>", "<FIXE>", "<FIXS>", "mask", "|", "=", "(", "<NUM_LIT>", "-", "INTVAL", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", "<NUM_LIT>", "|", "=", "(", "<NUM_LIT>", "-", "INTVAL", "(", "operands", "[", "<NUM_LIT>",...
[ "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", ")", ")", "]", "<STR_LIT>", "{", "<BUGS>", "int", "mask", "<BUGE>", "if", "(", "TARGET_BIG_ENDIAN", ")", "{", "<BUGS>", "mask", "=", "INTVAL", "(", "operands", "[", "<NUM_LIT>", "]...
LLVM
ARM
CPP
next_suggestion
CPU
11,634
[ "}" ]
[ "if", "(", "Opc", "==", "ARM", "::", "ADJCALLSTACKDOWN", "||", "Opc", "==", "ARM", "::", "tADJCALLSTACKDOWN", ")", "{", "emitCallSPUpdate", "(", "MBB", ",", "I", ",", "TII", ",", "dl", ",", "*", "RegInfo", ",", "-", "Amount", ")", ";", "}", "else", ...
GCC
i386
CPP
stmt_completion
CPU
11,635
[ "_", "_", "A", ";" ]
[ "extern", "_", "_", "inline", "void", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_store1_ps", "(", "float", "*", "_", "_", "P", ",", "_", "_", "m12...
GCC
s390
CPP
program_repair
MPU
11,636
[ "<FIXS>", "{", "rtx", "addr", ",", "pool_ref", "=", "NULL_RTX", ";", "find_constant_pool_ref", "(", "PATTERN", "(", "insn", ")", ",", "&", "pool_ref", ")", ";", "if", "(", "pool_ref", ")", "{", "<FIXE>", "<FIXS>", "replace_constant_pool_ref", "(", "&", "PA...
[ "replace_ltrel_base", "(", "&", "PATTERN", "(", "insn", ")", ")", ";", "if", "(", "NONJUMP_INSN_P", "(", "insn", ")", "||", "CALL_P", "(", "insn", ")", ")", "<BUGS>", "{", "rtx", "addr", ",", "pool_ref", "=", "NULL_RTX", ";", "find_constant_pool_ref", "(...
LLVM
ARM
CPP
program_repair
CPU
11,637
[ "<FIXS>", "if", "(", "strncmp", "(", "Str", ",", "BaseTAI", "::", "CommentString", ",", "strlen", "(", "BaseTAI", "::", "CommentString", ")", ")", "==", "-", "<NUM_LIT>", ")", "<FIXE>" ]
[ "break", ";", "}", "<BUGS>", "if", "(", "strncmp", "(", "Str", ",", "CommentString", ",", "strlen", "(", "CommentString", ")", ")", "==", "-", "<NUM_LIT>", ")", "<BUGE>", "atInsnStart", "=", "false", ";", "else", "if", "(", "*", "Str", "==", "'", "."...
GCC
arm
CPP
stmt_completion
CPU
11,638
[ ")", "return", "true", ";" ]
[ "static", "bool", "aarch_macro_fusion_pair_p", "(", "rtx_insn", "*", "prev", ",", "rtx_insn", "*", "curr", ")", "{", "rtx", "prev_set", "=", "single_set", "(", "prev", ")", ";", "rtx", "curr_set", "=", "single_set", "(", "curr", ")", ";", "if", "(", "!",...
GCC
arm
CPP
stmt_completion
CPU
11,639
[ "_", "bu", "=", "{", "_", "_", "b", "}", ";" ]
[ "vst2_s16", "(", "int16_t", "*", "_", "_", "a", ",", "int16x4x2_t", "_", "_", "b", ")", "{", "union", "{", "int16x4x2_t", "_", "_", "i", ";", "_", "_", "builtin_neon_ti", "_", "_", "o", ";", "}", "_" ]
LLVM
Hexagon
TD
stmt_completion
DSP
11,640
[ ";" ]
[ "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "LC0", ",", "P3", ",", "SA0", ",", "USR", "]", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>", ";...
GCC
rs6000
MD
program_repair
CPU
11,641
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "[", "(", "set", "(", "match_operand", ":", "VEC_F", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "VEC_F", "(", "match_operand", ":", "VEC_F", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VEC_F", "<NUM_LIT>", "<STR_L...
LLVM
AArch64
TD
stmt_completion
CPU
11,642
[ "<NUM_LIT>", ">", ";" ]
[ "def", ":", "PRFM", "<", "<STR_LIT>", "," ]
LLVM
Sparc
CPP
next_suggestion
CPU
11,643
[ "Op", "->", "EndLoc", "=", "E", ";" ]
[ "Op", "->", "Reg", ".", "Kind", "=", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", "Kind", ";", "Op", "->", "StartLoc", "=", "S", ";" ]
LLVM
PowerPC
TD
stmt_completion
CPU
11,644
[ "$", "src", ")", ")", ";" ]
[ "def", "ScalarLoads", "{", "dag", "Li8", "=", "(", "i32", "(", "extloadi8", "xoaddr", ":", "$", "src", ")", ")", ";", "dag", "ZELi8", "=", "(", "i32", "(", "zextloadi8", "xoaddr", ":", "$", "src", ")", ")", ";", "dag", "ZELi8i64", "=", "(", "i64"...
LLVM
AArch64
TD
stmt_completion
CPU
11,645
[ "simm7s4", ",", "<STR_LIT>", ">", ";" ]
[ "def", "LDPSpost", ":", "LoadPairPostIdx", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "FPR32Op", "," ]
LLVM
SystemZ
CPP
program_repair
CPU
11,646
[ "<FIXS>", "void", "SystemZMCAsmBackend", "::", "applyFixup", "(", "const", "MCAssembler", "&", "Asm", ",", "const", "MCFixup", "&", "Fixup", ",", "const", "MCValue", "&", "Target", ",", "<FIXE>" ]
[ "return", "Infos", "[", "Kind", "-", "FirstTargetFixupKind", "]", ";", "}", "<BUGS>", "void", "SystemZMCAsmBackend", "::", "applyFixup", "(", "const", "MCFixup", "&", "Fixup", ",", "<BUGE>", "MutableArrayRef", "char", ">", "Data", ",", "uint64_t", "Value", ","...
LLVM
Hexagon
TD
stmt_completion
DSP
11,647
[ ";" ]
[ "def", "tc_9ad9998f", ":", "InstrItinClass" ]
LLVM
ARM64
CPP
next_suggestion
CPU
11,648
[ "}" ]
[ "if", "(", "TM", "->", "getOptLevel", "(", ")", "!=", "CodeGenOpt", "::", "None", "&&", "EnableDeadRegisterElimination", ")", "addPass", "(", "createARM64DeadRegisterDefinitions", "(", ")", ")", ";", "return", "true", ";" ]
GCC
rs6000
MD
stmt_completion
CPU
11,649
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>" ]
GCC
mips
CPP
stmt_completion
CPU
11,650
[ "op1", ")", ")", ";" ]
[ "t1", "=", "gen_reg_rtx", "(", "vmode", ")", ";", "emit_insn", "(", "cmp", "(", "tc", ",", "op0", ",", "op1", ")", ")", ";", "x", "=", "gen_rtx_AND", "(", "vmode", ",", "tc", ",", "(", "min_p", "?", "op1", ":", "op0", ")", ")", ";", "emit_insn"...
GCC
pa
MD
stmt_completion
CPU
11,651
[ ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
X86
CPP
next_suggestion
CPU
11,652
[ "SDValue", "ToV2F64", "=", "DAG", ".", "getBitcast", "(", "MVT", "::", "v2f64", ",", "BV", ")", ";" ]
[ "if", "(", "SrcVT", "==", "MVT", "::", "v2i32", "||", "SrcVT", "==", "MVT", "::", "v4i16", "||", "SrcVT", "==", "MVT", "::", "v8i8", ")", "{", "assert", "(", "Subtarget", "->", "hasSSE2", "(", ")", "&&", "<STR_LIT>", "Requires at least SSE2!", "<STR_LIT>...
GCC
sparc
MD
next_suggestion
CPU
11,653
[ "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "P", "[", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
rs6000
MD
next_suggestion
CPU
11,654
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_select", ":", "V4SI", "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ...
GCC
pa
MD
program_repair
CPU
11,655
[ "<FIXS>", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", ")", "<FIXE>" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "zero_extend", ":", "SI", "(", "mem", ":", "HI", "(", "plus", ":", "SI", "<BUGS>", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
11,656
[ "}" ]
[ "bool", "hasUnalignedBufferAccessEnabled", "(", ")", "const", "{", "return", "UnalignedBufferAccess", "&&", "UnalignedAccessMode", ";" ]
GCC
arm
CPP
next_suggestion
CPU
11,657
[ "arm_emit_multi_reg_pop", "(", "saved_regs_mask", ")", ";" ]
[ "void", "thumb2_expand_return", "(", "bool", "simple_return", ")", "{", "int", "i", ",", "num_regs", ";", "unsigned", "long", "saved_regs_mask", ";", "arm_stack_offsets", "*", "offsets", ";", "offsets", "=", "arm_get_frame_offsets", "(", ")", ";", "saved_regs_mask...
GCC
rs6000
CPP
stmt_completion
CPU
11,658
[ "<NUM_LIT>", ";" ]
[ "bool", "res", "=", "can_be_rotated_to_lowbits", "(", "~", "c", ",", "<NUM_LIT>", ",", "&", "rot", ")", ";", "return", "res", "&&", "rot", ">" ]
GCC
arm
CPP
stmt_completion
CPU
11,659
[ "ARM_FUSE_NOTHING", ";" ]
[ "return", "current_tune", "->", "fuseable_ops", "!=" ]
LLVM
AArch64
TD
next_suggestion
CPU
11,660
[ "}" ]
[ "def", "A64FXWrite_4Cyc_NGI24", ":", "SchedWriteRes", "<", "[", "A64FXGI24", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
11,661
[ "if", "(", "MRI", "->", "hasOneUse", "(", "DefMI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ")", ")", "DefMI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "setImm", "(", "NewImm", ")", ";" ]
[ "case", "PPC", "::", "CMPLWI", ":", "case", "PPC", "::", "CMPDI", ":", "case", "PPC", "::", "CMPLDI", ":", "{", "if", "(", "PostRA", ")", "return", "false", ";", "bool", "Changed", "=", "false", ";", "unsigned", "DefReg", "=", "MI", ".", "getOperand"...
GCC
rs6000
MD
stmt_completion
CPU
11,662
[ "<STR_LIT>", ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>" ]
LLVM
X86
CPP
stmt_completion
CPU
11,663
[ "(", ")", ")", ";" ]
[ "DebugLoc", "dl", "=", "Op", ".", "getDebugLoc", "(", ")", ";", "SDValue", "Arg", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "EVT", "ArgVT", "=", "Arg", ".", "getValueType", "(", ")", ";", "Type", "*", "ArgTy", "=", "ArgVT", ".", "ge...
LLVM
Hexagon
TD
next_suggestion
DSP
11,664
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";" ]
LLVM
X86
CPP
stmt_completion
CPU
11,665
[ "(", "NumElts", "*", "<NUM_LIT>", "-", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "!", "extractConstantMask", "(", "C", ",", "ElSize", ",", "UndefElts", ",", "RawMask", ")", ")", "return", ";", "unsigned", "NumElts", "=", "RawMask", ".", "size", "(", ")", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "!=...
LLVM
Mips
CPP
next_suggestion
CPU
11,666
[ "}" ]
[ "bool", "MicroMipsSizeReduce", "::", "ReduceADDIUToADDIUR1SP", "(", "MachineInstr", "*", "MI", ",", "const", "ReduceEntry", "&", "Entry", ")", "{", "if", "(", "!", "ImmInRange", "(", "MI", ",", "Entry", ")", ")", "return", "false", ";", "if", "(", "!", "...
GCC
mips
CPP
next_suggestion
CPU
11,667
[ "insn", "=", "emit_label_after", "(", "c", "->", "label", ",", "insn", ")", ";" ]
[ "int", "align_log", "=", "floor_log2", "(", "GET_MODE_SIZE", "(", "c", "->", "mode", ")", ")", ";", "insn", "=", "emit_insn_after", "(", "gen_align", "(", "GEN_INT", "(", "align_log", ")", ")", ",", "insn", ")", ";", "}", "align", "=", "GET_MODE_SIZE", ...
LLVM
SPIRV
CPP
next_suggestion
Virtual ISA
11,668
[ "return", "DefMI2", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getCImm", "(", ")", "->", "getValue", "(", ")", ".", "getZExtValue", "(", ")", ";" ]
[ "assert", "(", "isSpvIntrinsic", "(", "*", "DefMI", ",", "Intrinsic", "::", "spv_track_constant", ")", "&&", "DefMI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "isReg", "(", ")", ")", ";", "MachineInstr", "*", "DefMI2", "=", "MRI", "->", "getUniqueVR...
LLVM
CSKY
CPP
stmt_completion
CPU
11,669
[ ";" ]
[ "const", "CSKYFrameLowering", "*", "getFrameLowering", "(", ")", "const", "override", "{", "return", "&", "FrameLowering" ]
LLVM
AMDGPU
CPP
program_repair
GPU
11,670
[ "<FIXS>", "if", "(", "!", "PreservesDenormals", ")", "{", "<FIXE>", "<FIXS>", "if", "(", "!", "HasDynamicDenormals", "&&", "Subtarget", "->", "hasDenormModeInst", "(", ")", ")", "{", "<FIXE>" ]
[ "SDValue", "Fma4", "=", "getFPTernOp", "(", "DAG", ",", "ISD", "::", "FMA", ",", "SL", ",", "MVT", "::", "f32", ",", "NegDivScale0", ",", "Fma3", ",", "NumeratorScaled", ",", "Fma3", ",", "Flags", ")", ";", "<BUGS>", "if", "(", "!", "HasFP32Denormals",...
LLVM
AMDGPU
CPP
next_suggestion
GPU
11,671
[ "setAction", "(", "{", "G_SITOFP", ",", "S32", "}", ",", "Legal", ")", ";" ]
[ "const", "LLT", "V9S32", "=", "LLT", "::", "vector", "(", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "const", "LLT", "V10S32", "=", "LLT", "::", "vector", "(", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "const", "LLT", "V11S32", "=", "LLT", "::", "vector",...
LLVM
AArch64
TD
next_suggestion
CPU
11,672
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";" ]
[ "class", "BaseLoadStoreUnprivileged", "<", "bits", "<", "<NUM_LIT>", ">", "sz", ",", "bit", "V", ",", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "dag", "oops", ",", "dag", "iops", ",", "string", "asm", ">", ":", "I", "<", "oops", ",", "iops", ",", ...
GCC
i386
MD
program_repair
CPU
11,673
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "match_operand", ":", "V8DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<BUGS>", "<STR_LIT>", "<BUGE>", "<STR_LIT>", "[...
LLVM
Hexagon
TD
next_suggestion
DSP
11,674
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
TPC
TD
stmt_completion
Virtual ISA
11,675
[ "{", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "dst", ";", "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "SrcA", "=", "coords", ";", "let", "Dest", "=", "dst", ";", "let", "Switches", "=", "sw", ";", "let", "Switches"...
GCC
alpha
MD
program_repair
MPU
11,676
[ "<FIXS>", "(", "UNSPECV_FORCE_MOV", "\t", "<NUM_LIT>", ")", "(", "UNSPECV_LDGP1", "\t", "<NUM_LIT>", ")", "(", "UNSPECV_PLDGP2", "\t", "<NUM_LIT>", ")", "\t", "<FIXE>" ]
[ "(", "UNSPECV_REALIGN", "\t", "<NUM_LIT>", ")", "(", "UNSPECV_EHR", "\t", "\t", "<NUM_LIT>", ")", "\t", "(", "UNSPECV_MCOUNT", "\t", "<NUM_LIT>", ")", "<BUGS>", "(", "UNSPECV_LDGP1", "\t", "<NUM_LIT>", ")", "(", "UNSPECV_LDGP2", "\t", "<NUM_LIT>", ")", "(", ...
LLVM
ARM
TD
stmt_completion
CPU
11,677
[ "(", "!", "cast", "<", "Instruction", ">", "(", "<STR_LIT>", "#", "SrcTy", ")", "addrmode6", ":", "$", "addr", ")", ")", ">", ";" ]
[ "def", "_S", ":", "Pat", "<", "(", "!", "cast", "<", "ValueType", ">", "(", "<STR_LIT>", "#", "DestLanes", "#", "DestTy", ")", "(", "!", "cast", "<", "PatFrag", ">", "(", "<STR_LIT>", "#", "SrcTy", ")", "addrmode6", ":", "$", "addr", ")", ")", ",...
LLVM
SystemZ
CPP
next_suggestion
CPU
11,678
[ "}" ]
[ "MachineBasicBlock", "::", "iterator", "MBBI", "=", "MBB", ".", "end", "(", ")", ";", "while", "(", "MBBI", "!=", "MBB", ".", "begin", "(", ")", ")", "{", "MachineInstr", "*", "MI", "=", "--", "MBBI", ";", "if", "(", "CompleteCCUsers", "&&", "MI", ...
LLVM
AArch64
CPP
code_generation
CPU
11,679
[ "void", "AArch64PassConfig", "::", "addIRPasses", "(", ")", "{", "addPass", "(", "createAtomicExpandPass", "(", ")", ")", ";", "if", "(", "EnableSVEIntrinsicOpts", "&&", "TM", "->", "getOptLevel", "(", ")", "==", "CodeGenOpt", "::", "Aggressive", ")", "addPass...
[ "Add", "common", "target", "configurable", "passes", "that", "perform", "LLVM", "IR", "to", "IR", "transforms", "following", "machine", "independent", "optimization", "." ]
GCC
i386
CPP
stmt_completion
CPU
11,680
[ "_", "U", ",", "_", "MM_FROUND_CUR_DIRECTION", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask_cvttps_epu64", "(", "_", "_", "m512i", "_", "_", ...
GCC
nds32
MD
stmt_completion
CPU
11,681
[ ")" ]
[ "(", "and", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
AArch64
TD
stmt_completion
CPU
11,682
[ "asm", ",", "<STR_LIT>", ")", ")", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pg", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "opc", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", ...
GCC
rs6000
CPP
stmt_completion
CPU
11,683
[ "(", "vector", "signed", "int", ")", "a2", ")", ";" ]
[ "inline", "vector", "unsigned", "int", "vec_vmaxuw", "(", "vector", "unsigned", "int", "a1", ",", "vector", "unsigned", "int", "a2", ")", "{", "return", "(", "vector", "unsigned", "int", ")", "_", "_", "builtin_altivec_vmaxuw", "(", "(", "vector", "signed", ...
LLVM
JVM
CPP
stmt_completion
Virtual ISA
11,684
[ ")", ";" ]
[ "Attribute", "FSAttr", "=", "F", ".", "getFnAttribute", "(", "<STR_LIT>", "target-features", "<STR_LIT>", ")", ";", "std", "::", "string", "CPU", "=", "!", "CPUAttr", ".", "hasAttribute", "(", "Attribute", "::", "None", ")", "?", "CPUAttr", ".", "getValueAsS...
GCC
arm
CPP
stmt_completion
CPU
11,685
[ ")", ";" ]
[ "vmaxnm_f16", "(", "float16x4_t", "_", "_", "a", ",", "float16x4_t", "_", "_", "b", ")", "{", "return", "_", "_", "builtin_neon_vmaxnmv4hf", "(", "_", "_", "a", ",", "_", "_", "b" ]
GCC
h8300
CPP
stmt_completion
MPU
11,686
[ ":", "<NUM_LIT>", ";" ]
[ "static", "bool", "h8300_hard_regno_mode_ok", "(", "unsigned", "int", "regno", ",", "machine_mode", "mode", ")", "{", "return", "regno", "==", "MAC_REG", "?", "mode", "==", "SImode" ]
LLVM
AArch64
TD
next_suggestion
CPU
11,687
[ "let", "PrintMethod", "=", "<STR_LIT>", "#", "PREFIX", "#", "<STR_LIT>", "#", "ISHALF", "#", "<STR_LIT>", ";" ]
[ "if", "(", "!", "HasShift", ")", "return", "SDValue", "(", ")", ";", "return", "CurDAG", "-", ">", "getTargetConstant", "(", "ShiftImm", ",", "MVT", ":", ":", "i32", ")", ";", "}", "]", ">", ";", "defm", "neon_mov_imm_LSL", ":", "neon_mov_imm_shift_asmop...
GCC
rs6000
CPP
stmt_completion
CPU
11,688
[ "false", ";" ]
[ "enum", "attr_type", "type", ";", "if", "(", "!", "insn", "||", "!", "NONDEBUG_INSN_P", "(", "insn", ")", "||", "GET_CODE", "(", "PATTERN", "(", "insn", ")", ")", "==", "USE", "||", "GET_CODE", "(", "PATTERN", "(", "insn", ")", ")", "==", "CLOBBER", ...
LLVM
X86
CPP
stmt_completion
CPU
11,689
[ ";" ]
[ "CallingConv", "::", "ID", "CalleeCC", "=", "CS", ".", "getCallingConv", "(", ")", ";", "if", "(", "!", "IsTailCallConvention", "(", "CalleeCC", ")", "&&", "CalleeCC", "!=", "CallingConv", "::", "C", ")", "return", "false", ";", "return", "true" ]
GCC
i386
CPP
stmt_completion
CPU
11,690
[ "(", "_", "_", "v4si", ")", "_", "_", "O", ",", "_", "_", "M", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_ia32_pmovsqd128_mask", "(", "(", "_", "_", "v2di", ")", "_", "_", "A", "," ]
GCC
ia64
CPP
stmt_completion
CPU
11,691
[ "true", ";" ]
[ "if", "(", "DEP_TYPE", "(", "dep", ")", "!=", "REG_DEP_TRUE", ")", "continue", ";", "next", "=", "DEP_CON", "(", "dep", ")", ";", "c", "=", "ia64_safe_itanium_class", "(", "next", ")", ";", "if", "(", "(", "c", "==", "ITANIUM_CLASS_ST", "||", "c", "=...
GCC
i386
CPP
next_suggestion
CPU
11,692
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m256i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_permutex_epi64", "(", "_", "_", "m256i", "_", "_", "X...
GCC
sparc
MD
stmt_completion
CPU
11,693
[ ")" ]
[ "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>" ]
LLVM
R600
CPP
next_suggestion
GPU
11,694
[ "}" ]
[ "getSIProgramInfo", "(", "KernelInfo", ",", "MF", ")", ";", "EmitProgramInfoSI", "(", "MF", ",", "KernelInfo", ")", ";", "}", "else", "{", "EmitProgramInfoR600", "(", "MF", ")", ";", "}", "DisasmLines", ".", "clear", "(", ")", ";", "HexLines", ".", "clea...
LLVM
Z80
CPP
stmt_completion
MPU
11,695
[ "HasUndocOps", ";" ]
[ "ParseSubtargetFeatures", "(", "CPU", ",", "FS", ")", ";", "HasIdxHalfRegs", "=" ]
GCC
i386
CPP
stmt_completion
CPU
11,696
[ "m512i", "_", "_", "X", ",", "_", "_", "m512i", "_", "_", "Y", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_maskz_srav_epi32", "(", "_", "_", "mmask16", "_", "_", ...
GCC
i386
MD
stmt_completion
CPU
11,697
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>" ]
LLVM
TVM
CPP
next_suggestion
Virtual ISA
11,698
[ "Head", "->", "splice", "(", "Head", "->", "end", "(", ")", ",", "Succ0", ",", "Succ0", "->", "begin", "(", ")", ",", "Succ0", "->", "end", "(", ")", ")", ";" ]
[ "MachineBasicBlock", "*", "Head", "=", "MBB", ";", "MachineBasicBlock", "*", "TBB", "=", "nullptr", ",", "*", "FBB", "=", "nullptr", ";", "if", "(", "Head", "->", "succ_size", "(", ")", "!=", "<NUM_LIT>", ")", "return", "false", ";", "MachineBasicBlock", ...
LLVM
Mips
TD
stmt_completion
CPU
11,699
[ "LW_FM_MM", "<", "<NUM_LIT>", ">", ";" ]
[ "def", "LW_MM", ":", "Load", "<", "<STR_LIT>", ",", "GPR32Opnd", ">", ",", "MMRel", "," ]