Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | R600 | CPP | stmt_completion | GPU | 13,100 | [
")",
"->",
"getValue",
"(",
")",
")",
",",
"MemEltVT",
",",
"Load",
"->",
"isVolatile",
"(",
")",
",",
"Load",
"->",
"isNonTemporal",
"(",
")",
",",
"Load",
"->",
"getAlignment",
"(",
")",
")",
")",
";"
] | [
"SDValue",
"Ptr",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"ADD",
",",
"SL",
",",
"PtrVT",
",",
"Load",
"->",
"getBasePtr",
"(",
")",
",",
"DAG",
".",
"getConstant",
"(",
"i",
"*",
"(",
"MemEltVT",
".",
"getSizeInBits",
"(",
")",
"/",
"<NUM_LI... |
GCC | rs6000 | MD | stmt_completion | CPU | 13,101 | [
"<STR_LIT>",
")"
] | [
"(",
"define_register_constraint",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 13,102 | [
"getTotalNumVGPRs",
"(",
"this",
")",
";"
] | [
"return",
"AMDGPU",
"::",
"IsaInfo",
"::"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 13,103 | [
")",
",",
"IDLoc",
",",
"Instructions",
")",
";"
] | [
"emitRRX",
"(",
"Opcode",
",",
"DstReg",
",",
"SrcReg",
",",
"MCOperand",
"::",
"createReg",
"(",
"SrcReg2"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 13,104 | [
"}"
] | [
"MachineSDNode",
"*",
"Node",
"=",
"DAG",
".",
"getMachineNode",
"(",
"XorOp",
",",
"DL",
",",
"PtrTy",
",",
"Val",
")",
";",
"return",
"SDValue",
"(",
"Node",
",",
"<NUM_LIT>",
")",
";"
] |
LLVM | ARM | CPP | program_repair | CPU | 13,105 | [
"<FIXS>",
"Register",
"Rt",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"Register",
"Rn",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"<FIXE>",
"<FIXS>",
"Register",
"Rm",
... | [
"}",
"case",
"ARM",
"::",
"t2LDRD_PRE",
":",
"{",
"<BUGS>",
"unsigned",
"Rt",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"unsigned",
"Rn",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"("... |
LLVM | AMDGPU | TD | stmt_completion | GPU | 13,106 | [
"FeatureMadMacF32Insts",
",",
"FeatureDLInsts",
",",
"FeatureDot1Insts",
",",
"FeatureDot2Insts",
",",
"FeatureDot7Insts",
",",
"FeatureSupportsSRAMECC",
",",
"FeatureImageGather4D16Bug",
"]",
">",
";"
] | [
"def",
"FeatureISAVersion9_0_6",
":",
"FeatureSet",
"<",
"[",
"FeatureGFX9",
",",
"HalfRate64Ops",
",",
"FeatureFmaMixInsts",
",",
"FeatureLDSBankCount32",
",",
"FeatureDsSrc2Insts",
",",
"FeatureExtendedImageInsts",
","
] |
LLVM | X86 | CPP | next_suggestion | CPU | 13,107 | [
"if",
"(",
"selectFrameIndexOrGep",
"(",
"I",
",",
"MRI",
",",
"MF",
")",
")",
"return",
"true",
";"
] | [
"unsigned",
"Opcode",
"=",
"I",
".",
"getOpcode",
"(",
")",
";",
"if",
"(",
"!",
"isPreISelGenericOpcode",
"(",
"Opcode",
")",
")",
"{",
"if",
"(",
"I",
".",
"isCopy",
"(",
")",
")",
"return",
"selectCopy",
"(",
"I",
",",
"MRI",
")",
";",
"return",... |
GCC | aarch64 | CPP | code_generation | CPU | 13,108 | [
"gimple",
"*",
"fold",
"(",
"gimple_folder",
"&",
"f",
")",
"const",
"OVERRIDE",
"{",
"if",
"(",
"tree",
"amount",
"=",
"uniform_integer_cst_p",
"(",
"gimple_call_arg",
"(",
"f",
".",
"call",
",",
"<NUM_LIT>",
")",
")",
")",
"{",
"if",
"(",
"wi",
"::",... | [
"Try",
"to",
"fold",
"the",
"call",
".",
"Return",
"the",
"new",
"statement",
"on",
"success",
"and",
"null",
"on",
"failure",
"."
] |
LLVM | Mips | CPP | code_generation | CPU | 13,109 | [
"void",
"Mips16FrameLowering",
"::",
"emitPrologue",
"(",
"MachineFunction",
"&",
"MF",
",",
"MachineBasicBlock",
"&",
"MBB",
")",
"const",
"{",
"MachineFrameInfo",
"&",
"MFI",
"=",
"MF",
".",
"getFrameInfo",
"(",
")",
";",
"const",
"Mips16InstrInfo",
"&",
"TI... | [
"emitProlog/emitEpilog",
"-",
"These",
"methods",
"insert",
"prolog",
"and",
"epilog",
"code",
"into",
"the",
"function",
"."
] |
LLVM | PowerPC | TD | stmt_completion | CPU | 13,110 | [
"B",
")",
",",
"<STR_LIT>",
",",
"IIC_LdStLoad",
",",
"[",
"]",
">",
";"
] | [
"def",
"STWCIX",
":",
"XForm_base_r3xo_memOp",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"gprc",
":",
"$",
"RST",
",",
"gprc",
":",
"$",
"A",
",",
"gprc",
":",
"$"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 13,111 | [
"<NUM_LIT>",
",",
"<NUM_LIT>",
"}",
"}",
";"
] | [
"return",
"addMappingFromTable",
"<",
"<NUM_LIT>",
">",
"(",
"MI",
",",
"MRI",
",",
"RegSrcOpIdx",
",",
"makeArrayRef",
"(",
"Table",
")",
")",
";",
"}",
"case",
"Intrinsic",
"::",
"amdgcn_writelane",
":",
"{",
"static",
"const",
"OpRegBankEntry",
"<",
"<NUM... |
GCC | i386 | CPP | code_generation | CPU | 13,112 | [
"static",
"unsigned",
"int",
"ix86_autovectorize_vector_modes",
"(",
"vector_modes",
"*",
"modes",
",",
"bool",
"all",
")",
"{",
"if",
"(",
"TARGET_AVX512F",
"&&",
"!",
"TARGET_PREFER_AVX256",
")",
"{",
"modes",
"->",
"safe_push",
"(",
"V64QImode",
")",
";",
"... | [
"If",
"AVX",
"is",
"enabled",
"then",
"try",
"vectorizing",
"with",
"both",
"256bit",
"and",
"128bit",
"vectors",
".",
"If",
"AVX512F",
"is",
"enabled",
"then",
"try",
"vectorizing",
"with",
"512bit",
",",
"256bit",
"and",
"128bit",
"vectors",
"."
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 13,113 | [
"}",
"=",
"dst",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rz",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Mu",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
... |
LLVM | VE | TD | stmt_completion | CPU | 13,114 | [
":",
"$",
"vl",
",",
"v256f64",
":",
"$",
"pt",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"int_ve_vl_vrcps_vvvl",
"v256f64",
":",
"$",
"vy",
",",
"v256f64",
":",
"$",
"pt",
",",
"i32",
":",
"$",
"vl",
")",
",",
"(",
"VRCPSvl_v",
"v256f64",
":",
"$",
"vy",
",",
"i32"
] |
GCC | rx | MD | stmt_completion | CPU | 13,115 | [
"<NUM_LIT>",
")"
] | [
"(",
"zero_extend",
":",
"SI",
"(",
"match_operand",
":",
"small_int_modes",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_dup"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 13,116 | [
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 13,117 | [
":",
"<NUM_LIT>",
";"
] | [
"if",
"(",
"STI",
".",
"isAIXABI",
"(",
")",
")",
"return",
"STI",
".",
"isPPC64",
"(",
")",
"?",
"<NUM_LIT>"
] |
LLVM | R600 | CPP | next_suggestion | GPU | 13,118 | [
"case",
"<NUM_LIT>",
":",
"Opcode",
"=",
"AMDGPU",
"::",
"SI_SPILL_V64_RESTORE",
";",
"break",
";"
] | [
"DebugLoc",
"DL",
"=",
"MBB",
".",
"findDebugLoc",
"(",
"MI",
")",
";",
"int",
"Opcode",
"=",
"-",
"<NUM_LIT>",
";",
"if",
"(",
"RI",
".",
"isSGPRClass",
"(",
"RC",
")",
")",
"{",
"switch",
"(",
"RC",
"->",
"getSize",
"(",
")",
"*",
"<NUM_LIT>",
... |
LLVM | AMDGPU | CPP | code_generation | GPU | 13,119 | [
"void",
"SIAnnotateControlFlow",
"::",
"initialize",
"(",
"Module",
"&",
"M",
",",
"const",
"GCNSubtarget",
"&",
"ST",
")",
"{",
"LLVMContext",
"&",
"Context",
"=",
"M",
".",
"getContext",
"(",
")",
";",
"Void",
"=",
"Type",
"::",
"getVoidTy",
"(",
"Cont... | [
"Initialize",
"the",
"strategy",
"after",
"building",
"the",
"DAG",
"for",
"a",
"new",
"region",
"."
] |
LLVM | AArch64 | CPP | program_repair | CPU | 13,120 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"#",
"define",
"GET_SUBTARGETINFO_MACRO",
"(",
"ATTRIBUTE",
",",
"DEFAULT",
",",
"GETTER",
")",
"\\",
"bool",
"ATTRIBUTE",
"=",
"DEFAULT",
";",
"#",
"include",
"<STR_LIT>",
"AArch64GenSubtargetInfo.inc",
"<STR_LIT>",
"<FIXE>"
] | [
"ARMProcFamilyEnum",
"ARMProcFamily",
"=",
"Others",
";",
"<BUGS>",
"bool",
"HasV8_0aOps",
"=",
"false",
";",
"bool",
"HasV8_1aOps",
"=",
"false",
";",
"bool",
"HasV8_2aOps",
"=",
"false",
";",
"bool",
"HasV8_3aOps",
"=",
"false",
";",
"bool",
"HasV8_4aOps",
"... |
LLVM | ARM | TD | next_suggestion | CPU | 13,121 | [
"let",
"RenderMethod",
"=",
"<STR_LIT>",
";"
] | [
"def",
"VecListTwoQWordIndexAsmOperand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"ParserMethod",
"=",
"<STR_LIT>",
";"
] |
GCC | i386 | CPP | program_repair | CPU | 13,122 | [
"<FIXS>",
"addr_rtx",
"=",
"XEXP",
"(",
"assign_temp",
"(",
"type",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
",",
"<NUM_LIT>",
")",
";",
"mem",
"=",
"gen_rtx_MEM",
"(",
"BLKmode",
",",
"addr_rtx",
")",
";",
"<FIXE>",
"<FIXS>",
"<FIXE>"
] | [
"int",
"i",
";",
"rtx",
"mem",
";",
"<BUGS>",
"mem",
"=",
"assign_temp",
"(",
"type",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";",
"<BUGE>",
"set_mem_alias_set",
"(",
"mem",
",",
"get_varargs_alias_set",
"(",
")",
")",
";",
"<BUGS>",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 13,123 | [
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",... |
GCC | crx | CPP | code_generation | CPU | 13,124 | [
"int",
"crx_memory_move_cost",
"(",
"enum",
"machine_mode",
"mode",
",",
"enum",
"reg_class",
"class",
"ATTRIBUTE_UNUSED",
",",
"int",
"in",
"ATTRIBUTE_UNUSED",
")",
"{",
"if",
"(",
"reg_classes_intersect_p",
"(",
"class",
",",
"GENERAL_REGS",
")",
")",
"{",
"re... | [
"Return",
"the",
"cost",
"of",
"moving",
"data",
"of",
"mode",
"MODE",
"between",
"a",
"register",
"of",
"class",
"*",
"CLASS",
"and",
"memory",
";",
"IN",
"is",
"zero",
"if",
"the",
"value",
"is",
"to",
"be",
"written",
"to",
"memory",
",",
"*",
"no... |
LLVM | X86 | CPP | next_suggestion | CPU | 13,125 | [
"}"
] | [
"this",
"->",
"Options",
".",
"Reciprocals",
".",
"setDefaults",
"(",
"<STR_LIT>",
"divf",
"<STR_LIT>",
",",
"false",
",",
"<NUM_LIT>",
")",
";",
"this",
"->",
"Options",
".",
"Reciprocals",
".",
"setDefaults",
"(",
"<STR_LIT>",
"vec-sqrtf",
"<STR_LIT>",
",",
... |
GCC | s390 | CPP | next_suggestion | MPU | 13,126 | [
"return",
"vectorize_vec_perm_const_1",
"(",
"d",
")",
";"
] | [
"for",
"(",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"nelt",
";",
"i",
"++",
")",
"{",
"unsigned",
"char",
"e",
"=",
"sel",
"[",
"i",
"]",
";",
"lowest",
"=",
"MIN",
"(",
"lowest",
",",
"e",
")",
";",
"highest",
"=",
"MAX",
"(",
"highest",
",",
... |
LLVM | Nyuzi | CPP | stmt_completion | GPU | 13,127 | [
",",
"createNyuziAsmBackend",
")",
";"
] | [
"RegisterMCAsmInfoFn",
"A",
"(",
"TheNyuziTarget",
",",
"createNyuziMCAsmInfo",
")",
";",
"TargetRegistry",
"::",
"RegisterMCInstrInfo",
"(",
"TheNyuziTarget",
",",
"createNyuziMCInstrInfo",
")",
";",
"TargetRegistry",
"::",
"RegisterMCRegInfo",
"(",
"TheNyuziTarget",
","... |
GCC | nds32 | MD | stmt_completion | CPU | 13,128 | [
")",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"plus",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"(",
"set",
"... |
LLVM | CSKY | CPP | stmt_completion | CPU | 13,129 | [
"<NUM_LIT>",
">",
"(",
")",
";"
] | [
"bool",
"isUImm12Shift1",
"(",
")",
"{",
"return",
"isUImm",
"<",
"<NUM_LIT>",
","
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 13,130 | [
"}"
] | [
"MCSymbol",
"*",
"AArch64AsmPrinter",
"::",
"GetCPISymbol",
"(",
"unsigned",
"CPID",
")",
"const",
"{",
"if",
"(",
"getDataLayout",
"(",
")",
".",
"getLinkerPrivateGlobalPrefix",
"(",
")",
"[",
"<NUM_LIT>",
"]",
")",
"return",
"OutContext",
".",
"getOrCreateSymb... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 13,131 | [
"}"
] | [
"def",
"RhuSwitch",
":",
"Operand",
"<",
"i8",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"ParserMatchClass",
"=",
"SwitchRhuAsmOperand",
";"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 13,132 | [
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
";"
] | [
"def",
":",
"RWSysReg",
"<",
"<STR_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
","
] |
LLVM | X86 | CPP | next_suggestion | CPU | 13,133 | [
"}"
] | [
"bool",
"eliminateFrameIndicesBackwards",
"(",
")",
"const",
"override",
"{",
"return",
"false",
";"
] |
LLVM | BPF | CPP | stmt_completion | Virtual ISA | 13,134 | [
"Ops",
")",
";"
] | [
"if",
"(",
"!",
"getHasJmpExt",
"(",
")",
")",
"NegateCC",
"(",
"LHS",
",",
"RHS",
",",
"CC",
")",
";",
"SDValue",
"TargetCC",
"=",
"DAG",
".",
"getConstant",
"(",
"CC",
",",
"DL",
",",
"LHS",
".",
"getValueType",
"(",
")",
")",
";",
"SDVTList",
... |
GCC | arm | MD | program_repair | CPU | 13,135 | [
"<FIXS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<BUGE>",
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operan... |
GCC | rs6000 | CPP | stmt_completion | CPU | 13,136 | [
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"}",
";"
] | [
"extern",
"_",
"_",
"inline",
"int",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_movemask_ps",
"(",
"_",
"_",
"m128",
"_",
"_",
"A",
")",
"{",
"ret... |
LLVM | Mips | CPP | next_suggestion | CPU | 13,137 | [
"return",
"false",
";"
] | [
"MipsTargetStreamer",
"&",
"TOut",
"=",
"getTargetStreamer",
"(",
")",
";",
"assert",
"(",
"Inst",
".",
"getNumOperands",
"(",
")",
"==",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Invalid operand count",
"<STR_LIT>",
")",
";",
"assert",
"(",
"Inst",
".",
"getOperand",
... |
GCC | arm | CPP | stmt_completion | CPU | 13,138 | [
"builtin_neon_vreinterpretv8hiv2di",
"(",
"_",
"_",
"a",
")",
";"
] | [
"return",
"(",
"uint16x8_t",
")",
"_",
"_"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 13,139 | [
"for",
"(",
"auto",
"&",
"MBB",
":",
"MF",
")",
"Modified",
"|=",
"expandMBB",
"(",
"MBB",
")",
";"
] | [
"TII",
"=",
"static_cast",
"<",
"const",
"AArch64InstrInfo",
"*",
">",
"(",
"MF",
".",
"getTarget",
"(",
")",
".",
"getInstrInfo",
"(",
")",
")",
";",
"bool",
"Modified",
"=",
"false",
";"
] |
GCC | aarch64 | MD | next_suggestion | CPU | 13,140 | [
"(",
"<",
"max_opp",
">",
":",
"VDQ_BHSI"
] | [
"(",
"match_operand",
":",
"VDQ_BHSI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"VDQ_BHSI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 13,141 | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"G4_tfrgrcr",
":",
"HInst",
"<",
"(",
"outs",
"GuestRegs",
":",
"$",
"Gd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_bcf98408",
",",
"TypeCR",
">",
",",
"Enc_621fba",
"{",
"let",
"Inst",
"{",
"<NUM_LI... |
LLVM | SystemZ | TD | stmt_completion | CPU | 13,142 | [
"=",
"<NUM_LIT>",
";"
] | [
"class",
"CompareRRE",
"<",
"string",
"mnemonic",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
",",
"SDPatternOperator",
"operator",
",",
"RegisterOperand",
"cls1",
",",
"RegisterOperand",
"cls2",
">",
":",
"InstRRE",
"<",
"opcode",
",",
"(",
"outs",
")",
"... |
LLVM | Hexagon | TD | program_repair | DSP | 13,143 | [
"<FIXS>",
"[",
"(",
"set",
"IntRegs",
":",
"$",
"dst",
",",
"(",
"add",
"(",
"mul",
"IntRegs",
":",
"$",
"src2",
",",
"IntRegs",
":",
"$",
"src3",
")",
",",
"u6ImmPred",
":",
"$",
"src1",
")",
")",
"]",
">",
",",
"<FIXE>",
"<FIXS>",
"[",
"(",
... | [
"def",
"ADDi_MPYrr_V4",
":",
"MInst",
"(",
"outs",
"IntRegs",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"u6Imm",
":",
"$",
"src1",
",",
"IntRegs",
":",
"$",
"src2",
",",
"IntRegs",
":",
"$",
"src3",
")",
",",
"<STR_LIT>",
",",
"<BUGS>",
"[",
"(",
"s... |
LLVM | AArch64 | TD | next_suggestion | CPU | 13,144 | [
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";"
] | [
"let",
"ParserMatchClass",
"=",
"MSRSystemRegisterOperand",
";",
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 13,145 | [
")",
";"
] | [
"Packet",
".",
"clear",
"("
] |
LLVM | X86 | CPP | next_suggestion | CPU | 13,146 | [
"if",
"(",
"SDValue",
"Res",
"=",
"combineX86ShufflesRecursively",
"(",
"{",
"Op",
"}",
",",
"<NUM_LIT>",
",",
"Op",
",",
"{",
"<NUM_LIT>",
"}",
",",
"{",
"}",
",",
"<NUM_LIT>",
",",
"false",
",",
"DAG",
",",
"Subtarget",
")",
")",
"{"
] | [
"static",
"SDValue",
"combineVectorInsert",
"(",
"SDNode",
"*",
"N",
",",
"SelectionDAG",
"&",
"DAG",
",",
"TargetLowering",
"::",
"DAGCombinerInfo",
"&",
"DCI",
",",
"const",
"X86Subtarget",
"&",
"Subtarget",
")",
"{",
"assert",
"(",
"(",
"(",
"N",
"->",
... |
GCC | rs6000 | MD | next_suggestion | CPU | 13,147 | [
"DONE"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"VEC_F",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"unsigned_float",
":",
"VEC_F",
"(",
"match_operand",
":",
"<",
"VEC_INT",
">",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"{",
"if",
"(",
"<",
"MODE... |
LLVM | X86 | TD | stmt_completion | CPU | 13,148 | [
")",
",",
"(",
"CVTSI2SDrr_Int",
"VR128",
":",
"$",
"dst",
",",
"GR32",
":",
"$",
"src",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"v2f64",
"(",
"X86Movsd",
"(",
"v2f64",
"VR128",
":",
"$",
"dst",
")",
",",
"(",
"v2f64",
"(",
"scalar_to_vector",
"(",
"f64",
"(",
"sint_to_fp",
"GR32",
":",
"$",
"src",
")",
")",
")",
")",
")"
] |
GCC | mips | MD | stmt_completion | CPU | 13,149 | [
"<NUM_LIT>",
"]",
")",
")"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"MSA",
"<NUM_LIT>",
")",
"(",
"match_operand",
":",
"MSA",
"<NUM_LIT>",
")",
")",
"]",
"<STR_LIT>",
"{",
"if",
"(",
"mips_legitimize_move",
"(",
"<",
"MODE",
">",
"mode",
",",
... |
GCC | sparc | CPP | stmt_completion | CPU | 13,150 | [
"mode",
";"
] | [
"return",
"mode",
";",
"}",
"else",
"{",
"if",
"(",
"GET_MODE_BITSIZE",
"(",
"mode",
")",
"<",
"BITS_PER_WORD",
")",
"return",
"mode_for_size",
"(",
"BITS_PER_WORD",
",",
"GET_MODE_CLASS",
"(",
"mode",
")",
",",
"<NUM_LIT>",
")",
".",
"require",
"(",
")",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 13,151 | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_svnavgh",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rt32",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_1c80410a",
",",
"TypeALU32_3op",
">",
",",
"Enc_bd6... |
GCC | ia64 | MD | next_suggestion | CPU | 13,152 | [
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"op1"
] | [
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"{",
"rtx",
"op1",
"=",
"ia64_expand_move",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"if",
"(",
"!",
"op1",
")... |
GCC | h8300 | MD | stmt_completion | MPU | 13,153 | [
"\t",
"<NUM_LIT>",
")"
] | [
"(",
"define_constants",
"[",
"(",
"UNSPEC_INCDEC"
] |
GCC | ia64 | MD | stmt_completion | CPU | 13,154 | [
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"trap_if",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>"
] |
GCC | frv | MD | stmt_completion | VLIW | 13,155 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_cpu_unit",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"define_cpu_unit"
] |
LLVM | X86 | TD | program_repair | CPU | 13,156 | [
"<FIXS>",
"defm",
":",
"ZnWriteResFpuPair",
"WriteFLogicY",
",",
"[",
"ZnFPU",
"]",
",",
"<NUM_LIT>",
",",
"[",
"<NUM_LIT>",
"]",
",",
"<NUM_LIT>",
">",
";",
"<FIXE>"
] | [
"defm",
":",
"ZnWriteResFpuPair",
"WriteFRndY",
",",
"[",
"ZnFPU3",
"]",
",",
"<NUM_LIT>",
",",
"[",
"<NUM_LIT>",
"]",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
";",
"defm",
":",
"X86WriteResPairUnsupported",
"WriteFRndZ",
">",
";",
"defm",
... |
LLVM | ARM | TD | next_suggestion | CPU | 13,157 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"rm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Dm",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Dm",
"{",
"<NUM_LIT>"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 13,158 | [
"let",
"isTaken",
"=",
"Inst",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P1",
"]",
... |
LLVM | BPF | CPP | stmt_completion | Virtual ISA | 13,159 | [
"false",
";"
] | [
"BPFOperand",
"&",
"Op2",
"=",
"(",
"BPFOperand",
"&",
")",
"*",
"Operands",
"[",
"<NUM_LIT>",
"]",
";",
"BPFOperand",
"&",
"Op3",
"=",
"(",
"BPFOperand",
"&",
")",
"*",
"Operands",
"[",
"<NUM_LIT>",
"]",
";",
"if",
"(",
"Op0",
".",
"isReg",
"(",
"... |
GCC | loongarch | MD | next_suggestion | CPU | 13,160 | [
"(",
"const_int",
"<NUM_LIT>",
")",
")"
] | [
"(",
"if_then_else",
":",
"GPR",
"(",
"equality_op",
":",
"GPR2",
"(",
"match_operand",
":",
"GPR2",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | ARM | CPP | program_repair | CPU | 13,161 | [
"<FIXS>",
"(",
"!",
"STI",
"->",
"getFeatureBits",
"(",
")",
"[",
"ARM",
"::",
"FeatureThumb2",
"]",
"&&",
"!",
"STI",
"->",
"getFeatureBits",
"(",
")",
"[",
"ARM",
"::",
"HasV8MBaselineOps",
"]",
"&&",
"!",
"STI",
"->",
"getFeatureBits",
"(",
")",
"["... | [
"}",
"case",
"ARM",
"::",
"fixup_arm_thumb_bl",
":",
"{",
"if",
"(",
"!",
"isInt",
"<NUM_LIT>",
">",
"(",
"Value",
"-",
"<NUM_LIT>",
")",
"||",
"<BUGS>",
"(",
"!",
"STI",
".",
"getFeatureBits",
"(",
")",
"[",
"ARM",
"::",
"FeatureThumb2",
"]",
"&&",
... |
GCC | i386 | CPP | stmt_completion | CPU | 13,162 | [
",",
"(",
"_",
"_",
"mmask8",
")",
"_",
"_",
"U",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m128d",
")",
"_",
"_",
"builtin_ia32_vfnmaddpd128_mask3",
"(",
"(",
"_",
"_",
"v2df",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v2df",
")",
"_",
"_",
"B",
",",
"(",
"_",
"_",
"v2df",
")",
"_",
"_",
"C"
] |
GCC | tilegx | MD | stmt_completion | VLIW | 13,163 | [
")",
")"
] | [
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>",
")"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 13,164 | [
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"="
] |
GCC | arm | CPP | stmt_completion | CPU | 13,165 | [
"(",
"const",
"_",
"_",
"builtin_neon_bf",
"*",
")",
"_",
"_",
"ptr",
")",
";"
] | [
"union",
"{",
"bfloat16x8x4_t",
"_",
"_",
"i",
";",
"_",
"_",
"builtin_neon_xi",
"_",
"_",
"o",
";",
"}",
"_",
"_",
"rv",
";",
"_",
"_",
"rv",
".",
"_",
"_",
"o",
"=",
"_",
"_",
"builtin_neon_vld1q_x4v8bf",
"("
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 13,166 | [
"}"
] | [
"unsigned",
"AMDGPUCommonSubtarget",
"::",
"getOccupancyWithLocalMemSize",
"(",
"const",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"const",
"auto",
"*",
"MFI",
"=",
"MF",
".",
"getInfo",
"<",
"SIMachineFunctionInfo",
">",
"(",
")",
";",
"return",
"getOccu... |
GCC | pa | MD | next_suggestion | CPU | 13,167 | [
"<STR_LIT>"
] | [
"(",
"set",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"float",
":",
"SF",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"]"
] |
GCC | sparc | MD | stmt_completion | CPU | 13,168 | [
")",
")",
"]"
] | [
"(",
"compare",
":",
"CC",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 13,169 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"addrMode",
"=",
"BaseImmOffset",
";",
"let",
"accessSize",
"=",
"WordAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"isRestrictNoSlot1Store",
"=",
"<NUM_LIT>",
";",
"let",
"mayStore",
"=",
"<NUM_LIT>",
";",
"let",
"isExtendable",
"=",
"<... |
GCC | arm | MD | next_suggestion | CPU | 13,170 | [
"<STR_LIT>"
] | [
"(",
"subreg",
":",
"TI",
"(",
"vec_concat",
":",
"V16QI",
"(",
"match_operand",
":",
"V8QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"V8QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<NUM_LIT>",
")",
"(",
"mult",
":",
... |
GCC | s390 | MD | stmt_completion | MPU | 13,171 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
... |
LLVM | rvex | CPP | next_suggestion | VLIW | 13,172 | [
"SDValue",
"InChain",
"=",
"DAG",
".",
"getEntryNode",
"(",
")",
";"
] | [
"if",
"(",
"DCI",
".",
"isBeforeLegalizeOps",
"(",
")",
")",
"return",
"SDValue",
"(",
")",
";",
"EVT",
"Ty",
"=",
"N",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
";",
"unsigned",
"LO",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"unsigned",
"HI",
"=",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 13,173 | [
"let",
"Defs",
"=",
"[",
"PC",
"]",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
... |
GCC | iq2000 | MD | stmt_completion | CPU | 13,174 | [
")"
] | [
"[",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"nil"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 13,175 | [
"bits",
"<",
"<NUM_LIT>",
">",
"Pe4",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rt32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rd32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rd32",
"{",
"<NUM_LIT>",
"-",
... |
LLVM | MSP430 | CPP | next_suggestion | MPU | 13,176 | [
"return",
"Imm",
"-",
"<NUM_LIT>",
";"
] | [
"assert",
"(",
"(",
"Imm",
">=",
"<NUM_LIT>",
"&&",
"Imm",
"<=",
"<NUM_LIT>",
")",
"&&",
"<STR_LIT>",
"invalid repetition count",
"<STR_LIT>",
")",
";",
"if",
"(",
"Imm",
"==",
"<NUM_LIT>",
")",
"return",
"Imm",
";"
] |
GCC | pru | CPP | next_suggestion | CPU | 13,177 | [
"}"
] | [
"static",
"rtx",
"pru_function_value",
"(",
"const_tree",
"ret_type",
",",
"const_tree",
"fn",
"ATTRIBUTE_UNUSED",
",",
"bool",
"outgoing",
"ATTRIBUTE_UNUSED",
")",
"{",
"return",
"gen_rtx_REG",
"(",
"TYPE_MODE",
"(",
"ret_type",
")",
",",
"FIRST_RETVAL_REGNUM",
")"... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 13,178 | [
"<STR_LIT>",
"\\n",
"<STR_LIT>",
";"
] | [
"DEBUG",
"(",
"{",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"Couldn't pack :\\n",
"<STR_LIT>",
";",
"MI",
".",
"dump",
"(",
")",
";",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"with the following packets :\\n",
"<STR_LIT>",
";",
"for",
"(",
"unsigned",
"i",
"=",
"<... |
GCC | i386 | MD | program_repair | CPU | 13,179 | [
"<FIXS>",
"(",
"const_string",
"<STR_LIT>",
")",
")",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"[",
"(",
"set",
"(",
"attr",
"<STR_LIT>",
")",
"(",
"if_then_else",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_string",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"const_string",
"<STR_LIT>",
")",
")",
")",
"]",
")",
"<... |
GCC | arm | MD | next_suggestion | CPU | 13,180 | [
")"
] | [
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 13,181 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
GCC | arm | CPP | stmt_completion | CPU | 13,182 | [
"preserve_user_namespace",
")",
";"
] | [
"build_all",
"(",
"b",
",",
"<STR_LIT>",
"v0,v0,v0,p",
"<STR_LIT>",
",",
"group",
",",
"MODE_none",
","
] |
GCC | i386 | CPP | stmt_completion | CPU | 13,183 | [
"_",
"m256i",
"_",
"_",
"W",
",",
"_",
"_",
"mmask8",
"_",
"_",
"M",
",",
"_",
"_",
"m256i",
"_",
"_",
"A",
",",
"_",
"_",
"m256i",
"_",
"_",
"B",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_mask_max_epi32",
"(",
"_"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 13,184 | [
"Type",
"*",
"RetTy",
"=",
"(",
"Type",
"*",
")",
"StructType",
"::",
"get",
"(",
"Ty",
",",
"Ty",
",",
"nullptr",
")",
";"
] | [
"EVT",
"VT",
"=",
"Op",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
";",
"Type",
"*",
"Ty",
"=",
"VT",
".",
"getTypeForEVT",
"(",
"*",
"DAG",
".",
"getContext",
"(",
")",
")",
";",
"RTLIB",
"::",
"Libcall",
"LC",
"=",
"getDivRemLibcall",
"(",
"Op",
... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 13,185 | [
";"
] | [
"static",
"bool",
"isPermutation",
"(",
"ArrayRef",
"<",
"int",
">",
"Mask",
")",
"{",
"assert",
"(",
"Mask",
".",
"size",
"(",
")",
"<",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Overflow failure",
"<STR_LIT>",
")",
";",
"int",
"Sum",
"=",
"<NUM_LIT>",
";",
"for... |
GCC | i386 | CPP | next_suggestion | CPU | 13,186 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"int",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_extract_epi16",
"(",
"_",
"_",
"m128i",
"const",
"_",
"_",
"A",
",",... |
GCC | i386 | MD | next_suggestion | CPU | 13,187 | [
"(",
"parallel",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"and",
":",
"<",
"MODE",
">",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")"
] | [
"<STR_LIT>",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"parallel",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"lshiftrt",
":",
"<",
"MODE",
">",
"(",
"match... |
GCC | aarch64 | MD | stmt_completion | CPU | 13,188 | [
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"set",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
... |
LLVM | ARM | CPP | stmt_completion | CPU | 13,189 | [
"(",
"NextMBBI",
",",
"Base",
",",
"Bytes",
",",
"<NUM_LIT>",
",",
"Pred",
",",
"PredReg",
")",
")",
"{"
] | [
"unsigned",
"Opcode",
"=",
"MI",
"->",
"getOpcode",
"(",
")",
";",
"DebugLoc",
"dl",
"=",
"MI",
"->",
"getDebugLoc",
"(",
")",
";",
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
",",
"e",
"=",
"MI",
"->",
"getNumOperands",
"(",
")",
";",
"i",
"!="... |
GCC | arm | MD | stmt_completion | CPU | 13,190 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_cpu_unit"
] |
LLVM | Cpu0 | CPP | stmt_completion | CPU | 13,191 | [
";"
] | [
"Op",
"->",
"Imm",
".",
"Val",
"=",
"Val",
";",
"Op",
"->",
"StartLoc",
"=",
"S",
";",
"Op",
"->",
"EndLoc",
"=",
"E"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 13,192 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 13,193 | [
"}"
] | [
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P0",
"]",
... |
GCC | i386 | CPP | next_suggestion | CPU | 13,194 | [
"}"
] | [
"_",
"mm_fpclass_sh_mask",
"(",
"_",
"_",
"m128h",
"_",
"_",
"A",
",",
"const",
"int",
"_",
"_",
"imm",
")",
"{",
"return",
"(",
"_",
"_",
"mmask8",
")",
"_",
"_",
"builtin_ia32_fpclasssh_mask",
"(",
"(",
"_",
"_",
"v8hf",
")",
"_",
"_",
"A",
","... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 13,195 | [
"let",
"TSFlags",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"SecondImmBits",
";"
] | [
"let",
"TSFlags",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Slot",
".",
"Value",
";",
"let",
"TSFlags",
"{",
"<NUM_LIT>",
"}",
"=",
"HasImm",
";",
"let",
"TSFlags",
"{",
"<NUM_LIT>",
"}",
"=",
"IsPredicated",
";",
"let",
"TSFlags",
"{",
"<NUM_LIT>",... |
LLVM | ARM | TD | stmt_completion | CPU | 13,196 | [
";"
] | [
"let",
"DiagnosticType",
"=",
"<STR_LIT>"
] |
GCC | msp430 | CPP | code_generation | MPU | 13,197 | [
"static",
"void",
"msp430_evaluate_arg",
"(",
"cumulative_args_t",
"cap",
",",
"machine_mode",
"mode",
",",
"const_tree",
"type",
"ATTRIBUTE_UNUSED",
",",
"bool",
"named",
")",
"{",
"CUMULATIVE_ARGS",
"*",
"ca",
"=",
"get_cumulative_args",
"(",
"cap",
")",
";",
... | [
"Helper",
"function",
"for",
"argument",
"passing",
";",
"this",
"function",
"is",
"the",
"common",
"code",
"that",
"determines",
"where",
"an",
"argument",
"will",
"be",
"passed",
"."
] |
GCC | arm | MD | next_suggestion | CPU | 13,198 | [
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_test"
] |
GCC | arm | MD | stmt_completion | CPU | 13,199 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.