Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
pa
CPP
next_suggestion
CPU
13,700
[ "if", "(", "!", "optimize_size", ")", "{" ]
[ "if", "(", "TARGET_PORTABLE_RUNTIME", ")", "return", "<NUM_LIT>", ";", "if", "(", "!", "TARGET_LONG_CALLS", "&&", "(", "(", "TARGET_PA_20", "&&", "!", "TARGET_SOM", "&&", "distance", "<", "<NUM_LIT>", ")", "||", "distance", "<", "MAX_PCREL17F_OFFSET", ")", ")"...
GCC
ia64
MD
next_suggestion
CPU
13,701
[ "(", "match_test", "<STR_LIT>", ")", ")" ]
[ "(", "and", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
ARCompact
CPP
stmt_completion
MPU
13,702
[ "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ".", "addMetadata", "(", "CommentMDNode", ")", ";" ]
[ "MDNode", "*", "CommentMDNode", "=", "MDNode", "::", "get", "(", "getGlobalContext", "(", ")", ",", "ArrayRef", "<", "Value", "*", ">", "(", "MDString", "::", "get", "(", "getGlobalContext", "(", ")", ",", "Comment", ")", ")", ")", ";", "BuildMI", "(",...
LLVM
AMDGPU
CPP
stmt_completion
GPU
13,703
[ "getInstrInfo", "(", ")", ";" ]
[ "case", "AMDGPU", "::", "SI_INDIRECT_SRC_V1", ":", "case", "AMDGPU", "::", "SI_INDIRECT_SRC_V2", ":", "case", "AMDGPU", "::", "SI_INDIRECT_SRC_V4", ":", "case", "AMDGPU", "::", "SI_INDIRECT_SRC_V8", ":", "case", "AMDGPU", "::", "SI_INDIRECT_SRC_V16", ":", "return", ...
GCC
aarch64
MD
next_suggestion
CPU
13,704
[ "operands", "[", "<NUM_LIT>", "]", "=", "force_reg", "(", "<", "VPRED", ">", "mode", ",", "CONSTM1_RTX", "(", "<", "VPRED", ">", "mode", ")", ")" ]
[ "UNSPEC_MERGE_PTRUE", ")", ")", "]", "<STR_LIT>", "{" ]
GCC
s390
MD
stmt_completion
MPU
13,705
[ "<STR_LIT>" ]
[ "(", "define_attr" ]
LLVM
Hexagon
TD
next_suggestion
DSP
13,706
[ "int64_t", "v", "=", "(", "int64_t", ")", "N", "-", ">", "getSExtValue", "(", ")", ";" ]
[ "}", "]", ">", ";", "def", "s16ImmPred", ":", "PatLeaf", "<", "(", "i32", "imm", ")", ",", "[", "{", "int64_t", "v", "=", "(", "int64_t", ")", "N", "-", ">", "getSExtValue", "(", ")", ";", "return", "isInt", "<", "<NUM_LIT>", ">", "(", "v", ")"...
GCC
arm
MD
next_suggestion
CPU
13,707
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "xor", ":", "DI", "(", "sign_extend", ":", "DI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
13,708
[ "}" ]
[ "assert", "(", "BeginToEnd", ".", "count", "(", "Begin", ")", ")", ";", "MachineInstr", "*", "End", "=", "BeginToEnd", "[", "Begin", "]", ";", "assert", "(", "EndToBegin", ".", "count", "(", "End", ")", ")", ";", "BeginToEnd", ".", "erase", "(", "Beg...
GCC
m32r
CPP
stmt_completion
MPU
13,709
[ ")", "==", "NE", ")", "{" ]
[ "static", "char", "buffer", "[", "<NUM_LIT>", "]", ";", "const", "char", "*", "dest", "=", "reg_names", "[", "REGNO", "(", "operands", "[", "<NUM_LIT>", "]", ")", "]", ";", "buffer", "[", "<NUM_LIT>", "]", "=", "<NUM_LIT>", ";", "gcc_assert", "(", "REG...
LLVM
ARM
TD
stmt_completion
CPU
13,710
[ "addrmode5fp16", ":", "$", "addr", ")", ">", ";" ]
[ "def", ":", "FPRegs16Pat", "<", "(", "bf16", "(", "alignedload16", "addrmode5fp16", ":", "$", "addr", ")", ")", ",", "(", "VLDRH" ]
GCC
arm
MD
stmt_completion
CPU
13,711
[ "<", "MODE", ">", "mode", ")", "," ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VDQIW", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "lshiftrt", ":", "VDQIW", "(", "match_operand", ":", "VDQIW", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand",...
LLVM
Hexagon
TD
next_suggestion
DSP
13,712
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ...
LLVM
PowerPC
CPP
stmt_completion
CPU
13,713
[ ")", ";" ]
[ "return", "IsFixed", ".", "test", "(", "ValNo" ]
LLVM
Sparc
CPP
stmt_completion
CPU
13,714
[ "Layout", ")", ";" ]
[ "return", "getSubExpr", "(", ")", "->", "EvaluateAsRelocatable", "(", "Res", "," ]
LLVM
AArch64
CPP
program_repair
CPU
13,715
[ "<FIXS>", "{", "<STR_LIT>", "ipas2e1is", "<STR_LIT>", ",", "IPAS2E1IS", ",", "{", "}", "}", ",", "{", "<STR_LIT>", "ipas2le1is", "<STR_LIT>", ",", "IPAS2LE1IS", ",", "{", "}", "}", ",", "{", "<STR_LIT>", "vmalle1is", "<STR_LIT>", ",", "VMALLE1IS", ",", "{"...
[ "}", "const", "AArch64NamedImmMapper", "::", "Mapping", "<STR_LIT>", "::", "<STR_LIT>", "::", "TLBIMappings", "[", "]", "=", "{", "<BUGS>", "{", "<STR_LIT>", "ipas2e1is", "<STR_LIT>", ",", "IPAS2E1IS", ",", "<NUM_LIT>", "}", ",", "{", "<STR_LIT>", "ipas2le1is", ...
LLVM
Hexagon
TD
next_suggestion
DSP
13,716
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
[ "def", "A2_tfrpt", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_5a2711e5", ",", "TypeALU32_2op", ">", ",", "P...
LLVM
SystemZ
CPP
stmt_completion
CPU
13,717
[ "return", "<NUM_LIT>", ";" ]
[ "unsigned", "SystemZTTIImpl", "::", "getNumberOfRegisters", "(", "unsigned", "ClassID", ")", "const", "{", "bool", "Vector", "=", "(", "ClassID", "==", "<NUM_LIT>", ")", ";", "if", "(", "!", "Vector", ")" ]
LLVM
X86
CPP
next_suggestion
CPU
13,718
[ "}" ]
[ "SDLoc", "dl", "(", "Op", ")", ";", "SDValue", "V", ";", "bool", "First", "=", "true", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<", "<NUM_LIT>", ";", "++", "i", ")", "{", "bool", "isNonZero", "=", "(", "NonZeros", "&", "(", ...
LLVM
Hexagon
TD
next_suggestion
DSP
13,719
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rx32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rtt32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rx32", ";" ]
GCC
pa
MD
stmt_completion
CPU
13,720
[ ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")", ")" ]
LLVM
CSKY
TD
program_repair
CPU
13,721
[ "<FIXS>", "AddrModeNone", ",", "(", "outs", "GPRSP", ":", "$", "sp2", ")", ",", "(", "ins", "GPRSP", ":", "$", "sp1", ",", "uimm7_2", ":", "$", "imm7", ")", ",", "<FIXE>" ]
[ "}", "class", "I16_SP_IMM7", "bits", "<NUM_LIT>", ">", "sop", ",", "string", "opstr", ">", ":", "CSKY16Inst", "<BUGS>", "AddrModeNone", ",", "(", "outs", "SPOp", ":", "$", "sp2", ")", ",", "(", "ins", "SPOp", ":", "$", "sp1", ",", "uimm7_2", ":", "$"...
LLVM
OR1K
CPP
next_suggestion
CPU
13,722
[ "targetBlock", "->", "insert", "(", "targetBlock", "->", "end", "(", ")", ",", "skipInst", ")", ";" ]
[ "MachineInstr", "*", "cmovInst", "=", "BuildMI", "(", "MF", ",", "DL3", ",", "TII", "->", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ".", "addReg", "(", "shadow2", ")", ".", "addReg", "(", "reg", ")", ".", "addReg", "(", "shadow2", ")", ...
GCC
s390
MD
stmt_completion
MPU
13,723
[ "<STR_LIT>", ")" ]
[ "(", "define_reservation", "<STR_LIT>" ]
LLVM
FISC
CPP
stmt_completion
CPU
13,724
[ "begin", "(", ")", ")", ";" ]
[ "if", "(", "(", "Opc", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "||", "(", "Opc", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", "{", "auto", "ToDelete", "=", "I", ";", "++", "I", ";", "MBB", ".", "erase", "(", "ToDelete", ")", ";", "NumRemoved"...
LLVM
XCore
CPP
next_suggestion
MPU
13,725
[ "Offset", "+=", "StackSize", ";" ]
[ "assert", "(", "SPAdj", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Unexpected", "<STR_LIT>", ")", ";", "MachineInstr", "&", "MI", "=", "*", "II", ";", "MachineOperand", "&", "FrameOp", "=", "MI", ".", "getOperand", "(", "FIOperandNum", ")", ";", "int", "FrameI...
LLVM
AArch64
TD
next_suggestion
CPU
13,726
[ "}" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "MoveVecShifterOperand", ";" ]
GCC
mcore
CPP
code_generation
MPU
13,727
[ "int", "mcore_expand_insv", "(", "rtx", "operands", "[", "]", ")", "{", "int", "width", "=", "INTVAL", "(", "operands", "[", "<NUM_LIT>", "]", ")", ";", "int", "posn", "=", "INTVAL", "(", "operands", "[", "<NUM_LIT>", "]", ")", ";", "int", "mask", ";...
[ "Expand", "insert", "bit", "field", ".", "BRC" ]
LLVM
AArch64
CPP
next_suggestion
CPU
13,728
[ "}" ]
[ "default", ":", "return", "TTI", "::", "TCC_Free", ";", "case", "Intrinsic", "::", "sadd_with_overflow", ":", "case", "Intrinsic", "::", "uadd_with_overflow", ":", "case", "Intrinsic", "::", "ssub_with_overflow", ":", "case", "Intrinsic", "::", "usub_with_overflow",...
LLVM
ARM64
TD
next_suggestion
CPU
13,729
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "shift", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "N", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "src2", ";", "let", ...
GCC
mips
MD
stmt_completion
CPU
13,730
[ ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
PowerPC
CPP
program_repair
CPU
13,731
[ "<FIXS>", "Bits", "=", "DAG", ".", "getLoad", "(", "MVT", "::", "f64", ",", "dl", ",", "RLI", ".", "Chain", ",", "RLI", ".", "Ptr", ",", "RLI", ".", "MPI", ",", "RLI", ".", "Alignment", ",", "RLI", ".", "IsInvariant", "?", "MachineMemOperand", "::"...
[ "MachineFunction", "&", "MF", "=", "DAG", ".", "getMachineFunction", "(", ")", ";", "if", "(", "canReuseLoadAddress", "(", "SINT", ",", "MVT", "::", "i64", ",", "RLI", ",", "DAG", ")", ")", "{", "<BUGS>", "Bits", "=", "DAG", ".", "getLoad", "(", "MVT...
GCC
sh
CPP
code_generation
CPU
13,732
[ "static", "bool", "sh_cannot_copy_insn_p", "(", "rtx_insn", "*", "insn", ")", "{", "rtx", "pat", ";", "if", "(", "!", "reload_completed", "||", "!", "flag_pic", ")", "return", "false", ";", "if", "(", "!", "NONJUMP_INSN_P", "(", "insn", ")", ")", "return...
[ "Indicate", "that", "INSN", "can", "not", "be", "duplicated", ".", "This", "is", "true", "for", "insn", "that", "generates", "a", "unique", "label", "." ]
GCC
i386
CPP
stmt_completion
CPU
13,733
[ "v2df", ")", "_", "_", "C", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_maskz_fmadd_pd", "(", "_", "_", "mmask8", "_", "_", "U",...
LLVM
AArch64
CPP
program_repair
CPU
13,734
[ "<FIXS>", "return", "isStrictlyReservedReg", "(", "MF", ",", "r", ")", ";", "<FIXE>" ]
[ "return", "Reserved", ";", "}", "bool", "AArch64RegisterInfo", "::", "isReservedReg", "(", "const", "MachineFunction", "&", "MF", ",", "MCRegister", "Reg", ")", "const", "{", "return", "getReservedRegs", "(", "MF", ")", "[", "Reg", "]", ";", "}", "bool", "...
GCC
s390
MD
next_suggestion
MPU
13,735
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "TI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "TI", "[", "(", "match_operand", ":", "TI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "TI", "<NUM_LIT>", "<STR_LIT>...
LLVM
AMDGPU
CPP
next_suggestion
GPU
13,736
[ "U", ".", "set", "(", "replacement", ")", ";" ]
[ "SmallVector", "<", "Value", "*", ",", "<NUM_LIT>", ">", "GEPIdx", "=", "{", "ConstantInt", "::", "get", "(", "I32", ",", "<NUM_LIT>", ")", ",", "tableKernelIndex", ",", "}", ";", "if", "(", "OptionalIndex", ")", "GEPIdx", ".", "push_back", "(", "Optiona...
LLVM
ARM
TD
next_suggestion
CPU
13,737
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "val", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "val", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<...
LLVM
Hexagon
TD
next_suggestion
DSP
13,738
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
LLVM
SystemZ
CPP
next_suggestion
CPU
13,739
[ "break", ";" ]
[ "case", "'", "r", "'", ":", "if", "(", "CallOperandVal", "->", "getType", "(", ")", "->", "isIntegerTy", "(", ")", ")", "weight", "=", "CW_Register", ";", "break", ";", "case", "'", "f", "'", ":", "if", "(", "type", "->", "isFloatingPointTy", "(", ...
LLVM
TPC
TD
next_suggestion
Virtual ISA
13,740
[ "let", "PredAddress", "=", "pred", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "dest", ";", "bits", "<", "<NUM_LIT>", ">", "src", ";", "bits", "<", "<NUM_LIT>", ">", "step", ";", "bits", "<", "<NUM_LIT>", ">", "optype", ";", "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
13,741
[ "}" ]
[ "if", "(", "IsGraphicsShader", ")", "return", "-", "<NUM_LIT>", ";", "return", "AMDGPUAS", "::", "FLAT_ADDRESS", ";" ]
GCC
mips
MD
next_suggestion
CPU
13,742
[ "[", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")" ]
[ "(", "set", "(", "reg", ":", "CCDSP", "CCDSP_OU_REGNUM", ")", "(", "unspec", ":", "CCDSP", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "]", "UNSPEC_MULEU_S_PH_QBR", ")", ")", "(", "clobber", "(", "match_scratch", ":", "DI",...
GCC
arm
CPP
stmt_completion
CPU
13,743
[ "_", "_", "i", ";" ]
[ "union", "{", "bfloat16x4x2_t", "_", "_", "i", ";", "_", "_", "builtin_neon_ti", "_", "_", "o", ";", "}", "_", "_", "rv", ";", "_", "_", "rv", ".", "_", "_", "o", "=", "_", "_", "builtin_neon_vld2_lanev4bf", "(", "_", "_", "a", ",", "_", "_", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
13,744
[ "}" ]
[ "MachineFunctionInfo", "*", "SIMachineFunctionInfo", "::", "clone", "(", "BumpPtrAllocator", "&", "Allocator", ",", "MachineFunction", "&", "DestMF", ",", "const", "DenseMap", "<", "MachineBasicBlock", "*", ",", "MachineBasicBlock", "*", ">", "&", "Src2DstMBB", ")",...
GCC
mips
CPP
stmt_completion
CPU
13,745
[ ")", "return", "<NUM_LIT>", ";" ]
[ "static", "int", "mips_sched_reassociation_width", "(", "unsigned", "int", "opc", "ATTRIBUTE_UNUSED", ",", "machine_mode", "mode", ")", "{", "if", "(", "MSA_SUPPORTED_MODE_P", "(", "mode", ")" ]
GCC
i386
CPP
stmt_completion
CPU
13,746
[ ")", "_", "mm_sad_epu8", "(", "_", "_", "m128i", "_", "_", "A", ",", "_", "_", "m128i", "_", "_", "B", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")" ]
LLVM
Hexagon
TD
stmt_completion
DSP
13,747
[ ";" ]
[ "def", "A2_vconj", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_cf8126ae", ",", "TypeS_2op", ">", ",", "Enc_b9c5fb", "{", "let", "Inst", "{", "...
GCC
i386
CPP
next_suggestion
CPU
13,748
[ "break", ";" ]
[ "break", ";", "case", "LT", ":", "case", "UNLT", ":", "if", "(", "code", "==", "LT", "&&", "TARGET_IEEE_FP", ")", "{", "emit_insn", "(", "gen_andqi_ext_0", "(", "scratch", ",", "scratch", ",", "GEN_INT", "(", "<NUM_LIT>", ")", ")", ")", ";", "emit_insn...
LLVM
X86
TD
program_repair
CPU
13,749
[ "<FIXS>", "def", "ICXWriteResGroup66", ":", "SchedWriteRes", "[", "ICXPort49", ",", "ICXPort5", ",", "ICXPort78", "]", ">", "{", "<FIXE>" ]
[ "<STR_LIT>", ",", "<STR_LIT>", ")", ">", ";", "<BUGS>", "def", "ICXWriteResGroup66", ":", "SchedWriteRes", "[", "ICXPort4", ",", "ICXPort5", ",", "ICXPort237", "]", ">", "{", "<BUGE>", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM...
GCC
i386
CPP
stmt_completion
CPU
13,750
[ ",", "(", "_", "_", "mmask8", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128h", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_cvtpd_ph", "(", "_", "_", "m256d", "_", "_", "A", "...
LLVM
Hexagon
TD
next_suggestion
DSP
13,751
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rss32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rt32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rt32", "{", "<NUM_LIT>", "-", ...
LLVM
AArch64
CPP
stmt_completion
CPU
13,752
[ "&&", "<STR_LIT>", "Expected GOT relocation", "<STR_LIT>", ")", ";" ]
[ "return", "true", ";", "}", "else", "if", "(", "OpInfo", ".", "Type", "==", "MCLOH_AdrpAddStr", "&&", "OpInfo", ".", "MI1", "==", "nullptr", ")", "{", "OpInfo", ".", "Type", "=", "MCLOH_AdrpAddStr", ";", "OpInfo", ".", "IsCandidate", "=", "true", ";", ...
LLVM
Hexagon
TD
stmt_completion
DSP
13,753
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
AMDGPU
CPP
stmt_completion
GPU
13,754
[ "CI", ")", "continue", ";" ]
[ "auto", "*", "TPC", "=", "getAnalysisIfAvailable", "<", "TargetPassConfig", ">", "(", ")", ";", "if", "(", "!", "TPC", ")", "return", "false", ";", "const", "TargetMachine", "&", "TM", "=", "TPC", "->", "getTM", "<", "TargetMachine", ">", "(", ")", ";"...
LLVM
ARM
CPP
next_suggestion
CPU
13,755
[ "return", "false", ";" ]
[ "FalseOp", "=", "<NUM_LIT>", ";", "Cond", ".", "push_back", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "Cond", ".", "push_back", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "Optimizable", "=", "true", ";" ]
LLVM
PowerPC
TD
next_suggestion
CPU
13,756
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "A", ";", "bits", "<", "<NUM_LIT>", ">", "C", ";", "let", "Pattern", "=", "pattern", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "A", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ...
GCC
tilepro
MD
stmt_completion
VLIW
13,757
[ "<STR_LIT>", ")" ]
[ "(", "eq_attr", "<STR_LIT>" ]
LLVM
AArch64
TD
stmt_completion
CPU
13,758
[ "=", "<STR_LIT>", ";" ]
[ "def", "neon_uimm3_bare", ":", "Operand", "<", "i64", ">", ",", "ImmLeaf", "<", "i64", ",", "[", "{", "return", "Imm", "<", "<NUM_LIT>", ";", "}", "]", ">", "{", "let", "ParserMatchClass", "=", "uimm3_asmoperand", ";", "let", "PrintMethod" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
13,759
[ "}" ]
[ "const", "unsigned", "XorOpcode", "=", "ST", "->", "isWave32", "(", ")", "?", "AMDGPU", "::", "S_XOR_B32", ":", "AMDGPU", "::", "S_XOR_B64", ";", "if", "(", "MI", ".", "getOpcode", "(", ")", "==", "XorOpcode", "&&", "&", "MI", "!=", "&", "MI", ".", ...
GCC
rs6000
MD
next_suggestion
CPU
13,760
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
13,761
[ "let", "Defs", "=", "[", "USR_OVF", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "prefersSl...
GCC
alpha
CPP
next_suggestion
MPU
13,762
[ "alpha_expand_unaligned_store", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";" ]
[ "alpha_expand_unaligned_load", "(", "tmp", ",", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "if", "(", "tmp", "!=", "operands", "[", "<NUM_LIT>", "]", ")", "emit_move_insn", "(", "operands", "[", "<NUM_L...
GCC
rs6000
CPP
program_repair
CPU
13,763
[ "<FIXS>", "if", "(", "rs6000_pcrel_p", "(", "cfun", ")", ")", "{", "if", "(", "TARGET_64BIT", ")", "insn", "=", "gen_tls_tls_pcrel_64", "(", "dest", ",", "tmp2", ",", "addr", ")", ";", "elseinsn", "=", "gen_tls_tls_pcrel_32", "(", "dest", ",", "tmp2", ",...
[ "elseinsn", "=", "gen_tls_got_tprel_32", "(", "tmp2", ",", "got", ",", "addr", ")", ";", "emit_insn", "(", "insn", ")", ";", "<BUGS>", "if", "(", "TARGET_64BIT", ")", "<BUGE>", "insn", "=", "gen_tls_tls_64", "(", "dest", ",", "tmp2", ",", "addr", ")", ...
GCC
rs6000
CPP
stmt_completion
CPU
13,764
[ ">=", "(", "int", ")", "rs6000_sched_costly_dep", ")", ")", "return", "true", ";" ]
[ "insn", "=", "DEP_PRO", "(", "dep", ")", ";", "next", "=", "DEP_CON", "(", "dep", ")", ";", "if", "(", "rs6000_sched_costly_dep", "==", "store_to_load_dep_costly", "&&", "is_load_insn", "(", "next", ",", "&", "load_mem", ")", "&&", "is_store_insn", "(", "i...
LLVM
AMDGPU
CPP
next_suggestion
GPU
13,765
[ "if", "(", "ConstantSDNode", "*", "C", "=", "dyn_cast", "<", "ConstantSDNode", ">", "(", "Op", ")", ")", "{" ]
[ "if", "(", "ConstantFPSDNode", "*", "CFP", "=", "dyn_cast", "<", "ConstantFPSDNode", ">", "(", "Op", ")", ")", "{", "return", "CFP", "->", "isExactlyValue", "(", "<NUM_LIT>", ")", ";", "}" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
13,766
[ ")", ";" ]
[ "return", "TargetTransformInfo", "(", "PPCTTIImpl", "(", "this", ",", "F", ")" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
13,767
[ "if", "(", "needsCFI", ")", "{" ]
[ "if", "(", "HasBP", "&&", "MaxAlign", ">", "<NUM_LIT>", ")", "{", "if", "(", "isPPC64", ")", "BuildMI", "(", "*", "CurrentMBB", ",", "{", "MI", "}", ",", "DL", ",", "TII", ".", "get", "(", "PPC", "::", "RLDICL", ")", ",", "ScratchReg", ")", ".", ...
LLVM
Hexagon
TD
next_suggestion
DSP
13,768
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "C2_cmpgt", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_de4df740", ",", "TypeALU32_3op", ">", ",", "Enc_c2b48...
GCC
s390
CPP
next_suggestion
MPU
13,769
[ "rtx_insn", "*", "set_insn", "=", "emit_insn_before", "(", "gen_rtx_SET", "(", "Pmode", ",", "temp_reg", ",", "mem", ")", ",", "insn", ")", ";" ]
[ "rtx_insn", "*", "insn", ";", "rtx", "pat", ",", "target", ";", "rtx", "*", "label", ";", "shorten_branches", "(", "get_insns", "(", ")", ")", ";", "for", "(", "insn", "=", "get_insns", "(", ")", ";", "insn", ";", "insn", "=", "NEXT_INSN", "(", "in...
LLVM
Hexagon
CPP
next_suggestion
DSP
13,770
[ "assert", "(", "Ok", ")", ";", "(", "void", ")", "Ok", ";" ]
[ "MachineBasicBlock", "::", "const_instr_iterator", "MII", "=", "MI", "->", "getIterator", "(", ")", ";", "for", "(", "++", "MII", ";", "MII", "!=", "MBB", "->", "instr_end", "(", ")", "&&", "MII", "->", "isInsideBundle", "(", ")", ";", "++", "MII", ")"...
LLVM
AArch64
CPP
program_repair
CPU
13,771
[ "<FIXS>", "bool", "UsesWinAAPCS", ",", "bool", "NeedsWinCFI", ",", "bool", "NeedsFrameRecord", ")", "{", "if", "(", "UsesWinAAPCS", ")", "return", "invalidateWindowsRegisterPairing", "(", "Reg1", ",", "Reg2", ",", "NeedsWinCFI", ")", ";", "<FIXE>" ]
[ "static", "bool", "invalidateRegisterPairing", "(", "unsigned", "Reg1", ",", "unsigned", "Reg2", ",", "<BUGS>", "bool", "NeedsWinCFI", ",", "bool", "NeedsFrameRecord", ")", "{", "if", "(", "NeedsWinCFI", ")", "return", "invalidateWindowsRegisterPairing", "(", "Reg1"...
GCC
rl78
CPP
next_suggestion
MPU
13,772
[ "return", "r", ";" ]
[ "if", "(", "GET_CODE", "(", "addr", ")", "==", "SYMBOL_REF", "||", "GET_CODE", "(", "addr", ")", "==", "CONST", ")", "{", "rtx", "r", "=", "gen_rtx_ZERO_EXTRACT", "(", "QImode", ",", "addr", ",", "GEN_INT", "(", "<NUM_LIT>", ")", ",", "GEN_INT", "(", ...
GCC
arm
CPP
next_suggestion
CPU
13,773
[ "}" ]
[ "vst3_p8", "(", "poly8_t", "*", "_", "_", "a", ",", "poly8x8x3_t", "_", "_", "b", ")", "{", "union", "{", "poly8x8x3_t", "_", "_", "i", ";", "_", "_", "builtin_neon_ei", "_", "_", "o", ";", "}", "_", "_", "bu", "=", "{", "_", "_", "b", "}", ...
GCC
ft32
CPP
program_repair
MPU
13,774
[ "<FIXS>", "machine_mode", "mode", ",", "<FIXE>" ]
[ "static", "voidft32_setup_incoming_varargs", "(", "cumulative_args_t", "cum_v", ",", "<BUGS>", "enum", "machine_mode", "mode", ",", "<BUGE>", "tree", "type", "ATTRIBUTE_UNUSED", ",", "int", "*", "pretend_size", ",", "int", "no_rtl", "ATTRIBUTE_UNUSED", ")", "{" ]
LLVM
Alpha
TD
program_repair
MPU
13,775
[ "<FIXS>", "class", "FBForm", "bits", "<NUM_LIT>", ">", "opcode", ",", "string", "asmstr", ",", "list", "dag", ">", "pattern", ">", ":", "InstAlpha", "opcode", ",", "(", "ops", "F8RC", ":", "$", "RA", ",", "target", ":", "$", "DISP", ")", ",", "asmstr...
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ra", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "disp", ";", "}", "let", "isBranch", "=", "<NUM_LIT>", ",", "isTerminator", "=", "<NUM_LIT>", "in", "<BUGS>", "class", ...
LLVM
Hexagon
TD
stmt_completion
DSP
13,776
[ "<NUM_LIT>", ";" ]
[ "def", "C4_cmpltei", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "s32_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_56f114f4", ",", "TypeALU32_2op", ">", ",", "Enc_bd0b...
LLVM
X86
CPP
program_repair
CPU
13,777
[ "<FIXS>", "RC", "=", "Subtarget", ".", "hasAVX512", "(", ")", "?", "&", "X86", "::", "FR16XRegClass", ":", "&", "X86", "::", "FR16RegClass", ";", "<FIXE>" ]
[ "else", "if", "(", "Is64Bit", "&&", "RegVT", "==", "MVT", "::", "i64", ")", "RC", "=", "&", "X86", "::", "GR64RegClass", ";", "else", "if", "(", "RegVT", "==", "MVT", "::", "f16", ")", "<BUGS>", "RC", "=", "&", "X86", "::", "FR16XRegClass", ";", ...
LLVM
Hexagon
TD
next_suggestion
DSP
13,778
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
SystemZ
TD
next_suggestion
CPU
13,779
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "BD2", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "BD2", ";", "bits", "<", "<NUM_LIT>", ">", "V3", ";", "bits", "<", "<NUM_LIT>", ">", "M4", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "...
GCC
c6x
MD
next_suggestion
VLIW
13,780
[ "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "minus", ":", "DF", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
avr
CPP
next_suggestion
MPU
13,781
[ "}" ]
[ "int", "size", "=", "(", "mode", "==", "BLKmode", "?", "int_size_in_bytes", "(", "type", ")", ":", "GET_MODE_SIZE", "(", "mode", ")", ")", ";", "return", "(", "size", "+", "<NUM_LIT>", ")", "&", "~", "<NUM_LIT>", ";" ]
GCC
visium
CPP
code_generation
Virtual ISA
13,782
[ "void", "visium_expand_int_cstore", "(", "rtx", "*", "operands", ",", "machine_mode", "mode", ")", "{", "enum", "rtx_code", "code", "=", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", ";", "rtx", "op0", "=", "operands", "[", "<NUM_LIT>", "]", ","...
[ "Expand", "a", "cstore", "of", "OPERANDS", "in", "MODE", "for", "EQ/NE/LTU/GTU/GEU/LEU", ".", "We", "generate", "the", "result", "in", "the", "C", "flag", "and", "use", "the", "ADC/SUBC", "instructions", "to", "write", "it", "into", "the", "destination", "re...
GCC
i386
MD
stmt_completion
CPU
13,783
[ "<STR_LIT>" ]
[ "(", "define_reservation", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_reservation" ]
LLVM
ARM
TD
next_suggestion
CPU
13,784
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "class", "MVE_VABSNEG_fp", "<", "string", "iname", ",", "string", "suffix", ",", "bits", "<", "<NUM_LIT>", ">", "size", ",", "bit", "negate", ",", "list", "<", "dag", ">", "pattern", "=", "[", "]", ">", ":", "MVE_float", "<", "iname", ",", "suffix", ...
LLVM
ARM
TD
stmt_completion
CPU
13,785
[ ",", "HasFullFP16", "]", ">", ";" ]
[ "def", "VMINhq", ":", "N3VQInt", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "N3RegFrm", ",", "IIC_VBINQ", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "v8f16", ",", "v8f16", ",", "fminnan", ",", "<NUM_LIT>", ...
LLVM
ARM
CPP
stmt_completion
CPU
13,786
[ ";" ]
[ "bool", "ARMConstantIslands", "::", "handleConstantPoolUser", "(", "unsigned", "CPUserIndex", ")", "{", "CPUser", "&", "U", "=", "CPUsers", "[", "CPUserIndex", "]", ";", "MachineInstr", "*", "UserMI", "=", "U", ".", "MI", ";", "MachineInstr", "*", "CPEMI", "...
LLVM
X86
CPP
next_suggestion
CPU
13,787
[ "}" ]
[ "SmallVector", "<", "int", ",", "<NUM_LIT>", ">", "UnpackMask", ";", "createUnpackShuffleMask", "(", "VT", ",", "UnpackMask", ",", "(", "i", ">>", "<NUM_LIT>", ")", "%", "<NUM_LIT>", ",", "i", "%", "<NUM_LIT>", ")", ";", "if", "(", "isTargetShuffleEquivalent...
LLVM
AMDGPU
CPP
next_suggestion
GPU
13,788
[ "}" ]
[ "if", "(", "DivBits", "==", "-", "<NUM_LIT>", ")", "return", "nullptr", ";", "return", "expandDivRem24Impl", "(", "Builder", ",", "I", ",", "Num", ",", "Den", ",", "DivBits", ",", "IsDiv", ",", "IsSigned", ")", ";" ]
LLVM
ARM64
TD
next_suggestion
CPU
13,789
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", ...
GCC
i386
MD
program_repair
CPU
13,790
[ "<FIXS>", "return", "<STR_LIT>", "<FIXE>" ]
[ "{", "int", "mask", "=", "avx_vpermilp_parallel", "(", "operands", "[", "<NUM_LIT>", "]", ",", "MODE", ">", "mode", ")", "-", "<NUM_LIT>", "[", "<NUM_LIT>", "]", "=", "GEN_INT", "(", "mask", ")", "<BUGS>", "return", "<STR_LIT>", "<BUGE>", "}", "[", "(", ...
LLVM
TPC
TD
next_suggestion
Virtual ISA
13,791
[ "bits", "<", "<NUM_LIT>", ">", "optype", ";" ]
[ "class", "VpuInstBinSwDI", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "RegisterClass", "Rdst", ",", "RegisterClass", "Rsrc1", ",", "Operand", "Isrc2", ",", "string", "asmstr", ",", "Operand", "Pred", ",", "list", "<", "dag", ">", "pattern", "=", "[", ...
GCC
mmix
CPP
next_suggestion
CPU
13,792
[ "}" ]
[ "static", "int", "mmix_register_move_cost", "(", "machine_mode", "mode", "ATTRIBUTE_UNUSED", ",", "reg_class_t", "from", ",", "reg_class_t", "to", ")", "{", "return", "(", "from", "==", "GENERAL_REGS", "&&", "from", "==", "to", ")", "?", "<NUM_LIT>", ":", "<NU...
LLVM
Hexagon
TD
next_suggestion
DSP
13,793
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ";", "let", "Defs", "=", "[", "P0", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<...
LLVM
SystemZ
TD
next_suggestion
CPU
13,794
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "R1", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "R3", ";", "let", "Inst", "{", "<NUM_LIT>", ...
GCC
mips
MD
stmt_completion
CPU
13,795
[ ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM
CPP
next_suggestion
CPU
13,796
[ "return", "CurDAG", "->", "getMachineNode", "(", "TargetOpcode", "::", "REG_SEQUENCE", ",", "dl", ",", "VT", ",", "Ops", ",", "<NUM_LIT>", ")", ";" ]
[ "DebugLoc", "dl", "=", "V0", ".", "getNode", "(", ")", "->", "getDebugLoc", "(", ")", ";", "SDValue", "RegClass", "=", "CurDAG", "->", "getTargetConstant", "(", "ARM", "::", "QPRRegClassID", ",", "MVT", "::", "i32", ")", ";", "SDValue", "SubReg0", "=", ...
GCC
spu
MD
stmt_completion
MPU
13,797
[ ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
13,798
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC"...
GCC
pa
CPP
next_suggestion
CPU
13,799
[ "}" ]
[ "operands", "[", "<NUM_LIT>", "]", "=", "XEXP", "(", "addr", ",", "<NUM_LIT>", ")", ";", "gcc_assert", "(", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", "==", "REG", "&&", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", "==", "REG"...