Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | aarch64 | MD | next_suggestion | CPU | 13,600 | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"]"
] | [
"(",
"mult",
":",
"<",
"VWIDE",
">",
"(",
"sign_extend",
":",
"<",
"VWIDE",
">",
"(",
"match_operand",
":",
"SD_HSI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"sign_extend",
":",
"<",
"VWIDE",
">",
"(",
"vec_select",
":",
"<",
"VEL",
">",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 13,601 | [
"::",
"v2i64",
";"
] | [
"static",
"SDValue",
"getVShift",
"(",
"bool",
"isLeft",
",",
"MVT",
"VT",
",",
"SDValue",
"SrcOp",
",",
"unsigned",
"NumBits",
",",
"SelectionDAG",
"&",
"DAG",
",",
"const",
"TargetLowering",
"&",
"TLI",
",",
"DebugLoc",
"dl",
")",
"{",
"bool",
"isMMX",
... |
GCC | rs6000 | CPP | next_suggestion | CPU | 13,602 | [
"res",
".",
"as_short",
"[",
"<NUM_LIT>",
"]",
"=",
"_",
"_",
"w2",
";"
] | [
"res",
".",
"as_short",
"[",
"<NUM_LIT>",
"]",
"=",
"_",
"_",
"w0",
";",
"res",
".",
"as_short",
"[",
"<NUM_LIT>",
"]",
"=",
"_",
"_",
"w1",
";"
] |
LLVM | WebAssembly | CPP | code_generation | Virtual ISA | 13,603 | [
"void",
"WebAssemblyFrameLowering",
"::",
"emitPrologue",
"(",
"MachineFunction",
"&",
"MF",
",",
"MachineBasicBlock",
"&",
"MBB",
")",
"const",
"{",
"auto",
"&",
"MFI",
"=",
"MF",
".",
"getFrameInfo",
"(",
")",
";",
"assert",
"(",
"MFI",
".",
"getCalleeSave... | [
"emitProlog/emitEpilog",
"-",
"These",
"methods",
"insert",
"prolog",
"and",
"epilog",
"code",
"into",
"the",
"function",
"."
] |
GCC | i386 | CPP | program_repair | CPU | 13,604 | [
"<FIXS>",
"scalar_chain",
"*",
"chain",
";",
"if",
"(",
"TARGET_64BIT",
")",
"chain",
"=",
"new",
"timode_scalar_chain",
";",
"elsechain",
"=",
"new",
"dimode_scalar_chain",
";",
"<FIXE>",
"<FIXS>",
"chain",
"->",
"build",
"(",
"candidates",
",",
"uid",
")",
... | [
"while",
"(",
"!",
"bitmap_empty_p",
"(",
"candidates",
")",
")",
"{",
"unsigned",
"uid",
"=",
"bitmap_first_set_bit",
"(",
"candidates",
")",
";",
"<BUGS>",
"scalar_chain",
"chain",
";",
"<BUGE>",
"<BUGS>",
"chain",
".",
"build",
"(",
"candidates",
",",
"ui... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 13,605 | [
";"
] | [
"bool",
"AMDGPUTargetLowering",
"::",
"shouldCombineMemoryType",
"(",
"EVT",
"VT",
")",
"const",
"{",
"if",
"(",
"VT",
".",
"getScalarType",
"(",
")",
"==",
"MVT",
"::",
"i32",
"||",
"isTypeLegal",
"(",
"VT",
")",
")",
"return",
"false",
";",
"if",
"(",
... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 13,606 | [
")",
"{"
] | [
"for",
"(",
"const",
"ISD",
"::",
"InputArg",
"&",
"In",
":",
"Ins",
")",
"{",
"if",
"(",
"In",
".",
"Flags",
".",
"isInAlloca",
"(",
")",
")",
"fail",
"(",
"DL",
",",
"DAG",
",",
"<STR_LIT>",
"WebAssembly hasn't implemented inalloca arguments",
"<STR_LIT>... |
GCC | sh | MD | program_repair | CPU | 13,607 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"QIHISI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"mem",
":",
"QIHISI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"set",
"(",
"mem",
":",
"QI... | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_insn",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"I124",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"mem",
":",
"I124",
"(",
"match_operand",
":",
"S... |
GCC | arm | CPP | stmt_completion | CPU | 13,608 | [
";"
] | [
"case",
"VUNSPEC_LDC2",
":",
"case",
"VUNSPEC_LDC2L",
":",
"case",
"VUNSPEC_STC2",
":",
"case",
"VUNSPEC_STC2L",
":",
"case",
"VUNSPEC_MCR2",
":",
"case",
"VUNSPEC_MRC2",
":",
"if",
"(",
"arm_arch5t",
")",
"return",
"true",
";",
"break",
";",
"case",
"VUNSPEC_... |
GCC | i386 | CPP | program_repair | CPU | 13,609 | [
"<FIXS>",
"NULL",
",",
"NULL",
",",
"ptr",
"->",
"x_ix86_fpmath",
",",
"ptr",
"->",
"x_prefer_vector_width_type",
",",
"false",
",",
"true",
")",
";",
"<FIXE>"
] | [
"char",
"*",
"target_string",
"=",
"ix86_target_string",
"(",
"ptr",
"->",
"x_ix86_isa_flags",
",",
"ptr",
"->",
"x_ix86_isa_flags2",
",",
"ptr",
"->",
"x_target_flags",
",",
"ptr",
"->",
"x_ix86_target_flags",
",",
"<BUGS>",
"NULL",
",",
"NULL",
",",
"ptr",
"... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 13,610 | [
"let",
"Switches",
"=",
"sw",
";"
] | [
"class",
"SpuInst_MovI",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opc",
",",
"RegisterClass",
"Rdst",
",",
"Operand",
"Isrc",
",",
"string",
"asmstr",
">",
":",
"ScalarInstBase",
"<",
"opc",
",",
"asmstr",
">",
"{",
"let",
"OutOperandList",
"=",
"(",
"outs",
... |
GCC | i386 | CPP | next_suggestion | CPU | 13,611 | [
"if",
"(",
"!",
"pat",
")",
"return",
"<NUM_LIT>",
";"
] | [
"if",
"(",
"VECTOR_MODE_P",
"(",
"mode0",
")",
")",
"op0",
"=",
"safe_vector_operand",
"(",
"op0",
",",
"mode0",
")",
";",
"if",
"(",
"(",
"optimize",
"&&",
"!",
"register_operand",
"(",
"op0",
",",
"mode0",
")",
")",
"||",
"!",
"(",
"*",
"insn_data"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 13,612 | [
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
GCC | nds32 | MD | stmt_completion | CPU | 13,613 | [
")"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"set",
"(",
"mem",
":",
"SI",
"(",
"plus",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"(",
"match_operand",
":",
"S... |
GCC | aarch64 | CPP | next_suggestion | CPU | 13,614 | [
"}"
] | [
"int32x4_t",
"result",
";",
"_",
"_",
"asm__",
"(",
"<STR_LIT>",
"sabd %0.4s, %1.4s, %2.4s",
"<STR_LIT>",
":",
"<STR_LIT>",
"=w",
"<STR_LIT>",
"(",
"result",
")",
":",
"<STR_LIT>",
"w",
"<STR_LIT>",
"(",
"a",
")",
",",
"<STR_LIT>",
"w",
"<STR_LIT>",
"(",
"b"... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 13,615 | [
"}"
] | [
"else",
"if",
"(",
"LT",
".",
"second",
".",
"getScalarType",
"(",
")",
"==",
"MVT",
"::",
"i16",
")",
"Cost",
"*=",
"<NUM_LIT>",
";",
"return",
"Cost",
";",
"}",
"else",
"{",
"if",
"(",
"(",
"Op1Info",
".",
"isConstant",
"(",
")",
"&&",
"Op1Info",... |
LLVM | X86 | CPP | next_suggestion | CPU | 13,616 | [
"}"
] | [
"assert",
"(",
"!",
"FBB",
"&&",
"<STR_LIT>",
"Unconditional branch with multiple successors!",
"<STR_LIT>",
")",
";",
"BuildMI",
"(",
"&",
"MBB",
",",
"DL",
",",
"get",
"(",
"X86",
"::",
"JMP_1",
")",
")",
".",
"addMBB",
"(",
"TBB",
")",
";",
"return",
... |
GCC | v850 | MD | next_suggestion | MPU | 13,617 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"fix",
":",
"DI",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 13,618 | [
"}"
] | [
"def",
"Xri",
":",
"BaseBitfieldImmWith2RegArgs",
"<",
"opc",
",",
"GPR64",
",",
"imm0_63",
",",
"asm",
">",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | mips | MD | next_suggestion | CPU | 13,619 | [
"DONE"
] | [
"(",
"define_insn_and_split",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"call",
"(",
"mem",
":",
"SI",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_operand",
"<NUM_LIT>",
")",
")",
")",
"... |
GCC | m68k | MD | next_suggestion | MPU | 13,620 | [
"<STR_LIT>",
")"
] | [
"(",
"float",
":",
"DF",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"]",
"<STR_LIT>"
] |
GCC | mips | MD | stmt_completion | CPU | 13,621 | [
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"("
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 13,622 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rd32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rd32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] |
LLVM | Nyuzi | CPP | stmt_completion | GPU | 13,623 | [
";"
] | [
"bool",
"NyuziAsmParser",
"::",
"ParseDirective",
"(",
"AsmToken",
"DirectiveID",
")",
"{",
"return",
"true"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 13,624 | [
"getSizeInBits",
"(",
")",
";"
] | [
"if",
"(",
"!",
"isa",
"<",
"ConstantSDNode",
">",
"(",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getNode",
"(",
")",
")",
")",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Illegal extract subvector for VEXTRACTF128",
"<STR_LIT>",
")",
";",
"uint64_t",
"... |
LLVM | ARM | CPP | next_suggestion | CPU | 13,625 | [
"printOperand",
"(",
"MI",
",",
"i",
")",
";"
] | [
"O",
"<<",
"<STR_LIT>",
"{",
"<STR_LIT>",
";",
"for",
"(",
"unsigned",
"i",
"=",
"OpNum",
"+",
"<NUM_LIT>",
",",
"e",
"=",
"MI",
"->",
"getNumOperands",
"(",
")",
";",
"i",
"!=",
"e",
";",
"++",
"i",
")",
"{",
"if",
"(",
"MI",
"->",
"getOperand",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 13,626 | [
"let",
"isPredicable",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_sxth",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_57890846",
",",
"TypeALU32_2op",
">",
",",
"Enc_5e2823",
",",
"PredNewRel",
"{",
"let",
... |
GCC | aarch64 | CPP | next_suggestion | CPU | 13,627 | [
"}"
] | [
"virtual",
"bool",
"gate",
"(",
"function",
"*",
")",
"{",
"return",
"TARGET_SVE",
"&&",
"optimize",
">=",
"<NUM_LIT>",
";"
] |
GCC | aarch64 | MD | next_suggestion | CPU | 13,628 | [
"else"
] | [
"rtx",
"mask",
"=",
"aarch64_reverse_mask",
"(",
"<",
"MODE",
">",
"mode",
",",
"<",
"nunits",
">",
")",
"emit_insn",
"(",
"gen_aarch64_simd_ld2",
"<",
"mode",
">",
"(",
"tmp",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")",
"emit_insn",
"(",
"gen_aarc... |
GCC | mips | MD | next_suggestion | CPU | 13,629 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"BLK",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"BLK",
"[",
"(",
"match_operand",
":",
"GPR",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_L... |
GCC | sparc | MD | next_suggestion | CPU | 13,630 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | c6x | MD | stmt_completion | VLIW | 13,631 | [
")",
")",
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | ia64 | MD | stmt_completion | CPU | 13,632 | [
"<NUM_LIT>",
")",
")",
")",
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"ne",
"(",
"symbol_ref",
"<STR_LIT>",
")",
"(",
"const_int"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 13,633 | [
"let",
"Predicates",
"=",
"[",
"HasFullFP16",
"]",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 13,634 | [
"let",
"InputType",
"=",
"<STR_LIT>",
";"
] | [
"def",
"J2_jumpr",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_d5b7b0c1",
",",
"TypeJ",
">",
",",
"Enc_ecbcc8",
",",
"PredNewRel",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM... |
GCC | aarch64 | CPP | stmt_completion | CPU | 13,635 | [
")",
"{"
] | [
"vpaddd_s64",
"(",
"int64x2_t",
"_",
"_",
"a"
] |
GCC | sparc | CPP | stmt_completion | CPU | 13,636 | [
")",
"||",
"GET_MODE_SIZE",
"(",
"mode",
")",
">",
"<NUM_LIT>",
")",
";"
] | [
"else",
"return",
"(",
"(",
"type",
"&&",
"(",
"AGGREGATE_TYPE_P",
"(",
"type",
")",
"||",
"VECTOR_TYPE_P",
"(",
"type",
")",
")",
"&&",
"(",
"unsigned",
"HOST_WIDE_INT",
")",
"int_size_in_bytes",
"(",
"type",
")",
">",
"<NUM_LIT>"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 13,637 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
... |
LLVM | ARM | CPP | stmt_completion | CPU | 13,638 | [
")",
")",
"Val",
"=",
"<NUM_LIT>",
";"
] | [
"return",
";",
"}",
"int32_t",
"Val",
"=",
"Memory",
".",
"OffsetImm",
"?",
"Memory",
".",
"OffsetImm",
"->",
"getValue",
"(",
")",
"/",
"<NUM_LIT>",
":",
"<NUM_LIT>",
";",
"<STR_LIT>",
"::",
"<STR_LIT>",
"AddSub",
"=",
"Val",
"<",
"<NUM_LIT>",
"?",
"<ST... |
LLVM | Mips | TD | stmt_completion | CPU | 13,639 | [
"<STR_LIT>",
",",
"<NUM_LIT>",
">",
";"
] | [
"class",
"RADDU_W_QB_MM_ENC",
":",
"POOL32A_2R_FMT",
"<"
] |
LLVM | R600 | CPP | stmt_completion | GPU | 13,640 | [
"MAD_U24",
")",
"NODE_NAME_CASE",
"(",
"MAD_I24",
")",
"NODE_NAME_CASE",
"(",
"EXPORT",
")",
"NODE_NAME_CASE",
"(",
"CONST_ADDRESS",
")",
"NODE_NAME_CASE",
"(",
"REGISTER_LOAD",
")",
"NODE_NAME_CASE",
"(",
"REGISTER_STORE",
")",
"NODE_NAME_CASE",
"(",
"LOAD_CONSTANT",... | [
"switch",
"(",
"Opcode",
")",
"{",
"default",
":",
"return",
"nullptr",
";",
"NODE_NAME_CASE",
"(",
"CALL",
")",
";",
"NODE_NAME_CASE",
"(",
"UMUL",
")",
";",
"NODE_NAME_CASE",
"(",
"RET_FLAG",
")",
";",
"NODE_NAME_CASE",
"(",
"BRANCH_COND",
")",
";",
"NOD... |
GCC | arm | CPP | stmt_completion | CPU | 13,641 | [
",",
"uint16_t",
"_",
"_",
"c",
")",
"{"
] | [
"vmlal_n_u16",
"(",
"uint32x4_t",
"_",
"_",
"a",
",",
"uint16x4_t",
"_",
"_",
"b"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 13,642 | [
")",
";"
] | [
"void",
"GCNILPScheduler",
"::",
"advanceToCycle",
"(",
"unsigned",
"NextCycle",
")",
"{",
"if",
"(",
"NextCycle",
"<=",
"CurCycle",
")",
"return",
";",
"CurCycle",
"=",
"NextCycle",
";",
"releasePending",
"("
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 13,643 | [
"<NUM_LIT>",
")",
";"
] | [
"ArgInfo",
"ExecArg",
"=",
"Info",
".",
"OrigArgs",
"[",
"<NUM_LIT>",
"]",
";",
"assert",
"(",
"ExecArg",
".",
"Regs",
".",
"size",
"(",
")",
"==",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Too many regs for EXEC",
"<STR_LIT>",
")",
";",
"if",
"(",
"!",
"ExecArg",
... |
LLVM | X86 | CPP | program_repair | CPU | 13,644 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"Cond",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getValueType",
"(",
")",
"!=",
"MVT",
"::",
"f128",
")",
"{",
"<FIXE>"
] | [
"SDValue",
"Dest",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDLoc",
"dl",
"(",
"Op",
")",
";",
"<BUGS>",
"<BUGE>",
"if",
"(",
"Cond",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"SETCC",
"&&",
"<BUGS>",
"Cond",
".",
"getOperand",... |
GCC | sparc | MD | stmt_completion | CPU | 13,645 | [
"<STR_LIT>",
")"
] | [
"(",
"define_automaton"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 13,646 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NU... |
GCC | aarch64 | MD | next_suggestion | CPU | 13,647 | [
"<STR_LIT>"
] | [
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_operator",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"zero_extract",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_opera... |
LLVM | TriCore | CPP | next_suggestion | MPU | 13,648 | [
"assert",
"(",
"isInt",
"<",
"bits",
">",
"(",
"Value",
")",
"&&",
"<STR_LIT>",
"Invalid simm argument",
"<STR_LIT>",
")",
";"
] | [
"if",
"(",
"MI",
"->",
"getOperand",
"(",
"OpNo",
")",
".",
"isImm",
"(",
")",
")",
"{",
"int64_t",
"Value",
"=",
"MI",
"->",
"getOperand",
"(",
"OpNo",
")",
".",
"getImm",
"(",
")",
";",
"Value",
"=",
"SignExtend32",
"<",
"bits",
">",
"(",
"Valu... |
LLVM | Hexagon | TD | next_suggestion | DSP | 13,649 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isCall",
"=",
"<NUM_LIT>",
";",
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"R29",
"]",
";",
"let... |
GCC | avr | CPP | code_generation | MPU | 13,650 | [
"static",
"int",
"avr_memory_move_cost",
"(",
"machine_mode",
"mode",
",",
"reg_class_t",
",",
"bool",
")",
"{",
"return",
"(",
"mode",
"==",
"QImode",
"?",
"<NUM_LIT>",
":",
"mode",
"==",
"HImode",
"?",
"<NUM_LIT>",
":",
"mode",
"==",
"SImode",
"?",
"<NUM... | [
"Implement",
"`",
"TARGET_MEMORY_MOVE_COST",
"'"
] |
LLVM | PowerPC | TD | stmt_completion | CPU | 13,651 | [
">",
",",
"Requires",
"<",
"[",
"IsBookE",
"]",
">",
";"
] | [
"def",
":",
"InstAlias",
"<",
"<STR_LIT>",
",",
"(",
"MFSPR",
"gprc",
":",
"$",
"Rx",
",",
"<NUM_LIT>",
")"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 13,652 | [
")",
"!=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";"
] | [
"int",
"PIdx",
"=",
"MI",
"->",
"findFirstPredOperandIdx",
"(",
")",
";",
"return",
"PIdx",
"!=",
"-",
"<NUM_LIT>",
"&&",
"MI",
"->",
"getOperand",
"(",
"PIdx",
")",
".",
"getImm",
"("
] |
LLVM | ARM | TD | next_suggestion | CPU | 13,653 | [
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"class",
"VLD1D",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op7_4",
",",
"string",
"Dt",
",",
"Operand",
"AddrMode",
">",
":",
"NLdSt",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"op7_4",
",",
"(",
"outs",
"VecListOneD",
":",
"$",
"Vd",
")",... |
GCC | mips | MD | next_suggestion | CPU | 13,654 | [
"(",
"define_mode_attr",
"mulqfmt",
"[",
"(",
"V2HQ",
"<STR_LIT>",
")",
"(",
"HQ",
"<STR_LIT>",
")",
"(",
"SQ",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_mode_iterator",
"MULQ",
"[",
"(",
"V2HQ",
"<STR_LIT>",
")",
"(",
"HQ",
"<STR_LIT>",
")",
"(",
"SQ",
"<STR_LIT>",
")",
"]",
")"
] |
LLVM | AMDGPU | CPP | program_repair | GPU | 13,655 | [
"<FIXS>",
"printS13ImmDecOperand",
"(",
"MI",
",",
"OpNo",
",",
"O",
")",
";",
"<FIXE>"
] | [
"uint16_t",
"Imm",
"=",
"MI",
"->",
"getOperand",
"(",
"OpNo",
")",
".",
"getImm",
"(",
")",
";",
"if",
"(",
"Imm",
"!=",
"<NUM_LIT>",
")",
"{",
"O",
"<<",
"(",
"(",
"OpNo",
"==",
"<NUM_LIT>",
")",
"?",
"<STR_LIT>",
"offset:",
"<STR_LIT>",
":",
"<S... |
LLVM | ARM | CPP | next_suggestion | CPU | 13,656 | [
"}"
] | [
"assert",
"(",
"N",
"==",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Invalid number of operands!",
"<STR_LIT>",
")",
";",
"const",
"MCConstantExpr",
"*",
"CE",
"=",
"dyn_cast",
"<",
"MCConstantExpr",
">",
"(",
"getImm",
"(",
")",
")",
";",
"assert",
"(",
"CE",
"!=",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 13,657 | [
"Chain",
";"
] | [
"case",
"CCValAssign",
"::",
"Full",
":",
"break",
";",
"case",
"CCValAssign",
"::",
"BCvt",
":",
"ArgValue",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"BITCAST",
",",
"dl",
",",
"VA",
".",
"getValVT",
"(",
")",
",",
"ArgValue",
")",
";",
"break"... |
GCC | aarch64 | MD | next_suggestion | CPU | 13,658 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SX",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SX",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"set",
"(",
"match_operand",
":",
"SX2",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",... |
LLVM | VideoCore4 | CPP | next_suggestion | DSP | 13,659 | [
"case",
"ISD",
"::",
"CondCode",
"::",
"SETLE",
":",
"Opc",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"break",
";"
] | [
"SDValue",
"Chain",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"SetCC",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"Dest",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"TestAgain... |
LLVM | Mips | CPP | stmt_completion | CPU | 13,660 | [
")",
";"
] | [
"if",
"(",
"(",
"FirstBr",
"==",
"End",
")",
"||",
"(",
"!",
"FirstBr",
"->",
"isConditionalBranch",
"(",
")",
"&&",
"!",
"FirstBr",
"->",
"isUnconditionalBranch",
"(",
")",
")",
")",
"return",
";",
"assert",
"(",
"!",
"FirstBr",
"->",
"isIndirectBranch"... |
LLVM | ARM | CPP | next_suggestion | CPU | 13,661 | [
"else",
"return",
"Builder",
".",
"CreateIntrinsic",
"(",
"Intrinsic",
"::",
"arm_mve_vldr_gather_base_wb_predicated",
",",
"{",
"Ty",
",",
"Ptr",
"->",
"getType",
"(",
")",
",",
"Mask",
"->",
"getType",
"(",
")",
"}",
",",
"{",
"Ptr",
",",
"Builder",
".",... | [
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"masked gathers: loading from vector of pointers with ",
"<STR_LIT>",
"<<",
"<STR_LIT>",
"writeback\\n",
"<STR_LIT>",
")",
";",
"if",
"(",
"Ty",
"->",
"getNumElements",
"(",
")",
"!=",
"<NUM_LIT>",
"||",
"Ty",
... |
GCC | sh | MD | stmt_completion | CPU | 13,662 | [
"<STR_LIT>",
")"
] | [
"<STR_LIT>",
"{",
"if",
"(",
"TARGET_SH2A",
"&",
"&",
"dbr_sequence_length",
"(",
")",
"=",
"=",
"<NUM_LIT>",
")",
"return",
"<STR_LIT>",
"else",
"return",
"<STR_LIT>",
"}",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set",
"(",
"attr",
"<ST... |
LLVM | Mips | CPP | program_repair | CPU | 13,663 | [
"<FIXS>",
"CCState",
"CCInfo",
"(",
"CallingConv",
",",
"isVarArg",
",",
"getTargetMachine",
"(",
")",
",",
"RVLocs",
")",
";",
"<FIXE>",
"<FIXS>",
"<FIXE>"
] | [
"LowerCallResult",
"(",
"SDOperand",
"Chain",
",",
"SDOperand",
"InFlag",
",",
"SDNode",
"*",
"TheCall",
",",
"unsigned",
"CallingConv",
",",
"SelectionDAG",
"&",
"DAG",
")",
"{",
"SmallVector",
"CCValAssign",
",",
"<NUM_LIT>",
">",
"RVLocs",
";",
"<BUGS>",
"C... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 13,664 | [
"}",
"else",
"{"
] | [
"auto",
"i",
"=",
"OptionalIdx",
".",
"find",
"(",
"ImmT",
")",
";",
"if",
"(",
"i",
"!=",
"OptionalIdx",
".",
"end",
"(",
")",
")",
"{",
"unsigned",
"Idx",
"=",
"i",
"->",
"second",
";",
"(",
"(",
"AMDGPUOperand",
"&",
")",
"*",
"Operands",
"[",... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 13,665 | [
"case",
"AMDGPU",
"::",
"S_LOAD_DWORDX8_IMM",
":"
] | [
"case",
"AMDGPU",
"::",
"FLAT_STORE_DWORD",
":",
"return",
"<NUM_LIT>",
";",
"case",
"AMDGPU",
"::",
"S_BUFFER_LOAD_DWORDX2_IMM",
":",
"case",
"AMDGPU",
"::",
"S_BUFFER_LOAD_DWORDX2_SGPR_IMM",
":",
"case",
"AMDGPU",
"::",
"S_LOAD_DWORDX2_IMM",
":",
"case",
"AMDGPU",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 13,666 | [
"}"
] | [
"LLT",
"S1",
"=",
"LLT",
"::",
"scalar",
"(",
"<NUM_LIT>",
")",
";",
"for",
"(",
"MachineBasicBlock",
"&",
"MBB",
":",
"*",
"MF",
")",
"{",
"for",
"(",
"MachineInstr",
"&",
"MI",
":",
"MBB",
".",
"phis",
"(",
")",
")",
"{",
"Register",
"Dst",
"="... |
GCC | i386 | CPP | next_suggestion | CPU | 13,667 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_mask_cvttps_epi64",
"(",
"_",
"_",
"m128i",
"_",
"_",
"W... |
GCC | i386 | CPP | next_suggestion | CPU | 13,668 | [
"}"
] | [
"char",
"*",
"thunk_name",
";",
"char",
"push_buf",
"[",
"<NUM_LIT>",
"]",
";",
"enum",
"indirect_thunk_prefix",
"need_prefix",
"=",
"indirect_thunk_need_prefix",
"(",
"current_output_insn",
")",
";",
"int",
"regno",
"=",
"-",
"<NUM_LIT>",
";",
"if",
"(",
"cfun"... |
GCC | arm | CPP | stmt_completion | CPU | 13,669 | [
"_",
"_",
"b",
",",
"_",
"_",
"p",
")",
";"
] | [
"_",
"_",
"arm_vornq_m_u32",
"(",
"uint32x4_t",
"_",
"_",
"inactive",
",",
"uint32x4_t",
"_",
"_",
"a",
",",
"uint32x4_t",
"_",
"_",
"b",
",",
"mve_pred16_t",
"_",
"_",
"p",
")",
"{",
"return",
"_",
"_",
"builtin_mve_vornq_m_uv4si",
"(",
"_",
"_",
"ina... |
LLVM | Mips | TD | next_suggestion | CPU | 13,670 | [
"InstrItinClass",
"Itinerary",
"=",
"II_MFTR",
";"
] | [
"string",
"AsmString",
"=",
"<STR_LIT>",
";",
"list",
"<",
"dag",
">",
"Pattern",
"=",
"[",
"]",
";"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 13,671 | [
"const",
"TargetRegisterClass",
"*",
"DstRC",
"=",
"DstReg",
".",
"isVirtual",
"(",
")",
"?",
"MRI",
".",
"getRegClass",
"(",
"DstReg",
")",
":",
"TRI",
".",
"getPhysRegBaseClass",
"(",
"DstReg",
")",
";"
] | [
"static",
"std",
"::",
"pair",
"<",
"const",
"TargetRegisterClass",
"*",
",",
"const",
"TargetRegisterClass",
"*",
">",
"getCopyRegClasses",
"(",
"const",
"MachineInstr",
"&",
"Copy",
",",
"const",
"SIRegisterInfo",
"&",
"TRI",
",",
"const",
"MachineRegisterInfo",... |
LLVM | Hexagon | CPP | program_repair | DSP | 13,672 | [
"<FIXS>",
"if",
"(",
"MI",
".",
"getOpcode",
"(",
")",
"==",
"Hexagon",
"::",
"CALLv3nr",
")",
"<FIXE>",
"<FIXS>",
"if",
"(",
"MI",
".",
"getDesc",
"(",
")",
".",
"isTerminator",
"(",
")",
"||",
"MI",
".",
"isPosition",
"(",
")",
")",
"<FIXE>",
"<F... | [
"}",
"<BUGS>",
"if",
"(",
"MI",
"->",
"getOpcode",
"(",
")",
"==",
"Hexagon",
"::",
"CALLv3nr",
")",
"<BUGE>",
"return",
"true",
";",
"<BUGS>",
"if",
"(",
"MI",
"->",
"getDesc",
"(",
")",
".",
"isTerminator",
"(",
")",
"||",
"MI",
"->",
"isPosition",... |
GCC | sparc | CPP | stmt_completion | CPU | 13,673 | [
"HOST_WIDE_INT",
"val",
")",
"{"
] | [
"static",
"rtx",
"gen_safe_OR64",
"(",
"rtx",
"src",
","
] |
LLVM | ARM64 | TD | stmt_completion | CPU | 13,674 | [
"<",
"GPR32",
">",
";"
] | [
"def",
"LDRBBpre_isel",
":",
"LoadPreIdxPseudo"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 13,675 | [
")",
"{"
] | [
"void",
"setSaveS2",
"("
] |
GCC | i386 | MD | stmt_completion | CPU | 13,676 | [
"<NUM_LIT>",
")",
","
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"V16SF",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"]",
"<STR_LIT>",
"{",
"int",
"mask",
"=",
"INTVAL",
"(",
"oper... |
GCC | aarch64 | CPP | next_suggestion | CPU | 13,677 | [
"}"
] | [
"auto_vec",
"<",
"fma_node",
"*",
">",
"to_process",
";",
"auto_vec",
"<",
"fma_node",
"*",
">",
"to_free",
";",
"std",
"::",
"list",
"<",
"fma_forest",
"*",
">",
"::",
"iterator",
"forest_iter",
";",
"for",
"(",
"forest_iter",
"=",
"this",
"->",
"m_fma_... |
GCC | aarch64 | CPP | next_suggestion | CPU | 13,678 | [
"}"
] | [
"}",
"sme_switcher",
"sme",
";",
"function_builder",
"builder",
"(",
"arm_sme_handle",
",",
"function_nulls_p",
")",
";",
"for",
"(",
"unsigned",
"int",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"ARRAY_SIZE",
"(",
"sme_function_groups",
")",
";",
"++",
"i",
")",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 13,679 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A4_round_ri_sat",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"u5_0Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_002cb246",
",",
"TypeS_2op",
">",
",",
"Enc_a056... |
GCC | mips | MD | stmt_completion | CPU | 13,680 | [
"]",
")"
] | [
"(",
"define_mode_iterator",
"FPCC",
"[",
"(",
"CC",
"<STR_LIT>",
")",
"(",
"CCF",
"<STR_LIT>",
")"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 13,681 | [
"<NUM_LIT>",
")",
";"
] | [
"}",
"for",
"(",
"SmallVector",
"<",
"int",
",",
"<NUM_LIT>",
">",
"::",
"iterator",
"I",
"=",
"Indices",
".",
"begin",
"(",
")",
";",
"I",
"!=",
"Indices",
".",
"end",
"(",
")",
";",
"++",
"I",
")",
"Ops",
".",
"push_back",
"(",
"DAG",
".",
"g... |
GCC | pa | CPP | next_suggestion | CPU | 13,682 | [
"}"
] | [
"fpr_reg_base",
"=",
"<NUM_LIT>",
"+",
"cum",
"->",
"words",
";",
"if",
"(",
"arg_size",
">",
"<NUM_LIT>",
"||",
"mode",
"==",
"BLKmode",
"||",
"(",
"type",
"&&",
"(",
"AGGREGATE_TYPE_P",
"(",
"type",
")",
"||",
"TREE_CODE",
"(",
"type",
")",
"==",
"CO... |
LLVM | X86 | CPP | stmt_completion | CPU | 13,683 | [
"<STR_LIT>",
")",
";"
] | [
"assert",
"(",
"STi",
"<",
"StackTop",
"&&",
"<STR_LIT>",
"Access past stack top!"
] |
GCC | arm | MD | stmt_completion | CPU | 13,684 | [
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>"
] |
GCC | sparc | MD | next_suggestion | CPU | 13,685 | [
"<STR_LIT>"
] | [
"(",
"unspec",
":",
"DI",
"[",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
"]",
"UNSPEC_SUBV",
")",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 13,686 | [
"getComputePGMRSrc2",
"(",
")",
")",
";"
] | [
"const",
"GCNSubtarget",
"&",
"ST",
"=",
"MF",
".",
"getSubtarget",
"<",
"GCNSubtarget",
">",
"(",
")",
";",
"MD",
"->",
"setRsrc1",
"(",
"CallingConv",
"::",
"AMDGPU_CS",
",",
"CurrentProgramInfo",
".",
"getPGMRSrc1",
"(",
"CallingConv",
"::",
"AMDGPU_CS",
... |
GCC | alpha | CPP | next_suggestion | MPU | 13,687 | [
"*",
"p0",
"=",
"i0",
";"
] | [
"i1",
"=",
"-",
"(",
"i0",
"<",
"<NUM_LIT>",
")",
";",
"}",
"else",
"if",
"(",
"HOST_BITS_PER_WIDE_INT",
">=",
"<NUM_LIT>",
")",
"{",
"i0",
"=",
"CONST_DOUBLE_LOW",
"(",
"x",
")",
";",
"i1",
"=",
"-",
"(",
"i0",
"<",
"<NUM_LIT>",
")",
";",
"}",
"... |
LLVM | X86 | CPP | next_suggestion | CPU | 13,688 | [
"Align",
"EltAlign",
";"
] | [
"if",
"(",
"MaxAlign",
"==",
"<NUM_LIT>",
")",
"return",
";",
"if",
"(",
"VectorType",
"*",
"VTy",
"=",
"dyn_cast",
"<",
"VectorType",
">",
"(",
"Ty",
")",
")",
"{",
"if",
"(",
"VTy",
"->",
"getPrimitiveSizeInBits",
"(",
")",
".",
"getFixedValue",
"(",... |
GCC | aarch64 | MD | stmt_completion | CPU | 13,689 | [
":",
"SI",
"<NUM_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"VSDQ_I",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"VSDQ_I",
"[",
"(",
"match_operand",
":",
"VSDQ_I",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 13,690 | [
"return",
"true",
";"
] | [
"if",
"(",
"(",
"<NUM_LIT>",
"-",
"NewSH",
")",
"!=",
"MEMI",
")",
"return",
"false",
";",
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"Converting pair: ",
"<STR_LIT>",
")",
";",
"LLVM_DEBUG",
"(",
"SrcMI",
"->",
"dump",
"(",
")",
")",
";",... |
LLVM | PTX | CPP | next_suggestion | GPU | 13,691 | [
"ParseSubtargetFeatures",
"(",
"FS",
",",
"TARGET",
")",
";"
] | [
"PTXSubtarget",
"::",
"PTXSubtarget",
"(",
"const",
"std",
"::",
"string",
"&",
"TT",
",",
"const",
"std",
"::",
"string",
"&",
"FS",
")",
":",
"PTXShaderModel",
"(",
"PTX_SM_1_0",
")",
",",
"PTXVersion",
"(",
"PTX_VERSION_1_4",
")",
",",
"SupportsDouble",
... |
GCC | xtensa | MD | next_suggestion | MPU | 13,692 | [
"rtx",
"temp",
"=",
"gen_reg_rtx",
"(",
"SImode",
")"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"not",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 13,693 | [
"<STR_LIT>",
"::",
"<STR_LIT>",
"CC",
"=",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"DefMI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getImm",
"(",
")",
";"
] | [
"IsNegativeBranch",
"=",
"true",
";",
"break",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"TargetBBInMI",
"=",
"<NUM_LIT>",
";",
"IsTestAndBranch",
"=",
"true",
";",
"break",
";",
"case",
"<STR_LIT>",
"::",
... |
GCC | rs6000 | CPP | stmt_completion | CPU | 13,694 | [
"_",
"_",
"P",
")",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_loadu_pd",
"(",
"double",
"const",
"*",
"_",
"_",
"P",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 13,695 | [
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"L2_loadbsw2_io",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"s31_1Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_17e0d2cd",
",",
"TypeLD",
">",
",",
"Enc_de0214"... |
LLVM | ARM | CPP | stmt_completion | CPU | 13,696 | [
"<STR_LIT>",
")",
";"
] | [
"void",
"addThumbMemPCOperands",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"N",
")",
"const",
"{",
"assert",
"(",
"N",
"==",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Invalid number of operands!",
"<STR_LIT>",
")",
";",
"if",
"(",
"isImm",
"(",
")",
")",
"{",
"c... |
GCC | aarch64 | MD | next_suggestion | CPU | 13,697 | [
"<STR_LIT>"
] | [
"(",
"match_operand",
":",
"PTR",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"PTR",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"UNSPEC_GOTSMALLPIC",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | X86 | CPP | program_repair | CPU | 13,698 | [
"<FIXS>",
"auto",
"ProcessUNPCKToIntDomain",
"=",
"[",
"&",
"]",
"(",
"unsigned",
"NewOpc",
")",
"->",
"bool",
"{",
"<FIXE>"
] | [
"return",
"true",
";",
"}",
";",
"<BUGS>",
"auto",
"ProcessUNPCKPDToIntDomain",
"=",
"[",
"&",
"]",
"(",
"unsigned",
"NewOpc",
")",
"->",
"bool",
"{",
"<BUGE>"
] |
LLVM | Cpu0 | CPP | stmt_completion | CPU | 13,699 | [
";"
] | [
"bool",
"useSmallSection",
"(",
")",
"const",
"{",
"return",
"UseSmallSection"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.