Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
AMDGPU
TD
program_repair
GPU
13,500
[ "<FIXS>", "defm", "V_LDEXP_F64", ":", "VOP3Inst", "<STR_LIT>", ",", "VOP3_Profile", "VOP_F64_F64_I32", ">", ",", "AMDGPUldexp", ">", ";", "<FIXE>", "<FIXS>", "defm", "V_DIV_SCALE_F32", ":", "VOP3Inst_Pseudo_Wrapper", "<STR_LIT>", ",", "VOP3b_F32_I1_F32_F32_F32", ">", ...
[ "let", "SchedRW", "=", "[", "WriteDoubleAdd", "]", ",", "FPDPRounding", "=", "<NUM_LIT>", "in", "{", "defm", "V_DIV_FIXUP_F64", ":", "VOP3Inst", "<STR_LIT>", ",", "VOP3_Profile", "VOP_F64_F64_F64_F64", ">", ",", "AMDGPUdiv_fixup", ">", ";", "<BUGS>", "defm", "V_...
GCC
ia64
CPP
stmt_completion
CPU
13,501
[ "tls_kind", "=", "SYMBOL_REF_TLS_MODEL", "(", "addr", ")", ";" ]
[ "if", "(", "GET_CODE", "(", "addr", ")", "==", "CONST", ")", "{", "if", "(", "GET_CODE", "(", "XEXP", "(", "addr", ",", "<NUM_LIT>", ")", ")", "==", "PLUS", "&&", "GET_CODE", "(", "XEXP", "(", "XEXP", "(", "addr", ",", "<NUM_LIT>", ")", ",", "<NU...
LLVM
Patmos
CPP
stmt_completion
VLIW
13,502
[ "lower_bound", "(", "N", ")", ";" ]
[ "return", "N", "->", "G", "->", "Edges", "." ]
GCC
avr
CPP
code_generation
MPU
13,503
[ "static", "int", "interrupt_function_p", "(", "tree", "func", ")", "{", "tree", "a", ";", "if", "(", "TREE_CODE", "(", "func", ")", "!=", "FUNCTION_DECL", ")", "return", "<NUM_LIT>", ";", "a", "=", "lookup_attribute", "(", "<STR_LIT>", "interrupt", "<STR_LIT...
[ "Return", "nonzero", "if", "FUNC", "is", "an", "interrupt", "function", "as", "specified", "by", "the", "``", "interrupt", "''", "attribute", "." ]
LLVM
AArch64
TD
stmt_completion
CPU
13,504
[ "<", "<NUM_LIT>", ">", ";" ]
[ "def", "SImm8Operand", ":", "SImmOperand" ]
LLVM
Mips
TD
stmt_completion
CPU
13,505
[ "ROWD", ":", "$", "wd", ",", "(", "OpNode", "ROWS", ":", "$", "ws", ",", "ROWT", ":", "$", "wt", ")", ")", "]", ">", ";" ]
[ "class", "MSA_VEC_PSEUDO_BASE", "<", "SDPatternOperator", "OpNode", ",", "RegisterOperand", "ROWD", ",", "RegisterOperand", "ROWS", "=", "ROWD", ",", "RegisterOperand", "ROWT", "=", "ROWD", ">", ":", "MSAPseudo", "<", "(", "outs", "ROWD", ":", "$", "wd", ")", ...
GCC
iq2000
MD
program_repair
CPU
13,506
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "pc", ")" ]
LLVM
ARM
TD
stmt_completion
CPU
13,507
[ ",", "SDTCisFP", "<", "<NUM_LIT>", ">", "]", ">", ";" ]
[ "def", "SDT_VMOVrh", ":", "SDTypeProfile", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "[", "SDTCisVT", "<", "<NUM_LIT>", ",", "i32", ">" ]
LLVM
VideoCore4
CPP
next_suggestion
DSP
13,508
[ "}" ]
[ "SDNode", "*", "Node", "=", "Op", ".", "getNode", "(", ")", ";", "EVT", "VT", "=", "Node", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "SDValue", "InChain", "=", "Node", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "VAListPtr", "=",...
GCC
arm
CPP
stmt_completion
CPU
13,509
[ ")", ";" ]
[ "return", "(", "int8x16_t", ")", "_", "_", "builtin_neon_vnegv16qi", "(", "_", "_", "a" ]
LLVM
X86
CPP
next_suggestion
CPU
13,510
[ "for", "(", "const", "auto", "&", "Ty", ":", "{", "v4s32", ",", "v2s64", "}", ")", "{" ]
[ "if", "(", "!", "Subtarget", ".", "hasSSE1", "(", ")", ")", "return", ";", "const", "LLT", "s32", "=", "LLT", "::", "scalar", "(", "<NUM_LIT>", ")", ";", "const", "LLT", "s64", "=", "LLT", "::", "scalar", "(", "<NUM_LIT>", ")", ";", "const", "LLT",...
LLVM
X86
CPP
next_suggestion
CPU
13,511
[ "if", "(", "IsND", ")", "MI", ".", "tieOperands", "(", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";" ]
[ "unsigned", "AsmComment", ";", "switch", "(", "NewDesc", ".", "TSFlags", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", "{", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "AsmComment", "=", "X86", "::", "AC_EVEX_2_LEGACY", ";", "break", ";", "case", "<STR_LIT>", "...
GCC
s390
MD
next_suggestion
MPU
13,512
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ior", ":", "GPR", "(", "and", ":", "GPR", "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "GPR", ...
LLVM
AMDGPU
TD
program_repair
GPU
13,513
[ "<FIXS>", "def", "V_SAD_U8", ":", "VOP3Inst", "<STR_LIT>", ",", "VOP3Clamp_Profile", "VOP_I32_I32_I32_I32", ">", ">", ";", "def", "V_SAD_HI_U8", ":", "VOP3Inst", "<STR_LIT>", ",", "VOP3Clamp_Profile", "VOP_I32_I32_I32_I32", ">", ">", ";", "def", "V_SAD_U16", ":", ...
[ "def", "V_MED3_F32", ":", "VOP3Inst", "<STR_LIT>", ",", "VOP3_Profile", "VOP_F32_F32_F32_F32", ">", ",", "AMDGPUfmed3", ">", ";", "def", "V_MED3_I32", ":", "VOP3Inst", "<STR_LIT>", ",", "VOP3_Profile", "VOP_I32_I32_I32_I32", ">", ",", "AMDGPUsmed3", ">", ";", "def...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
13,514
[ ";" ]
[ "if", "(", "!", "F", "->", "hasFnAttribute", "(", "<STR_LIT>", "wasm-import-name", "<STR_LIT>", ")", ")", "{", "llvm", "::", "AttrBuilder", "B", "(", "M", "->", "getContext", "(", ")", ")", ";", "B", ".", "addAttribute", "(", "<STR_LIT>", "wasm-import-name...
GCC
aarch64
CPP
next_suggestion
CPU
13,515
[ "}" ]
[ "vreinterpretq_p64_f64", "(", "float64x2_t", "_", "_", "a", ")", "{", "return", "(", "poly64x2_t", ")", "_", "_", "a", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
13,516
[ "return", "&", "AMDGPU", "::", "VReg_1024_Align2RegClass", ";" ]
[ "if", "(", "BitWidth", "<=", "<NUM_LIT>", ")", "return", "&", "AMDGPU", "::", "VReg_128_Align2RegClass", ";", "if", "(", "BitWidth", "<=", "<NUM_LIT>", ")", "return", "&", "AMDGPU", "::", "VReg_160_Align2RegClass", ";", "if", "(", "BitWidth", "<=", "<NUM_LIT>"...
LLVM
X86
CPP
stmt_completion
CPU
13,517
[ ",", "Opcode", ")", ";" ]
[ "static", "bool", "SupportedVectorShiftWithBaseAmnt", "(", "MVT", "VT", ",", "const", "X86Subtarget", "*", "Subtarget", ",", "unsigned", "Opcode", ")", "{", "return", "SupportedVectorShiftWithImm", "(", "VT", ",", "Subtarget" ]
LLVM
SystemZ
TD
stmt_completion
CPU
13,518
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "enc", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "BD2", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
13,519
[ "i", ")", ";" ]
[ "switch", "(", "IntNo", ")", "{", "case", "Intrinsic", "::", "wasm_tls_base", ":", "{", "MachineSDNode", "*", "TLSBase", "=", "CurDAG", "->", "getMachineNode", "(", "GlobalGetIns", ",", "DL", ",", "PtrVT", ",", "MVT", "::", "Other", ",", "CurDAG", "->", ...
LLVM
Hexagon
TD
next_suggestion
DSP
13,520
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";" ]
LLVM
Alpha
CPP
next_suggestion
MPU
13,521
[ "}" ]
[ "static", "int64_t", "get_ldah16", "(", "int64_t", "x", ")", "{", "int64_t", "y", "=", "x", "/", "IMM_MULT", ";", "if", "(", "x", "%", "IMM_MULT", ">", "IMM_HIGH", ")", "++", "y", ";", "return", "y", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
13,522
[ ",", "(", "NEGv2i32", "V64", ":", "$", "Rn", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "AArch64neg", "(", "v2i32", "V64", ":", "$", "Rn", ")", ")" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
13,523
[ "}" ]
[ "static", "bool", "isSpecialLLVMGlobalArrayForStaticInit", "(", "const", "GlobalVariable", "*", "GV", ")", "{", "return", "StringSwitch", "<", "bool", ">", "(", "GV", "->", "getName", "(", ")", ")", ".", "Cases", "(", "<STR_LIT>", "llvm.global_ctors", "<STR_LIT>...
GCC
mips
MD
stmt_completion
CPU
13,524
[ ")", ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "ior", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
Mips
TD
program_repair
CPU
13,525
[ "<FIXS>", "def", ":", "MipsPat", "(", "f32", "(", "sint_to_fp", "CPURegs", ":", "$", "src", ")", ")", ",", "(", "PseudoCVT_S_W", "CPURegs", ":", "$", "src", ")", ">", ";", "<FIXE>", "<FIXS>", "(", "PseudoCVT_D32_W", "CPURegs", ":", "$", "src", ")", "...
[ "def", ":", "MipsPat", "(", "f32", "fpimm0", ")", ",", "(", "MTC1", "ZERO", ")", ">", ";", "def", ":", "MipsPat", "(", "f32", "fpimm0neg", ")", ",", "(", "FNEG_S", "(", "MTC1", "ZERO", ")", ")", ">", ";", "<BUGS>", "def", ":", "MipsPat", "(", "...
LLVM
ARM64
TD
next_suggestion
CPU
13,526
[ "}", "]", ">", "{", "let", "ParserMatchClass", "=", "Imm0_31Operand", ";" ]
[ "def", "imm0_31", ":", "Operand", "<", "i64", ">", ",", "ImmLeaf", "<", "i64", ",", "[", "{", "return", "(", "(", "uint64_t", ")", "Imm", ")", "<", "<NUM_LIT>", ";" ]
GCC
rs6000
CPP
stmt_completion
CPU
13,527
[ "_", "_", "mask", ")", ")", ";" ]
[ "_", "_", "m128", "_", "_", "a", ",", "_", "_", "c", ";", "static", "const", "_", "_", "vector", "unsigned", "int", "_", "_", "mask", "=", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ";", "_", "_", "a", "=", "ve...
LLVM
X86
CPP
program_repair
CPU
13,528
[ "<FIXS>", "uint64_t", "Disp", "=", "AM", ".", "Disp", "+", "AddVal", "->", "getSExtValue", "(", ")", "*", "<FIXE>" ]
[ "Reg", "=", "MulVal", ".", "getNode", "(", ")", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "ConstantSDNode", "*", "AddVal", "=", "cast", "ConstantSDNode", ">", "(", "MulVal", ".", "getNode", "(", ")", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ...
GCC
pru
CPP
next_suggestion
CPU
13,529
[ "HOST_WIDE_INT", "ival", "=", "INTVAL", "(", "pru_to_int_mode", "(", "op", ")", ")", ";" ]
[ "switch", "(", "letter", ")", "{", "case", "<NUM_LIT>", ":", "fprintf", "(", "file", ",", "<STR_LIT>", "%s", "<STR_LIT>", ",", "pru_comparison_str", "(", "cond", ")", ")", ";", "return", ";", "case", "'", "P", "'", ":", "fprintf", "(", "file", ",", "...
LLVM
Hexagon
CPP
stmt_completion
DSP
13,530
[ "MF", ")", "{" ]
[ "void", "HCE", "::", "collect", "(", "MachineFunction", "&", "MF", ")", "{", "Extenders", ".", "clear", "(", ")", ";", "for", "(", "MachineBasicBlock", "&", "MBB", ":" ]
GCC
spu
MD
next_suggestion
MPU
13,531
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "VCMPU", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "if_then_else", ":", "VCMPU", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", ":", "VCMPU", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", "...
LLVM
Hexagon
TD
next_suggestion
DSP
13,532
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
13,533
[ "=", "Reg", ";" ]
[ "I", "!=", "E", ";", "++", "I", ")", "{", "const", "MachineOperand", "&", "MO", "=", "*", "I", ";", "if", "(", "!", "MO", ".", "isReg", "(", ")", ")", "continue", ";", "if", "(", "MO", ".", "isDef", "(", ")", ")", "{", "Register", "Reg", "=...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
13,534
[ "MF", ".", "getRegInfo", "(", ")", ".", "addLiveIn", "(", "WebAssembly", "::", "EXPR_STACK", ")", ";" ]
[ "bool", "SameBlock", "=", "Def", "->", "getParent", "(", ")", "==", "&", "MBB", ";", "bool", "CanMove", "=", "SameBlock", "&&", "IsSafeToMove", "(", "Def", ",", "Insert", ",", "AA", ",", "LIS", ",", "MRI", ")", "&&", "!", "TreeWalker", ".", "IsOnStac...
LLVM
Mips
TD
stmt_completion
CPU
13,535
[ "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "class", "FDIV_S_MMR6_ENC", ":", "POOL32F_ARITH_FM_MMR6", "<", "<STR_LIT>", "," ]
GCC
rs6000
CPP
stmt_completion
CPU
13,536
[ "m128", ")", "vf1", ";" ]
[ "const", "_", "_", "vector", "unsigned", "short", "zero", "=", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ";", "_", "_", "vector", "unsigned", "short"...
GCC
tilepro
MD
next_suggestion
VLIW
13,537
[ "(", "clobber", "(", "reg", ":", "SI", "TILEPRO_NETORDER_REG", ")", ")", "]" ]
[ "(", "reg", ":", "SI", "TILEPRO_NETORDER_REG", ")", "]", "UNSPEC_NETWORK_SEND", ")" ]
LLVM
Mips
CPP
code_generation
CPU
13,538
[ "bool", "MipsLongBranch", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "F", ")", "{", "if", "(", "(", "TM", ".", "getRelocationModel", "(", ")", "==", "Reloc", "::", "PIC_", ")", "&&", "TM", ".", "getSubtarget", "<", "MipsSubtarget", ">", "("...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
AArch64
CPP
next_suggestion
CPU
13,539
[ "}" ]
[ "bool", "AArch64TargetLowering", "::", "combineRepeatedFPDivisors", "(", "unsigned", "NumUsers", ")", "const", "{", "return", "NumUsers", ">", "<NUM_LIT>", ";" ]
GCC
rs6000
MD
stmt_completion
CPU
13,540
[ "]", ")" ]
[ "(", "define_mode_iterator", "SFDF2", "[", "SF", "DF" ]
GCC
aarch64
MD
next_suggestion
CPU
13,541
[ "(", "match_operand", ":", "V8HF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "fma", ":", "V4SF", "(", "float_extend", ":", "V4SF", "(", "neg", ":", "V4HF", "(", "vec_select", ":", "V4HF", "(", "match_operand", ":", "V8HF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V8HF", "<NUM_LIT>", "<STR_LIT>", ...
LLVM
X86
CPP
stmt_completion
CPU
13,542
[ ")", ";" ]
[ "CodeModel", "::", "Model", "M", "=", "getTargetMachine", "(", ")", ".", "getCodeModel", "(", ")", ";", "if", "(", "Subtarget", "->", "isPICStyleRIPRel", "(", ")", "&&", "(", "M", "==", "CodeModel", "::", "Small", "||", "M", "==", "CodeModel", "::", "K...
LLVM
CSKY
CPP
stmt_completion
CPU
13,543
[ "false", ";" ]
[ "if", "(", "parseOperand", "(", "Operands", ",", "Name", ")", ")", "return", "true", ";", "while", "(", "getLexer", "(", ")", ".", "is", "(", "AsmToken", "::", "Comma", ")", ")", "{", "getLexer", "(", ")", ".", "Lex", "(", ")", ";", "if", "(", ...
GCC
sh
MD
next_suggestion
CPU
13,544
[ "{" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "div", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_L...
LLVM
AMDGPU
CPP
code_generation
GPU
13,545
[ "void", "AMDGPURegisterBankInfo", "::", "split64BitValueForMapping", "(", "MachineIRBuilder", "&", "B", ",", "SmallVector", "<", "unsigned", ",", "<NUM_LIT>", ">", "&", "Regs", ",", "unsigned", "Reg", ")", "const", "{", "LLT", "S32", "=", "LLT", "::", "scalar"...
[ "Split", "64-bit", "value", "Reg", "into", "two", "32-bit", "halves", "and", "populate", "them", "into", "Regs", "." ]
GCC
rs6000
MD
next_suggestion
CPU
13,546
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
13,547
[ ")", ":", "(", "IsSigned", "?", "<STR_LIT>", "::", "<STR_LIT>", ":", "<STR_LIT>", "::", "<STR_LIT>", ")", ";" ]
[ "Flags", ".", "setNoFPExcept", "(", "Op", "->", "getFlags", "(", ")", ".", "hasNoFPExcept", "(", ")", ")", ";", "bool", "IsSingle", "=", "Op", ".", "getValueType", "(", ")", "==", "MVT", "::", "f32", "&&", "Subtarget", ".", "hasFPCVT", "(", ")", ";",...
LLVM
PIC16
CPP
next_suggestion
MPU
13,548
[ "}" ]
[ "virtual", "void", "getAnalysisUsage", "(", "AnalysisUsage", "&", "AU", ")", "const", "{", "AU", ".", "addPreservedID", "(", "MachineLoopInfoID", ")", ";", "AU", ".", "addPreservedID", "(", "MachineDominatorsID", ")", ";", "MachineFunctionPass", "::", "getAnalysis...
LLVM
AMDGPU
TD
stmt_completion
GPU
13,549
[ "=", "<STR_LIT>", ";" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "RenderMethod" ]
LLVM
AArch64
TD
stmt_completion
CPU
13,550
[ "$", "Rn", ")", ",", "(", "f64", "FPR64", ":", "$", "Rm", ")", ",", "(", "f64", "FPR64", ":", "$", "Ra", ")", ")", ")", "]", ">", "{" ]
[ "def", "Drrr", ":", "BaseThreeOperandFPData", "<", "isNegated", ",", "isSub", ",", "FPR64", ",", "asm", ",", "[", "(", "set", "FPR64", ":", "$", "Rd", ",", "(", "node", "(", "f64", "FPR64", ":" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
13,551
[ "}" ]
[ "bool", "AMDGPUTargetMachine", "::", "isNoopAddrSpaceCast", "(", "unsigned", "SrcAS", ",", "unsigned", "DestAS", ")", "const", "{", "return", "AMDGPU", "::", "isFlatGlobalAddrSpace", "(", "SrcAS", ")", "&&", "AMDGPU", "::", "isFlatGlobalAddrSpace", "(", "DestAS", ...
LLVM
ARM
CPP
code_generation
CPU
13,552
[ "RCPair", "ARMTargetLowering", "::", "getRegForInlineAsmConstraint", "(", "const", "TargetRegisterInfo", "*", "TRI", ",", "StringRef", "Constraint", ",", "MVT", "VT", ")", "const", "{", "if", "(", "Constraint", ".", "size", "(", ")", "==", "<NUM_LIT>", ")", "{...
[ "Given", "a", "physical", "register", "constraint", "(", "e.g", "." ]
GCC
i386
CPP
stmt_completion
CPU
13,553
[ "_", "artificial__", ")", ")", "_", "mm256_conflict_epi32", "(", "_", "_", "m256i", "_", "_", "A", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m256i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
13,554
[ "return", "Error", "(", "IDLoc", ",", "<STR_LIT>", "too few operands for instruction", "<STR_LIT>", ")", ";" ]
[ "MatchAndEmitInstruction", "(", "SMLoc", "IDLoc", ",", "unsigned", "&", "Opcode", ",", "SmallVectorImpl", "<", "MCParsedAsmOperand", "*", ">", "&", "Operands", ",", "MCStreamer", "&", "Out", ",", "unsigned", "&", "ErrorInfo", ",", "bool", "MatchingInlineAsm", ")...
LLVM
Hexagon
TD
next_suggestion
DSP
13,555
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pv4", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "II", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "II", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ...
LLVM
AArch64
CPP
program_repair
CPU
13,556
[ "<FIXS>", "Chain", "=", "DAG", ".", "getNode", "(", "CallOpc", ",", "DL", ",", "NodeTys", ",", "Ops", ")", ";", "<FIXE>" ]
[ "return", "Ret", ";", "}", "<BUGS>", "Chain", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "NodeTys", ",", "Ops", ")", ";", "<BUGE>", "DAG", ".", "addNoMergeSiteInfo", "(", "Chain", ".", "getNode", "(", ")", ",", "...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
13,557
[ "Sym", "->", "setType", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ";" ]
[ "}", "assert", "(", "!", "GV", "->", "isThreadLocal", "(", ")", ")", ";", "MCSymbolWasm", "*", "Sym", "=", "cast", "<", "MCSymbolWasm", ">", "(", "getSymbol", "(", "GV", ")", ")", ";", "if", "(", "!", "Sym", "->", "getType", "(", ")", ")", "{", ...
LLVM
X86
CPP
stmt_completion
CPU
13,558
[ "end", "(", "XMMArgRegs64Bit", ")", ")", ";" ]
[ "if", "(", "MF", ".", "getTarget", "(", ")", ".", "Options", ".", "UseSoftFloat", "||", "NoImplicitFloatOps", "||", "!", "Subtarget", "->", "hasSSE1", "(", ")", ")", "return", "None", ";", "static", "const", "MCPhysReg", "XMMArgRegs64Bit", "[", "]", "=", ...
GCC
i386
CPP
next_suggestion
CPU
13,559
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask_expandloadu_ps", "(", "_", "_", "m128", "_", "_", "W...
LLVM
X86
TD
program_repair
CPU
13,560
[ "<FIXS>", "TuningSlowUAMem16", ",", "TuningInsertVZEROUPPER", "<FIXE>" ]
[ "FeatureCMPXCHG16B", ",", "]", ",", "[", "<BUGS>", "FeatureSlowUAMem16", ",", "FeatureInsertVZEROUPPER", "<BUGE>", "]", ">", ";" ]
LLVM
AArch64
CPP
code_generation
CPU
13,561
[ "bool", "AArch64InstrInfo", "::", "getMemOpInfo", "(", "unsigned", "Opcode", ",", "unsigned", "&", "Scale", ",", "unsigned", "&", "Width", ",", "int64_t", "&", "MinOffset", ",", "int64_t", "&", "MaxOffset", ")", "{", "switch", "(", "Opcode", ")", "{", "def...
[ "Returns", "true", "if", "opcode", "Opc", "is", "a", "memory", "operation", "." ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
13,562
[ "const", "MachineOperand", "*", "VDataIn", "=", "TII", "->", "getNamedOperand", "(", "*", "MI", ",", "AMDGPU", "::", "OpName", "::", "vdata_in", ")", ";" ]
[ "bool", "IsStore", "=", "MI", "->", "mayStore", "(", ")", ";", "unsigned", "Opc", "=", "MI", "->", "getOpcode", "(", ")", ";", "int", "LoadStoreOp", "=", "IsStore", "?", "getOffsetMUBUFStore", "(", "Opc", ")", ":", "getOffsetMUBUFLoad", "(", "Opc", ")", ...
LLVM
X86
CPP
next_suggestion
CPU
13,563
[ "default", ":", "break", ";" ]
[ "Cond", "=", "DAG", ".", "getNode", "(", "ISD", "::", "SHL", ",", "DL", ",", "Cond", ".", "getValueType", "(", ")", ",", "Cond", ",", "DAG", ".", "getConstant", "(", "ShAmt", ",", "MVT", "::", "i8", ")", ")", ";", "if", "(", "N", "->", "getNumV...
LLVM
SystemZ
CPP
code_generation
CPU
13,564
[ "void", "addExpr", "(", "MCInst", "&", "Inst", ",", "const", "MCExpr", "*", "Expr", ")", "const", "{", "if", "(", "!", "Expr", ")", "Inst", ".", "addOperand", "(", "MCOperand", "::", "CreateImm", "(", "<NUM_LIT>", ")", ")", ";", "else", "if", "(", ...
[ "Add", "a", "new", "MCExpr", "operand", "." ]
GCC
rs6000
CPP
stmt_completion
CPU
13,565
[ "_", "v4si", ")", "_", "_", "B", ",", "_", "_", "zero", ")", ")", ";" ]
[ "_", "_", "v4si", "_", "_", "selectneg", "=", "(", "_", "_", "v4si", ")", "vec_cmplt", "(", "(", "_", "_", "v4si", ")", "_", "_", "B", ",", "_", "_", "zero", ")", ";", "_", "_", "v4si", "_", "_", "selectpos", "=", "(", "_", "_", "v4si", "...
GCC
arm
MD
next_suggestion
CPU
13,566
[ "<STR_LIT>" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "match_operand", ":", "<", "V_elem", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VQ", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
LLVM
AArch64
CPP
next_suggestion
CPU
13,567
[ "if", "(", "Index", "==", "<NUM_LIT>", "&&", "(", "!", "HasRealUse", "||", "!", "Val", "->", "getScalarType", "(", ")", "->", "isIntegerTy", "(", ")", ")", ")", "return", "<NUM_LIT>", ";" ]
[ "std", "::", "pair", "<", "InstructionCost", ",", "MVT", ">", "LT", "=", "getTypeLegalizationCost", "(", "Val", ")", ";", "if", "(", "!", "LT", ".", "second", ".", "isVector", "(", ")", ")", "return", "<NUM_LIT>", ";", "if", "(", "LT", ".", "second",...
GCC
ia64
CPP
next_suggestion
CPU
13,568
[ "assemble_name", "(", "file", ",", "name", ")", ";" ]
[ "if", "(", "attr", ")", "attr", "=", "lookup_attribute", "(", "<STR_LIT>", "common_object", "<STR_LIT>", ",", "attr", ")", ";", "if", "(", "attr", ")", "{", "tree", "id", "=", "TREE_VALUE", "(", "TREE_VALUE", "(", "attr", ")", ")", ";", "const", "char"...
GCC
arm
CPP
stmt_completion
CPU
13,569
[ "_", "_", "b", ",", "mve_pred16_t", "_", "_", "p", ")", "{" ]
[ "_", "_", "arm_vmulq_x_n_u16", "(", "uint16x8_t", "_", "_", "a", ",", "uint16_t" ]
LLVM
PowerPC
TD
next_suggestion
CPU
13,570
[ "}" ]
[ "def", "PPCRegF8RCAsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "let", "PredicateMethod", "=", "<STR_LIT>", ";" ]
LLVM
ARM
CPP
program_repair
CPU
13,571
[ "<FIXS>", "if", "(", "Value", ">=", "<NUM_LIT>", ")", "{", "Ctx", ".", "reportError", "(", "Fixup", ".", "getLoc", "(", ")", ",", "<STR_LIT>", "out of range pc-relative fixup value", "<STR_LIT>", ")", ";", "<FIXE>" ]
[ "}", "Value", ">>=", "<NUM_LIT>", ";", "<BUGS>", "if", "(", "Ctx", "&&", "Value", ">=", "<NUM_LIT>", ")", "{", "Ctx", "->", "reportError", "(", "Fixup", ".", "getLoc", "(", ")", ",", "<STR_LIT>", "out of range pc-relative fixup value", "<STR_LIT>", ")", ";",...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
13,572
[ "ARGUMENTS", ",", "Idx", ")", ";" ]
[ "LIS", ".", "createAndComputeVirtRegInterval", "(", "NewReg", ")", ";", "MFI", ".", "stackifyVReg", "(", "NewReg", ")", ";", "ImposeStackOrdering", "(", "Clone", ")", ";", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", " - Cloned to ", "<STR_LIT>", ";...
LLVM
AArch64
TD
stmt_completion
CPU
13,573
[ "<NUM_LIT>", ";" ]
[ "class", "SignAuthZero", "<", "bits", "<", "<NUM_LIT>", ">", "opcode_prefix", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "string", "asm", ">", ":", "I", "<", "(", "outs", "GPR64", ":", "$", "Rd", ")", ",", "(", "ins", "GPR64", ":", "$", "sr...
LLVM
Cpu0
CPP
next_suggestion
CPU
13,574
[ "return", "false", ";" ]
[ "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Unexpected asm memory constraint", "<STR_LIT>", ")", ";", "case", "InlineAsm", "::", "Constraint_m", ":", "OutOps", ".", "push_back", "(", "Op", ")", ";" ]
LLVM
TriCore
CPP
stmt_completion
MPU
13,575
[ "TSInfo", ";" ]
[ "const", "TriCoreSelectionDAGInfo", "*", "getSelectionDAGInfo", "(", ")", "const", "override", "{", "return", "&" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
13,576
[ "::", "r600_read_local_size_x", ":" ]
[ "auto", "MFI", "=", "MF", ".", "getInfo", "<", "SIMachineFunctionInfo", ">", "(", ")", ";", "EVT", "VT", "=", "Op", ".", "getValueType", "(", ")", ";", "SDLoc", "DL", "(", "Op", ")", ";", "unsigned", "IntrinsicID", "=", "cast", "<", "ConstantSDNode", ...
GCC
rs6000
MD
stmt_completion
CPU
13,577
[ ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
PowerPC
TD
stmt_completion
CPU
13,578
[ "<NUM_LIT>", "}", "=", "RA", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "SH", ";", "bits", "<", "<NUM_LIT>", ">", "MBE", ";", "let", "Pattern", "=", "pattern", ";", "bit", "RC", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "RS", ";", "let", "Inst", "...
LLVM
TeeRISC
CPP
next_suggestion
CPU
13,579
[ "return", "createELFObjectWriter", "(", "MOTW", ",", "OS", ",", "true", ")", ";" ]
[ "MCObjectWriter", "*", "llvm", "::", "createTeeRISCELFObjectWriter", "(", "raw_ostream", "&", "OS", ",", "uint8_t", "OSABI", ")", "{", "MCELFObjectTargetWriter", "*", "MOTW", "=", "new", "TeeRISCELFObjectWriter", "(", "OSABI", ")", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
13,580
[ "let", "isPredicated", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpgti_t_jumpnv_nt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Ns8", ",", "u5_0Imm", ":", "$", "II", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_bd8382d1", ",", "TypeNCJ", ">", ",", ...
GCC
aarch64
MD
stmt_completion
CPU
13,581
[ ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
PowerPC
TD
stmt_completion
CPU
13,582
[ "<STR_LIT>", ";" ]
[ "def", "u1imm", ":", "Operand", "<", "i32", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "PPCU1ImmAsmOperand", ";", "let", "OperandType", "=" ]
GCC
bfin
CPP
code_generation
DSP
13,583
[ "void", "output_push_multiple", "(", "rtx", "insn", ",", "rtx", "*", "operands", ")", "{", "char", "buf", "[", "<NUM_LIT>", "]", ";", "int", "ok", ";", "ok", "=", "analyze_push_multiple_operation", "(", "PATTERN", "(", "insn", ")", ")", ";", "gcc_assert", ...
[ "Emit", "assembly", "code", "for", "one", "multi-register", "push", "described", "by", "INSN", ",", "with", "operands", "in", "OPERANDS", "." ]
GCC
ia64
MD
next_suggestion
CPU
13,584
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "mult", ":", "V4SI", "(", "zero_extend", ":", "V4SI", "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "zero_extend", ":", "V4SI", "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")"...
LLVM
ARM
CPP
program_repair
CPU
13,585
[ "<FIXS>", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "<FIXE>", "<FIXS>", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "<FIXE>", "<FIXS>", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "case", "<STR_LIT>", "::", "<STR_LIT>...
[ "unsigned", "NumBits", "=", "<NUM_LIT>", ";", "unsigned", "Scale", "=", "<NUM_LIT>", ";", "switch", "(", "AddrMode", ")", "{", "<BUGS>", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "{", "<BUGE>", "ImmIdx", "=", "FrameRegIdx", "+", "<NUM_LIT>", ";", "InstrOf...
GCC
rs6000
MD
stmt_completion
CPU
13,586
[ ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
tilegx
MD
next_suggestion
VLIW
13,587
[ "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "(", "unspec", ":", "DI", "[", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
CSKY
TD
stmt_completion
CPU
13,588
[ ":", "$", "imm16", ")", "]", ">", ";" ]
[ "def", "BR32", ":", "I_16_L", "<", "<NUM_LIT>", ",", "(", "outs", ")", ",", "(", "ins", "br_symbol", ":", "$", "imm16", ")", ",", "<STR_LIT>", ",", "[", "(", "br", "bb" ]
LLVM
ARM
CPP
next_suggestion
CPU
13,589
[ "}" ]
[ "EVT", "ValVT", "=", "TLI", "->", "getValueType", "(", "DL", ",", "ValTy", ")", ";", "EVT", "ResVT", "=", "TLI", "->", "getValueType", "(", "DL", ",", "ResTy", ")", ";", "if", "(", "ST", "->", "hasMVEIntegerOps", "(", ")", "&&", "ValVT", ".", "isSi...
LLVM
PowerPC
CPP
next_suggestion
CPU
13,590
[ "}" ]
[ "unsigned", "PPCTargetLowering", "::", "getNumRegistersForCallingConv", "(", "LLVMContext", "&", "Context", ",", "EVT", "VT", ")", "const", "{", "if", "(", "Subtarget", ".", "hasSPE", "(", ")", "&&", "VT", "==", "MVT", "::", "f64", ")", "return", "<NUM_LIT>"...
LLVM
ARM
CPP
code_generation
CPU
13,591
[ "Value", "*", "ARMTargetLowering", "::", "emitStoreConditional", "(", "IRBuilder", "<", ">", "&", "Builder", ",", "Value", "*", "Val", ",", "Value", "*", "Addr", ",", "AtomicOrdering", "Ord", ")", "const", "{", "Module", "*", "M", "=", "Builder", ".", "G...
[ "Perform", "a", "store-conditional", "operation", "to", "Addr", "." ]
LLVM
Hexagon
CPP
code_generation
DSP
13,592
[ "bool", "HexagonFrameLowering", "::", "restoreCalleeSavedRegisters", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MI", ",", "const", "std", "::", "vector", "<", "CalleeSavedInfo", ">", "&", "CSI", ",", "const", "TargetRegisterIn...
[ "restoreCalleeSavedRegisters", "-", "Issues", "instruction", "(", "s", ")", "to", "restore", "all", "callee", "saved", "registers", "and", "returns", "true", "if", "it", "is", "n't", "possible", "/", "profitable", "to", "do", "so", "by", "issuing", "a", "ser...
LLVM
AMDGPU
CPP
stmt_completion
GPU
13,593
[ "const", "override", "{" ]
[ "bool", "mergeStoresAfterLegalization", "(", "EVT", ")" ]
LLVM
Mips
TD
stmt_completion
CPU
13,594
[ ";" ]
[ "def", "II_DMFC2", ":", "InstrItinClass" ]
LLVM
Z80
CPP
next_suggestion
MPU
13,595
[ "}" ]
[ "case", "<NUM_LIT>", ":", "return", "<STR_LIT>", "\\tBLKP\\t", "<STR_LIT>", ";", "case", "<NUM_LIT>", ":", "return", "<STR_LIT>", "\\tBLKL\\t", "<STR_LIT>", ";" ]
GCC
pa
CPP
program_repair
CPU
13,596
[ "<FIXS>", "emit_move_insn", "(", "tmp", ",", "force_reg", "(", "Pmode", ",", "plus_constant", "(", "Pmode", ",", "r_tramp", ",", "<NUM_LIT>", ")", ")", ")", ";", "<FIXE>" ]
[ "tmp", "=", "adjust_address", "(", "m_tramp", ",", "Pmode", ",", "<NUM_LIT>", ")", ";", "<BUGS>", "emit_move_insn", "(", "tmp", ",", "force_reg", "(", "Pmode", ",", "plus_constant", "(", "r_tramp", ",", "<NUM_LIT>", ")", ")", ")", ";", "<BUGE>", "tmp", "...
LLVM
MSP430
CPP
next_suggestion
MPU
13,597
[ "}" ]
[ "}", "else", "{", "Shift", "=", "true", ";", "Invert", "=", "true", ";", "}", "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "Shift", "=", "true", ";", "break", ";", "}", "EVT", "VT", "=", "Op", ".", "getValueType", "(", ")", ";", "SD...
LLVM
Patmos
CPP
next_suggestion
VLIW
13,598
[ "case", "<NUM_LIT>", ":", "PrintBytes", "=", "PrintAllAsBytes", ";", "break", ";" ]
[ "case", "<NUM_LIT>", ":", "PrintBytes", "=", "PrintAsEncoded", ";", "break", ";", "case", "<NUM_LIT>", ":", "PrintBytes", "=", "PrintCallAsBytes", ";", "break", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
13,599
[ ")", ";" ]
[ "const", "MCInstrDesc", "&", "CopyDesc", "=", "TII", "->", "get", "(", "TargetOpcode", "::", "COPY", ")", ";", "const", "auto", "*", "Dest0", "=", "TII", "->", "getNamedOperand", "(", "*", "CI", ".", "I", ",", "AMDGPU", "::", "OpName", "::", "sdst", ...