Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
mips
CPP
stmt_completion
CPU
14,600
[ "amount", ")", ";" ]
[ "psrah_u", "(", "uint16x4_t", "s", ",", "uint8_t", "amount", ")", "{", "return", "_", "_", "builtin_loongson_psrah_u", "(", "s", "," ]
GCC
i386
CPP
program_repair
CPU
14,601
[ "<FIXS>", "int", "mask", "=", "vpternlog_redundant_operand_mask", "(", "operands", "[", "<NUM_LIT>", "]", ")", ";", "<FIXE>" ]
[ "voidsubstitute_vpternlog_operands", "(", "rtx", "*", "operands", ")", "{", "<BUGS>", "int", "mask", "=", "vpternlog_redundant_operand_mask", "(", "operands", ")", ";", "<BUGE>", "if", "(", "mask", "&", "<NUM_LIT>", ")", "operands", "[", "<NUM_LIT>", "]", "=", ...
GCC
i386
CPP
next_suggestion
CPU
14,602
[ "}" ]
[ "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "_", "crc32b", "(", "unsigned", "int", "_", "_", "C", ",", "unsigned", "char", "_", "_", "V", ")", "{", "...
GCC
visium
MD
stmt_completion
Virtual ISA
14,603
[ ")", ")", "]", ")", "]" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "parallel", "[", "(", "set", "(", "match_operand", ":", "BLK", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "BLK", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "use", "(", "match...
LLVM
Hexagon
CPP
stmt_completion
DSP
14,604
[ ")", "const", "override", "{" ]
[ "StringRef", "getPassName", "(" ]
GCC
pru
MD
next_suggestion
CPU
14,605
[ "(", "return", ")", "]", ")", "]" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "parallel", "[", "(", "call", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", ")" ]
GCC
romp
CPP
code_generation
MPU
14,606
[ "update_cc", "(", "BODY", ",", "INSN", ")", "{", "const", "char", "*", "p", ";", "\\", "\\", "fprintf", "(", "FILE", ",", "<STR_LIT>", "\\t.globl .oVncs\\n\\t.set .oVncs,0\\n", "<STR_LIT>", ")", ";", "\\", "fprintf", "(", "FILE", ",", "<STR_LIT>", "\\t.globl...
[ "Update", "the", "condition", "code", "from", "the", "insn", ".", "Look", "mostly", "at", "the", "first", "byte", "of", "the", "machine-specific", "insn", "description", "information", ".", "cc_state.value", "[", "12", "]", "refer", "to", "two", "possible", ...
GCC
loongarch
CPP
stmt_completion
CPU
14,607
[ "(", "_", "_", "m256i", "_", "<NUM_LIT>", ",", "_", "_", "m256i", "_", "<NUM_LIT>", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "_", "m256i", "_", "_", "lasx_xvmulwev_q_du" ]
GCC
aarch64
CPP
next_suggestion
CPU
14,608
[ "_", "_", "asm__", "(", "<STR_LIT>", "umlal %0.4s,%2.4h,%3.4h", "<STR_LIT>", ":", "<STR_LIT>", "=w", "<STR_LIT>", "(", "result", ")", ":", "<STR_LIT>", "<NUM_LIT>", "<STR_LIT>", "(", "a", ")", ",", "<STR_LIT>", "w", "<STR_LIT>", "(", "b", ")", ",", "<STR_LIT...
[ "vmlal_u16", "(", "uint32x4_t", "a", ",", "uint16x4_t", "b", ",", "uint16x4_t", "c", ")", "{", "uint32x4_t", "result", ";" ]
LLVM
Mips
CPP
stmt_completion
CPU
14,609
[ "::", "FeatureN32", ";" ]
[ "return", "STI", ".", "getFeatureBits", "(", ")", "&", "Mips" ]
LLVM
Hexagon
TD
next_suggestion
DSP
14,610
[ "let", "accessSize", "=", "ByteAccess", ";" ]
[ "def", "L2_loadrb_pcr", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ",", "IntRegs", ":", "$", "Rx32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rx32in", ",", "ModRegs", ":", "$", "Mu2", ")", ",", "<STR_LIT>", ",", "tc_44d3da28", ...
LLVM
ARM
CPP
next_suggestion
CPU
14,611
[ "}" ]
[ "assert", "(", "N", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Invalid number of operands!", "<STR_LIT>", ")", ";", "Inst", ".", "addOperand", "(", "MCOperand", "::", "createImm", "(", "unsigned", "(", "getMemBarrierOpt", "(", ")", ")", ")", ")", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
14,612
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", ...
LLVM
X86
TD
stmt_completion
CPU
14,613
[ ";" ]
[ "def", "ICXWriteResGroup20", ":", "SchedWriteRes", "<", "[", "ICXPort6", ",", "ICXPort0156", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>" ]
GCC
h8300
CPP
next_suggestion
MPU
14,614
[ "h8300_print_operand_address", "(", "file", ",", "mode", ",", "XEXP", "(", "addr", ",", "<NUM_LIT>", ")", ")", ";" ]
[ "h8300_print_operand_address", "(", "file", ",", "mode", ",", "XEXP", "(", "addr", ",", "<NUM_LIT>", ")", ")", ";", "fprintf", "(", "file", ",", "<STR_LIT>", ",", "<STR_LIT>", ")", ";", "switch", "(", "size", ")", "{", "case", "<NUM_LIT>", ":", "h8300_pr...
LLVM
AMDGPU
TD
next_suggestion
GPU
14,615
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "srsrc", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "offen", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idxen", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "glc", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "lds", ";", "let", "Inst", "{", "<...
LLVM
Hexagon
TD
stmt_completion
DSP
14,616
[ ">", "Rt32", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rs32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
14,617
[ "MVT", "::", "SimpleValueType", "SVT", "=", "ValVT", ".", "getSimpleVT", "(", ")", ".", "SimpleTy", ";" ]
[ "const", "EVT", "PtrVT", "=", "getPointerTy", "(", "MF", ".", "getDataLayout", "(", ")", ")", ";", "const", "unsigned", "LinkageSize", "=", "Subtarget", ".", "getFrameLowering", "(", ")", "->", "getLinkageSize", "(", ")", ";", "CCInfo", ".", "AllocateStack",...
LLVM
SystemZ
TD
next_suggestion
CPU
14,618
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "M1", ";" ]
[ "class", "InstSMI", "<", "bits", "<", "<NUM_LIT>", ">", "op", ",", "dag", "outs", ",", "dag", "ins", ",", "string", "asmstr", ",", "list", "<", "dag", ">", "pattern", ">", ":", "InstSystemZ", "<", "<NUM_LIT>", ",", "outs", ",", "ins", ",", "asmstr", ...
LLVM
AArch64
CPP
next_suggestion
CPU
14,619
[ "Result", "=", "DAG", ".", "getNode", "(", "ISD", "::", "BITCAST", ",", "DL", ",", "VT", ",", "Result", ")", ";" ]
[ "if", "(", "PassThru", "->", "isUndef", "(", ")", "||", "isZerosVector", "(", "PassThru", ".", "getNode", "(", ")", ")", ")", "PassThru", "=", "SDValue", "(", ")", ";", "if", "(", "VT", ".", "isFloatingPoint", "(", ")", "&&", "!", "IsFixedLength", ")...
LLVM
AArch64
CPP
stmt_completion
CPU
14,620
[ "InlineAsm", "::", "Constraint_Q", ";" ]
[ "if", "(", "ConstraintCode", "==", "<STR_LIT>", "Q", "<STR_LIT>", ")", "return" ]
LLVM
TOY
CPP
next_suggestion
CPU
14,621
[ "}" ]
[ "ISD", "::", "CondCode", "CC", "=", "cast", "<", "CondCodeSDNode", ">", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", "->", "get", "(", ")", ";", "SDValue", "LHS", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "RHS"...
LLVM
Hexagon
TD
stmt_completion
DSP
14,622
[ ";" ]
[ "def", "L2_loadrd_pci", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ",", "IntRegs", ":", "$", "Rx32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rx32in", ",", "s4_3Imm", ":", "$", "Ii", ",", "ModRegs", ":", "$", "Mu2", ")", ...
LLVM
Mips
TD
next_suggestion
CPU
14,623
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "rd", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "imm", ";" ]
LLVM
AMDGPU
TD
next_suggestion
GPU
14,624
[ "return", "CurDAG", "-", ">", "getTargetConstant", "(", "N", "-", ">", "getValueAPF", "(", ")", ".", "bitcastToAPInt", "(", ")", ".", "getZExtValue", "(", ")", ",", "SDLoc", "(", "N", ")", ",", "MVT", ":", ":", "i64", ")", ";" ]
[ "return", "CurDAG", "-", ">", "getTargetConstant", "(", "N", "-", ">", "get", "(", ")", ",", "SDLoc", "(", "N", ")", ",", "MVT", ":", ":", "i32", ")", ";", "}", "]", ">", ";", "def", "bitcast_fpimm_to_i32", ":", "SDNodeXForm", "<", "fpimm", ",", ...
LLVM
ARM64
TD
next_suggestion
CPU
14,625
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "...
LLVM
Hexagon
TD
stmt_completion
DSP
14,626
[ "=", "<NUM_LIT>", ";" ]
[ "def", "J2_jumprt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_85c9c08f", ",", "TypeJ", ">", ",", "Enc_88d4d9", ",", "PredNewRel", "{", "let", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
14,627
[ "}" ]
[ "case", "Instruction", "::", "InsertElement", ":", "{", "unsigned", "EltSize", "=", "DL", ".", "getTypeSizeInBits", "(", "cast", "<", "VectorType", ">", "(", "ValTy", ")", "->", "getElementType", "(", ")", ")", ";", "if", "(", "EltSize", "<", "<NUM_LIT>", ...
GCC
arm
MD
next_suggestion
CPU
14,628
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "ior", ":", "SI", "(", "and", ":", "SI", "(", "lshiftrt", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<S...
LLVM
Hexagon
TD
next_suggestion
DSP
14,629
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpgti_tp1_jump_t", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "u5_0Imm", ":", "$", "II", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_3d495a39", ",", "TypeCJ", ">", "...
GCC
mep
CPP
stmt_completion
CPU
14,630
[ "attrs", ")", "==", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "lookup_attribute", "(", "<STR_LIT>", "disinterrupt", "<STR_LIT>", ",", "attrs", ")", "==", "<NUM_LIT>", "&&", "lookup_attribute", "(", "<STR_LIT>", "interrupt", "<STR_LIT>", "," ]
LLVM
AArch64
CPP
next_suggestion
CPU
14,631
[ "if", "(", "OpMultiplierInst", "&&", "OpMultiplierInst", "->", "use_empty", "(", ")", ")", "OpMultiplierInst", "->", "eraseFromParent", "(", ")", ";" ]
[ "auto", "*", "IntrI", "=", "dyn_cast", "<", "IntrinsicInst", ">", "(", "I", ")", ";", "if", "(", "!", "IntrI", "||", "IntrI", "->", "getIntrinsicID", "(", ")", "!=", "Intrinsic", "::", "aarch64_sve_dup_x", ")", "return", "false", ";", "auto", "*", "Spl...
GCC
rs6000
CPP
stmt_completion
CPU
14,632
[ "&", "data", ",", "true", ")", ";" ]
[ "struct", "declare_alias_data", "data", "=", "{", "file", ",", "false", "}", ";", "RS6000_OUTPUT_BASENAME", "(", "file", ",", "name", ")", ";", "fputs", "(", "<STR_LIT>", ":\\n", "<STR_LIT>", ",", "file", ")", ";", "symtab_node", "::", "get", "(", "decl", ...
GCC
frv
CPP
code_generation
VLIW
14,633
[ "static", "void", "frv_optimize_membar_global", "(", "basic_block", "bb", ",", "struct", "frv_io", "*", "first_io", ",", "rtx", "membar", ")", "{", "struct", "frv_io", "this_io", ",", "next_io", ";", "edge", "succ", ";", "edge_iterator", "ei", ";", "FOR_EACH_E...
[ "See", "if", "MEMBAR", ",", "the", "last", "membar", "instruction", "in", "BB", ",", "can", "be", "removed", ".", "FIRST_IO", "[", "X", "]", "describes", "the", "first", "operation", "performed", "by", "basic", "block", "X", "." ]
GCC
arm
CPP
code_generation
CPU
14,634
[ "static", "void", "arm_function_arg_advance", "(", "cumulative_args_t", "pcum_v", ",", "machine_mode", "mode", ",", "const_tree", "type", ",", "bool", "named", ")", "{", "CUMULATIVE_ARGS", "*", "pcum", "=", "get_cumulative_args", "(", "pcum_v", ")", ";", "if", "...
[ "Update", "the", "data", "in", "PCUM", "to", "advance", "over", "an", "argument", "of", "mode", "MODE", "and", "data", "type", "TYPE", ".", "(", "TYPE", "is", "null", "for", "libcalls", "where", "that", "information", "may", "not", "be", "available", "."...
GCC
arm
MD
stmt_completion
CPU
14,635
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")", ")", ")", "(", "const_string" ]
LLVM
ARM
TD
stmt_completion
CPU
14,636
[ "#", "Bits", ";" ]
[ "let", "DiagnosticString", "=", "<STR_LIT>", "#", "Bits", ";", "let", "Name", "=", "<STR_LIT>" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
14,637
[ "removeInstr", "(", "TfrI", ")", ";" ]
[ "RR", ".", "Sub", "=", "<NUM_LIT>", ";", "}", "addRefToMap", "(", "RR", ",", "Map", ",", "Exec", ")", ";", "}", "}", "if", "(", "isRefInMap", "(", "RT", ",", "Defs", ",", "Exec_Then", ")", "||", "isRefInMap", "(", "RT", ",", "Uses", ",", "Exec_El...
GCC
i386
MD
next_suggestion
CPU
14,638
[ "(", "match_operand", ":", "VI8", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VI8", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "VI8" ]
LLVM
ARM
CPP
next_suggestion
CPU
14,639
[ "return", "BB", ";" ]
[ "MachineBasicBlock", "*", "exitMBB", "=", "MF", "->", "CreateMachineBasicBlock", "(", "LLVM_BB", ")", ";", "MF", "->", "insert", "(", "It", ",", "loopMBB", ")", ";", "MF", "->", "insert", "(", "It", ",", "exitMBB", ")", ";", "exitMBB", "->", "transferSuc...
GCC
aarch64
MD
next_suggestion
CPU
14,640
[ "<STR_LIT>" ]
[ "(", "match_operator", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "[", "(", "zero_extract", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mat...
GCC
aarch64
CPP
next_suggestion
CPU
14,641
[ "}" ]
[ "subrtx_iterator", "::", "array_type", "array", ";", "FOR_EACH_SUBRTX", "(", "iter", ",", "array", ",", "x", ",", "ALL", ")", "if", "(", "GET_CODE", "(", "*", "iter", ")", "==", "CONST_POLY_INT", ")", "return", "true", ";", "split_const", "(", "x", ",", ...
GCC
rs6000
MD
next_suggestion
CPU
14,642
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "XO", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "XO", "[", "(", "match_operand", ":", "V16QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ...
GCC
i386
MD
stmt_completion
CPU
14,643
[ "V8HI", "<STR_LIT>", ")" ]
[ "(", "V4SI", "<STR_LIT>", ")", "(", "V4SF", "<STR_LIT>", ")", "(", "V8SI", "<STR_LIT>", ")", "(", "V8SF", "<STR_LIT>", ")", "(", "V16SI", "<STR_LIT>", ")", "(", "V16SF", "<STR_LIT>", ")", "(", "V16QI", "<STR_LIT>", ")", "(" ]
GCC
alpha
CPP
code_generation
MPU
14,644
[ "static", "void", "unicosmk_output_module_name", "(", "FILE", "*", "file", ")", "{", "const", "char", "*", "name", "=", "lbasename", "(", "main_input_filename", ")", ";", "unsigned", "len", "=", "strlen", "(", "name", ")", ";", "char", "*", "clean_name", "...
[ "Output", "the", "module", "name", "for", ".ident", "and", ".end", "directives", ".", "We", "have", "to", "strip", "directories", "and", "add", "make", "sure", "that", "the", "module", "name", "starts", "with", "a", "letter", "or", "'", "$", "'", "." ]
LLVM
Hexagon
CPP
stmt_completion
DSP
14,645
[ "MachineInstr", "&", "MI", ")", "const", "{" ]
[ "unsigned", "HexagonInstrInfo", "::", "getMemAccessSize", "(", "const" ]
GCC
aarch64
MD
next_suggestion
CPU
14,646
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
Mips
CPP
stmt_completion
CPU
14,647
[ ")", ".", "IsN64", "(", ")", ";" ]
[ "getFrameRegister", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "const", "MipsSubtarget", "&", "Subtarget", "=", "MF", ".", "getSubtarget", "<", "MipsSubtarget", ">", "(", ")", ";", "const", "TargetFrameLowering", "*", "TFI", "=", "Subtarget...
LLVM
AArch64
TD
stmt_completion
CPU
14,648
[ "<NUM_LIT>", ";" ]
[ "def", "Xi", ":", "BaseMoveImmediate", "<", "opc", ",", "GPR64", ",", "movimm64_shift", ",", "asm", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}", "=" ]
GCC
c4x
CPP
stmt_completion
DSP
14,649
[ "(", "op", ")", ";" ]
[ "int", "c4x_H_constant", "(", "rtx", "op", ")", "{", "return", "c4x_immed_float_constant", "(", "op", ")", "&&", "c4x_immed_float_p" ]
LLVM
Hexagon
TD
stmt_completion
DSP
14,650
[ ",", "TypeALU32_3op", ">", ",", "Enc_bd6011", "{" ]
[ "def", "A2_combine_lh", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_5a2711e5" ]
GCC
bfin
CPP
program_repair
DSP
14,651
[ "<FIXS>", "||", "(", "!", "leaf_function_p", "(", ")", "&&", "call_used_or_fixed_reg_p", "(", "i", ")", ")", ")", ")", ")", "<FIXE>" ]
[ "if", "(", "saveall", "||", "(", "is_inthandler", "&&", "(", "df_regs_ever_live_p", "(", "i", ")", "<BUGS>", "||", "(", "!", "leaf_function_p", "(", ")", "&&", "call_used_regs", "[", "i", "]", ")", ")", ")", ")", "<BUGE>", "{", "if", "(", "i", "==", ...
GCC
msp430
MD
program_repair
MPU
14,652
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "]", "<FIXE>" ]
[ ")", "(", "define_expand", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<BUGE>", "<STR_LIT>", "<STR_...
LLVM
ARM64
TD
stmt_completion
CPU
14,653
[ "MovZSymbolG1AsmOperand", ";" ]
[ "let", "ParserMatchClass", "=" ]
GCC
s390
MD
next_suggestion
MPU
14,654
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "ior", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<ST...
GCC
epiphany
MD
next_suggestion
MPU
14,655
[ "(", "match_dup", "<NUM_LIT>", ")", ")", ")" ]
[ "(", "plus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
pa
CPP
code_generation
CPU
14,656
[ "static", "void", "store_reg", "(", "int", "reg", ",", "HOST_WIDE_INT", "disp", ",", "int", "base", ")", "{", "rtx", "dest", ",", "src", ",", "basereg", ";", "rtx_insn", "*", "insn", ";", "src", "=", "gen_rtx_REG", "(", "word_mode", ",", "reg", ")", ...
[ "Emit", "RTL", "to", "store", "REG", "at", "the", "memory", "location", "specified", "by", "BASE+DISP", ".", "Handle", "case", "where", "DISP", ">", "8k", "by", "using", "the", "add_high_const", "patterns", ".", "Note", "in", "DISP", ">", "8k", "case", "...
LLVM
Mips
CPP
code_generation
CPU
14,657
[ "int", "MipsAsmParser", "::", "tryParseRegister", "(", "StringRef", "Mnemonic", ")", "{", "const", "AsmToken", "&", "Tok", "=", "Parser", ".", "getTok", "(", ")", ";", "int", "RegNum", "=", "-", "<NUM_LIT>", ";", "if", "(", "Tok", ".", "is", "(", "AsmT...
[ "tryParseRegister", "-", "parse", "one", "register", "if", "possible" ]
LLVM
LC3
CPP
stmt_completion
CPU
14,658
[ ";" ]
[ "const", "uint32_t", "*", "LC3RegisterInfo", "::", "getCallPreservedMask", "(", "const", "MachineFunction", "&", "MF", ",", "CallingConv", "::", "ID", ")", "const", "{", "return", "CC_Save_RegMask" ]
LLVM
Mips
CPP
stmt_completion
CPU
14,659
[ "{" ]
[ "bool", "inMicroMipsMode", "(", ")", "const" ]
GCC
i386
CPP
stmt_completion
CPU
14,660
[ ",", "gseq", ")", ";" ]
[ "gimple_set_bb", "(", "convert_stmt", ",", "new", "_", "bb", ")", ";", "gimple_set_bb", "(", "return_stmt", ",", "new", "_", "bb", ")", ";", "pop_cfun", "(", ")", ";", "return", "new", "_", "bb", ";", "}", "while", "(", "predicate_chain", "!=", "NULL",...
LLVM
ARM64
TD
stmt_completion
CPU
14,661
[ "=", "dst2", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "V", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "...
LLVM
M88k
TD
next_suggestion
MPU
14,662
[ "defvar", "S2Prec", "=", "getFT", "<", "S2", ">", ".", "ret", ".", "prec", ";" ]
[ "foreach", "D", "=", "<NUM_LIT>", "-", "<NUM_LIT>", "in", "{", "foreach", "S1", "=", "<NUM_LIT>", "-", "<NUM_LIT>", "in", "{", "foreach", "S2", "=", "<NUM_LIT>", "-", "<NUM_LIT>", "in", "{", "let", "regfile", "=", "<NUM_LIT>", ",", "Predicates", "=", "["...
LLVM
AArch64
CPP
stmt_completion
CPU
14,663
[ "*", ">", "(", "TM", ")", "->", "isPBQPUsed", "(", ")", ")", "addPass", "(", "createAArch64A57FPLoadBalancing", "(", ")", ")", ";" ]
[ "if", "(", "TM", "->", "getOptLevel", "(", ")", "!=", "CodeGenOpt", "::", "None", "&&", "EnableDeadRegisterElimination", ")", "addPass", "(", "createAArch64DeadRegisterDefinitions", "(", ")", ")", ";", "if", "(", "TM", "->", "getOptLevel", "(", ")", "!=", "C...
GCC
arm
CPP
code_generation
CPU
14,664
[ "inline", "unsigned", "int", "function_base", "::", "call_properties", "(", "const", "function_instance", "&", "instance", ")", "const", "{", "unsigned", "int", "flags", "=", "<NUM_LIT>", ";", "if", "(", "instance", ".", "type_suffix", "(", "<NUM_LIT>", ")", "...
[ "Default", "implementation", "of", "function_base", ":", ":call_properties", ",", "with", "conservatively", "correct", "behavior", "for", "floating-point", "instructions", "." ]
GCC
aarch64
CPP
program_repair
CPU
14,665
[ "<FIXS>", "switch", "(", "aarch_ra_sign_key", ")", "<FIXE>", "<FIXS>", "case", "AARCH_KEY_A", ":", "<FIXE>", "<FIXS>", "case", "AARCH_KEY_B", ":", "<FIXE>" ]
[ "if", "(", "aarch64_return_address_signing_enabled", "(", ")", "&&", "(", "for_sibcall", "||", "!", "TARGET_ARMV8_3", ")", ")", "{", "<BUGS>", "switch", "(", "aarch64_ra_sign_key", ")", "<BUGE>", "{", "<BUGS>", "case", "AARCH64_KEY_A", ":", "<BUGE>", "insn", "="...
GCC
aarch64
CPP
stmt_completion
CPU
14,666
[ "a", ";" ]
[ "return", "(", "poly128_t", ")", "_", "_" ]
LLVM
AArch64
CPP
program_repair
CPU
14,667
[ "<FIXS>", "unsigned", "getCFInstrCost", "(", "unsigned", "Opcode", ",", "TTI", "::", "TargetCostKind", "CostKind", ",", "const", "Instruction", "*", "I", "=", "nullptr", ")", ";", "<FIXE>" ]
[ "int", "getExtractWithExtendCost", "(", "unsigned", "Opcode", ",", "Type", "*", "Dst", ",", "VectorType", "*", "VecTy", ",", "unsigned", "Index", ")", ";", "<BUGS>", "unsigned", "getCFInstrCost", "(", "unsigned", "Opcode", ",", "TTI", "::", "TargetCostKind", "...
LLVM
ARM
TD
next_suggestion
CPU
14,668
[ "def", "gi_vfp_f64imm", ":", "GICustomOperandRenderer", "<", "<STR_LIT>", ">", ",", "GISDNodeXFormEquiv", "<", "vfp_f64imm_xform", ">", ";" ]
[ "uint32_t", "enc", "=", "ARM_AM", ":", ":", "getFP64Imm", "(", "InVal", ")", ";", "return", "CurDAG", "-", ">", "getTargetConstant", "(", "enc", ",", "SDLoc", "(", "N", ")", ",", "MVT", ":", ":", "i32", ")", ";", "}", "]", ">", ";" ]
LLVM
DLX
CPP
stmt_completion
CPU
14,669
[ ":" ]
[ "case", "LPCC", "::", "ICC_F", ":", "return", "<STR_LIT>", "f", "<STR_LIT>", ";", "case", "LPCC", "::", "ICC_NE", ":", "return", "<STR_LIT>", "ne", "<STR_LIT>", ";", "case", "LPCC", "::", "ICC_EQ", ":", "return", "<STR_LIT>", "eq", "<STR_LIT>", ";", "case"...
LLVM
ARM
TD
next_suggestion
CPU
14,670
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Qn", "{", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Qn", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "U", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "size", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Qn", "{", "<NUM_L...
LLVM
ARM
TD
stmt_completion
CPU
14,671
[ "<NUM_LIT>", ",", "v8i8", ">", ",", "SDTCisVT", "<", "<NUM_LIT>", ",", "v8i8", ">", "]", ">", ";" ]
[ "def", "SDTARMVTBL1", ":", "SDTypeProfile", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "[", "SDTCisVT", "<", "<NUM_LIT>", ",", "v8i8", ">", ",", "SDTCisVT", "<" ]
GCC
mips
MD
program_repair
CPU
14,672
[ "<FIXS>", "(", "UNSPEC_CONSTTABLE_INT", "\t", "<NUM_LIT>", ")", "(", "UNSPEC_CONSTTABLE_FLOAT", "\t", "<NUM_LIT>", ")", "(", "UNSPEC_ALIGN", "\t", "\t", "<NUM_LIT>", ")", "<FIXE>" ]
[ "(", "UNSPEC_CPRESTORE", "\t", "\t", "<NUM_LIT>", ")", "(", "UNSPEC_EH_RECEIVER", "\t", "\t", "<NUM_LIT>", ")", "(", "UNSPEC_EH_RETURN", "\t", "\t", "<NUM_LIT>", ")", "<BUGS>", "(", "UNSPEC_CONSTTABLE_QI", "\t", "<NUM_LIT>", ")", "(", "UNSPEC_CONSTTABLE_HI", "\t",...
LLVM
Hexagon
CPP
next_suggestion
DSP
14,673
[ "}" ]
[ "if", "(", "Opc", "==", "Instruction", "::", "Shl", "||", "Opc", "==", "Instruction", "::", "LShr", ")", "return", "Op", "!=", "I", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "return", "true", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
14,674
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "...
GCC
m32r
CPP
stmt_completion
MPU
14,675
[ ";" ]
[ "if", "(", "(", "mode", "==", "SImode", "||", "mode", "==", "SFmode", ")", "&&", "(", "GET_CODE", "(", "x", ")", "==", "PRE_INC", "||", "GET_CODE", "(", "x", ")", "==", "PRE_DEC", ")", "&&", "REG_P", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ...
LLVM
SPIRV
CPP
program_repair
Virtual ISA
14,676
[ "<FIXS>", "auto", "RegClass", "=", "GR", "->", "getRegClass", "(", "SpvType", ")", ";", "<FIXE>" ]
[ "if", "(", "auto", "*", "RC", "=", "MRI", ".", "getRegClassOrNull", "(", "Reg", ")", ")", "{", "MRI", ".", "setRegClass", "(", "NewReg", ",", "RC", ")", ";", "}", "else", "{", "<BUGS>", "auto", "RegClass", "=", "getRegClass", "(", "SpvType", ",", "...
LLVM
Sparc
CPP
next_suggestion
CPU
14,677
[ "}" ]
[ "assert", "(", "MI", ".", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", "||", "MI", ".", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "if", "(", "!", "Node", "->", "hasAnyUseOfValue", "(", "<NUM_LIT>", ")", ")",...
LLVM
LC3
CPP
stmt_completion
CPU
14,678
[ ")", ")", ";" ]
[ "const", "MCOperand", "&", "Op2", "=", "MI", "->", "getOperand", "(", "OpNum", "+", "<NUM_LIT>", ")", ";", "printRegName", "(", "O", ",", "Op1", ".", "getReg", "(" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
14,679
[ "return", "DAG", ".", "getNode", "(", "ISD", "::", "BITCAST", ",", "SL", ",", "ResultVT", ",", "Result", ")", ";" ]
[ "if", "(", "CIdx", "->", "getZExtValue", "(", ")", "==", "<NUM_LIT>", ")", "{", "Result", "=", "DAG", ".", "getNode", "(", "ISD", "::", "SRL", ",", "SL", ",", "MVT", "::", "i32", ",", "Result", ",", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",",...
LLVM
AArch64
CPP
next_suggestion
CPU
14,680
[ "}" ]
[ "if", "(", "WantResult", ")", "ResultReg", "=", "createResultReg", "(", "RC", ")", ";", "else", "ResultReg", "=", "Is64Bit", "?", "<STR_LIT>", "::", "<STR_LIT>", ":", "<STR_LIT>", "::", "<STR_LIT>", ";", "const", "MCInstrDesc", "&", "II", "=", "TII", ".", ...
LLVM
AArch64
TD
stmt_completion
CPU
14,681
[ "instregex", "<STR_LIT>", ")", ">", ";" ]
[ "def", ":", "InstRW", "<", "[", "KryoWrite_1cyc_XY_XY_216ln", "]", ",", "(" ]
GCC
arm
CPP
stmt_completion
CPU
14,682
[ "_", "a", ")", ";" ]
[ "union", "{", "float16x4x3_t", "_", "_", "i", ";", "_", "_", "builtin_neon_ei", "_", "_", "o", ";", "}", "_", "_", "rv", ";", "_", "_", "rv", ".", "_", "_", "o", "=", "_", "_", "builtin_neon_vld3v4hf", "(", "_" ]
GCC
i386
CPP
stmt_completion
CPU
14,683
[ "_", "m2", ")", ";" ]
[ "static", "_", "_", "inline", "_", "_", "m64", "_", "_", "attribute__", "(", "(", "_", "_", "always_inline__", ")", ")", "_", "m_pcmpeqd", "(", "_", "_", "m64", "_", "_", "m1", ",", "_", "_", "m64", "_", "_", "m2", ")", "{", "return", "_", "m...
GCC
sparc
CPP
next_suggestion
CPU
14,684
[ "sparc_n_global_fp_regs", "=", "n_global_fp_regs", ";" ]
[ "HOST_WIDE_INT", "frame_size", ",", "apparent_frame_size", ";", "int", "args_size", ",", "n_global_fp_regs", "=", "<NUM_LIT>", ";", "bool", "save_local_in_regs_p", "=", "false", ";", "unsigned", "int", "i", ";", "if", "(", "leaf_function", "&&", "!", "cfun", "->...
LLVM
PowerPC
CPP
stmt_completion
CPU
14,685
[ ";" ]
[ "bool", "SelectInlineAsmMemoryOperand", "(", "const", "SDValue", "&", "Op", ",", "char", "ConstraintCode", ",", "std", "::", "vector", "<", "SDValue", ">", "&", "OutOps", ")", "override", "{", "OutOps", ".", "push_back", "(", "Op", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
14,686
[ "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isIndirectBranch", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "InputType", "=", "<STR_LIT>"...
GCC
i386
MD
stmt_completion
CPU
14,687
[ ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
i386
CPP
program_repair
CPU
14,688
[ "<FIXS>", "if", "(", "need_prefix", "==", "indirect_thunk_prefix_bnd", ")", "<FIXE>", "<FIXS>", "if", "(", "need_prefix", "==", "indirect_thunk_prefix_bnd", ")", "<FIXE>" ]
[ "{", "if", "(", "ret_p", ")", "{", "<BUGS>", "if", "(", "need_bnd_p", ")", "<BUGE>", "ASM_GENERATE_INTERNAL_LABEL", "(", "name", ",", "<STR_LIT>", "LRTB", "<STR_LIT>", ",", "<NUM_LIT>", ")", ";", "elseASM_GENERATE_INTERNAL_LABEL", "(", "name", ",", "<STR_LIT>", ...
GCC
arm
MD
stmt_completion
CPU
14,689
[ "(", "<NUM_LIT>", "<", "<", "<NUM_LIT>", ")", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "unspec_volatile", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LI...
GCC
alpha
MD
stmt_completion
MPU
14,690
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "float_extend", ":", "DF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(...
LLVM
F2003f
CPP
code_generation
CPU
14,691
[ "bool", "F2003fFiMalkrz", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "F", ")", "{", "const", "F2003fInstrInfo", "&", "TII", "=", "*", "static_cast", "<", "const", "F2003fInstrInfo", "*", ">", "(", "F", ".", "getSubtarget", "(", ")", ".", "get...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
Mips
TD
stmt_completion
CPU
14,692
[ ">", ";" ]
[ "class", "NLZC_B_DESC", ":", "MSA_2R_DESC_BASE", "<", "<STR_LIT>", ",", "ctlz", ",", "MSA128BOpnd" ]
GCC
i386
MD
next_suggestion
CPU
14,693
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
AArch64
TD
stmt_completion
CPU
14,694
[ "src", ")", ")", ")", ",", "(", "v8i8", "FPR64", ":", "$", "src", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v8i8", "(", "bitconvert", "(", "f64", "FPR64", ":", "$" ]
LLVM
Hexagon
TD
stmt_completion
DSP
14,695
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "isCompare", "=", "<NUM_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "...
LLVM
Mips
TD
next_suggestion
CPU
14,696
[ "}" ]
[ "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "MipsJumpTargetAsmOperand", ";" ]
LLVM
PowerPC
CPP
program_repair
CPU
14,697
[ "<FIXS>", "if", "(", "DAG", ".", "getTarget", "(", ")", ".", "getDataLayout", "(", ")", "->", "isLittleEndian", "(", ")", ")", "{", "<FIXE>" ]
[ "bool", "PPC", "::", "isVMRGHShuffleMask", "(", "ShuffleVectorSDNode", "*", "N", ",", "unsigned", "UnitSize", ",", "unsigned", "ShuffleKind", ",", "SelectionDAG", "&", "DAG", ")", "{", "<BUGS>", "if", "(", "DAG", ".", "getSubtarget", "(", ")", ".", "getDataL...
GCC
i386
CPP
stmt_completion
CPU
14,698
[ "_", "F", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_set1_ps", "(", "float", "_" ]
GCC
i386
MD
next_suggestion
CPU
14,699
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]