Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
c6x
MD
next_suggestion
VLIW
14,700
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
mn10200
CPP
code_generation
MPU
14,701
[ "void", "expand_prologue", "(", ")", "{", "unsigned", "int", "size", "=", "total_frame_size", "(", ")", ";", "unsigned", "int", "outgoing_args_size", "=", "current_function_outgoing_args_size", ";", "int", "offset", ",", "i", ";", "zero_areg", "=", "NULL_RTX", "...
[ "Expand", "the", "prologue", "into", "RTL", "." ]
GCC
i386
CPP
stmt_completion
CPU
14,702
[ "m256i", "_", "_", "A", ",", "_", "_", "m256i", "_", "_", "B", ",", "_", "_", "m256i", "_", "_", "C", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m256i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_cmov_si256", "(", "_", "_" ]
GCC
arm
CPP
program_repair
CPU
14,703
[ "<FIXS>", "mode", "=", "GET_MODE", "(", "SET_DEST", "(", "x", ")", ")", ";", "*", "total", "=", "rtx_cost", "(", "SET_DEST", "(", "x", ")", ",", "mode", ",", "code", ",", "<NUM_LIT>", ",", "speed", ")", ";", "<FIXE>" ]
[ "if", "(", "TARGET_NEON", "&&", "MEM_P", "(", "SET_DEST", "(", "x", ")", ")", "&&", "GET_CODE", "(", "SET_SRC", "(", "x", ")", ")", "==", "VEC_SELECT", ")", "{", "<BUGS>", "*", "total", "=", "rtx_cost", "(", "SET_DEST", "(", "x", ")", ",", "code", ...
LLVM
X86
CPP
stmt_completion
CPU
14,704
[ ";" ]
[ "bool", "X86TargetLowering", "::", "allowTruncateForTailCall", "(", "Type", "*", "Ty1", ",", "Type", "*", "Ty2", ")", "const", "{", "if", "(", "!", "Ty1", "->", "isIntegerTy", "(", ")", "||", "!", "Ty2", "->", "isIntegerTy", "(", ")", ")", "return", "f...
LLVM
R600
CPP
stmt_completion
GPU
14,705
[ "V_MOV_B32_e64", ":" ]
[ "case", "AMDGPU", "::", "S_MOV_B64", ":", "case", "AMDGPU", "::", "V_MOV_B32_e32", ":", "case", "AMDGPU", "::" ]
LLVM
AArch64
CPP
program_repair
CPU
14,706
[ "<FIXS>", "MachineOutlinerNoLRSave", ",", "MachineOutlinerThunk", ",", "<FIXE>" ]
[ "enum", "MachineOutlinerClass", "{", "MachineOutlinerDefault", ",", "MachineOutlinerTailCall", ",", "<BUGS>", "MachineOutlinerNoLRSave", "<BUGE>", "}", ";", "enum", "MachineOutlinerMBBFlags", "{" ]
LLVM
X86
CPP
next_suggestion
CPU
14,707
[ "return", "Skip", ";" ]
[ "case", "X86", "::", "OR32mi8", ":", "case", "X86", "::", "OR64mi8", ":", "{", "MachineOperand", "ImmOp", "=", "MI", "->", "getOperand", "(", "X86", "::", "AddrNumOperands", ")", ";", "return", "ImmOp", ".", "getImm", "(", ")", "==", "-", "<NUM_LIT>", ...
LLVM
TPC
TD
next_suggestion
Virtual ISA
14,708
[ "let", "StepSel", "=", "<NUM_LIT>", ";" ]
[ "let", "InOperandList", "=", "!", "if", "(", "repeate_once", ",", "(", "ins", "SRF", ":", "$", "start", ",", "LoopBoundaryImm", ":", "$", "boundary", ",", "LoopStepImm", ":", "$", "step", ",", "Comparison", ":", "$", "cmp", ",", "brtarget", ":", "$", ...
LLVM
AArch64
CPP
next_suggestion
CPU
14,709
[ "}" ]
[ "SDValue", "Op0Hi", "=", "DAG", ".", "getNode", "(", "UnpkHi", ",", "dl", ",", "ScalableWidenedVT", ",", "Op0", ")", ";", "SDValue", "Op1Hi", "=", "DAG", ".", "getNode", "(", "UnpkHi", ",", "dl", ",", "ScalableWidenedVT", ",", "Op1", ")", ";", "Op0Lo",...
GCC
ia64
MD
next_suggestion
CPU
14,710
[ "<STR_LIT>" ]
[ "(", "neg", ":", "V2SF", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ...
LLVM
AArch64
TD
next_suggestion
CPU
14,711
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "def", "tvecshiftR32", ":", "Operand", "<", "i32", ">", ",", "TImmLeaf", "<", "i32", ",", "[", "{", "return", "(", "(", "(", "uint32_t", ")", "Imm", ")", ">", "<NUM_LIT>", ")", "&", "&", "(", "(", "(", "uint32_t", ")", "Imm", ")", "<", "<NUM_LIT>...
LLVM
SPIRV
TD
stmt_completion
Virtual ISA
14,712
[ "(", "ins", ")", ",", "<STR_LIT>", ">", ";" ]
[ "def", "OpTypeQueue", ":", "Op", "<", "<NUM_LIT>", ",", "(", "outs", "TYPE", ":", "$", "res", ")", "," ]
LLVM
ARM
CPP
next_suggestion
CPU
14,713
[ "Entry", ".", "Node", "=", "Src", ";" ]
[ "Type", "*", "IntPtrTy", "=", "TLI", ".", "getTargetData", "(", ")", "->", "getIntPtrType", "(", "*", "DAG", ".", "getContext", "(", ")", ")", ";", "Entry", ".", "Node", "=", "Dst", ";", "Entry", ".", "Ty", "=", "IntPtrTy", ";", "Args", ".", "push_...
LLVM
SPIRV
CPP
program_repair
Virtual ISA
14,714
[ "<FIXS>", "MachineRegisterInfo", "*", "MRI", "=", "MIRBuilder", ".", "getMRI", "(", ")", ";", "<FIXE>" ]
[ "static", "bool", "buildBarrierInst", "(", "const", "<STR_LIT>", "::", "<STR_LIT>", "*", "Call", ",", "unsigned", "Opcode", ",", "MachineIRBuilder", "&", "MIRBuilder", ",", "SPIRVGlobalRegistry", "*", "GR", ")", "{", "<BUGS>", "const", "MachineRegisterInfo", "*", ...
LLVM
ARM64
TD
next_suggestion
CPU
14,715
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "L", ";" ]
[ "class", "BaseSystemI", "<", "bit", "L", ",", "dag", "oops", ",", "dag", "iops", ",", "string", "asm", ",", "string", "operands", ">", ":", "I", "<", "oops", ",", "iops", ",", "asm", ",", "operands", ",", "<STR_LIT>", ",", "[", "]", ">", "{", "le...
GCC
s390
MD
stmt_completion
MPU
14,716
[ "<NUM_LIT>", ")", ")", ")" ]
[ "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "unspec", ":", "GPR", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "]", "UNSPEC_ICM", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "CC_REGNUM", ")", ")", "]...
LLVM
AMDGPU
CPP
next_suggestion
GPU
14,717
[ "}" ]
[ "const", "SIRegisterInfo", "*", "TRI", "=", "ST", ".", "getRegisterInfo", "(", ")", ";", "const", "MachineRegisterInfo", "&", "MRI", "=", "MF", ".", "getRegInfo", "(", ")", ";", "const", "MachineOperand", "*", "LaneSelectOp", "=", "TII", "->", "getNamedOpera...
LLVM
AArch64
CPP
stmt_completion
CPU
14,718
[ "PATCHPOINT", ":" ]
[ "case", "TargetOpcode", "::", "STATEPOINT", ":", "MI", ".", "addOperand", "(", "*", "MI", ".", "getMF", "(", ")", ",", "MachineOperand", "::", "CreateReg", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "true", ",", "true", ",", "false", ",", "true", ")", "...
GCC
avr
MD
stmt_completion
MPU
14,719
[ "<STR_LIT>", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "and", "(", "match_code" ]
LLVM
AArch64
CPP
stmt_completion
CPU
14,720
[ "continue", ";" ]
[ "SDValue", "N0", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", "(", "N0", ".", "getOpcode", "(", ")", "!=", "ISD", "::", "AND", ")", "return", "SDValue", "(", ")", ";", "SDValue", "N1", "=", "N", "->", "getOperand", "(", "<NUM_LIT...
LLVM
Mips
CPP
stmt_completion
CPU
14,721
[ "(", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ",", "C", "->", "getZExtValue", "(", ")", ",", "SDLoc", "(", "N", ")", ",", "VT", ",", "TL", "->", "getScalarShiftAmountTy", "(", "VT", ")", ",", "DAG", ")", ";" ]
[ "EVT", "VT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "if", "(", "ConstantSDNode", "*", "C", "=", "dyn_cast", "<", "ConstantSDNode", ">", "(", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ")", "if", "(", "!", "VT", ".", "...
GCC
aarch64
MD
stmt_completion
CPU
14,722
[ ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")", ")" ]
LLVM
ARM
CPP
stmt_completion
CPU
14,723
[ "LocInfo", "LocInfo", ",", "ISD", "::", "ArgFlagsTy", "ArgFlags", ",", "CCState", "&", "State", ")", "{" ]
[ "static", "bool", "CC_ARM_AAPCS_Custom_f16", "(", "unsigned", "ValNo", ",", "MVT", "ValVT", ",", "MVT", "LocVT", ",", "CCValAssign", "::" ]
LLVM
VE
CPP
next_suggestion
CPU
14,724
[ "switch", "(", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", "Opcode", ")", "{" ]
[ "const", "char", "*", "VETargetLowering", "::", "getTargetNodeName", "(", "unsigned", "Opcode", ")", "const", "{", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "\\", "return", "<STR_LIT>", "VEISD::", "<STR_LIT>", "#", "NAME", ";" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
14,725
[ "}" ]
[ "if", "(", "IntrinsicWithPred", ")", "{", "SmallVector", "<", "SDValue", ",", "<NUM_LIT>", ">", "Ops", ";", "const", "HexagonInstrInfo", "*", "TII", "=", "static_cast", "<", "const", "HexagonInstrInfo", "*", ">", "(", "TM", ".", "getInstrInfo", "(", ")", "...
LLVM
ARM
TD
next_suggestion
CPU
14,726
[ "}" ]
[ "class", "MVE_VQDMULL_qr", "<", "string", "iname", ",", "string", "suffix", ",", "bit", "size", ",", "bit", "T", ",", "string", "cstr", "=", "<STR_LIT>", ",", "list", "<", "dag", ">", "pattern", "=", "[", "]", ">", ":", "MVE_qDest_rSrc", "<", "iname", ...
LLVM
Hexagon
TD
stmt_completion
DSP
14,727
[ "<NUM_LIT>", ";" ]
[ "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "i...
GCC
gcn
MD
next_suggestion
GPU
14,728
[ "operands", "[", "<NUM_LIT>", "]", "=", "gcn_operand_part", "(", "<", "MODE", ">", "mode", ",", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")" ]
[ "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "]", "UNSPEC_PLUS_CARRY_DPP_SHR", ")", ")", "(", "clobber", "(", "reg", ":", "DI", "VCC_REG", ")", ")", "]", ")", "(", "parallel", "[", "(", ...
LLVM
Hexagon
TD
next_suggestion
DSP
14,729
[ "bits", "<", "<NUM_LIT>", ">", "Rt32", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rss32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rss32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
14,730
[ "}" ]
[ "bool", "isDelimiter", "(", "const", "StorageType", "::", "value_type", "&", "P", ",", "NodeId", "N", "=", "<NUM_LIT>", ")", "const", "{", "return", "(", "P", ".", "Addr", "==", "nullptr", ")", "&&", "(", "N", "==", "<NUM_LIT>", "||", "P", ".", "Id",...
GCC
tilepro
MD
next_suggestion
VLIW
14,731
[ "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "high", ":", "SI", "(", "const", ":", "SI", "(", "unspec", ":", "SI", "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_TLS_GD", ")", ")", ...
GCC
arm
CPP
stmt_completion
CPU
14,732
[ "c", ")", "{" ]
[ "vqrdmulh_lane_s32", "(", "int32x2_t", "_", "_", "a", ",", "int32x2_t", "_", "_", "b", ",", "const", "int", "_", "_" ]
GCC
powerpcspe
CPP
code_generation
CPU
14,733
[ "void", "rs6000_split_v4si_init", "(", "rtx", "operands", "[", "]", ")", "{", "rtx", "dest", "=", "operands", "[", "<NUM_LIT>", "]", ";", "if", "(", "REG_P", "(", "dest", ")", "||", "SUBREG_P", "(", "dest", ")", ")", "{", "int", "d_regno", "=", "regn...
[ "Split", "a", "V4SI", "initialization", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
14,734
[ "}" ]
[ "let", "addrMode", "=", "Absolute", ";", "let", "accessSize", "=", "ByteAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "isExtended", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";",...
GCC
aarch64
CPP
program_repair
CPU
14,735
[ "<FIXS>", "struct", "ldr_zt_def", ":", "public", "nonoverloaded_base", "{", "voidbuild", "(", "function_builder", "&", "b", ",", "const", "function_group_info", "&", "group", ")", "const", "override", "{", "build_all", "(", "b", ",", "<STR_LIT>", "_,su64,al", "<...
[ "}", ";", "SHAPE", "(", "ldr_za", ")", "<BUGS>", "<BUGE>", "struct", "load_def", ":", "public", "load_contiguous_base", "{", "void" ]
LLVM
X86
CPP
next_suggestion
CPU
14,736
[ "}" ]
[ "size_type", "getEdgeIndex", "(", "const", "Edge", "&", "E", ")", "const", "{", "return", "std", "::", "distance", "(", "edges_begin", "(", ")", ",", "&", "E", ")", ";" ]
LLVM
AArch64
CPP
program_repair
CPU
14,737
[ "<FIXS>", "VT", ".", "getScalarSizeInBits", "(", ")", "/", "SmallestEltTy", ".", "getFixedSizeInBits", "(", ")", ";", "uint64_t", "VTSize", "=", "VT", ".", "getFixedSizeInBits", "(", ")", ";", "NumElts", "=", "VTSize", "/", "SmallestEltTy", ".", "getFixedSizeI...
[ "}", "}", "unsigned", "ResMultiplier", "=", "<BUGS>", "VT", ".", "getScalarSizeInBits", "(", ")", "/", "SmallestEltTy", ".", "getSizeInBits", "(", ")", ";", "NumElts", "=", "VT", ".", "getSizeInBits", "(", ")", "/", "SmallestEltTy", ".", "getSizeInBits", "("...
LLVM
NMX
CPP
next_suggestion
VLIW
14,738
[ "Parser", ".", "Lex", "(", ")", ";" ]
[ "if", "(", "getLexer", "(", ")", ".", "isNot", "(", "AsmToken", "::", "EndOfStatement", ")", ")", "{", "reportParseError", "(", "<STR_LIT>", "unexpected token in statement", "<STR_LIT>", ")", ";", "return", "false", ";", "}", "Options", ".", "setMacro", "(", ...
LLVM
AMDGPU
TD
next_suggestion
GPU
14,739
[ "def", "sextload_glue", ":", "PatFrag", "<", "(", "ops", "node", ":", "$", "ptr", ")", ",", "(", "unindexedload_glue", "node", ":", "$", "ptr", ")", ",", "[", "{" ]
[ "def", "extload_glue", ":", "PatFrag", "<", "(", "ops", "node", ":", "$", "ptr", ")", ",", "(", "load_glue", "node", ":", "$", "ptr", ")", ",", "[", "{", "return", "cast", "<", "LoadSDNode", ">", "(", "N", ")", "-", ">", "getExtensionType", "(", ...
GCC
i386
MD
next_suggestion
CPU
14,740
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "UNSPEC_PCMPESTR", ")", ")", "(", "set", "(", "reg", ":", "CC", "FLAGS_REG", ")", "(", "unspec", ":", "CC", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")...
LLVM
X86
CPP
program_repair
CPU
14,741
[ "<FIXS>", "Subtarget", "->", "hasXMMInt", "(", ")", ")", "{", "<FIXE>" ]
[ "}", "else", "if", "(", "!", "MemcpyStrSrc", "&&", "Size", ">=", "<NUM_LIT>", "&&", "!", "Subtarget", "->", "is64Bit", "(", ")", "&&", "Subtarget", "->", "getStackAlignment", "(", ")", ">=", "<NUM_LIT>", "&&", "<BUGS>", "Subtarget", "->", "hasSSE2", "(", ...
GCC
s390
CPP
code_generation
MPU
14,742
[ "static", "void", "s390_register_info", "(", ")", "{", "int", "i", ";", "char", "clobbered_regs", "[", "<NUM_LIT>", "]", ";", "gcc_assert", "(", "!", "epilogue_completed", ")", ";", "if", "(", "reload_completed", ")", "s390_regs_ever_clobbered", "(", "clobbered_...
[ "Fill", "cfun-", ">", "machine", "with", "info", "about", "register", "usage", "of", "current", "function", ".", "Return", "in", "CLOBBERED_REGS", "which", "GPRs", "are", "currently", "considered", "set", "." ]
GCC
aarch64
CPP
stmt_completion
CPU
14,743
[ ")", "{" ]
[ "vcvtad_u64_f64", "(", "float64_t", "_", "_", "a" ]
LLVM
ARM
TD
stmt_completion
CPU
14,744
[ "$", "Vd", ")", ",", "imm", ":", "$", "lane", ")", ",", "AddrMode", ":", "$", "Rn", ")", "]", ">", ",", "Sched", "<", "[", "WriteVST1", "]", ">", "{" ]
[ "class", "VST1LN", "<", "bits", "<", "<NUM_LIT>", ">", "op11_8", ",", "bits", "<", "<NUM_LIT>", ">", "op7_4", ",", "string", "Dt", ",", "ValueType", "Ty", ",", "PatFrag", "StoreOp", ",", "SDNode", "ExtractOp", ",", "Operand", "AddrMode", ">", ":", "NLdSt...
LLVM
Mips
CPP
stmt_completion
CPU
14,745
[ ")", ")", ";" ]
[ "assert", "(", "N", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Invalid number of operands!", "<STR_LIT>", ")", ";", "Inst", ".", "addOperand", "(", "MCOperand", "::", "CreateReg", "(", "getFGR32Reg", "(", ")" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
14,746
[ "return", "Val", "==", "<NUM_LIT>", "||", "Val", "==", "<NUM_LIT>", "||", "Val", "==", "<NUM_LIT>", "||", "Val", "==", "<NUM_LIT>", "||", "Val", "==", "<NUM_LIT>", "||", "Val", "==", "<NUM_LIT>", "||", "Val", "==", "<NUM_LIT>", "||", "Val", "==", "<NUM_L...
[ "if", "(", "isInlinableIntLiteral", "(", "Literal", ")", ")", "return", "true", ";", "uint16_t", "Val", "=", "static_cast", "<", "uint16_t", ">", "(", "Literal", ")", ";" ]
LLVM
SIC
CPP
stmt_completion
CPU
14,747
[ "C", ";" ]
[ "void", "SICMCInstLower", "::", "Initialize", "(", "MCContext", "*", "C", ")", "{", "Ctx", "=" ]
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
14,748
[ "__original_main", "<STR_LIT>", ")", ";" ]
[ "for", "(", "auto", "&", "UseFunc", ":", "Uses", ")", "{", "Use", "*", "U", "=", "UseFunc", ".", "first", ";", "Function", "*", "F", "=", "UseFunc", ".", "second", ";", "PointerType", "*", "PTy", "=", "cast", "<", "PointerType", ">", "(", "U", "-...
GCC
i386
MD
next_suggestion
CPU
14,749
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Sparc
CPP
stmt_completion
CPU
14,750
[ ";" ]
[ "VarArgsFrameOffset", "=", "Offset" ]
LLVM
ARM
CPP
next_suggestion
CPU
14,751
[ "}" ]
[ "MCTargetStreamer", "*", "createARMObjectTargetELFStreamer", "(", "MCStreamer", "&", "S", ")", "{", "return", "new", "ARMTargetELFStreamer", "(", "S", ")", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
14,752
[ "}" ]
[ "def", "C2_cmplt", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_56f114f4", ",", "TypeALU32_3op", ">", "{", "let", "...
LLVM
AMDGPU
CPP
stmt_completion
GPU
14,753
[ "new", "MCRegisterInfo", "(", ")", ";" ]
[ "static", "MCRegisterInfo", "*", "createAMDGPUMCRegisterInfo", "(", "const", "Triple", "&", "TT", ")", "{", "MCRegisterInfo", "*", "X", "=" ]
LLVM
AArch64
CPP
next_suggestion
CPU
14,754
[ "return", "CSR_AArch64_TLS_ELF_RegMask", ";" ]
[ "const", "uint32_t", "*", "AArch64RegisterInfo", "::", "getTLSCallPreservedMask", "(", ")", "const", "{", "if", "(", "TT", ".", "isOSDarwin", "(", ")", ")", "return", "CSR_Darwin_AArch64_TLS_RegMask", ";", "assert", "(", "TT", ".", "isOSBinFormatELF", "(", ")", ...
LLVM
LoongArch
CPP
stmt_completion
CPU
14,755
[ ",", "Ctx", ")", ";" ]
[ "static", "MCDisassembler", "*", "createLoongArchDisassembler", "(", "const", "Target", "&", "T", ",", "const", "MCSubtargetInfo", "&", "STI", ",", "MCContext", "&", "Ctx", ")", "{", "return", "new", "LoongArchDisassembler", "(", "STI" ]
LLVM
ARM
TD
stmt_completion
CPU
14,756
[ "(", "trap", ")", "]", ">", ",", "Requires", "<", "[", "IsARM", ",", "UseNaClTrap", "]", ">", "{" ]
[ "def", "TRAPNaCl", ":", "AXI", "<", "(", "outs", ")", ",", "(", "ins", ")", ",", "MiscFrm", ",", "NoItinerary", ",", "<STR_LIT>", ",", "[" ]
LLVM
M68k
TD
program_repair
MPU
14,757
[ "<FIXS>", "class", "MxCmp_RR", "MxType", "LHS_TYPE", ",", "MxType", "RHS_TYPE", "=", "LHS_TYPE", ",", "MxBead", "REG", "=", "MxBeadDReg", "<NUM_LIT>", ">", ">", ":", "MxInst", "(", "outs", ")", ",", "(", "ins", "LHS_TYPE", ".", "ROp", ":", "$", "lhs", ...
[ "let", "Defs", "=", "[", "CCR", "]", "in", "{", "<BUGS>", "class", "MxCmp_RR", "MxType", "TYPE", ">", ":", "MxInst", "(", "outs", ")", ",", "(", "ins", "TYPE", ".", "ROp", ":", "$", "lhs", ",", "TYPE", ".", "ROp", ":", "$", "rhs", ")", ",", "...
GCC
i386
MD
next_suggestion
CPU
14,758
[ "<STR_LIT>" ]
[ "(", "vec_merge", ":", "<", "ssehalfvecmode", ">", "(", "vec_select", ":", "<", "ssehalfvecmode", ">", "(", "match_operand", ":", "VI4F_256", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int"...
LLVM
AArch64
CPP
stmt_completion
CPU
14,759
[ "e", ";", "++", "i", ")", "{" ]
[ "bool", "AArch64BranchFixup", "::", "fixupImmediateBr", "(", "ImmBranch", "&", "Br", ")", "{", "MachineInstr", "*", "MI", "=", "Br", ".", "MI", ";", "MachineBasicBlock", "*", "DestBB", "=", "nullptr", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ","...
LLVM
R600
CPP
code_generation
GPU
14,760
[ "SDValue", "AMDGPUTargetLowering", "::", "SplitVectorStore", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "StoreSDNode", "*", "Store", "=", "cast", "<", "StoreSDNode", ">", "(", "Op", ")", ";", "EVT", "MemEltVT", "=", "Store", ...
[ "Split", "a", "vector", "store", "into", "2", "stores", "of", "half", "the", "vector", "." ]
LLVM
Hexagon
TD
stmt_completion
DSP
14,761
[ "=", "<NUM_LIT>", ";" ]
[ "def", "A2_vnavgwcr", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rtt32", ",", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_002cb246", ",", "TypeALU64", ">", ",", ...
LLVM
ARM
CPP
program_repair
CPU
14,762
[ "<FIXS>", "ARMPCLabelIndex", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<NUM_LIT>", ")", ";", "<FIXE>" ]
[ "if", "(", "isARMFunc", "&&", "Subtarget", "->", "isThumb1Only", "(", ")", "&&", "!", "Subtarget", "->", "hasV5TOps", "(", ")", ")", "{", "ARMConstantPoolValue", "*", "CPV", "=", "new", "ARMConstantPoolValue", "(", "GV", ",", "<BUGS>", "ARMPCLabelIndex", ","...
GCC
sh
MD
next_suggestion
CPU
14,763
[ "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "rotate", ":", "HI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
c4x
MD
next_suggestion
DSP
14,764
[ "(", "const_int", "-", "<NUM_LIT>", ")", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "pc", ")", "(", "if_then_else", "(", "ne", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "label_ref", "(", "match_operand", ...
LLVM
Hexagon
TD
stmt_completion
DSP
14,765
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
GCC
arm
MD
next_suggestion
CPU
14,766
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
14,767
[ "}" ]
[ "AU", ".", "addPreserved", "<", "DominatorTreeWrapperPass", ">", "(", ")", ";", "FunctionPass", "::", "getAnalysisUsage", "(", "AU", ")", ";" ]
LLVM
ARM
CPP
stmt_completion
CPU
14,768
[ ".", "getArch", "(", ")", "==", "Triple", "::", "thumb", ")", ";" ]
[ "return", "createARMELFStreamer", "(", "Ctx", ",", "MAB", ",", "OS", ",", "Emitter", ",", "false", ",", "T" ]
LLVM
X86
CPP
next_suggestion
CPU
14,769
[ "return", "static_cast", "<", "X86", "::", "CondCode", ">", "(", "MI", ".", "getOperand", "(", "MI", ".", "getDesc", "(", ")", ".", "getNumOperands", "(", ")", "-", "<NUM_LIT>", ")", ".", "getImm", "(", ")", ")", ";" ]
[ "default", ":", "return", "X86", "::", "COND_INVALID", ";", "case", "X86", "::", "JCC_1", ":" ]
GCC
i386
CPP
program_repair
CPU
14,770
[ "<FIXS>", "INTEL_BONNELL", "=", "<NUM_LIT>", ",", "<FIXE>", "<FIXS>", "INTEL_SILVERMONT", ",", "<FIXE>" ]
[ "enum", "processor_types", "{", "<BUGS>", "INTEL_ATOM", "=", "<NUM_LIT>", ",", "<BUGE>", "INTEL_CORE2", ",", "INTEL_COREI7", ",", "AMDFAM10H", ",", "AMDFAM15H", ",", "<BUGS>", "INTEL_SLM", ",", "<BUGE>", "CPU_TYPE_MAX", "}", ";" ]
GCC
m68k
CPP
stmt_completion
MPU
14,771
[ "dest", ";" ]
[ "else", "if", "(", "!", "FP_REG_P", "(", "SET_DEST", "(", "exp", ")", ")", "&&", "SET_DEST", "(", "exp", ")", "!=", "cc0_rtx", "&&", "(", "FP_REG_P", "(", "SET_SRC", "(", "exp", ")", ")", "||", "GET_CODE", "(", "SET_SRC", "(", "exp", ")", ")", "=...
LLVM
AArch64
TD
next_suggestion
CPU
14,772
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";" ]
[ "class", "BaseBitfieldImm", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "RegisterClass", "regtype", ",", "Operand", "imm_type", ",", "string", "asm", ">", ":", "I", "<", "(", "outs", "regtype", ":", "$", "Rd", ")", ",", "(", "ins", "regtype", ":", ...
LLVM
ARM
CPP
program_repair
CPU
14,773
[ "<FIXS>", "AddDefaultPred", "(", "BuildMI", "(", "MBB", ",", "I", ",", "DL", ",", "get", "(", "ARM", "::", "VLD1q64", ")", ",", "DestReg", ")", ".", "addFrameIndex", "(", "FI", ")", ".", "addImm", "(", "<NUM_LIT>", ")", ".", "addImm", "(", "<NUM_LIT>...
[ "if", "(", "Align", ">=", "<NUM_LIT>", "&&", "(", "getRegisterInfo", "(", ")", ".", "needsStackRealignment", "(", "MF", ")", ")", ")", "{", "<BUGS>", "BuildMI", "(", "MBB", ",", "I", ",", "DL", ",", "get", "(", "ARM", "::", "VLD1q64", ")", ",", "De...
LLVM
SystemZ
TD
stmt_completion
CPU
14,774
[ "=", "<STR_LIT>", ">", ":", "AsmOperandClass", "{" ]
[ "class", "AddressAsmOperand", "<", "string", "format", ",", "string", "bitsize", ",", "string", "dispsize", ",", "string", "length" ]
LLVM
SystemZ
CPP
code_generation
CPU
14,775
[ "static", "bool", "isAbsolute", "(", "SDValue", "CmpOp", ",", "SDValue", "Pos", ",", "SDValue", "Neg", ")", "{", "return", "(", "Neg", ".", "getOpcode", "(", ")", "==", "ISD", "::", "SUB", "&&", "Neg", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "...
[ "Is", "this", "an", "absolute", "(", "as", "opposed", "to", "relocatable", ")", "value", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
14,776
[ "let", "isFP", "=", "<NUM_LIT>", ";" ]
[ "def", "F2_conv_df2uw_chop", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_3a867367", ",", "TypeS_2op", ">", ",", "Enc_90cd8b", "{", "let", "Inst", "{...
LLVM
Mips
CPP
next_suggestion
CPU
14,777
[ "}" ]
[ "SDValue", "BrCode", "=", "DAG", ".", "getConstant", "(", "Opc", ",", "MVT", "::", "i32", ")", ";", "SDValue", "FCC0", "=", "DAG", ".", "getRegister", "(", "Mips", "::", "FCC0", ",", "MVT", "::", "i32", ")", ";", "return", "DAG", ".", "getNode", "(...
GCC
loongarch
MD
next_suggestion
CPU
14,778
[ "DONE" ]
[ "(", "define_insn_and_split", "<STR_LIT>", "[", "(", "eh_return", ")", "]", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "{", "loongarch_expand_epilogue", "(", "EXCEPTION_RETURN", ")" ]
GCC
mips
MD
program_repair
CPU
14,779
[ "<FIXS>", "(", "unspec", ":", "P", "[", "(", "match_operand", ":", "P", "<NUM_LIT>", ")", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_LOADGP", ")", ")", "]", "<FIXE>", "<FIXS>", "{", "return", "mips_must_initializ...
[ "(", "define_insn_and_split", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "unspec_volatile", ":", "P", "[", "(", "match_operand", ":", "P", "<NUM_LIT>", ")", "(", "match_operand", ":"...
LLVM
Hexagon
TD
next_suggestion
DSP
14,780
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let",...
LLVM
SPIRV
CPP
next_suggestion
Virtual ISA
14,781
[ "}" ]
[ "const", "SPIRVSubtarget", "*", "getSubtargetImpl", "(", "const", "Function", "&", ")", "const", "override", "{", "return", "&", "Subtarget", ";" ]
GCC
sparc
MD
next_suggestion
CPU
14,782
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
bfin
CPP
code_generation
DSP
14,783
[ "static", "int", "bfin_comp_type_attributes", "(", "const_tree", "type1", ",", "const_tree", "type2", ")", "{", "e_funkind", "kind1", ",", "kind2", ";", "if", "(", "TREE_CODE", "(", "type1", ")", "!=", "FUNCTION_TYPE", ")", "return", "<NUM_LIT>", ";", "kind1",...
[ "Return", "0", "if", "the", "attributes", "for", "two", "types", "are", "incompatible", ",", "1", "if", "they", "are", "compatible", ",", "and", "2", "if", "they", "are", "nearly", "compatible", "(", "which", "causes", "a", "warning", "to", "be", "genera...
GCC
s390
MD
program_repair
MPU
14,784
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "clobber", "(", "reg", ":", "CC", "<NUM_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", ...
LLVM
AArch64
CPP
next_suggestion
CPU
14,785
[ "SDValue", "MaxC", "=", "DAG", ".", "getConstant", "(", "APInt", "::", "getSignedMinValue", "(", "SatWidth", ")", ".", "sext", "(", "DstWidth", ")", ",", "DL", ",", "DstVT", ")", ";" ]
[ "if", "(", "(", "SrcVT", "==", "MVT", "::", "f64", "||", "SrcVT", "==", "MVT", "::", "f32", "||", "(", "SrcVT", "==", "MVT", "::", "f16", "&&", "Subtarget", "->", "hasFullFP16", "(", ")", ")", ")", "&&", "DstVT", "==", "SatVT", "&&", "(", "DstVT"...
GCC
rs6000
CPP
stmt_completion
CPU
14,786
[ "]", ",", "reg_names", "[", "<NUM_LIT>", "]", ")", ";" ]
[ "asm_fprintf", "(", "file", ",", "<STR_LIT>", "\\t{l|lwz} %s,", "<STR_LIT>", ",", "reg_names", "[", "<NUM_LIT>", "]", ")", ";", "assemble_name", "(", "file", ",", "buf", ")", ";", "asm_fprintf", "(", "file", ",", "<STR_LIT>", "@got(%s)\\n", "<STR_LIT>", ",", ...
LLVM
Z80old
CPP
next_suggestion
MPU
14,787
[ "}" ]
[ "if", "(", "Idx", "&&", "TargetRegisterInfo", "::", "isPhysicalRegister", "(", "Reg", ")", ")", "{", "Reg", "=", "TRI", "->", "getSubReg", "(", "Reg", ",", "Idx", ")", ";", "Idx", "=", "<NUM_LIT>", ";" ]
LLVM
R600
CPP
stmt_completion
GPU
14,788
[ ":", "FoldList", ")", "{" ]
[ "Use", "!=", "E", ";", "++", "Use", ")", "{", "MachineInstr", "*", "UseMI", "=", "Use", "->", "getParent", "(", ")", ";", "const", "MachineOperand", "&", "UseOp", "=", "UseMI", "->", "getOperand", "(", "Use", ".", "getOperandNo", "(", ")", ")", ";", ...
LLVM
Patmos
CPP
stmt_completion
VLIW
14,789
[ "<STR_LIT>", "\\n", "<STR_LIT>", ")", ";" ]
[ "}", "if", "(", "SPRoots", ".", "count", "(", "F", "->", "getName", "(", ")", ")", ")", "{", "F", "->", "addFnAttr", "(", "<STR_LIT>", "sp-root", "<STR_LIT>", ")", ";", "handleRoot", "(", "F", ")", ";", "(", "void", ")", "SPRoots", ".", "erase", ...
GCC
m68k
MD
next_suggestion
MPU
14,790
[ "<STR_LIT>", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
ARM
CPP
stmt_completion
CPU
14,791
[ "==", "k_VPTPred", ";" ]
[ "return", "Kind" ]
GCC
mips
MD
stmt_completion
CPU
14,792
[ ")" ]
[ "(", "define_attr", "<STR_LIT>", "<STR_LIT>", "(", "const_string", "<STR_LIT>", ")" ]
LLVM
AArch64
CPP
code_generation
CPU
14,793
[ "void", "AArch64MCCodeEmitter", "::", "encodeInstruction", "(", "const", "MCInst", "&", "MI", ",", "raw_ostream", "&", "OS", ",", "SmallVectorImpl", "<", "MCFixup", ">", "&", "Fixups", ",", "const", "MCSubtargetInfo", "&", "STI", ")", "const", "{", "verifyInst...
[ "Encode", "the", "given", "Inst", "to", "bytes", "and", "append", "to", "CB", "." ]
GCC
i386
CPP
stmt_completion
CPU
14,794
[ ")", ";" ]
[ "case", "V32HF_FTYPE_V32HF_INT_V32HF_USI_INT", ":", "case", "V16SF_FTYPE_V16SF_INT_V16SF_HI_INT", ":", "case", "V8DF_FTYPE_V8DF_INT_V8DF_QI_INT", ":", "case", "V8DF_FTYPE_V8DF_INT_V8DF_UQI_INT", ":", "case", "V16SF_FTYPE_V16SF_INT_V16SF_UHI_INT", ":", "nargs_constant", "=", "<NUM_L...
LLVM
AMDGPU
CPP
stmt_completion
GPU
14,795
[ ")", ")", ";" ]
[ "auto", "&", "Streamer", "=", "getStreamer", "(", ")", ";", "auto", "&", "Context", "=", "Streamer", ".", "getContext", "(", ")", ";", "MCSymbolELF", "*", "KernelDescriptorSymbol", "=", "cast", "<", "MCSymbolELF", ">", "(", "Context", ".", "getOrCreateSymbol...
LLVM
AMDGPU
CPP
stmt_completion
GPU
14,796
[ ")", ";" ]
[ "return", ";", "}", "MachineBasicBlock", "::", "iterator", "It", "=", "MBB", ".", "end", "(", ")", ";", "MachineInstr", "*", "MI", "=", "&", "*", "(", "--", "It", ")", ";", "if", "(", "MI", "->", "isBranch", "(", ")", ")", "{", "MBB", ".", "ins...
LLVM
Hexagon
TD
next_suggestion
DSP
14,797
[ "let", "isPredicateLate", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
LLVM
ARM
CPP
program_repair
CPU
14,798
[ "<FIXS>", "if", "(", "SRE", "->", "getKind", "(", ")", "==", "MCSymbolRefExpr", "::", "VK_TLSCALL", ")", "<FIXE>" ]
[ "uint32_t", "offset", "=", "(", "Value", "-", "<NUM_LIT>", ")", ">>", "<NUM_LIT>", ";", "if", "(", "const", "MCSymbolRefExpr", "*", "SRE", "=", "dyn_cast", "MCSymbolRefExpr", ">", "(", "Fixup", ".", "getValue", "(", ")", ")", ")", "<BUGS>", "if", "(", ...
GCC
arm
CPP
stmt_completion
CPU
14,799
[ "(", "int32x4_t", ")", "_", "_", "b", ")", ";" ]
[ "vraddhn_u32", "(", "uint32x4_t", "_", "_", "a", ",", "uint32x4_t", "_", "_", "b", ")", "{", "return", "(", "uint16x4_t", ")", "_", "_", "builtin_neon_vraddhnv4si", "(", "(", "int32x4_t", ")", "_", "_", "a", "," ]