Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | Hexagon | TD | next_suggestion | DSP | 15,900 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"isCompare",
"=",
"<NUM_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"... |
LLVM | X86 | CPP | stmt_completion | CPU | 15,901 | [
"return",
"<STR_LIT>",
"X86ISD::MOVHLPS",
"<STR_LIT>",
";"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<STR_LIT>",
"X86ISD::FSETCCss",
"<STR_LIT>",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<STR_LIT>",
"X86ISD::CMOV",
"<STR_LIT>",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 15,902 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Imm",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Imm",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"MRm",
"{",
"<NUM_LIT>",
"-",
"... |
GCC | arm | CPP | next_suggestion | CPU | 15,903 | [
"}"
] | [
"_",
"_",
"rv",
".",
"val",
"[",
"<NUM_LIT>",
"]",
"=",
"_",
"_",
"builtin_shuffle",
"(",
"_",
"_",
"a",
",",
"_",
"_",
"b",
",",
"(",
"uint16x8_t",
")",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",... |
GCC | s390 | MD | next_suggestion | MPU | 15,904 | [
"}",
")"
] | [
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"gen_reg_rtx",
"(",
"Pmode",
")",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"gen_reg_rtx",
"(",
"Pmode",
")",
"emit_move_insn",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"force_operand",
"(",
"XEXP",
"(",
"operands",
... |
GCC | msp430 | MD | next_suggestion | MPU | 15,905 | [
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>"
] |
GCC | mips | MD | next_suggestion | CPU | 15,906 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 15,907 | [
"}"
] | [
"bool",
"Imm",
";",
"return",
"SelectSMRDOffset",
"(",
"Addr",
",",
"Offset",
",",
"Imm",
")",
"&&",
"!",
"Imm",
"&&",
"!",
"isa",
"<",
"ConstantSDNode",
">",
"(",
"Offset",
")",
";"
] |
GCC | arm | MD | next_suggestion | CPU | 15,908 | [
"(",
"define_reservation",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_cpu_unit",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"define_reservation",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | sh | CPP | next_suggestion | CPU | 15,909 | [
"if",
"(",
"GET_CODE",
"(",
"x",
")",
"==",
"UNSPEC",
"&&",
"(",
"XINT",
"(",
"x",
",",
"<NUM_LIT>",
")",
"==",
"UNSPEC_PIC",
"||",
"XINT",
"(",
"x",
",",
"<NUM_LIT>",
")",
"==",
"UNSPEC_GOT",
"||",
"XINT",
"(",
"x",
",",
"<NUM_LIT>",
")",
"==",
... | [
"bool",
"nonpic_symbol_mentioned_p",
"(",
"rtx",
"x",
")",
"{",
"if",
"(",
"GET_CODE",
"(",
"x",
")",
"==",
"SYMBOL_REF",
"||",
"GET_CODE",
"(",
"x",
")",
"==",
"LABEL_REF",
"||",
"GET_CODE",
"(",
"x",
")",
"==",
"PC",
")",
"return",
"true",
";",
"if... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 15,910 | [
"}"
] | [
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"ParserMatchClass",
"=",
"MacAccAsmOperand",
";",
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"i8imm",
":",
"$",
"acc",
")",
";"
] |
GCC | mips | MD | next_suggestion | CPU | 15,911 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 15,912 | [
"]"
] | [
"(",
"ashiftrt",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"match_scratch",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"[",
"(",
"parallel",
"[",
"(",
"set",
... |
LLVM | PowerPC | TD | program_repair | CPU | 15,913 | [
"<FIXS>",
"<STR_LIT>",
",",
"IIC_LdStLoad",
",",
"<FIXE>",
"<FIXS>",
"<STR_LIT>",
",",
"IIC_LdStLoad",
",",
"<FIXE>",
"<FIXS>",
"<STR_LIT>",
",",
"IIC_LdStLoad",
",",
"<FIXE>",
"<FIXS>",
"<STR_LIT>",
",",
"IIC_LdStLoad",
",",
"<FIXE>",
"<FIXS>",
"<STR_LIT>",
",",
... | [
"let",
"canFoldAsLoad",
"=",
"<NUM_LIT>",
",",
"PPC970_Unit",
"=",
"<NUM_LIT>",
"in",
"{",
"def",
"LBZ8",
":",
"DForm_1",
"<NUM_LIT>",
",",
"(",
"outs",
"g8rc",
":",
"$",
"rD",
")",
",",
"(",
"ins",
"memri",
":",
"$",
"src",
")",
",",
"<BUGS>",
"<STR... |
GCC | mips | CPP | stmt_completion | CPU | 15,914 | [
")",
";"
] | [
"rtx",
"offset",
";",
"split_const",
"(",
"x",
",",
"&",
"x",
",",
"&",
"offset",
")",
";",
"if",
"(",
"UNSPEC_ADDRESS_P",
"(",
"x",
")",
")",
"return",
"UNSPEC_ADDRESS_TYPE",
"(",
"x"
] |
GCC | sparc | MD | next_suggestion | CPU | 15,915 | [
"}",
")"
] | [
"<STR_LIT>",
"{",
"sparc_expand_vector_init",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"DONE"
] |
GCC | i386 | CPP | stmt_completion | CPU | 15,916 | [
"(",
"insn",
")",
")",
";"
] | [
"static",
"bool",
"is_branch",
"(",
"rtx_insn",
"*",
"insn",
")",
"{",
"return",
"(",
"CALL_P",
"(",
"insn",
")",
"||",
"JUMP_P"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 15,917 | [
"}"
] | [
"unsigned",
"SBCrr",
"=",
"IsThumb",
"?",
"ARM",
"::",
"t2SBCrr",
":",
"ARM",
"::",
"SBCrr",
";",
"MIB",
"=",
"BuildMI",
"(",
"LoadCmpBB",
",",
"DL",
",",
"TII",
"->",
"get",
"(",
"SBCrr",
")",
")",
".",
"addReg",
"(",
"StatusReg",
",",
"RegState",
... |
GCC | s390 | CPP | next_suggestion | MPU | 15,918 | [
"}"
] | [
"switch",
"(",
"s390_safe_attr_type",
"(",
"insn",
")",
")",
"{",
"case",
"TYPE_FSTOREDF",
":",
"case",
"TYPE_FSTORESF",
":",
"priority",
"=",
"priority",
"<<",
"<NUM_LIT>",
";",
"break",
";",
"case",
"TYPE_STORE",
":",
"case",
"TYPE_STM",
":",
"priority",
"... |
GCC | aarch64 | MD | stmt_completion | CPU | 15,919 | [
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
","
] | [
"rtx",
"p",
"=",
"aarch64_simd_vect_par_cnst_half",
"(",
"<",
"MODE",
">",
"mode",
",",
"true",
")",
"emit_insn",
"(",
"gen_aarch64_usubw2",
"<",
"mode",
">",
"_internal",
"(",
"operands",
"["
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 15,920 | [
"}"
] | [
"if",
"(",
"Producer",
">=",
"Hexagon",
"::",
"W0",
"&&",
"Producer",
"<=",
"Hexagon",
"::",
"W15",
")",
"if",
"(",
"Consumer",
">=",
"Hexagon",
"::",
"V0",
"&&",
"Consumer",
"<=",
"Hexagon",
"::",
"V31",
")",
"return",
"(",
"Consumer",
"-",
"Hexagon",... |
LLVM | AArch64 | TD | stmt_completion | CPU | 15,921 | [
",",
"(",
"UMADDLrrr",
"GPR32",
":",
"$",
"Rn",
",",
"(",
"MOVi32imm",
"(",
"trunc_imm",
"imm",
":",
"$",
"C",
")",
")",
",",
"XZR",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"i64",
"(",
"mul",
"(",
"zext",
"GPR32",
":",
"$",
"Rn",
")",
",",
"(",
"i64imm_32bit",
":",
"$",
"C",
")",
")",
")"
] |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 15,922 | [
"}"
] | [
"bool",
"First",
"=",
"true",
";",
"for",
"(",
"auto",
"Type",
":",
"Types",
")",
"{",
"if",
"(",
"First",
")",
"First",
"=",
"false",
";",
"else",
"OS",
"<<",
"<STR_LIT>",
", ",
"<STR_LIT>",
";",
"OS",
"<<",
"WebAssembly",
"::",
"TypeToString",
"(",... |
LLVM | ARM | CPP | stmt_completion | CPU | 15,923 | [
",",
"isV_UNDEF",
";"
] | [
"if",
"(",
"M",
"[",
"i",
"]",
"<",
"<NUM_LIT>",
")",
"PFIndexes",
"[",
"i",
"]",
"=",
"<NUM_LIT>",
";",
"else",
"PFIndexes",
"[",
"i",
"]",
"=",
"M",
"[",
"i",
"]",
";",
"}",
"unsigned",
"PFTableIndex",
"=",
"PFIndexes",
"[",
"<NUM_LIT>",
"]",
"... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 15,924 | [
"}"
] | [
"UP",
".",
"AllowExpensiveTripCount",
"=",
"true",
";",
"}",
"BaseT",
"::",
"getUnrollingPreferences",
"(",
"L",
",",
"SE",
",",
"UP",
")",
";"
] |
GCC | nds32 | MD | stmt_completion | CPU | 15,925 | [
":",
"HI"
] | [
"(",
"mult",
":",
"SI",
"(",
"extend",
":",
"SI",
"(",
"vec_select",
":",
"HI",
"(",
"match_operand",
":",
"V2HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"parallel",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
")",
")",
"(",
"extend",
... |
LLVM | Mips | CPP | stmt_completion | CPU | 15,926 | [
"NewOpcode",
";"
] | [
"}",
"unsigned",
"long",
"N",
"=",
"Fixups",
".",
"size",
"(",
")",
";",
"uint32_t",
"Binary",
"=",
"getBinaryCodeForInstr",
"(",
"TmpInst",
",",
"Fixups",
",",
"STI",
")",
";",
"unsigned",
"Opcode",
"=",
"TmpInst",
".",
"getOpcode",
"(",
")",
";",
"if... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 15,927 | [
"return",
"!",
"MI",
".",
"hasRegisterImplicitUseOperand",
"(",
"AMDGPU",
"::",
"M0",
")",
";"
] | [
"switch",
"(",
"MI",
".",
"getOpcode",
"(",
")",
")",
"{",
"case",
"AMDGPU",
"::",
"V_MOV_B32_e32",
":",
"case",
"AMDGPU",
"::",
"V_MOV_B32_e64",
":",
"case",
"AMDGPU",
"::",
"V_MOV_B64_PSEUDO",
":"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 15,928 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rt",
";"
] | [
"class",
"RCPCLoad",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"sz",
",",
"string",
"asm",
",",
"RegisterClass",
"RC",
">",
":",
"I",
"<",
"(",
"outs",
"RC",
":",
"$",
"Rt",
")",
",",
"(",
"ins",
"GPR64sp0",
":",
"$",
"Rn",
")",
",",
"asm",
",",
"<ST... |
GCC | arm | MD | stmt_completion | CPU | 15,929 | [
")",
"]"
] | [
"(",
"unspec",
":",
"<",
"V_narrow",
">",
"[",
"(",
"match_operand",
":",
"VN",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_VMOVN",
")"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 15,930 | [
"}"
] | [
"}",
"]",
",",
"logical_imm32_XFORM",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"ParserMatchClass",
"=",
"LogicalImm32Operand",
";"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 15,931 | [
"->",
"getIndex",
"(",
")",
";"
] | [
"Base",
"=",
"N",
";",
"if",
"(",
"N",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"FrameIndex",
")",
"{",
"int",
"FI",
"=",
"cast",
"<",
"FrameIndexSDNode",
">",
"(",
"N",
")",
"->",
"getIndex",
"(",
")",
";",
"Base",
"=",
"CurDAG",
"->",
"... |
GCC | arm | MD | stmt_completion | CPU | 15,932 | [
")",
"]",
"UNSPEC_WSADZ",
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"V2SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"V2SI",
"[",
"(",
"match_operand",
":",
"V4HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"V4HI",
"<NUM_LIT>",
"<... |
LLVM | X86 | TD | program_repair | CPU | 15,933 | [
"<FIXS>",
"(",
"OpNode",
"(",
"_",
".",
"VT",
"_",
".",
"RC",
":",
"$",
"src1",
")",
",",
"(",
"_",
".",
"ScalarIntMemFrags",
"addr",
":",
"$",
"src2",
")",
")",
">",
",",
"<FIXE>"
] | [
"defm",
"m",
":",
"AVX512_maskable_scalar",
"opc",
",",
"MRMSrcMem",
",",
"_",
",",
"(",
"outs",
"_",
".",
"RC",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"_",
".",
"RC",
":",
"$",
"src1",
",",
"_",
".",
"IntScalarMemOp",
":",
"$",
"src2",
")",
",... |
GCC | sparc | CPP | program_repair | CPU | 15,934 | [
"<FIXS>",
"fcc_reg_operand",
"(",
"op",
",",
"mode",
")",
"<FIXE>",
"<FIXS>",
"if",
"(",
"GET_CODE",
"(",
"op",
")",
"!=",
"REG",
")",
"<FIXE>",
"<FIXS>",
"if",
"(",
"mode",
"!=",
"VOIDmode",
"&&",
"mode",
"!=",
"GET_MODE",
"(",
"op",
")",
")",
"<FIX... | [
"int",
"<BUGS>",
"ccfp_reg_operand",
"(",
"op",
",",
"mode",
")",
"<BUGE>",
"rtx",
"op",
";",
"enum",
"machine_mode",
"mode",
";",
"{",
"<BUGS>",
"if",
"(",
"GET_CODE",
"(",
"op",
")",
"!=",
"REG",
"||",
"REGNO",
"(",
"op",
")",
"==",
"<NUM_LIT>",
")... |
GCC | csky | CPP | code_generation | CPU | 15,935 | [
"static",
"bool",
"ck860_rtx_costs",
"(",
"rtx",
"x",
",",
"int",
"code",
",",
"machine_mode",
"mode",
",",
"int",
"outer_code",
"ATTRIBUTE_UNUSED",
",",
"int",
"*",
"total",
",",
"bool",
"speed",
"ATTRIBUTE_UNUSED",
")",
"{",
"switch",
"(",
"code",
")",
"... | [
"TARGET_RTX_COSTS",
"helper",
"for",
"ck860",
"arches",
"."
] |
GCC | arm | CPP | program_repair | CPU | 15,936 | [
"<FIXS>",
"&",
"HOST_UINT",
"(",
"<NUM_LIT>",
")",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"GET_CODE",
"(",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
")",
"==",
"CONST_INT",
")",
"{",
"unsigned",
"HOST_WIDE_INT",
"i",
"=",
"(",
"INTVAL",
"(",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
")",
"<BUGS>",
"&",
"(",
"unsigned",
"HOST_WIDE... |
LLVM | X86 | CPP | stmt_completion | CPU | 15,937 | [
";"
] | [
"VecBaseTy",
"=",
"SubVecTy",
";",
"VecBasePtrTy",
"=",
"VecBaseTy",
"->",
"getPointerTo",
"(",
"LI",
"->",
"getPointerAddressSpace",
"(",
")",
")",
";",
"VecBasePtr",
"=",
"Builder",
".",
"CreateBitCast",
"(",
"LI",
"->",
"getPointerOperand",
"(",
")",
",",
... |
LLVM | Lanai | CPP | next_suggestion | CPU | 15,938 | [
"}"
] | [
"if",
"(",
"TyWidth",
"==",
"<NUM_LIT>",
")",
"return",
"TTI",
"::",
"PSK_FastHardware",
";",
"return",
"TTI",
"::",
"PSK_Software",
";"
] |
LLVM | FISC | CPP | next_suggestion | CPU | 15,939 | [
"Op",
"->",
"EndLoc",
"=",
"E",
";"
] | [
"auto",
"Op",
"=",
"make_unique",
"<",
"FISCOperand",
">",
"(",
"k_Register",
")",
";",
"Op",
"->",
"Reg",
".",
"RegNum",
"=",
"RegNum",
";",
"Op",
"->",
"StartLoc",
"=",
"S",
";"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 15,940 | [
"<NUM_LIT>",
"U",
";"
] | [
"MCAsmParserExtension",
"::",
"Initialize",
"(",
"Parser",
")",
";",
"MRI",
"=",
"getContext",
"(",
")",
".",
"getRegisterInfo",
"(",
")",
";",
"setAvailableFeatures",
"(",
"ComputeAvailableFeatures",
"(",
"STI",
".",
"getFeatureBits",
"(",
")",
")",
")",
";",... |
GCC | sparc | CPP | code_generation | CPU | 15,941 | [
"static",
"const",
"char",
"*",
"sparc_mangle_fundamental_type",
"(",
"tree",
"type",
")",
"{",
"if",
"(",
"!",
"TARGET_64BIT",
"&&",
"TYPE_MAIN_VARIANT",
"(",
"type",
")",
"==",
"long_double_type_node",
"&&",
"TARGET_LONG_DOUBLE_128",
")",
"return",
"<STR_LIT>",
... | [
"Implement",
"TARGET_MANGLE_FUNDAMENTAL_TYPE",
"."
] |
LLVM | SystemZ | TD | next_suggestion | CPU | 15,942 | [
"}"
] | [
"class",
"CondBranchRX",
"<",
"string",
"mnemonic",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
">",
":",
"InstRXb",
"<",
"opcode",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"cond4",
":",
"$",
"valid",
",",
"cond4",
":",
"$",
"M1",
",",
"bdxaddr12onl... |
LLVM | Alpha | CPP | stmt_completion | MPU | 15,943 | [
"TLInfo",
";"
] | [
"virtual",
"const",
"AlphaTargetLowering",
"*",
"getTargetLowering",
"(",
")",
"const",
"{",
"return",
"&"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 15,944 | [
"}"
] | [
"const",
"IntegerType",
"*",
"IntTy",
"=",
"dyn_cast",
"<",
"IntegerType",
">",
"(",
"CalleeFn",
"->",
"getReturnType",
"(",
")",
")",
";",
"const",
"AttributeSet",
"&",
"Attrs",
"=",
"CalleeFn",
"->",
"getAttributes",
"(",
")",
".",
"getRetAttributes",
"(",... |
LLVM | X86 | CPP | next_suggestion | CPU | 15,945 | [
"if",
"(",
"!",
"isPotentialBlockingStoreInst",
"(",
"PBInst",
"->",
"getOpcode",
"(",
")",
",",
"LoadInst",
"->",
"getOpcode",
"(",
")",
")",
"||",
"!",
"isRelevantAddressingMode",
"(",
"PBInst",
")",
"||",
"!",
"PBInst",
"->",
"hasOneMemOperand",
"(",
")",... | [
"TRI",
"=",
"MF",
".",
"getSubtarget",
"<",
"X86Subtarget",
">",
"(",
")",
".",
"getRegisterInfo",
"(",
")",
";",
"AA",
"=",
"&",
"getAnalysis",
"<",
"AAResultsWrapperPass",
">",
"(",
")",
".",
"getAAResults",
"(",
")",
";",
"LLVM_DEBUG",
"(",
"dbgs",
... |
GCC | powerpcspe | CPP | next_suggestion | CPU | 15,946 | [
"}"
] | [
"C_CPP_HASHNODE",
"(",
"pixel_keyword",
")",
"->",
"flags",
"|=",
"NODE_CONDITIONAL",
";",
"bool_keyword",
"=",
"get_identifier",
"(",
"<STR_LIT>",
"bool",
"<STR_LIT>",
")",
";",
"C_CPP_HASHNODE",
"(",
"bool_keyword",
")",
"->",
"flags",
"|=",
"NODE_CONDITIONAL",
... |
GCC | avr | MD | stmt_completion | MPU | 15,947 | [
"<NUM_LIT>",
")"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
":",
"QI",
"<NUM_LIT>",
")",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"set",
"(",
"reg",
":",
"QI",
"<NUM_LIT>",
")",
"(",
"match_operand",
":",... |
GCC | mips | CPP | stmt_completion | CPU | 15,948 | [
"URC_NO_REASON",
";"
] | [
"static",
"_",
"Unwind_Reason_Code",
"mips_fallback_frame_state",
"(",
"struct",
"_",
"Unwind_Context",
"*",
"context",
",",
"_",
"Unwind_FrameState",
"*",
"fs",
")",
"{",
"u_int32_t",
"*",
"pc",
"=",
"(",
"u_int32_t",
"*",
")",
"context",
"->",
"ra",
";",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 15,949 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"II",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"II",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"II",
"{",
"<NUM_LIT>",
"-",
"<NUM... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 15,950 | [
"Parser",
".",
"getTok",
"(",
")",
".",
"is",
"(",
"AsmToken",
"::",
"Identifier",
")",
")",
"{"
] | [
"bool",
"Hash",
"=",
"parseOptionalToken",
"(",
"AsmToken",
"::",
"Hash",
")",
";",
"if",
"(",
"!",
"Hash",
"&&",
"getLexer",
"(",
")",
".",
"isNot",
"(",
"AsmToken",
"::",
"Integer",
")",
")",
"{",
"if",
"(",
"ShOp",
"==",
"<STR_LIT>",
"::",
"<STR_L... |
GCC | i386 | CPP | program_repair | CPU | 15,951 | [
"<FIXS>",
"if",
"(",
"isa_flag2",
"&",
"OPTION_MASK_ISA_CLZERO",
")",
"<FIXE>"
] | [
"def_or_undef",
"(",
"parse_in",
",",
"<STR_LIT>",
"__SSE2_MATH__",
"<STR_LIT>",
")",
";",
"if",
"(",
"isa_flag",
"&",
"OPTION_MASK_ISA_CLFLUSHOPT",
")",
"def_or_undef",
"(",
"parse_in",
",",
"<STR_LIT>",
"__CLFLUSHOPT__",
"<STR_LIT>",
")",
";",
"<BUGS>",
"if",
"(... |
GCC | arm | CPP | stmt_completion | CPU | 15,952 | [
"const",
"int",
"_",
"_",
"c",
")",
"{"
] | [
"vld1q_lane_s16",
"(",
"const",
"int16_t",
"*",
"_",
"_",
"a",
",",
"int16x8_t",
"_",
"_",
"b",
","
] |
GCC | m68k | MD | stmt_completion | MPU | 15,953 | [
"<STR_LIT>",
")"
] | [
"(",
"define_reservation",
"<STR_LIT>"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 15,954 | [
";"
] | [
"def",
"A64FXWrite_FMOV_VG",
":",
"SchedWriteRes",
"<",
"[",
"A64FXGI03",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 15,955 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rm",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rm",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Ra",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_L... |
LLVM | PowerPC | CPP | code_generation | CPU | 15,956 | [
"void",
"PPCInstrInfo",
"::",
"insertSelect",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"MI",
",",
"DebugLoc",
"dl",
",",
"unsigned",
"DestReg",
",",
"const",
"SmallVectorImpl",
"<",
"MachineOperand",
">",
"&",
"Cond",
","... | [
"Insert",
"a",
"select",
"instruction",
"into",
"MBB",
"before",
"I",
"that",
"will",
"copy",
"TrueReg",
"to",
"DstReg",
"when",
"Cond",
"is",
"true",
",",
"and",
"FalseReg",
"to",
"DstReg",
"when",
"Cond",
"is",
"false",
"."
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 15,957 | [
";"
] | [
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_L... |
LLVM | Hexagon | CPP | program_repair | DSP | 15,958 | [
"<FIXS>",
"Type",
"*",
"Ty",
"=",
"cast",
"PointerType",
">",
"(",
"Addr",
"->",
"getType",
"(",
")",
")",
"->",
"getElementType",
"(",
")",
";",
"<FIXE>",
"<FIXS>",
"<FIXE>",
"<FIXS>",
"return",
"Builder",
".",
"CreateCall",
"(",
"Fn",
",",
"Addr",
",... | [
"AtomicOrdering",
"Ord",
")",
"const",
"{",
"BasicBlock",
"*",
"BB",
"=",
"Builder",
".",
"GetInsertBlock",
"(",
")",
";",
"Module",
"*",
"M",
"=",
"BB",
"->",
"getParent",
"(",
")",
"->",
"getParent",
"(",
")",
";",
"<BUGS>",
"auto",
"PT",
"=",
"cas... |
LLVM | SystemZ | CPP | next_suggestion | CPU | 15,959 | [
"OPCODE",
"(",
"ATOMIC_SWAPW",
")",
";"
] | [
"OPCODE",
"(",
"ROTATE_MASK",
")",
";",
"OPCODE",
"(",
"REPLICATE",
")",
";",
"OPCODE",
"(",
"JOIN_DWORDS",
")",
";",
"OPCODE",
"(",
"SPLAT",
")",
";",
"OPCODE",
"(",
"MERGE_HIGH",
")",
";",
"OPCODE",
"(",
"MERGE_LOW",
")",
";",
"OPCODE",
"(",
"SHL_DOU... |
GCC | mips | MD | stmt_completion | CPU | 15,960 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 15,961 | [
"<NUM_LIT>",
";"
] | [
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isPseudo",
"=",
"<NUM_LIT>",
";",
"let",
"isCodeGenOnly",
"="
] |
GCC | i386 | MD | next_suggestion | CPU | 15,962 | [
"(",
"unspec",
":",
"SI",
"[",
"(",
"match_operand",
":",
"V8QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | m68k | MD | next_suggestion | MPU | 15,963 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"cc0",
")",
"(",
"compare",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"trap_if",
"(",
"match_operator",
"<N... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 15,964 | [
"AMDGPUDisassembler",
"*",
">",
"(",
"Decoder",
")",
";"
] | [
"static",
"DecodeStatus",
"decodeSMEMOffset",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"Imm",
",",
"uint64_t",
"Addr",
",",
"const",
"void",
"*",
"Decoder",
")",
"{",
"auto",
"DAsm",
"=",
"static_cast",
"<",
"const"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 15,965 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"idx2",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"{",
"?",
",",
"?",
",",
"?",
"}",
";"
] |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 15,966 | [
"(",
")",
")",
";"
] | [
"addPass",
"(",
"createWebAssemblyAddMissingPrototypes",
"(",
")",
")",
";",
"addPass",
"(",
"createLowerGlobalDtorsLegacyPass",
"(",
")",
")",
";",
"addPass",
"(",
"createWebAssemblyFixFunctionBitcasts",
"(",
")",
")",
";",
"if",
"(",
"getOptLevel",
"(",
")",
"!=... |
LLVM | Mips | CPP | stmt_completion | CPU | 15,967 | [
"BuildAddiuSpImm",
"(",
"MBB",
",",
"I",
",",
"Amount",
")",
";"
] | [
"if",
"(",
"Amount",
"==",
"<NUM_LIT>",
")",
"return",
";",
"if",
"(",
"isInt",
"<",
"<NUM_LIT>",
">",
"(",
"Amount",
")",
")"
] |
GCC | rs6000 | CPP | next_suggestion | CPU | 15,968 | [
"}"
] | [
"else",
"if",
"(",
"TARGET_MFPGPR",
"&&",
"TARGET_POWERPC64",
"&&",
"size",
"==",
"<NUM_LIT>",
"&&",
"(",
"(",
"to_type",
"==",
"GPR_REG_TYPE",
"&&",
"from_type",
"==",
"FPR_REG_TYPE",
")",
"||",
"(",
"to_type",
"==",
"FPR_REG_TYPE",
"&&",
"from_type",
"==",
... |
GCC | csky | MD | stmt_completion | CPU | 15,969 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | OR1K | CPP | next_suggestion | CPU | 15,970 | [
"}"
] | [
"unsigned",
"getSRetReturnReg",
"(",
")",
"const",
"{",
"return",
"SRetReturnReg",
";"
] |
GCC | frv | MD | next_suggestion | VLIW | 15,971 | [
"}",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"match_code",
"<STR_LIT>",
")",
"{",
"return",
"acc_operand",
"(",
"op",
",",
"mode",
")",
"&",
"&",
"(",
"(",
"REGNO",
"(",
"op",
")",
"-",
"ACC_FIRST",
")",
"&",
"<NUM_LIT>",
")",
"=",
"=",
"<NUM_LIT>"
] |
GCC | xtensa | CPP | next_suggestion | MPU | 15,972 | [
"(",
"value",
"+",
"p_info",
"->",
"const_add",
">",
"value",
")",
")",
"!=",
"(",
"p_info",
"->",
"const_add",
">",
"<NUM_LIT>",
")",
")",
"{"
] | [
"static",
"struct",
"cmp_info",
"info",
"[",
"(",
"int",
")",
"ITEST_MAX",
"]",
"=",
"{",
"{",
"EQ",
",",
"xtensa_b4const_or_zero",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"}",
",",
"{",
"NE",
",",
"xtens... |
GCC | rs6000 | MD | next_suggestion | CPU | 15,973 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
GCC | m32c | CPP | next_suggestion | MPU | 15,974 | [
"}"
] | [
"else",
"if",
"(",
"mode",
"==",
"HImode",
")",
"rclass",
"=",
"reduce_class",
"(",
"rclass",
",",
"HI_REGS",
",",
"rclass",
")",
";",
"else",
"if",
"(",
"mode",
"==",
"SImode",
")",
"rclass",
"=",
"reduce_class",
"(",
"rclass",
",",
"SI_REGS",
",",
... |
GCC | arm | CPP | stmt_completion | CPU | 15,975 | [
"_",
"_",
"c",
")",
";"
] | [
"return",
"(",
"int8x16_t",
")",
"_",
"_",
"builtin_neon_vextv16qi",
"(",
"_",
"_",
"a",
",",
"_",
"_",
"b",
","
] |
LLVM | MCS51 | CPP | stmt_completion | MPU | 15,976 | [
";"
] | [
"bool",
"fixupNeedsRelaxation",
"(",
"const",
"MCFixup",
"&",
"Fixup",
",",
"uint64_t",
"Value",
",",
"const",
"MCRelaxableFragment",
"*",
"DF",
",",
"const",
"MCAsmLayout",
"&",
"Layout",
")",
"const",
"override",
"{",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Rel... |
LLVM | ARM | CPP | next_suggestion | CPU | 15,977 | [
"if",
"(",
"Min",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"SMAX",
")",
"std",
"::",
"swap",
"(",
"Min",
",",
"Max",
")",
";"
] | [
"if",
"(",
"VT",
"!=",
"MVT",
"::",
"i32",
"||",
"(",
"Op0",
".",
"getOpcode",
"(",
")",
"!=",
"ISD",
"::",
"SMIN",
"&&",
"Op0",
".",
"getOpcode",
"(",
")",
"!=",
"ISD",
"::",
"SMAX",
")",
"||",
"!",
"isa",
"<",
"ConstantSDNode",
">",
"(",
"Op"... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 15,978 | [
"}"
] | [
"FunctionPass",
"*",
"llvm",
"::",
"createHexagonVExtract",
"(",
")",
"{",
"return",
"new",
"HexagonVExtract",
"(",
")",
";"
] |
GCC | i386 | CPP | stmt_completion | CPU | 15,979 | [
"_",
"mm_setzero_ph",
"(",
")",
",",
"_",
"_",
"A",
")",
";"
] | [
"return",
"_",
"_",
"builtin_ia32_addph128_mask",
"(",
"_",
"_",
"B",
",",
"_",
"_",
"C",
","
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 15,980 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"src1",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"offset",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"offsetBits",
";",
"string",
"ImmOpStr",
"=",
"!",
"cast",
"<",
"string",
">",
"(",
"ImmOp",
")",
";",
"let",
"offsetBits",
"=",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 15,981 | [
"if",
"(",
"VT",
"==",
"MVT",
"::",
"f16",
"&&",
"Subtarget",
"->",
"hasFullFP16",
"(",
")",
")",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"Imm",
")",
"!=",
"-",
"<NUM_LIT>",
";"
] | [
"bool",
"ARMTargetLowering",
"::",
"isFPImmLegal",
"(",
"const",
"APFloat",
"&",
"Imm",
",",
"EVT",
"VT",
",",
"bool",
"ForCodeSize",
")",
"const",
"{",
"if",
"(",
"!",
"Subtarget",
"->",
"hasVFP3",
"(",
")",
")",
"return",
"false",
";"
] |
LLVM | SystemZ | TD | stmt_completion | CPU | 15,982 | [
"z_replicate",
",",
"v128g",
",",
"imm32sx16",
",",
"<NUM_LIT>",
">",
";"
] | [
"def",
"VREPIG",
":",
"UnaryVRIa",
"<",
"<STR_LIT>",
",",
"<NUM_LIT>",
","
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 15,983 | [
"let",
"opExtentAlign",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
GCC | rs6000 | CPP | program_repair | CPU | 15,984 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"return",
"get_attr_sign_extend",
"(",
"dep_insn",
")",
"==",
"SIGN_EXTEND_YES",
"?",
"<NUM_LIT>",
":",
"<NUM_LIT>",
";",
"<FIXE>",
"<FIXS>",
"<FIXE>"
] | [
"switch",
"(",
"get_attr_type",
"(",
"dep_insn",
")",
")",
"{",
"case",
"TYPE_LOAD",
":",
"<BUGS>",
"case",
"TYPE_LOAD_U",
":",
"case",
"TYPE_LOAD_UX",
":",
"<BUGE>",
"case",
"TYPE_CNTLZ",
":",
"{",
"if",
"(",
"set_to_load_agen",
"(",
"dep_insn",
",",
"insn"... |
GCC | i386 | CPP | stmt_completion | CPU | 15,985 | [
"(",
"_",
"_",
"m512i",
"_",
"_",
"W",
",",
"_",
"_",
"mmask8",
"_",
"_",
"U",
",",
"_",
"_",
"m128i",
"_",
"_",
"A",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_mask_cvtepi16_epi64"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 15,986 | [
"return",
"createTuple",
"(",
"Regs",
",",
"RegClassIDs",
",",
"SubRegs",
")",
";"
] | [
"static",
"unsigned",
"RegClassIDs",
"[",
"]",
"=",
"{",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
"}",
";",
"static",
"unsigned",
"SubRegs",
"[",
"]",
"=",
"{",
"<STR_LIT>",
"::",
"<STR_LIT>",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 15,987 | [
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 15,988 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_combineii",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"s32_0Imm",
":",
"$",
"Ii",
",",
"s8_0Imm",
":",
"$",
"II",
")",
",",
"<STR_LIT>",
",",
"tc_5a2711e5",
",",
"TypeALU32_2op",
">",
",",
"Enc_... |
LLVM | ARM | CPP | next_suggestion | CPU | 15,989 | [
"if",
"(",
"TheTriple",
".",
"isOSWindows",
"(",
")",
")",
"{"
] | [
"static",
"MCStreamer",
"*",
"createMCStreamer",
"(",
"const",
"Target",
"&",
"T",
",",
"StringRef",
"TT",
",",
"MCContext",
"&",
"Ctx",
",",
"MCAsmBackend",
"&",
"MAB",
",",
"raw_ostream",
"&",
"OS",
",",
"MCCodeEmitter",
"*",
"Emitter",
",",
"bool",
"Rel... |
LLVM | X86 | CPP | program_repair | CPU | 15,990 | [
"<FIXS>",
"const",
"SelectionDAG",
"&",
"DAG",
",",
"unsigned",
"Depth",
",",
"<FIXE>"
] | [
"SmallVectorImpl",
"SDValue",
">",
"&",
"Inputs",
",",
"SmallVectorImpl",
"int",
">",
"&",
"Mask",
",",
"APInt",
"&",
"KnownUndef",
",",
"APInt",
"&",
"KnownZero",
",",
"<BUGS>",
"SelectionDAG",
"&",
"DAG",
",",
"unsigned",
"Depth",
",",
"<BUGE>",
"bool",
... |
GCC | pa | CPP | program_repair | CPU | 15,991 | [
"<FIXS>",
"gcc_assert",
"(",
"reg",
")",
";",
"gcc_assert",
"(",
"GET_CODE",
"(",
"XEXP",
"(",
"or",
"ig",
",",
"<NUM_LIT>",
")",
")",
"==",
"PLUS",
")",
";",
"base",
"=",
"legitimize_pic_address",
"(",
"XEXP",
"(",
"XEXP",
"(",
"or",
"ig",
",",
"<NU... | [
"&&",
"XEXP",
"(",
"XEXP",
"(",
"or",
"ig",
",",
"<NUM_LIT>",
")",
",",
"<NUM_LIT>",
")",
"==",
"pic_offset_table_rtx",
")",
"return",
"or",
"ig",
";",
"<BUGS>",
"if",
"(",
"reg",
"==",
"<NUM_LIT>",
")",
"abort",
"(",
")",
";",
"if",
"(",
"GET_CODE",... |
GCC | visium | MD | next_suggestion | Virtual ISA | 15,992 | [
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"plus",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | Mips | TD | next_suggestion | CPU | 15,993 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"offset",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 15,994 | [
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | ARM64 | TD | next_suggestion | CPU | 15,995 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"class",
"SIMDDup16FromElement",
"<",
"bit",
"Q",
",",
"string",
"size",
",",
"ValueType",
"vectype",
",",
"RegisterOperand",
"vecreg",
">",
":",
"SIMDDupFromElement",
"<",
"Q",
",",
"size",
",",
"<STR_LIT>",
",",
"vectype",
",",
"v8i16",
",",
"vecreg",
",",... |
LLVM | SystemZ | TD | next_suggestion | CPU | 15,996 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"M4",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"R3",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"M4",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"op",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"R3",
";"
] |
LLVM | AMDGPU | TD | stmt_completion | GPU | 15,997 | [
"}",
"=",
"ssrc0",
";"
] | [
"class",
"SOP1e",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op",
">",
":",
"Enc32",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"sdst",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"ssrc0",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 15,998 | [
"EndbrOpcode",
"=",
"SubTarget",
".",
"is64Bit",
"(",
")",
"?",
"X86",
"::",
"ENDBR64",
":",
"X86",
"::",
"ENDBR32",
";"
] | [
"Metadata",
"*",
"isCFProtectionSupported",
"=",
"MF",
".",
"getMMI",
"(",
")",
".",
"getModule",
"(",
")",
"->",
"getModuleFlag",
"(",
"<STR_LIT>",
"cf-protection-branch",
"<STR_LIT>",
")",
";",
"if",
"(",
"!",
"isCFProtectionSupported",
"&&",
"!",
"IndirectBra... |
LLVM | AArch64 | TD | stmt_completion | CPU | 15,999 | [
"DECD_XPiI",
")",
">",
";"
] | [
"def",
":",
"InstRW",
"<",
"[",
"A64FXWrite_1Cyc_GI24",
"]",
",",
"(",
"instrs"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.