Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | Hexagon | TD | next_suggestion | DSP | 15,700 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"J4_cmpgti_f_jumpnv_nt",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Ns8",
",",
"u5_0Imm",
":",
"$",
"II",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_bd8382d1",
",",
"TypeNCJ",
">",
",",
... |
GCC | rs6000 | MD | program_repair | CPU | 15,701 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"not",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
... |
LLVM | WebAssembly | CPP | code_generation | Virtual ISA | 15,702 | [
"StringRef",
"getPassName",
"(",
")",
"const",
"override",
"{",
"return",
"<STR_LIT>",
"WebAssembly Replace Physical Registers",
"<STR_LIT>",
";",
"}"
] | [
"getPassName",
"-",
"Return",
"a",
"nice",
"clean",
"name",
"for",
"a",
"pass",
"."
] |
GCC | s390 | MD | next_suggestion | MPU | 15,703 | [
"(",
"match_dup",
"<NUM_LIT>",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"reg",
":",
"CCZ",
"CC_REGNUM",
")",
"(",
"unspec",
":",
"CCZ",
"[",
"(",
"match_operand",
":",
"FP_ALL",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 15,704 | [
",",
"DAG",
")",
")",
"return",
"Val",
";"
] | [
"static",
"SDValue",
"performAddSubCombine",
"(",
"SDNode",
"*",
"N",
",",
"TargetLowering",
"::",
"DAGCombinerInfo",
"&",
"DCI",
",",
"SelectionDAG",
"&",
"DAG",
")",
"{",
"if",
"(",
"SDValue",
"Val",
"=",
"performAddUADDVCombine",
"(",
"N"
] |
GCC | arm | MD | program_repair | CPU | 15,705 | [
"<FIXS>",
"gcc_assert",
"(",
"GET_CODE",
"(",
"ops",
"[",
"<NUM_LIT>",
"]",
")",
"=",
"=",
"REG",
")",
"<FIXE>"
] | [
"ops",
"[",
"<NUM_LIT>",
"]",
"=",
"const0_rtx",
"}",
"<BUGS>",
"if",
"(",
"GET_CODE",
"(",
"ops",
"[",
"<NUM_LIT>",
"]",
")",
"!",
"=",
"REG",
")",
"{",
"debug_rtx",
"(",
"ops",
"[",
"<NUM_LIT>",
"]",
")",
"abort",
"(",
")",
"}",
"<BUGE>",
"ops",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 15,706 | [
"default",
":"
] | [
"}",
"switch",
"(",
"RegNo",
")",
"{",
"case",
"AMDGPU",
"::",
"TBA",
":",
"case",
"AMDGPU",
"::",
"TBA_LO",
":",
"case",
"AMDGPU",
"::",
"TBA_HI",
":",
"case",
"AMDGPU",
"::",
"TMA",
":",
"case",
"AMDGPU",
"::",
"TMA_LO",
":",
"case",
"AMDGPU",
"::"... |
GCC | nds32 | MD | stmt_completion | CPU | 15,707 | [
")"
] | [
"(",
"define_automaton",
"<STR_LIT>"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 15,708 | [
"}"
] | [
"InstrInfo",
"&",
"LastII",
"=",
"Instructions",
"[",
"LastMI",
"]",
";",
"if",
"(",
"(",
"LastII",
".",
"OutNeeds",
"|",
"BI",
".",
"OutNeeds",
")",
"!=",
"LastII",
".",
"OutNeeds",
")",
"{",
"LastII",
".",
"OutNeeds",
"|=",
"BI",
".",
"OutNeeds",
"... |
GCC | arm | CPP | stmt_completion | CPU | 15,709 | [
"_",
"_",
"a",
";"
] | [
"vreinterpret_u64_s64",
"(",
"int64x1_t",
"_",
"_",
"a",
")",
"{",
"return",
"(",
"uint64x1_t",
")"
] |
LLVM | Z80 | CPP | stmt_completion | MPU | 15,710 | [
")",
")",
")",
"OutStreamer",
"->",
"EmitAssemblerFlag",
"(",
"Was16",
"?",
"MCAF_Code16",
":",
"MCAF_Code24",
")",
";"
] | [
"bool",
"Was16",
"=",
"isCode16",
"(",
"StartInfo",
".",
"getTargetTriple",
"(",
")",
")",
";",
"if",
"(",
"!",
"EndInfo",
"||",
"Was16",
"!=",
"isCode16",
"(",
"EndInfo",
"->",
"getTargetTriple",
"("
] |
GCC | m68k | MD | next_suggestion | MPU | 15,711 | [
"(",
"match_test",
"<STR_LIT>",
")",
")",
")"
] | [
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 15,712 | [
"<NUM_LIT>",
")",
".",
"addMemOperand",
"(",
"MMO",
")",
";"
] | [
"if",
"(",
"RC",
"==",
"&",
"ARM",
"::",
"GPRRegClass",
"||",
"RC",
"==",
"&",
"ARM",
"::",
"tGPRRegClass",
"||",
"RC",
"==",
"&",
"ARM",
"::",
"tcGPRRegClass",
"||",
"RC",
"==",
"&",
"ARM",
"::",
"rGPRRegClass",
"||",
"RC",
"==",
"&",
"ARM",
"::",... |
LLVM | ARM | TD | next_suggestion | CPU | 15,713 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"bit_4",
";",
"let",
"va... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 15,714 | [
"KernelName",
";"
] | [
"if",
"(",
"!",
"MFI",
".",
"isEntryFunction",
"(",
")",
")",
"return",
";",
"if",
"(",
"TM",
".",
"getTargetTriple",
"(",
")",
".",
"getOS",
"(",
")",
"!=",
"Triple",
"::",
"AMDHSA",
")",
"return",
";",
"auto",
"&",
"Streamer",
"=",
"getTargetStream... |
LLVM | ARM | CPP | next_suggestion | CPU | 15,715 | [
"}",
"else",
"if",
"(",
"auto",
"*",
"Arg",
"=",
"dyn_cast",
"<",
"Argument",
">",
"(",
"V",
")",
")",
"return",
"isSupportedType",
"(",
"V",
")",
"&&",
"!",
"Arg",
"->",
"hasSExtAttr",
"(",
")",
";"
] | [
"auto",
"*",
"Call",
"=",
"cast",
"<",
"CallInst",
">",
"(",
"I",
")",
";",
"return",
"isSupportedType",
"(",
"Call",
")",
"&&",
"Call",
"->",
"hasRetAttr",
"(",
"Attribute",
"::",
"AttrKind",
"::",
"ZExt",
")",
";",
"}",
"}",
"}",
"else",
"if",
"(... |
GCC | i386 | MD | next_suggestion | CPU | 15,716 | [
"(",
"match_operand",
":",
"V16SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V16SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"V16SI",
"[",
"(",
"match_operand",
":",
"V16SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_oper... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 15,717 | [
"}"
] | [
"bool",
"isElementTypeLegalForScalableVector",
"(",
"Type",
"*",
"Ty",
")",
"const",
"{",
"if",
"(",
"Ty",
"->",
"isPointerTy",
"(",
")",
")",
"return",
"true",
";",
"if",
"(",
"Ty",
"->",
"isBFloatTy",
"(",
")",
"&&",
"ST",
"->",
"hasBF16",
"(",
")",
... |
GCC | arm | CPP | stmt_completion | CPU | 15,718 | [
"a",
")",
"{"
] | [
"vreinterpret_f32_bf16",
"(",
"bfloat16x4_t",
"_",
"_"
] |
LLVM | ARM | TD | stmt_completion | CPU | 15,719 | [
"<NUM_LIT>",
"}",
"=",
"Rn",
";"
] | [
"def",
"rr",
":",
"AsI1",
"<",
"opcod",
",",
"(",
"outs",
"GPR",
":",
"$",
"Rd",
")",
",",
"(",
"ins",
"GPR",
":",
"$",
"Rn",
",",
"GPR",
":",
"$",
"Rm",
")",
",",
"DPFrm",
",",
"iir",
",",
"opc",
",",
"<STR_LIT>",
",",
"[",
"(",
"set",
"... |
LLVM | ARM | CPP | program_repair | CPU | 15,720 | [
"<FIXS>",
"unsigned",
"Rm",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"<FIXE>",
"<FIXS>",
"unsigned",
"Rt",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"<FIXE>",
"<FIXS>",
... | [
"case",
"ARM",
"::",
"LDRSB_PRE",
":",
"case",
"ARM",
"::",
"LDRSH_PRE",
":",
"{",
"<BUGS>",
"unsigned",
"Rm",
"=",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"<BUGE>",
"if",
"(",
"Rm",
"==",
"<NUM_LIT>",
")",
"ret... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 15,721 | [
"Reg",
")",
";"
] | [
"if",
"(",
"Register",
"::",
"isVirtualRegister",
"(",
"Reg",
")",
")",
"RC",
"=",
"MRI",
".",
"getRegClass",
"(",
"Reg",
")",
";",
"else",
"RC",
"=",
"getPhysRegClass",
"("
] |
GCC | rs6000 | MD | next_suggestion | CPU | 15,722 | [
"(",
"clobber",
"(",
"match_scratch",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]"
] | [
"(",
"compare",
":",
"CC",
"(",
"ashiftrt",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 15,723 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rt2",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"offset",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"V",
";",... |
LLVM | PowerPC | CPP | code_generation | CPU | 15,724 | [
"void",
"PPCAIXAsmPrinter",
"::",
"SetupMachineFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"MCSectionXCOFF",
"*",
"FnDescSec",
"=",
"cast",
"<",
"MCSectionXCOFF",
">",
"(",
"getObjFileLowering",
"(",
")",
".",
"getSectionForFunctionDescriptor",
"(",
"&",... | [
"This",
"should",
"be",
"called",
"when",
"a",
"new",
"MachineFunction",
"is",
"being",
"processed",
"from",
"runOnMachineFunction",
"."
] |
LLVM | Z80old | CPP | next_suggestion | MPU | 15,725 | [
"return",
"MBB",
".",
"erase",
"(",
"I",
")",
";"
] | [
"unsigned",
"Amount",
"=",
"TII",
".",
"getFrameSize",
"(",
"*",
"I",
")",
";",
"if",
"(",
"I",
"->",
"getOpcode",
"(",
")",
"==",
"TII",
".",
"getCallFrameDestroyOpcode",
"(",
")",
")",
"{",
"Amount",
"-=",
"TII",
".",
"getFramePoppedByCallee",
"(",
"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 15,726 | [
";"
] | [
"def",
"L2_loadrb_pi",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
",",
"IntRegs",
":",
"$",
"Rx32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rx32in",
",",
"s4_0Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_44d3da28",
",... |
LLVM | Patmos | CPP | next_suggestion | VLIW | 15,727 | [
"break",
";"
] | [
"EndLoc",
"=",
"o",
".",
"EndLoc",
";",
"switch",
"(",
"Kind",
")",
"{",
"case",
"Register",
":",
"Reg",
"=",
"o",
".",
"Reg",
";",
"break",
";",
"case",
"Immediate",
":",
"Imm",
"=",
"o",
".",
"Imm",
";",
"break",
";",
"case",
"Token",
":",
"T... |
GCC | avr | CPP | stmt_completion | MPU | 15,728 | [
"false",
";"
] | [
"tree",
"attr",
"=",
"tree_cons",
"(",
"name",
",",
"args",
",",
"TYPE_ATTRIBUTES",
"(",
"type",
")",
")",
";",
"tree",
"new",
"type",
"=",
"build_type_attribute_variant",
"(",
"type",
",",
"attr",
")",
";",
"TYPE_MAIN_VARIANT",
"(",
"new",
"type",
")",
... |
LLVM | AMDGPU | CPP | program_repair | GPU | 15,729 | [
"<FIXS>",
"SMLoc",
"S",
"=",
"getLoc",
"(",
")",
";",
"<FIXE>"
] | [
"AMDGPUAsmParser",
"::",
"parseSDWADstUnused",
"(",
"OperandVector",
"&",
"Operands",
")",
"{",
"using",
"namespace",
"llvm",
"::",
"AMDGPU",
"::",
"SDWA",
";",
"<BUGS>",
"SMLoc",
"S",
"=",
"Parser",
".",
"getTok",
"(",
")",
".",
"getLoc",
"(",
")",
";",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 15,730 | [
")",
";"
] | [
"assert",
"(",
"TII",
"->",
"getNamedOperand",
"(",
"MovMI",
",",
"AMDGPU",
"::",
"OpName",
"::",
"vdst",
")",
"->",
"getReg",
"(",
")",
"==",
"TII",
"->",
"getNamedOperand",
"(",
"OrigMI",
",",
"AMDGPU",
"::",
"OpName",
"::",
"src0",
")",
"->",
"getRe... |
LLVM | X86 | CPP | stmt_completion | CPU | 15,731 | [
"<STR_LIT>",
"::",
"<STR_LIT>",
":"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LI... |
GCC | arm | MD | next_suggestion | CPU | 15,732 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] |
GCC | rs6000 | CPP | next_suggestion | CPU | 15,733 | [
"return",
"x",
";"
] | [
"rtx",
"rs6000_legitimize_reload_address",
"(",
"rtx",
"x",
",",
"enum",
"machine_mode",
"mode",
",",
"int",
"opnum",
",",
"int",
"type",
",",
"int",
"ind_levels",
"ATTRIBUTE_UNUSED",
",",
"int",
"*",
"win",
")",
"{",
"if",
"(",
"GET_CODE",
"(",
"x",
")",
... |
GCC | arm | CPP | stmt_completion | CPU | 15,734 | [
"_",
"_",
"a",
";"
] | [
"return",
"(",
"float32x4_t",
")"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 15,735 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Mu2",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rt32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Mu2",
";"
] |
GCC | mcore | MD | next_suggestion | MPU | 15,736 | [
"(",
"plus",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | v850 | MD | next_suggestion | MPU | 15,737 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"fix",
":",
"SI",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | ARM64 | TD | next_suggestion | CPU | 15,738 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rn",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"ext",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"isSub",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"setFlags",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Ins... |
LLVM | AArch64 | TD | stmt_completion | CPU | 15,739 | [
":",
"$",
"Pg",
",",
"fpimm64",
":",
"$",
"imm8",
")",
",",
"<NUM_LIT>",
">",
";"
] | [
"def",
":",
"InstAlias",
"<",
"<STR_LIT>",
",",
"(",
"!",
"cast",
"<",
"Instruction",
">",
"(",
"NAME",
"#",
"_D",
")",
"ZPR64",
":",
"$",
"Zd",
",",
"PPRAny"
] |
LLVM | LoongArch | CPP | next_suggestion | CPU | 15,740 | [
"}"
] | [
"const",
"TargetRegisterClass",
"*",
"RC",
"=",
"TLI",
".",
"getRegClassFor",
"(",
"LocVT",
".",
"getSimpleVT",
"(",
")",
")",
";",
"Register",
"VReg",
"=",
"RegInfo",
".",
"createVirtualRegister",
"(",
"RC",
")",
";",
"RegInfo",
".",
"addLiveIn",
"(",
"VA... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 15,741 | [
"}"
] | [
"case",
"MVT",
"::",
"f64",
":",
"return",
"Subtarget",
"->",
"hasGFX90AInsts",
"(",
")",
";",
"default",
":",
"return",
"false",
";",
"}"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 15,742 | [
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"BaseImmOffset",
";",
"let",
"accessSize",
"=",
"B... |
LLVM | Mips | CPP | stmt_completion | CPU | 15,743 | [
";"
] | [
"const",
"BasicBlockInfo",
"&",
"BBI",
"=",
"BBInfo",
"[",
"Block",
"]",
";",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"User of CPE#",
"<STR_LIT>",
"<<",
"CPEMI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getImm",
"(",
")",
"<<",
"<STR_LIT>",
" max delt... |
LLVM | Hexagon | TD | stmt_completion | DSP | 15,744 | [
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"C4_and_and",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Ps4",
",",
"PredRegs",
":",
"$",
"Pt4",
",",
"PredRegs",
":",
"$",
"Pu4",
")",
",",
"<STR_LIT>",
",",
"tc_b31c2e97",
",",... |
GCC | rs6000 | MD | stmt_completion | CPU | 15,745 | [
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unsigned_float",
":",
"DF",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"match_scratch",
":",
... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 15,746 | [
"auto",
"*",
"WasmSym",
"=",
"Printer",
".",
"getMCSymbolForFunction",
"(",
"F",
",",
"EnableEmException",
"||",
"EnableEmSjLj",
",",
"Signature",
".",
"get",
"(",
")",
",",
"InvokeDetected",
")",
";"
] | [
"}",
"const",
"auto",
"*",
"FuncTy",
"=",
"cast",
"<",
"FunctionType",
">",
"(",
"Global",
"->",
"getValueType",
"(",
")",
")",
";",
"const",
"MachineFunction",
"&",
"MF",
"=",
"*",
"MO",
".",
"getParent",
"(",
")",
"->",
"getParent",
"(",
")",
"->",... |
LLVM | Mips | TD | stmt_completion | CPU | 15,747 | [
",",
"SDT_MipsDPA",
">",
";"
] | [
"def",
"MipsDPAQX_S_W_PH",
":",
"MipsDSPSideEffectBase",
"<",
"<STR_LIT>"
] |
GCC | rl78 | MD | stmt_completion | MPU | 15,748 | [
"reg",
":",
"QI",
"A_REG",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"]"
] | [
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
":",
"QI",
"A_REG",
")",
"(",
"and",
":",
"QI",
"("
] |
LLVM | Comet2 | CPP | code_generation | CPU | 15,749 | [
"bool",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"override",
"{",
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"### runOnMachineFunction\\n",
"<STR_LIT>",
")",
";",
"Subtarget",
"=",
"&",
"MF",
".",
"getSubtarget",
"<",
"Comet2S... | [
"runOnMachineFunction",
"-",
"Emit",
"the",
"function",
"body",
"."
] |
GCC | loongarch | CPP | stmt_completion | CPU | 15,750 | [
"v2i64",
")",
"_",
"<NUM_LIT>",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"_",
"m128i",
"_",
"_",
"lsx_vpcnt_d",
"(",
"_",
"_",
"m128i",
"_",
"<NUM_LIT>"... |
LLVM | Mips | CPP | next_suggestion | CPU | 15,751 | [
"}"
] | [
"return",
"false",
";",
"case",
"Mips",
"::",
"RetRA",
":",
"ExpandRetRA",
"(",
"MBB",
",",
"MI",
",",
"Mips",
"::",
"RET",
")",
";",
"break",
";",
"case",
"Mips",
"::",
"BuildPairF64",
":",
"ExpandBuildPairF64",
"(",
"MBB",
",",
"MI",
")",
";",
"bre... |
GCC | tilegx | MD | stmt_completion | VLIW | 15,752 | [
")",
"]"
] | [
"(",
"unspec",
":",
"DI",
"[",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_INSN_DBLALIGN2",
")"
] |
GCC | i386 | CPP | next_suggestion | CPU | 15,753 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_sha1msg1_epu32",
"(",
"_",
"_",
"m128i",
"_",
"_",
"A",
... |
LLVM | VE | CPP | stmt_completion | CPU | 15,754 | [
"MVT",
"::",
"i32",
")",
";"
] | [
"if",
"(",
"matchADDRri",
"(",
"Addr",
",",
"Base",
",",
"Offset",
")",
")",
"return",
"true",
";",
"Base",
"=",
"Addr",
";",
"Offset",
"=",
"CurDAG",
"->",
"getTargetConstant",
"(",
"<NUM_LIT>",
",",
"SDLoc",
"(",
"Addr",
")",
","
] |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 15,755 | [
"||",
"WebAssembly",
"::",
"WasmEnableEmSjLj",
",",
"Signature",
",",
"InvokeDetected",
")",
";"
] | [
"if",
"(",
"!",
"isa",
"<",
"Function",
">",
"(",
"Global",
")",
")",
"{",
"auto",
"*",
"WasmSym",
"=",
"cast",
"<",
"MCSymbolWasm",
">",
"(",
"Printer",
".",
"getSymbol",
"(",
"Global",
")",
")",
";",
"if",
"(",
"WebAssembly",
"::",
"isWasmVarAddres... |
LLVM | X86 | CPP | stmt_completion | CPU | 15,756 | [
")",
";"
] | [
"llvm_unreachable",
"(",
"<STR_LIT>",
"getJITInfo not implemented",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 15,757 | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"... |
LLVM | NMX | CPP | next_suggestion | VLIW | 15,758 | [
"InFlag",
"=",
"Val",
".",
"getValue",
"(",
"<NUM_LIT>",
")",
";"
] | [
"NMXCC",
"NMXCCInfo",
"(",
"CallConv",
",",
"ABI",
".",
"IsO32",
"(",
")",
",",
"CCInfo",
")",
";",
"NMXCCInfo",
".",
"analyzeCallResult",
"(",
"Ins",
",",
"Subtarget",
".",
"abiUsesSoftFloat",
"(",
")",
",",
"CallNode",
",",
"RetTy",
")",
";",
"for",
... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 15,759 | [
"IDF",
")",
"{"
] | [
"if",
"(",
"F",
"!=",
"MDF",
".",
"end",
"(",
")",
")",
"IDF",
".",
"insert",
"(",
"F",
"->",
"second",
".",
"begin",
"(",
")",
",",
"F",
"->",
"second",
".",
"end",
"(",
")",
")",
";",
"}",
"RegisterSet",
"&",
"Refs",
"=",
"RefM",
"[",
"BA... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 15,760 | [
"return",
"true",
";"
] | [
"int64_t",
"FPOffset",
"=",
"Offset",
"-",
"<NUM_LIT>",
"*",
"<NUM_LIT>",
";",
"Offset",
"+=",
"MFI",
"->",
"getLocalFrameSize",
"(",
")",
";",
"Offset",
"+=",
"<NUM_LIT>",
";",
"if",
"(",
"TFI",
"->",
"hasFP",
"(",
"MF",
")",
"&&",
"isFrameOffsetLegal",
... |
LLVM | AArch64 | CPP | program_repair | CPU | 15,761 | [
"<FIXS>",
"AssignFnVarArg",
",",
"false",
",",
"true",
",",
"FPDiff",
")",
";",
"<FIXE>"
] | [
"OutgoingArgHandler",
"Handler",
"(",
"MIRBuilder",
",",
"MRI",
",",
"MIB",
",",
"AssignFnFixed",
",",
"<BUGS>",
"AssignFnVarArg",
",",
"true",
",",
"FPDiff",
")",
";",
"<BUGE>",
"if",
"(",
"!",
"handleAssignments",
"(",
"MIRBuilder",
",",
"OutArgs",
",",
"H... |
GCC | m68k | MD | next_suggestion | MPU | 15,762 | [
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"strict_low_part",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"minus",
":",
"QI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_operand",
":",
"QI",
"<NUM_LI... |
LLVM | ARM | CPP | stmt_completion | CPU | 15,763 | [
")",
".",
"addImm",
"(",
"Offset",
")",
".",
"addImm",
"(",
"Pred",
")",
".",
"addReg",
"(",
"PredReg",
")",
";"
] | [
"if",
"(",
"Offset",
"<",
"<NUM_LIT>",
")",
"{",
"Offset",
"=",
"-",
"Offset",
";",
"BaseOpc",
"=",
"isThumb2",
"?",
"ARM",
"::",
"t2SUBri",
":",
"(",
"isThumb1",
"&&",
"Offset",
"<",
"<NUM_LIT>",
"&&",
"Base",
"!=",
"ARM",
"::",
"SP",
")",
"?",
"A... |
LLVM | LC3 | CPP | code_generation | CPU | 15,764 | [
"SDValue",
"LC3TargetLowering",
"::",
"LowerFormalArguments",
"(",
"SDValue",
"Chain",
",",
"CallingConv",
"::",
"ID",
"CallConv",
",",
"bool",
"isVarArg",
",",
"const",
"SmallVectorImpl",
"<",
"ISD",
"::",
"InputArg",
">",
"&",
"Ins",
",",
"SDLoc",
"dl",
",",... | [
"This",
"hook",
"must",
"be",
"implemented",
"to",
"lower",
"the",
"incoming",
"(",
"formal",
")",
"arguments",
",",
"described",
"by",
"the",
"Ins",
"array",
",",
"into",
"the",
"specified",
"DAG",
"."
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 15,765 | [
"(",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
"->",
"get",
"(",
")",
")",
";"
] | [
"LHS",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"EXTRACT_VECTOR_ELT",
",",
"SDLoc",
"(",
"N",
")",
",",
"CmpVT",
".",
"getVectorElementType",
"(",
")",
",",
"LHS",
",",
"DAG",
".",
"getConstant",
"(",
"<NUM_LIT>",
",",
"MVT",
"::",
"i64",
")",
"... |
LLVM | Z80 | CPP | stmt_completion | MPU | 15,766 | [
"const",
"override",
"{"
] | [
"bool",
"canOpTrap",
"(",
"unsigned",
"Op",
",",
"EVT",
"VT",
")"
] |
GCC | arm | CPP | stmt_completion | CPU | 15,767 | [
")",
";"
] | [
"return",
"_",
"_",
"builtin_mve_vldrwq_gather_base_uv4si",
"(",
"_",
"_",
"addr",
",",
"_",
"_",
"offset"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 15,768 | [
"<NUM_LIT>",
";"
] | [
"def",
"J4_cmpeqi_f_jumpnv_t",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Ns8",
",",
"u5_0Imm",
":",
"$",
"II",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_bd8382d1",
",",
"TypeNCJ",
">",
",",
"... |
GCC | v850 | MD | program_repair | MPU | 15,769 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"[",
"(",
"reg",
":",
"CC",
"CC_REGNUM",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 15,770 | [
"Rn",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rd",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rm",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"cond",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"op",
";",
"let",
"Inst",
"{",
"<... |
GCC | bfin | CPP | next_suggestion | DSP | 15,771 | [
"emit_insn",
"(",
"gen_rtx_USE",
"(",
"VOIDmode",
",",
"bfin_rets_rtx",
")",
")",
";"
] | [
"add_to_sp",
"(",
"spreg",
",",
"frame_size",
",",
"<NUM_LIT>",
")",
";",
"if",
"(",
"must_save_fp_p",
"(",
")",
")",
"{",
"rtx",
"fpreg",
"=",
"gen_rtx_REG",
"(",
"Pmode",
",",
"REG_FP",
")",
";",
"emit_move_insn",
"(",
"fpreg",
",",
"postinc",
")",
"... |
LLVM | ARM | TD | next_suggestion | CPU | 15,772 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"addr",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"addr",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"data",
";",
"let",
"In... |
GCC | spu | CPP | code_generation | MPU | 15,773 | [
"static",
"HOST_WIDE_INT",
"spu_constant_alignment",
"(",
"const_tree",
",",
"HOST_WIDE_INT",
"align",
")",
"{",
"return",
"MAX",
"(",
"align",
",",
"<NUM_LIT>",
")",
";",
"}"
] | [
"Implement",
"TARGET_CONSTANT_ALIGNMENT",
".",
"Make",
"all",
"static",
"objects",
"16-byte",
"aligned",
".",
"This",
"allows",
"us",
"to",
"assume",
"they",
"are",
"also",
"padded",
"to",
"16",
"bytes",
",",
"which",
"means",
"we",
"can",
"use",
"a",
"singl... |
LLVM | SystemZ | TD | stmt_completion | CPU | 15,774 | [
"#",
"cls1",
";"
] | [
"class",
"UnaryRRE",
"<",
"string",
"mnemonic",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
",",
"SDPatternOperator",
"operator",
",",
"RegisterOperand",
"cls1",
",",
"RegisterOperand",
"cls2",
">",
":",
"InstRRE",
"<",
"opcode",
",",
"(",
"outs",
"cls1",
... |
GCC | aarch64 | CPP | program_repair | CPU | 15,775 | [
"<FIXS>",
"HOST_WIDE_INT",
"minval",
",",
"HOST_WIDE_INT",
"maxval",
")",
"<FIXE>",
"<FIXS>",
"rtx",
"elt",
";",
"return",
"(",
"const_vec_duplicate_p",
"(",
"x",
",",
"&",
"elt",
")",
"&&",
"CONST_INT_P",
"(",
"elt",
")",
"&&",
"IN_RANGE",
"(",
"INTVAL",
... | [
"boolaarch64_const_vec_all_same_in_range_p",
"(",
"rtx",
"x",
",",
"<BUGS>",
"HOST_WIDE_INT",
"minval",
",",
"HOST_WIDE_INT",
"maxval",
")",
"<BUGE>",
"{",
"<BUGS>",
"HOST_WIDE_INT",
"firstval",
";",
"int",
"count",
",",
"i",
";",
"if",
"(",
"GET_CODE",
"(",
"x"... |
GCC | i386 | CPP | next_suggestion | CPU | 15,776 | [
"std",
"::",
"swap",
"(",
"d",
"->",
"op0",
",",
"d",
"->",
"op1",
")",
";"
] | [
"unsigned",
"nelt",
"=",
"d",
"->",
"nelt",
";",
"if",
"(",
"d",
"->",
"perm",
"[",
"<NUM_LIT>",
"]",
"<",
"nelt",
")",
"return",
";",
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"!=",
"nelt",
";",
"i",
"++",
")",
"d",
"->",
"perm"... |
GCC | m68k | MD | next_suggestion | MPU | 15,777 | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"]"
] | [
"(",
"set",
"(",
"strict_low_part",
"(",
"subreg",
":",
"QI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"<NUM_LIT>",
")",
")",
"(",
"subreg",
":",
"QI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"<NUM_LIT>",
")",
")",
"(",
"set",
"(",
"strict_low_part",
"(",
"subreg... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 15,778 | [
"return",
"Info",
"->",
"NeedToBeConvertedToVALU",
";"
] | [
"if",
"(",
"SiblingCopy",
"->",
"isImplicitDef",
"(",
")",
")",
"continue",
";",
"SrcRegs",
".",
"insert",
"(",
"std",
"::",
"pair",
"(",
"SiblingCopy",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
",",
"SiblingCopy",
"->",
"getOpe... |
LLVM | ARM | CPP | program_repair | CPU | 15,779 | [
"<FIXS>",
"static",
"DecodeStatus",
"DecodeIT",
"(",
"llvm",
"::",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"Val",
",",
"<FIXE>"
] | [
"uint64_t",
"Address",
",",
"const",
"void",
"*",
"Decoder",
")",
";",
"static",
"DecodeStatus",
"DecodeThumbBLTargetOperand",
"(",
"llvm",
"::",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"Val",
",",
"uint64_t",
"Address",
",",
"const",
"void",
"*",
"Decoder",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 15,780 | [
"ImmTyR128",
")",
";"
] | [
"return",
"parseNamedBit",
"(",
"<STR_LIT>",
"r128",
"<STR_LIT>",
",",
"Operands",
",",
"AMDGPUOperand",
"::"
] |
GCC | rs6000 | MD | program_repair | CPU | 15,781 | [
"<FIXS>",
"if",
"(",
"BYTES_BIG_ENDIAN",
")",
"emit_insn",
"(",
"gen_altivec_vmrghb_direct_be",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")",
"elseemit_insn",
"(",
"gen_altivec_v... | [
"(",
"use",
"(",
"match_operand",
":",
"V16QI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"{",
"<BUGS>",
"rtx",
"(",
"*",
"fun",
")",
"(",
"rtx",
",",
"rtx",
",",
"rtx",
")",
"=",
"BYTES_BIG_ENDIAN",
"?",
"gen_altivec_vmrghb_direct",
":",
"ge... |
GCC | visium | MD | stmt_completion | Virtual ISA | 15,782 | [
"MDB_REGNUM",
")"
] | [
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
"{",
"unsigned",
"int",
"regno",
"=",
"reg_or_subreg_regno",
"(",
"op",
")",
"return",
"(",
"regno",
"=",
"="
] |
GCC | i386 | MD | program_repair | CPU | 15,783 | [
"<FIXS>",
"(",
"match_operand",
":",
"FMA4MODEF4",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_operand",
":",
"FMA4MODEF4",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<FIXE>",
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"minus",
":",
"FMA4MODEF4",
"(",
"mult",
":",
"FMA4MODEF4",
"(",
"neg",
":",
"FMA4MODEF4",
"<BUGS>",
"(",
"match_operand",
":",
"FMA4MODEF4",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_operand",
":",
"FMA4MODEF4",
"<NUM_LIT>",
"<STR_LIT>",... |
GCC | i386 | CPP | stmt_completion | CPU | 15,784 | [
"_",
"m128i",
"_",
"_",
"A",
",",
"_",
"_",
"m128i",
"_",
"_",
"B",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_comneq_epu8",
"(",
"_"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 15,785 | [
"<STR_LIT>",
";"
] | [
"return",
"<STR_LIT>",
"R600 Packetizer"
] |
LLVM | X86 | TD | stmt_completion | CPU | 15,786 | [
">",
";"
] | [
"def",
"ptr_rc_norex",
":",
"PointerLikeRegClass",
"<",
"<NUM_LIT>"
] |
LLVM | ARM | TD | next_suggestion | CPU | 15,787 | [
"}"
] | [
"def",
"v2f32",
":",
"N2V",
"<",
"op24_23",
",",
"op21_20",
",",
"<NUM_LIT>",
",",
"op17_16",
",",
"op11_7",
",",
"<NUM_LIT>",
",",
"op4",
",",
"(",
"outs",
"DPR",
":",
"$",
"Vd",
")",
",",
"(",
"ins",
"DPR",
":",
"$",
"Vm",
")",
",",
"NoItinerar... |
GCC | i386 | CPP | code_generation | CPU | 15,788 | [
"tree",
"ix86_veclibabi_svml",
"(",
"combined_fn",
"fn",
",",
"tree",
"type_out",
",",
"tree",
"type_in",
")",
"{",
"char",
"name",
"[",
"<NUM_LIT>",
"]",
";",
"tree",
"fntype",
",",
"new",
"_",
"fndecl",
",",
"args",
";",
"unsigned",
"arity",
";",
"cons... | [
"Handler",
"for",
"an",
"SVML-style",
"interface",
"to",
"a",
"library",
"with",
"vectorized",
"intrinsics",
"."
] |
LLVM | ARM | TD | next_suggestion | CPU | 15,789 | [
"string",
"ops",
";"
] | [
"dag",
"oops",
";",
"dag",
"iops",
";"
] |
GCC | rs6000 | CPP | program_repair | CPU | 15,790 | [
"<FIXS>",
"rtx",
"store",
"=",
"gen_rtx_SET",
"(",
"op0",
",",
"tmp",
")",
";",
"<FIXE>"
] | [
"altivec_expand_stvx_be",
"(",
"rtx",
"op0",
",",
"rtx",
"op1",
",",
"machine_mode",
"mode",
",",
"unsigned",
"unspec",
")",
"{",
"rtx",
"tmp",
"=",
"gen_reg_rtx",
"(",
"mode",
")",
";",
"<BUGS>",
"rtx",
"store",
"=",
"gen_rtx_SET",
"(",
"VOIDmode",
",",
... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 15,791 | [
"UseDataRegionDirectives",
"=",
"true",
";"
] | [
"AssemblerDialect",
"=",
"AsmWriterVariant",
"==",
"Default",
"?",
"Apple",
":",
"AsmWriterVariant",
";",
"PrivateGlobalPrefix",
"=",
"<STR_LIT>",
"L",
"<STR_LIT>",
";",
"PrivateLabelPrefix",
"=",
"<STR_LIT>",
"L",
"<STR_LIT>",
";",
"SeparatorString",
"=",
"<STR_LIT>"... |
GCC | i386 | CPP | program_repair | CPU | 15,792 | [
"<FIXS>",
"const",
"int",
"x86_push_memory",
"=",
"m_386",
"|",
"m_K6",
"|",
"m_ATHLON_K8",
"|",
"m_PENT4",
"|",
"m_NOCONA",
";",
"<FIXE>",
"<FIXS>",
"const",
"int",
"x86_movx",
"=",
"m_ATHLON_K8",
"|",
"m_PPRO",
"|",
"m_PENT4",
"|",
"m_NOCONA",
";",
"<FIXE>... | [
"#",
"define",
"m_PENT4",
"(",
"<NUM_LIT>",
"<<",
"PROCESSOR_PENTIUM4",
")",
"#",
"define",
"m_K8",
"(",
"<NUM_LIT>",
"<<",
"PROCESSOR_K8",
")",
"#",
"define",
"m_ATHLON_K8",
"(",
"m_K8",
"|",
"m_ATHLON",
")",
"const",
"int",
"x86_use_leave",
"=",
"m_386",
"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 15,793 | [
"let",
"ParserMatchClass",
"=",
"AdrpOperand",
";"
] | [
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 15,794 | [
"}"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LI... |
LLVM | Sparc | CPP | stmt_completion | CPU | 15,795 | [
",",
"Imm",
",",
"RD",
",",
"STI",
")",
";"
] | [
"static",
"void",
"EmitSHL",
"(",
"MCStreamer",
"&",
"OutStreamer",
",",
"MCOperand",
"&",
"RS1",
",",
"MCOperand",
"&",
"Imm",
",",
"MCOperand",
"&",
"RD",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
")",
"{",
"EmitBinary",
"(",
"OutStreamer",
",",
"<STR... |
GCC | i386 | CPP | stmt_completion | CPU | 15,796 | [
"_",
"mmask8",
")",
"_",
"_",
"U",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m256",
")",
"_",
"_",
"builtin_ia32_subps256_mask",
"(",
"(",
"_",
"_",
"v8sf",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v8sf",
")",
"_",
"_",
"B",
",",
"(",
"_",
"_",
"v8sf",
")",
"_",
"mm256_setzero_ps",
"(",
")",
... |
LLVM | Patmos | CPP | next_suggestion | VLIW | 15,797 | [
"llvm_unreachable",
"(",
"<STR_LIT>",
"Implement any new match types added!",
"<STR_LIT>",
")",
";"
] | [
"}",
"else",
"if",
"(",
"Format",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"{",
"if",
"(",
"InBundle",
"||",
"BundleCounter",
")",
"{",
"return",
"Error",
"(",
"IDLoc",
",",
"<STR_LIT>",
"ALUl instruction cannot be bundled",
"<STR_LIT>",
")",
";",
"}",
"Bu... |
LLVM | Mips | CPP | stmt_completion | CPU | 15,798 | [
"get",
"(",
")",
";"
] | [
"return",
"RegBankInfo",
"."
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 15,799 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.