Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
Hexagon
TD
next_suggestion
DSP
16,000
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "addrMode", "=", "BaseImmOffset", ";", "let", "accessSize", "=", "WordAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>",...
GCC
i386
CPP
stmt_completion
CPU
16,001
[ "(", "_", "_", "mmask16", ")", "-", "<NUM_LIT>", ",", "_", "_", "R", ")", ";" ]
[ "return", "(", "_", "_", "m512", ")", "_", "_", "builtin_ia32_mulps512_mask", "(", "(", "_", "_", "v16sf", ")", "_", "_", "A", ",", "(", "_", "_", "v16sf", ")", "_", "_", "B", ",", "(", "_", "_", "v16sf", ")", "_", "mm512_undefined_ps", "(", ")...
LLVM
R600
CPP
stmt_completion
GPU
16,002
[ "*", "Ty", ")", "const", "{" ]
[ "bool", "SITargetLowering", "::", "shouldConvertConstantLoadToIntImm", "(", "const", "APInt", "&", "Imm", ",", "Type" ]
LLVM
MOS
CPP
next_suggestion
MPU
16,003
[ "break", ";" ]
[ "unsigned", "Opcode", ";", "switch", "(", "MI", ".", "getOpcode", "(", ")", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Unexpected opcode", "<STR_LIT>", ")", ";", "case", "G_UADDO", ":", "Opcode", "=", "G_UADDE", ";", "break", ";", "ca...
LLVM
AArch64
TD
stmt_completion
CPU
16,004
[ "<STR_LIT>", ";" ]
[ "return", "(", "(", "(", "uint32_t", ")", "Imm", ")", "<", "<NUM_LIT>", ")", ";", "}", "]", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=" ]
LLVM
PowerPC
CPP
program_repair
CPU
16,005
[ "<FIXS>", "Res", "=", "CurDAG", "->", "getNode", "(", "ISD", "::", "AND", ",", "dl", ",", "VT", ",", "Res", ",", "CurDAG", "->", "getConstant", "(", "Mask", ",", "dl", ",", "VT", ")", ")", ";", "<FIXE>" ]
[ "bool", "NonTrivialMask", "=", "(", "(", "int64_t", ")", "Mask", ")", "!=", "INT64_C", "(", "-", "<NUM_LIT>", ")", ";", "if", "(", "NonTrivialMask", "&&", "!", "Alt", ")", "{", "<BUGS>", "Res", "=", "CurDAG", "->", "getNode", "(", "ISD", "::", "AND",...
LLVM
Mips
CPP
stmt_completion
CPU
16,006
[ "(", ")", "|", "AllowMixed16_32", ";", "}" ]
[ "bool", "allowMixed16_32", "(", ")", "const", "{", "return", "inMips16ModeDefault" ]
LLVM
AMDGPU
TD
stmt_completion
GPU
16,007
[ ",", "VReg_64", ">", ";" ]
[ "def", ":", "BitConvert", "<", "f64", ",", "v4i16" ]
LLVM
AArch64
TD
next_suggestion
CPU
16,008
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rt", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "offset", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sz", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "V", ";", ...
GCC
aarch64
CPP
next_suggestion
CPU
16,009
[ "real_value", "const_part", "=", "a0_cst_p", "?", "TREE_REAL_CST", "(", "args", "[", "<NUM_LIT>", "]", ")", ":", "TREE_REAL_CST", "(", "args", "[", "<NUM_LIT>", "]", ")", ";" ]
[ "break", ";", "BUILTIN_VSDQ_I_DI", "(", "BINOP", ",", "sshl", ",", "<NUM_LIT>", ",", "NONE", ")", "BUILTIN_VSDQ_I_DI", "(", "BINOP_UUS", ",", "ushl", ",", "<NUM_LIT>", ",", "NONE", ")", "{", "tree", "cst", "=", "args", "[", "<NUM_LIT>", "]", ";", "tree",...
LLVM
Hexagon
TD
stmt_completion
DSP
16,010
[ "=", "<NUM_LIT>", ";" ]
[ "let", "isExtended", "=", "<NUM_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "DecoderNamespace", "=", "<STR_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>", ";", "let", "isExtentSigned", "=", "...
GCC
arm
CPP
stmt_completion
CPU
16,011
[ "int16x4_t", ")", "_", "_", "a", ")", ";" ]
[ "return", "(", "uint32x2_t", ")", "_", "_", "builtin_neon_vpaddluv4hi", "(", "(" ]
GCC
rs6000
CPP
next_suggestion
CPU
16,012
[ "}" ]
[ "if", "(", "target", "==", "<NUM_LIT>", "||", "GET_MODE", "(", "target", ")", "!=", "tmode", "||", "!", "insn_data", "[", "icode", "]", ".", "operand", "[", "<NUM_LIT>", "]", ".", "predicate", "(", "target", ",", "tmode", ")", ")", "target", "=", "ge...
GCC
i386
CPP
next_suggestion
CPU
16,013
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128h", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_maskz_fcmul_round_sch", "(", "_", "_", "mmask8", "_", "_",...
LLVM
AArch64
TD
stmt_completion
CPU
16,014
[ ";" ]
[ "let", "SuperClasses", "=", "[", "LogicalVecShifterOperand", "]", ";", "let", "Name", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=", "<STR_LIT>" ]
LLVM
AArch64
CPP
stmt_completion
CPU
16,015
[ "&", "Target", ",", "uint64_t", "&", "Value", ",", "bool", "&", "IsResolved", ")", "{" ]
[ "void", "ELFAArch64AsmBackend", "::", "processFixupValue", "(", "const", "MCAssembler", "&", "Asm", ",", "const", "MCAsmLayout", "&", "Layout", ",", "const", "MCFixup", "&", "Fixup", ",", "const", "MCFragment", "*", "DF", ",", "const", "MCValue" ]
GCC
i386
CPP
program_repair
CPU
16,016
[ "<FIXS>", "&&", "(", "log", "=", "(", "unsigned", ")", "exact_log2", "(", "INTVAL", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ")", ")", ")", "<NUM_LIT>", ")", "<FIXE>" ]
[ "if", "(", "GET_CODE", "(", "x", ")", "==", "ASHIFT", "&&", "GET_CODE", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ")", "==", "CONST_INT", "<BUGS>", "&&", "(", "log", "=", "(", "unsigned", ")", "exact_log2", "(", "INTVAL", "(", "XEXP", "(", "x",...
LLVM
AMDGPU
CPP
code_generation
GPU
16,017
[ "bool", "SIFoldOperands", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "if", "(", "skipFunction", "(", "*", "MF", ".", "getFunction", "(", ")", ")", ")", "return", "false", ";", "MachineRegisterInfo", "&", "MRI", "=", "MF", "....
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
GCC
pa
CPP
code_generation
CPU
16,018
[ "static", "reg_class_t", "pa_secondary_reload", "(", "bool", "in_p", ",", "rtx", "x", ",", "reg_class_t", "rclass_i", ",", "machine_mode", "mode", ",", "secondary_reload_info", "*", "sri", ")", "{", "int", "regno", ";", "enum", "reg_class", "rclass", "=", "(",...
[ "Inform", "reload", "about", "cases", "where", "moving", "X", "with", "a", "mode", "MODE", "to", "or", "from", "a", "register", "in", "RCLASS", "requires", "an", "extra", "scratch", "or", "immediate", "register", ".", "Return", "the", "class", "needed", "f...
LLVM
AMDGPU
CPP
program_repair
GPU
16,019
[ "<FIXS>", "DenseMap", "const", "Value", "*", ",", "std", "::", "unique_ptr", "const", "AMDGPUBufferPseudoSourceValue", ">>", "BufferPSVs", ";", "<FIXE>" ]
[ "std", "::", "array", "int", ",", "<NUM_LIT>", ">", "DebuggerWorkItemIDStackObjectIndices", "=", "{", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", "}", ";", "<BUGS>", "AMDGPUBufferPseudoSourceValue", "BufferPSV", ";", "<BUGE>", "DenseMap", "const", "...
GCC
m32r
MD
next_suggestion
MPU
16,020
[ "(", "const_string", "<STR_LIT>", ")", ")", ")", ")" ]
[ "(", "const_string", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", "]" ]
GCC
tilegx
MD
stmt_completion
VLIW
16,021
[ ":", "I48MODE" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "I48MODE", "[", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "co...
GCC
i386
CPP
stmt_completion
CPU
16,022
[ ";" ]
[ "vperm", "=", "gen_rtx_CONST_VECTOR", "(", "V32QImode", ",", "gen_rtvec_v", "(", "<NUM_LIT>", ",", "rperm", "[", "<NUM_LIT>", "]", ")", ")", ";", "vperm", "=", "force_reg", "(", "V32QImode", ",", "vperm", ")", ";", "h", "=", "gen_reg_rtx", "(", "V32QImode"...
LLVM
AArch64
CPP
next_suggestion
CPU
16,023
[ "return", "SDValue", "(", ")", ";" ]
[ "SDValue", "ExtPg", "=", "Offset", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "VTSDNode", "*", "ExtFrom", "=", "cast", "<", "VTSDNode", ">", "(", "Offset", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getNode", "(", ")", ")", ";", "EVT", "ExtFro...
LLVM
Mips
CPP
next_suggestion
CPU
16,024
[ "}" ]
[ "}", "else", "{", "if", "(", "!", "isIntN", "(", "<NUM_LIT>", ",", "Offset", ".", "getImm", "(", ")", ")", ")", "Error", "(", "IDLoc", ",", "<STR_LIT>", "branch target out of range", "<STR_LIT>", ")", ";", "if", "(", "OffsetToAlignment", "(", "Offset", "...
LLVM
AMDGPU
CPP
stmt_completion
GPU
16,025
[ "MaxPressure", ")", ";" ]
[ "scheduleRegion", "(", "R", ",", "R", ".", "BestSchedule", "->", "Schedule", ",", "R", ".", "BestSchedule", "->" ]
GCC
i386
MD
program_repair
CPU
16,026
[ "<FIXS>", "return", "<STR_LIT>", "<FIXE>", "<FIXS>", "return", "<STR_LIT>", "<FIXE>", "<FIXS>", "return", "<STR_LIT>", "elsereturn", "<STR_LIT>", "case", "<NUM_LIT>", ":", "if", "(", "TARGET_AVX", ")", "return", "REG_P", "(", "operands", "[", "<NUM_LIT>", "]", "...
[ "return", "<STR_LIT>", "case", "<NUM_LIT>", ":", "if", "(", "get_attr_mode", "(", "insn", ")", "=", "=", "MODE_TI", ")", "<BUGS>", "return", "<STR_LIT>", "<BUGE>", "else", "<BUGS>", "return", "<STR_LIT>", "<BUGE>", "case", "<NUM_LIT>", ":", "if", "(", "get_a...
LLVM
Blackfin
CPP
code_generation
DSP
16,027
[ "static", "FunctionType", "*", "getType", "(", "LLVMContext", "&", "Context", ",", "unsigned", "id", ")", "{", "Type", "*", "ResultTy", "=", "NULL", ";", "SmallVector", "<", "Type", "*", ",", "<NUM_LIT>", ">", "ArgTys", ";", "bool", "IsVarArg", "=", "fal...
[ "Overload", "to", "return", "most", "specific", "vector", "type", "." ]
LLVM
Mips
CPP
next_suggestion
CPU
16,028
[ "}" ]
[ "MachineRegisterInfo", "&", "RegInfo", "=", "MF", ".", "getRegInfo", "(", ")", ";", "const", "TargetInstrInfo", "&", "TII", "=", "*", "MF", ".", "getSubtarget", "(", ")", ".", "getInstrInfo", "(", ")", ";", "DebugLoc", "DL", "=", "I", "!=", "MBB", ".",...
LLVM
LoongArch
CPP
stmt_completion
CPU
16,029
[ "MBBI", ")", ";" ]
[ "bool", "LoongArchExpandAtomicPseudo", "::", "expandMBB", "(", "MachineBasicBlock", "&", "MBB", ")", "{", "bool", "Modified", "=", "false", ";", "MachineBasicBlock", "::", "iterator", "MBBI", "=", "MBB", ".", "begin", "(", ")", ",", "E", "=", "MBB", ".", "...
LLVM
AArch64
TD
next_suggestion
CPU
16,030
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rt", ";", "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "offset", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sz", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>...
GCC
m68k
MD
stmt_completion
MPU
16,031
[ "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
ARM64
TD
stmt_completion
CPU
16,032
[ "<NUM_LIT>", "}", "=", "idx2", ";" ]
[ "def", "vi16lane", ":", "SIMDInsFromElement", "<", "<STR_LIT>", ",", "v8i16", ",", "i32", ",", "VectorIndexH", ">", "{", "bits", "<", "<NUM_LIT>", ">", "idx", ";", "bits", "<", "<NUM_LIT>", ">", "idx2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LI...
LLVM
ARM
CPP
next_suggestion
CPU
16,033
[ "if", "(", "ST", "->", "hasFPAO", "(", ")", ")", "return", "AM", ".", "Scale", "<", "<NUM_LIT>", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";" ]
[ "AM", ".", "ScalableOffset", "=", "BaseOffset", ".", "getScalable", "(", ")", ";", "if", "(", "getTLI", "(", ")", "->", "isLegalAddressingMode", "(", "DL", ",", "AM", ",", "Ty", ",", "AddrSpace", ")", ")", "{" ]
LLVM
Hexagon
TD
next_suggestion
DSP
16,034
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
GCC
i386
CPP
stmt_completion
CPU
16,035
[ "X", ",", "_", "_", "C", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_ia32_aeskeygenassist128", "(", "(", "_", "_", "v2di", ")", "_", "_" ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
16,036
[ "let", "PredAddress", "=", "pred", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "InOperandList", "=", "(", "ins", "i32imm", ":", "$", "addr", ",", "Rsrc", ":", "$", "src", ",", "SwitchSet", ":", "$", "sw", ",", "Pred", ":", "$", "pred", ")", ";", "let", "Itinerary", "=", "IIC_StoreVectLocal", ";", "let", "mayStore", "=", ...
LLVM
AArch64
CPP
next_suggestion
CPU
16,037
[ "AFI", "->", "setCalleeSaveStackHasFreeSpace", "(", "true", ")", ";" ]
[ "RegPairInfo", "RPI", ";", "RPI", ".", "Reg1", "=", "CSI", "[", "i", "]", ".", "getReg", "(", ")", ";", "assert", "(", "<STR_LIT>", "::", "<STR_LIT>", ".", "contains", "(", "RPI", ".", "Reg1", ")", "||", "<STR_LIT>", "::", "<STR_LIT>", ".", "contains...
GCC
aarch64
MD
stmt_completion
CPU
16,038
[ "<STR_LIT>", ")", "]" ]
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>" ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
16,039
[ "let", "PredPolarity", "=", "pred", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "Switches", "=", "{", "sw", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ",", "<NUM_LIT>", "}", ";", "let", "PredAddress", "=", "pred", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "VectorPred", "=", "!", "eq", "(", "!", "cast", "<", "stri...
GCC
nds32
CPP
next_suggestion
CPU
16,040
[ "}" ]
[ "emit_move_insn", "(", "src_itr", ",", "src_base_reg", ")", ";", "emit_label", "(", "byte_mode_loop", ")", ";", "nds32_emit_post_inc_load_store", "(", "tmp", ",", "src_itr", ",", "QImode", ",", "true", ")", ";", "nds32_emit_post_inc_load_store", "(", "tmp", ",", ...
LLVM
Hexagon
TD
stmt_completion
DSP
16,041
[ ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "isTaken", "=", "Inst", ...
GCC
arm
CPP
stmt_completion
CPU
16,042
[ "const", "_", "_", "builtin_neon_di", "*", ")", "_", "_", "a", ")", ";" ]
[ "union", "{", "uint64x1x2_t", "_", "_", "i", ";", "_", "_", "builtin_neon_ti", "_", "_", "o", ";", "}", "_", "_", "rv", ";", "_", "_", "rv", ".", "_", "_", "o", "=", "_", "_", "builtin_neon_vld2di", "(", "(" ]
GCC
xtensa
CPP
code_generation
MPU
16,043
[ "static", "bool", "xtensa_return_in_memory", "(", "const_tree", "type", ",", "const_tree", "fntype", "ATTRIBUTE_UNUSED", ")", "{", "return", "(", "(", "unsigned", "HOST_WIDE_INT", ")", "int_size_in_bytes", "(", "type", ")", ">", "<NUM_LIT>", "*", "UNITS_PER_WORD", ...
[ "Worker", "function", "for", "TARGET_RETURN_IN_MEMORY", "." ]
GCC
arm
MD
stmt_completion
CPU
16,044
[ "<STR_LIT>", ")", ")" ]
[ "<STR_LIT>", "(", "const_string" ]
LLVM
X86
CPP
program_repair
CPU
16,045
[ "<FIXS>", "DecodePSHUFBMask", "(", "C", ",", "TD", ",", "Mask", ")", ";", "<FIXE>" ]
[ "return", "false", ";", "if", "(", "auto", "*", "C", "=", "dyn_cast", "Constant", ">", "(", "MaskCP", "->", "getConstVal", "(", ")", ")", ")", "{", "<BUGS>", "Type", "*", "Ty", "=", "C", "->", "getType", "(", ")", ";", "if", "(", "!", "Ty", "->...
LLVM
ARM
CPP
next_suggestion
CPU
16,046
[ "MI", "->", "eraseFromParent", "(", ")", ";" ]
[ "MIB", "=", "BuildMI", "(", "MBB", ",", "*", "MI", ",", "MI", "->", "getDebugLoc", "(", ")", ",", "TID2", ")", ".", "addReg", "(", "DstReg", ",", "getDefRegState", "(", "true", ")", "|", "getDeadRegState", "(", "DstDead", ")", ")", ";", "if", "(", ...
LLVM
X86
CPP
program_repair
CPU
16,047
[ "<FIXS>", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "#", "include", "<STR_LIT>", "llvm/ADT/DenseMap.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "llvm/ADT/StringRef.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "llvm/CodeGen/MachineFunction.h", "<STR_LIT>", "#", "include", ...
[ "#", "include", "<STR_LIT>", "InstPrinter/X86InstComments.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "X86.h", "<STR_LIT>", "<BUGS>", "#", "include", "<STR_LIT>", "X86InstrBuilder.h", "<STR_LIT>", "<BUGE>", "#", "include", "<STR_LIT>", "X86InstrInfo.h", "<STR_LIT>", "#"...
GCC
sparc
MD
next_suggestion
CPU
16,048
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "neg", ":", "SF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
LLVM
ARM
CPP
stmt_completion
CPU
16,049
[ ",", "NumOpsAdded", ",", "false", ",", "B", ")", ";" ]
[ "return", "DisassembleLdStFrm", "(", "MI", ",", "Opcode", ",", "insn", ",", "NumOps" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
16,050
[ "reserveResourcesForConstExt", "(", ")", ";" ]
[ "if", "(", "ResourceTracker", "->", "canReserveResources", "(", "NvjMI", ")", ")", "ResourceTracker", "->", "reserveResources", "(", "NvjMI", ")", ";", "else", "Good", "=", "false", ";", "}", "if", "(", "Good", "&&", "ExtNvjMI", ")", "Good", "=", "tryAlloc...
GCC
nds32
CPP
stmt_completion
CPU
16,051
[ "<STR_LIT>", ")", ";" ]
[ "static", "void", "nds32_register_passes", "(", "void", ")", "{", "nds32_register_pass", "(", "make_pass_nds32_relax_opt", ",", "PASS_POS_INSERT_AFTER", ",", "<STR_LIT>", "mach" ]
LLVM
ARM64
TD
stmt_completion
CPU
16,052
[ "(", "v2i32", "V64", ":", "$", "Rd", ")", ",", "(", "v4i16", "V64", ":", "$", "Rn", ")", ")", ")", "]", ">", ";" ]
[ "def", "v4i16_v2i32", ":", "BaseSIMDTwoSameVectorTied", "<", "<NUM_LIT>", ",", "U", ",", "<NUM_LIT>", ",", "opc", ",", "V64", ",", "asm", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "(", "set", "(", "v2i32", "V64", ":", "$", "dst", ")", ",", "(", "...
LLVM
Mips
CPP
stmt_completion
CPU
16,053
[ "isLittle", ",", "*", "this", ")", ";" ]
[ "bool", "softFloat", "=", "!", "SFAttr", ".", "hasAttribute", "(", "Attribute", "::", "None", ")", "?", "SFAttr", ".", "getValueAsString", "(", ")", "==", "<STR_LIT>", "true", "<STR_LIT>", ":", "Options", ".", "UseSoftFloat", ";", "if", "(", "hasMips16Attr",...
LLVM
AMDGPU
CPP
next_suggestion
GPU
16,054
[ "}" ]
[ "DAG", ".", "getTargetConstant", "(", "AMDGPU", "::", "SReg_128RegClassID", ",", "DL", ",", "MVT", "::", "i32", ")", ",", "Ptr", ",", "DAG", ".", "getTargetConstant", "(", "AMDGPU", "::", "sub0_sub1", ",", "DL", ",", "MVT", "::", "i32", ")", ",", "SubR...
GCC
i386
CPP
stmt_completion
CPU
16,055
[ "_", "_", "B", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_or_ps", "(", "_", "_", "m128", "_", "_", "A", ",", "_...
LLVM
ARM
CPP
code_generation
CPU
16,056
[ "bool", "ARMBaseInstrInfo", "::", "shouldScheduleLoadsNear", "(", "SDNode", "*", "Load1", ",", "SDNode", "*", "Load2", ",", "int64_t", "Offset1", ",", "int64_t", "Offset2", ",", "unsigned", "NumLoads", ")", "const", "{", "if", "(", "Subtarget", ".", "isThumb1O...
[ "shouldScheduleLoadsNear", "-", "This", "is", "a", "used", "by", "the", "pre-regalloc", "scheduler", "to", "determine", "(", "in", "conjunction", "with", "areLoadsFromSameBasePtr", ")", "if", "two", "loads", "should", "be", "scheduled", "togther", "." ]
GCC
m32c
MD
next_suggestion
MPU
16,057
[ "(", "match_test", "<STR_LIT>", ")", ")", ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "and", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "ior", "(", "not", "(", "match_code", "<STR_LIT>", ")", ")" ]
GCC
i386
CPP
next_suggestion
CPU
16,058
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask_cvtph_pd", "(", "_", "_", "m128d", "_", "_", "A", ...
LLVM
AArch64
CPP
next_suggestion
CPU
16,059
[ "}" ]
[ "MachineFunctionProperties", "getRequiredProperties", "(", ")", "const", "override", "{", "return", "MachineFunctionProperties", "(", ")", ".", "set", "(", "MachineFunctionProperties", "::", "Property", "::", "NoVRegs", ")", ";" ]
LLVM
X86
TD
program_repair
CPU
16,060
[ "<FIXS>", "def", "IMUL16r", ":", "MulOpR", "<NUM_LIT>", ",", "MRM5r", ",", "<STR_LIT>", ",", "Xi16", ",", "WriteIMul16", ",", "[", "]", ">", ",", "OpSize16", ";", "<FIXE>", "<FIXS>", "def", "IMUL32r", ":", "MulOpR", "<NUM_LIT>", ",", "MRM5r", ",", "<STR_...
[ "def", "IMUL8r", ":", "MulOpR", "<NUM_LIT>", ",", "MRM5r", ",", "<STR_LIT>", ",", "Xi8", ",", "WriteIMul8", ",", "[", "]", ">", ";", "let", "Defs", "=", "[", "AX", ",", "DX", ",", "EFLAGS", "]", ",", "Uses", "=", "[", "AX", "]", "in", "<BUGS>", ...
GCC
spu
MD
stmt_completion
MPU
16,061
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "DF", "[", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_FLOAT_EXTEND...
LLVM
Sparc
CPP
code_generation
CPU
16,062
[ "SDValue", "SparcTargetLowering", "::", "LowerReturn", "(", "SDValue", "Chain", ",", "CallingConv", "::", "ID", "CallConv", ",", "bool", "isVarArg", ",", "const", "SmallVectorImpl", "<", "ISD", "::", "OutputArg", ">", "&", "Outs", ",", "const", "SmallVectorImpl"...
[ "This", "hook", "must", "be", "implemented", "to", "lower", "outgoing", "return", "values", ",", "described", "by", "the", "Outs", "array", ",", "into", "the", "specified", "DAG", "." ]
LLVM
MSP430
CPP
stmt_completion
MPU
16,063
[ "getOperand", "(", "<NUM_LIT>", ")", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", "return", ";" ]
[ "ReplaceNode", "(", "Node", ",", "CurDAG", "->", "getMachineNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "MVT", "::", "i16", ",", "TFI", ",", "CurDAG", "->", "getTargetConstant", "(", "<NUM_LIT>", ",", "dl", ",", "MVT", "::", "i16", ")", ...
LLVM
Mips
CPP
next_suggestion
CPU
16,064
[ "}" ]
[ "bool", "Result", "=", "isRegIdx", "(", ")", "&&", "RegIdx", ".", "Kind", "&", "RegKind_Cheri", "&&", "RegIdx", ".", "RegInfo", "->", "getRegClass", "(", "Mips", "::", "CheriGPROrCNullRegClassID", ")", ".", "contains", "(", "RegIdx", ".", "RealRegister", ")"...
LLVM
AArch64
CPP
next_suggestion
CPU
16,065
[ "return", "findScratchNonCalleeSaveRegister", "(", "TmpMBB", ")", "!=", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
[ "LivePhysRegs", "LiveRegs", "(", "TRI", ")", ";", "getLiveRegsForEntryMBB", "(", "LiveRegs", ",", "MBB", ")", ";", "if", "(", "!", "LiveRegs", ".", "available", "(", "MRI", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", "||", "!", "LiveRegs", ".", "available", ...
LLVM
AArch64
CPP
next_suggestion
CPU
16,066
[ "}" ]
[ "bool", "IsOptNone", "=", "getOptLevel", "(", ")", "==", "CodeGenOptLevel", "::", "None", ";", "if", "(", "!", "IsOptNone", ")", "{", "addPass", "(", "createAArch64PostLegalizerCombiner", "(", "IsOptNone", ")", ")", ";", "if", "(", "EnableGISelLoadStoreOptPostLe...
LLVM
AArch64
CPP
code_generation
CPU
16,067
[ "void", "AArch64AsmPrinter", "::", "emitEndOfAsmFile", "(", "Module", "&", "M", ")", "{", "emitHwasanMemaccessSymbols", "(", "M", ")", ";", "const", "Triple", "&", "TT", "=", "TM", ".", "getTargetTriple", "(", ")", ";", "if", "(", "TT", ".", "isOSBinFormat...
[ "This", "virtual", "method", "can", "be", "overridden", "by", "targets", "that", "want", "to", "emit", "something", "at", "the", "end", "of", "their", "file", "." ]
GCC
i386
MD
stmt_completion
CPU
16,068
[ "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "vec_merge", ":", "VF_AVX512VL", "(", "fma", ":", "VF_AVX512VL", "(", "match_operand", ":", "VF_AVX512VL", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VF_AVX512VL", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "neg", ":", "VF...
GCC
arm
MD
next_suggestion
CPU
16,069
[ ")" ]
[ "(", "if_then_else", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
16,070
[ "let", "isCodeGenOnly", "=", "<NUM_LIT>", ";" ]
[ "def", "J2_jumpf_nopred_map", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "b15_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_db2bce9c", ",", "TypeMAPPING", ">", ",", "Requires", "<", "[", "HasV60", ...
GCC
mips
CPP
code_generation
CPU
16,071
[ "static", "bool", "mips_return_in_msb", "(", "const_tree", "valtype", ")", "{", "if", "(", "!", "TARGET_NEWABI", "||", "!", "TARGET_BIG_ENDIAN", "||", "!", "AGGREGATE_TYPE_P", "(", "valtype", ")", ")", "return", "false", ";", "tree", "fields", "[", "<NUM_LIT>"...
[ "Implement", "TARGET_RETURN_IN_MSB", ".", "For", "n32", "&", "n64", ",", "we", "should", "return", "a", "value", "in", "the", "most", "significant", "part", "of", "$", "2/", "$", "3", "if", ":", "-", "the", "target", "is", "big-endian", ";", "-", "the"...
LLVM
Hexagon
TD
next_suggestion
DSP
16,072
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rt32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rt32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rs32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>"...
LLVM
AArch64
TD
stmt_completion
CPU
16,073
[ "<NUM_LIT>", ">", ";" ]
[ "def", "arith_shifted_reg32", ":", "arith_shifted_reg", "<", "i32", ",", "GPR32", "," ]
GCC
alpha
CPP
next_suggestion
MPU
16,074
[ "tmp", "=", "gen_rtx_MEM", "(", "BLKmode", ",", "plus_constant", "(", "Pmode", ",", "virtual_incoming_args_rtx", ",", "(", "cum", "+", "<NUM_LIT>", ")", "*", "UNITS_PER_WORD", ")", ")", ";" ]
[ "*", "pretend_size", "=", "<NUM_LIT>", "*", "UNITS_PER_WORD", ";", "}", "if", "(", "cum", ">=", "<NUM_LIT>", ")", "return", ";", "if", "(", "!", "no_rtl", ")", "{", "int", "count", ";", "alias_set_type", "set", "=", "get_varargs_alias_set", "(", ")", ";"...
GCC
arm
CPP
next_suggestion
CPU
16,075
[ "emit_insn", "(", "gen_addsi3", "(", "stack_pointer_rtx", ",", "stack_pointer_rtx", ",", "reg", ")", ")", ";" ]
[ "emit_insn", "(", "gen_movsi", "(", "stack_pointer_rtx", ",", "hard_frame_pointer_rtx", ")", ")", ";", "amount", "=", "offsets", "->", "locals_base", "-", "offsets", "->", "saved_regs", ";", "}", "amount", "-=", "<NUM_LIT>", "*", "thumb1_extra_regs_pushed", "(", ...
LLVM
XCore
CPP
stmt_completion
MPU
16,076
[ ")", ";" ]
[ "LowerFORMAL_ARGUMENTS", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "{", "unsigned", "CC", "=", "cast", "<", "ConstantSDNode", ">", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", "->", "getZExtValue", "(", ")", ";", "switch", ...
LLVM
PowerPC
CPP
next_suggestion
CPU
16,077
[ "}" ]
[ "if", "(", "!", "MDT", "->", "isReachableFromEntry", "(", "MBB", ")", ")", "continue", ";", "for", "(", "MachineBasicBlock", "::", "iterator", "MII", "=", "MBB", "->", "getFirstTerminator", "(", ")", ",", "MIIE", "=", "MBB", "->", "end", "(", ")", ";",...
LLVM
X86
CPP
next_suggestion
CPU
16,078
[ "SDVTList", "Tys", "=", "DAG", ".", "getVTList", "(", "MVT", "::", "v2i64", ",", "MVT", "::", "Other", ")", ";" ]
[ "LastLoadedElt", "=", "i", ";", "continue", ";", "}", "if", "(", "Elt", ".", "getOpcode", "(", ")", "==", "ISD", "::", "UNDEF", ")", "continue", ";", "LoadSDNode", "*", "LD", "=", "cast", "<", "LoadSDNode", ">", "(", "Elt", ")", ";", "if", "(", "...
LLVM
Hexagon
TD
next_suggestion
DSP
16,079
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
GCC
rs6000
CPP
stmt_completion
CPU
16,080
[ "(", "vec_uchar16", ")", "result", ",", "hihi_promote", ")", ")", ")", ";" ]
[ "static", "_", "_", "inline", "qword", "si_dfceq", "(", "qword", "a", ",", "qword", "b", ")", "{", "vec_uint4", "sign_mask", "=", "(", "vec_uint4", ")", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ";", "vec_uint4", "nan_m...
LLVM
VE
TD
stmt_completion
CPU
16,081
[ "(", "VMAXSWZXvvml_v", "v256f64", ":", "$", "vy", ",", "v256f64", ":", "$", "vz", ",", "v256i1", ":", "$", "vm", ",", "i32", ":", "$", "vl", ",", "v256f64", ":", "$", "pt", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "int_ve_vl_vmaxswzx_vvvmvl", "v256f64", ":", "$", "vy", ",", "v256f64", ":", "$", "vz", ",", "v256i1", ":", "$", "vm", ",", "v256f64", ":", "$", "pt", ",", "i32", ":", "$", "vl", ")", "," ]
LLVM
PowerPC
CPP
next_suggestion
CPU
16,082
[ "}" ]
[ "bool", "PPCInstrInfo", "::", "isPredicated", "(", "const", "MachineInstr", "&", "MI", ")", "const", "{", "return", "false", ";" ]
LLVM
Z80
CPP
next_suggestion
MPU
16,083
[ "SDValue", "Ops", "[", "]", "=", "{", "HiRes", ",", "NewChain", "}", ";" ]
[ "SDValue", "HighAddr", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "dl", ",", "MVT", "::", "i16", ",", "BasePtr", ",", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "MVT", "::", "i16", ")", ")", ";", "SDValue", "Hi", "=", "DAG", ...
LLVM
ARM
CPP
code_generation
CPU
16,084
[ "void", "ARMCodeEmitter", "::", "emitInstruction", "(", "const", "MachineInstr", "&", "MI", ")", "{", "DEBUG", "(", "errs", "(", ")", "<<", "<STR_LIT>", "JIT: ", "<STR_LIT>", "<<", "(", "void", "*", ")", "MCE", ".", "getCurrentPCValue", "(", ")", "<<", "...
[ "Targets", "should", "implement", "this", "to", "emit", "instructions", "." ]
LLVM
Z80
CPP
next_suggestion
MPU
16,085
[ "SDValue", "RHS", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";" ]
[ "ISD", "::", "CondCode", "CC", "=", "cast", "<", "CondCodeSDNode", ">", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", "->", "get", "(", ")", ";", "SDValue", "LHS", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";" ]
GCC
pa
MD
next_suggestion
CPU
16,086
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "SI", "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_TLSLDM_PIC", ")", ")", "(", "clobber", "(", "reg", "...
GCC
rl78
CPP
code_generation
MPU
16,087
[ "bool", "rl78_regno_mode_code_ok_for_base_p", "(", "int", "regno", ",", "machine_mode", "mode", "ATTRIBUTE_UNUSED", ",", "addr_space_t", "address_space", "ATTRIBUTE_UNUSED", ",", "int", "outer_code", "ATTRIBUTE_UNUSED", ",", "int", "index_code", ")", "{", "if", "(", "...
[ "Implements", "REGNO_MODE_CODE_OK_FOR_BASE_P", "." ]
LLVM
Mips
TD
next_suggestion
CPU
16,088
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "minor", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "ws", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "wd", ";" ]
GCC
arm
CPP
stmt_completion
CPU
16,089
[ "_", "_", "b", ";" ]
[ "vorrq_s64", "(", "int64x2_t", "_", "_", "a", ",", "int64x2_t", "_", "_", "b", ")", "{", "return", "_", "_", "a", "|" ]
GCC
v850
MD
stmt_completion
MPU
16,090
[ ")" ]
[ "[", "(", "set", "(", "reg", ":", "CCNZ", "CC_REGNUM", ")", "(", "compare", ":", "CCNZ", "(", "plus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR...
LLVM
CellSPU
CPP
program_repair
MPU
16,091
[ "<FIXS>", "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "VT", ",", "<FIXE>" ]
[ "if", "(", "VT", "==", "MVT", "::", "i64", ")", "{", "SDValue", "T", "=", "DAG", ".", "getConstant", "(", "CN", "->", "getZExtValue", "(", ")", ",", "MVT", "::", "i64", ")", ";", "<BUGS>", "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", ...
LLVM
HSAIL
TD
stmt_completion
Virtual ISA
16,092
[ "Inst_B1_B1_B1", ">", ";" ]
[ "def", "_B1", ":", "HSAILInstBasic_2Op", "<", "opName", ",", "BrigVal", "," ]
LLVM
AArch64
TD
stmt_completion
CPU
16,093
[ ",", "movz_symbol_g1", ":", "$", "sym", ",", "<NUM_LIT>", ")", ">", ";" ]
[ "def", ":", "InstAlias", "<", "<STR_LIT>", ",", "(", "MOVNXi", "GPR64", ":", "$", "Rd" ]
GCC
m68k
MD
next_suggestion
MPU
16,094
[ "<STR_LIT>" ]
[ "(", "mult", ":", "XF", "(", "match_operand", ":", "XF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "XF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
LLVM
Hexagon
TD
next_suggestion
DSP
16,095
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
16,096
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT...
GCC
spu
CPP
stmt_completion
MPU
16,097
[ "b", ")", "{" ]
[ "static", "inline", "vec_float4", "vec_max", "(", "vec_float4", "a", ",", "vec_float4" ]
GCC
nds32
MD
stmt_completion
CPU
16,098
[ ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM
TD
next_suggestion
CPU
16,099
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rt", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", ...