Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
ARM64
TD
next_suggestion
CPU
16,200
[ "}" ]
[ "def", "arith_extend", ":", "Operand", "<", "i32", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "ExtendOperand", ";" ]
GCC
rs6000
MD
stmt_completion
CPU
16,201
[ ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
16,202
[ "}" ]
[ "return", "<NUM_LIT>", ";", "case", "<NUM_LIT>", ":", "return", "<NUM_LIT>", ";", "case", "<NUM_LIT>", ":", "return", "<NUM_LIT>", ";", "case", "<NUM_LIT>", ":", "return", "<NUM_LIT>", ";", "case", "<NUM_LIT>", ":", "return", "<NUM_LIT>", ";", "case", "<NUM_LI...
GCC
aarch64
MD
stmt_completion
CPU
16,203
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr" ]
GCC
rs6000
MD
stmt_completion
CPU
16,204
[ "<NUM_LIT>", ":" ]
[ "(", "subreg", ":", "SPE64", "(", "match_operand", ":", "DITI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<NUM_LIT>", ")", ")", "]", "<STR_LIT>", "{", "switch", "(", "which_alternative", ")", "{", "default", ":", "gcc_unreachable", "(", ")", "case", "<NUM...
LLVM
X86
CPP
next_suggestion
CPU
16,205
[ "}" ]
[ "if", "(", "Cond", ".", "size", "(", ")", "!=", "<NUM_LIT>", ")", "return", "false", ";", "if", "(", "(", "X86", "::", "CondCode", ")", "Cond", "[", "<NUM_LIT>", "]", ".", "getImm", "(", ")", ">", "X86", "::", "LAST_VALID_COND", ")", "return", "fal...
LLVM
PowerPC
CPP
next_suggestion
CPU
16,206
[ "EVT", "PtrVT", "=", "getPointerTy", "(", "DAG", ".", "getDataLayout", "(", ")", ")", ";" ]
[ "SDValue", "Value", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "Value", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "MVT", "::", "v4f64", ",", "Value", ")", ";", "SDValue", "FPHalfs", "=", "DAG", "....
GCC
aarch64
CPP
code_generation
CPU
16,207
[ "char", "*", "aarch64_output_sve_mov_immediate", "(", "rtx", "const_vector", ")", "{", "static", "char", "templ", "[", "<NUM_LIT>", "]", ";", "struct", "simd_immediate_info", "info", ";", "char", "element_char", ";", "bool", "is_valid", "=", "aarch64_simd_valid_imme...
[ "Return", "the", "output", "string", "to", "use", "for", "moving", "immediate", "CONST_VECTOR", "into", "an", "SVE", "register", "." ]
LLVM
M68k
CPP
program_repair
MPU
16,208
[ "<FIXS>", "emitCalleeSavedFrameMoves", "(", "MBB", ",", "MBBI", ",", "DL", ",", "true", ")", ";", "<FIXE>" ]
[ "if", "(", "PushedRegs", ")", "<BUGS>", "emitCalleeSavedFrameMoves", "(", "MBB", ",", "MBBI", ",", "DL", ")", ";", "<BUGE>", "}" ]
LLVM
WebAssembly
CPP
program_repair
Virtual ISA
16,209
[ "<FIXS>", "explicit", "WebAssemblyMCAsmInfo", "(", "const", "Triple", "&", "T", ",", "const", "MCTargetOptions", "&", "Options", ")", ";", "<FIXE>" ]
[ "class", "WebAssemblyMCAsmInfo", "final", ":", "public", "MCAsmInfoWasm", "{", "public", ":", "<BUGS>", "explicit", "WebAssemblyMCAsmInfo", "(", "const", "Triple", "&", "T", ")", ";", "<BUGE>", "~", "WebAssemblyMCAsmInfo", "(", ")", "override", ";", "}", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
16,210
[ "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "def", "A2_vnavgh", ":", "T_VectALU_64", "<", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "," ]
GCC
ia64
CPP
code_generation
CPU
16,211
[ "static", "void", "ia64_output_function_end_prologue", "(", "FILE", "*", "file", ")", "{", "if", "(", "!", "flag_unwind_tables", "&&", "(", "!", "flag_exceptions", "||", "USING_SJLJ_EXCEPTIONS", ")", ")", "return", ";", "fputs", "(", "<STR_LIT>", "\\t.body\\n", ...
[ "Emit", "the", ".body", "directive", "at", "the", "scheduled", "end", "of", "the", "prologue", "." ]
LLVM
AArch64
CPP
stmt_completion
CPU
16,212
[ ";" ]
[ "if", "(", "(", "Offset", "&", "(", "Size", "-", "<NUM_LIT>", ")", ")", "==", "<NUM_LIT>", "&&", "Offset", ">=", "<NUM_LIT>", "&&", "Offset", "<", "(", "Range", "<<", "Log2_32", "(", "Size", ")", ")", ")", "return", "true", ";", "return", "false" ]
LLVM
AArch64
TD
stmt_completion
CPU
16,213
[ "V64", ":", "$", "src2", ",", "V64", ":", "$", "src1", ")", ",", "<NUM_LIT>", ">", ";" ]
[ "def", ":", "InstAlias", "<", "<STR_LIT>", "#", "<STR_LIT>", ",", "(", "FACGTv4f16", "V64", ":", "$", "dst", "," ]
GCC
arm
CPP
stmt_completion
CPU
16,214
[ "}", "_", "_", "bu", "=", "{", "_", "_", "b", "}", ";" ]
[ "union", "{", "poly16x8x2_t", "_", "_", "i", ";", "_", "_", "builtin_neon_oi", "_", "_", "o", ";" ]
GCC
i386
CPP
stmt_completion
CPU
16,215
[ "_", "U", ",", "_", "_", "R", ")", ";" ]
[ "return", "(", "_", "_", "m256i", ")", "_", "_", "builtin_ia32_cvtpd2dq512_mask", "(", "(", "_", "_", "v8df", ")", "_", "_", "A", ",", "(", "_", "_", "v8si", ")", "_", "_", "W", ",", "(", "_", "_", "mmask8", ")", "_" ]
LLVM
Hexagon
TD
next_suggestion
DSP
16,216
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
LLVM
X86
CPP
stmt_completion
CPU
16,217
[ ".", "getOperand", "(", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "V", ".", "hasOneUse", "(", ")", "&&", "V", ".", "getOpcode", "(", ")", "==", "ISD", "::", "SCALAR_TO_VECTOR", ")", "V", "=", "V" ]
LLVM
Hexagon
TD
stmt_completion
DSP
16,218
[ "=", "<NUM_LIT>", ";" ]
[ "def", "F2_sffixupd", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_3b470976", ",", "TypeM", ">", ",", "Enc_5ab2be", ...
GCC
bfin
MD
stmt_completion
DSP
16,219
[ ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
16,220
[ "let", "isBranch", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpeqi_tp0_jump_nt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "u5_0Imm", ":", "$", "II", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_3d495a39", ",", "TypeCJ", ">", ...
GCC
i386
MD
program_repair
CPU
16,221
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ...
GCC
sparc
MD
next_suggestion
CPU
16,222
[ "<STR_LIT>" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "TF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "TF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]" ]
LLVM
CSKY
CPP
stmt_completion
CPU
16,223
[ "{" ]
[ "bool", "smartMode", "(", ")", "const" ]
GCC
rs6000
MD
stmt_completion
CPU
16,224
[ "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
[ "(", "ior", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr" ]
LLVM
Hexagon
TD
next_suggestion
DSP
16,225
[ "bits", "<", "<NUM_LIT>", ">", "Rx32", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
LLVM
AArch64
CPP
program_repair
CPU
16,226
[ "<FIXS>", "unsigned", "FPAdjust", "=", "isTargetDarwin", "(", "MF", ")", "?", "<NUM_LIT>", ":", "AFI", "->", "getCalleeSavedStackSize", "(", "MF", ".", "getFrameInfo", "(", ")", ",", "[", "]", "(", "unsigned", "Reg", ")", "{", "return", "<STR_LIT>", "::", ...
[ "unsigned", "FixedObject", "=", "getFixedObjectSize", "(", "MF", ",", "AFI", ",", "IsWin64", ",", "false", ")", ";", "<BUGS>", "unsigned", "FPAdjust", "=", "isTargetDarwin", "(", "MF", ")", "?", "<NUM_LIT>", ":", "AFI", "->", "getCalleeSavedStackSize", "(", ...
GCC
rs6000
MD
program_repair
CPU
16,227
[ "<FIXS>", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "unspec", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "<NUM_LIT>", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "unspec", "...
[ "(", "use", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "use", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "clobber", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LI...
LLVM
Mips
CPP
next_suggestion
CPU
16,228
[ "}" ]
[ "ReplaceNode", "(", "Node", ",", "getGlobalBaseReg", "(", ")", ")", ";", "return", ";", "case", "ISD", "::", "LOAD", ":", "case", "ISD", "::", "STORE", ":", "assert", "(", "(", "Subtarget", "->", "systemSupportsUnalignedAccess", "(", ")", "||", "cast", "...
GCC
sparc
CPP
stmt_completion
CPU
16,229
[ "B", ")", ";" ]
[ "extern", "_", "_", "inline", "long", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "_", "vis_array16", "(", "long", "_", "_", "A", ",", "long", "_", "_"...
GCC
rs6000
MD
stmt_completion
CPU
16,230
[ ")", "]" ]
[ "(", "match_operand", ":", "V16QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V16QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "<NUM_LIT>", ")" ]
LLVM
Patmos
CPP
next_suggestion
VLIW
16,231
[ "}" ]
[ "static", "MCDisassembler", "*", "createPatmosDisassembler", "(", "const", "Target", "&", "T", ",", "const", "MCSubtargetInfo", "&", "STI", ",", "MCContext", "&", "Ctx", ")", "{", "return", "new", "PatmosDisassembler", "(", "T", ",", "STI", ",", "Ctx", ")", ...
LLVM
ARM64
TD
stmt_completion
CPU
16,232
[ ">", "(", "<STR_LIT>", "#", "Count", "#", "<STR_LIT>", ")", ">", ";" ]
[ "def", "v16b", ":", "BaseSIMDLdR", "<", "<NUM_LIT>", ",", "R", ",", "opcode", ",", "S", ",", "<NUM_LIT>", ",", "asm", ",", "!", "cast", "<", "Operand" ]
GCC
arm
CPP
next_suggestion
CPU
16,233
[ "}" ]
[ "const", "REAL_VALUE_TYPE", "*", "r", ";", "if", "(", "!", "CONST_DOUBLE_P", "(", "x", ")", ")", "return", "-", "<NUM_LIT>", ";", "r", "=", "CONST_DOUBLE_REAL_VALUE", "(", "x", ")", ";", "if", "(", "REAL_VALUE_NEGATIVE", "(", "*", "r", ")", "||", "REAL...
LLVM
PowerPC
CPP
next_suggestion
CPU
16,234
[ "}" ]
[ "case", "PPC", "::", "DIR_PWR8", ":", "Opcode", "=", "PPC", "::", "NOP_GT_PWR7", ";", "break", ";", "}", "DebugLoc", "DL", ";", "BuildMI", "(", "MBB", ",", "MI", ",", "DL", ",", "get", "(", "Opcode", ")", ")", ";" ]
LLVM
X86
CPP
code_generation
CPU
16,235
[ "unsigned", "char", "X86Subtarget", "::", "classifyGlobalFunctionReference", "(", "const", "GlobalValue", "*", "GV", ",", "const", "Module", "&", "M", ")", "const", "{", "if", "(", "TM", ".", "shouldAssumeDSOLocal", "(", "M", ",", "GV", ")", ")", "return", ...
[ "Classify", "a", "global", "function", "reference", "for", "the", "current", "subtarget", "." ]
GCC
arm
CPP
next_suggestion
CPU
16,236
[ "}" ]
[ "_", "_", "arm_vcvtq_m_f16_s16", "(", "float16x8_t", "_", "_", "inactive", ",", "int16x8_t", "_", "_", "a", ",", "mve_pred16_t", "_", "_", "p", ")", "{", "return", "_", "_", "builtin_mve_vcvtq_m_to_f_sv8hf", "(", "_", "_", "inactive", ",", "_", "_", "a",...
LLVM
AArch64
TD
stmt_completion
CPU
16,237
[ "V128", ":", "$", "Rn", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v16i8", "(", "int_aarch64_neon_tbl1", "(", "v16i8", "V128", ":", "$", "Ri", ")", ",", "(", "v16i8", "V128", ":", "$", "Rn", ")", ")", ")", ",", "(", "TBLv16i8One", "V128", ":", "$", "Ri", "," ]
LLVM
AArch64
TD
next_suggestion
CPU
16,238
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";" ]
[ "class", "BaseFlagManipulation", "<", "bit", "sf", ",", "bit", "sz", ",", "dag", "iops", ",", "string", "asm", ",", "string", "ops", ">", ":", "I", "<", "(", "outs", ")", ",", "iops", ",", "asm", ",", "ops", ",", "<STR_LIT>", ",", "[", "]", ">", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
16,239
[ "if", "(", "!", "isSALU", "(", "&", "*", "LastSALU", ")", "||", "!", "canAddEdge", "(", "&", "*", "LastSALU", ",", "&", "SU", ")", ")", "continue", ";" ]
[ "const", "GCNSubtarget", "&", "ST", "=", "DAGInstrs", "->", "MF", ".", "getSubtarget", "<", "GCNSubtarget", ">", "(", ")", ";", "if", "(", "!", "ST", ".", "hasMAIInsts", "(", ")", "||", "DisablePowerSched", ")", "return", ";", "DAG", "=", "static_cast", ...
LLVM
Mips
TD
stmt_completion
CPU
16,240
[ "itin", ";" ]
[ "list", "<", "dag", ">", "Pattern", "=", "[", "(", "set", "ROWD", ":", "$", "wd", ",", "(", "OpNode", "ROWD", ":", "$", "wd_in", ",", "ROWS", ":", "$", "ws", ",", "ROWT", ":", "$", "wt", ")", ")", "]", ";", "string", "Constraints", "=", "<STR...
GCC
mips
CPP
code_generation
CPU
16,241
[ "static", "const", "struct", "mips_cpu_info", "*", "mips_default_arch", "(", "void", ")", "{", "unsigned", "int", "i", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "ARRAY_SIZE", "(", "mips_cpu_info_table", ")", ";", "i", "++", ")", "if", "(", ...
[ "Return", "a", "default", "mips_cpu_info", "entry", ",", "given", "that", "no", "-march=", "option", "was", "explicitly", "specified", "." ]
LLVM
AVR
CPP
program_repair
MPU
16,242
[ "<FIXS>", "if", "(", "I", ".", "getType", "(", ")", "==", "Type", "::", "getInt8Ty", "(", "Ctx", ")", "||", "I", ".", "getType", "(", ")", "==", "Type", "::", "getInt16Ty", "(", "Ctx", ")", ")", "<FIXE>" ]
[ "if", "(", "!", "I", ".", "isShift", "(", ")", ")", "continue", ";", "<BUGS>", "if", "(", "I", ".", "getType", "(", ")", "!=", "Type", "::", "getInt32Ty", "(", "Ctx", ")", ")", "<BUGE>", "continue", ";", "if", "(", "isa", "ConstantInt", ">", "(",...
GCC
i386
CPP
program_repair
CPU
16,243
[ "<FIXS>", ":", "CODE_FOR_sse2_maskmovdqu", ")", ";", "<FIXE>" ]
[ "icode", "=", "(", "fcode", "==", "IX86_BUILTIN_MASKMOVQ", "?", "(", "TARGET_64BIT", "?", "CODE_FOR_mmx_maskmovq_rex", ":", "CODE_FOR_mmx_maskmovq", ")", "<BUGS>", ":", "(", "TARGET_64BIT", "?", "CODE_FOR_sse2_maskmovdqu_rex64", ":", "CODE_FOR_sse2_maskmovdqu", ")", ")"...
GCC
avr
CPP
code_generation
MPU
16,244
[ "int", "call_insn_operand", "(", "rtx", "op", ",", "enum", "machine_mode", "mode", "ATTRIBUTE_UNUSED", ")", "{", "if", "(", "GET_CODE", "(", "op", ")", "==", "MEM", ")", "{", "rtx", "inside", "=", "XEXP", "(", "op", ",", "<NUM_LIT>", ")", ";", "if", ...
[ "Test", "for", "a", "valid", "operand", "for", "a", "call", "instruction", ".", "Do", "n't", "allow", "the", "arg", "pointer", "register", "or", "virtual", "regs", "since", "they", "may", "change", "into", "reg", "+", "const", ",", "which", "the", "patte...
LLVM
Alpha
CPP
next_suggestion
MPU
16,245
[ "setOperationAction", "(", "ISD", "::", "FCOS", ",", "MVT", "::", "f32", ",", "Expand", ")", ";" ]
[ "setOperationAction", "(", "ISD", "::", "SINT_TO_FP", ",", "MVT", "::", "i64", ",", "Custom", ")", ";", "setOperationAction", "(", "ISD", "::", "FP_TO_UINT", ",", "MVT", "::", "i64", ",", "Expand", ")", ";", "setOperationAction", "(", "ISD", "::", "FP_TO_S...
LLVM
SystemZ
TD
stmt_completion
CPU
16,246
[ "{", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "R1", ";", "bits", "<", "<NUM_LIT>", ">", "BD2", ";", "bits", "<", "<NUM_LIT>", ">", "V3", ";", "bits", "<", "<NUM_LIT>", ">", "M4", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_L...
LLVM
AMDGPU
CPP
next_suggestion
GPU
16,247
[ "}" ]
[ "DAG", ".", "MinOccupancy", "=", "NewOccupancy", ";", "MFI", ".", "limitOccupancy", "(", "DAG", ".", "MinOccupancy", ")", ";", "DAG", ".", "RegionsWithMinOcc", ".", "reset", "(", ")", ";", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Occupancy ...
LLVM
AArch64
TD
stmt_completion
CPU
16,248
[ "v8i16", ",", "v16i8", ">", ";" ]
[ "def", "_8h16b", ":", "NeonI_3VDL", "<", "<NUM_LIT>", ",", "u", ",", "<NUM_LIT>", ",", "opcode", ",", "asmop", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "opnode", ",", "NI_zext_high_v8i8", ",", "VPR128", "," ]
LLVM
AArch64
CPP
program_repair
CPU
16,249
[ "<FIXS>", "if", "(", "RVEVT", ".", "isVector", "(", ")", "&&", "RVEVT", ".", "getVectorElementCount", "(", ")", ".", "isVector", "(", ")", "&&", "<FIXE>" ]
[ "return", "false", ";", "<BUGS>", "if", "(", "RVEVT", ".", "isVector", "(", ")", "&&", "RVEVT", ".", "getVectorNumElements", "(", ")", ">", "<NUM_LIT>", "&&", "<BUGE>", "!", "Subtarget", "->", "isLittleEndian", "(", ")", ")", "return", "false", ";" ]
LLVM
ARM
CPP
stmt_completion
CPU
16,250
[ ")", ")", "GV", "=", "GA", "->", "getBaseObject", "(", ")", ";" ]
[ "static", "bool", "isReadOnly", "(", "const", "GlobalValue", "*", "GV", ")", "{", "if", "(", "const", "GlobalAlias", "*", "GA", "=", "dyn_cast", "<", "GlobalAlias", ">", "(", "GV" ]
LLVM
PowerPC
CPP
program_repair
CPU
16,251
[ "<FIXS>", "case", "PPC", "::", "fixup_ppc_half16", ":", "<FIXE>", "<FIXS>", "case", "PPC", "::", "fixup_ppc_half16ds", ":", "<FIXE>" ]
[ "return", "Value", "&", "<NUM_LIT>", ";", "case", "PPC", "::", "fixup_ppc_br24", ":", "return", "Value", "&", "<NUM_LIT>", ";", "<BUGS>", "#", "if", "<NUM_LIT>", "se", "PPC", "::", "fixup_ppc_hi16", ":", "#", "endifcase", "PPC", "::", "fixup_ppc_ha16", ":", ...
GCC
v850
MD
next_suggestion
MPU
16,252
[ "<STR_LIT>" ]
[ "[", "(", "use", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "use", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]" ]
LLVM
R600
CPP
next_suggestion
GPU
16,253
[ "}" ]
[ "MF", "->", "front", "(", ")", ".", "addLiveIn", "(", "physReg", ")", ";", "BuildMI", "(", "MF", "->", "front", "(", ")", ",", "MF", "->", "front", "(", ")", ".", "begin", "(", ")", ",", "DebugLoc", "(", ")", ",", "TII", "->", "get", "(", "Ta...
LLVM
X86
CPP
next_suggestion
CPU
16,254
[ "std", "::", "pair", "<", "uint16_t", ",", "uint16_t", ">", "domp", "=", "TII", "->", "GetSSEDomain", "(", "mi", ")", ";" ]
[ "LiveRegs", "=", "<NUM_LIT>", ";", "Distance", "=", "<NUM_LIT>", ";", "assert", "(", "NumRegs", "==", "X86", "::", "VR128RegClass", ".", "getNumRegs", "(", ")", "&&", "<STR_LIT>", "Bad regclass", "<STR_LIT>", ")", ";", "bool", "anyregs", "=", "false", ";", ...
LLVM
Hexagon
TD
next_suggestion
DSP
16,255
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
ARM
TD
stmt_completion
CPU
16,256
[ "<NUM_LIT>", ";" ]
[ "class", "MVE_ScalarShiftDRegRegBase", "<", "string", "iname", ",", "dag", "iops", ",", "string", "asm", ",", "bit", "op5", ",", "bit", "op16", ",", "list", "<", "dag", ">", "pattern", "=", "[", "]", ">", ":", "MVE_ScalarShiftDoubleReg", "<", "iname", ",...
LLVM
SystemZ
CPP
stmt_completion
CPU
16,257
[ ";" ]
[ "int", "SelectCCValidVal", "=", "SelectCCValid", "->", "getZExtValue", "(", ")", ";", "int", "SelectCCMaskVal", "=", "SelectCCMask", "->", "getZExtValue", "(", ")", ";", "auto", "*", "TrueVal", "=", "dyn_cast", "<", "ConstantSDNode", ">", "(", "Select", "->", ...
GCC
arm
MD
next_suggestion
CPU
16,258
[ ")" ]
[ "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]", ")", "(", "set", "(", "match_dup", "<NUM_LIT>",...
LLVM
AArch64
CPP
next_suggestion
CPU
16,259
[ "}" ]
[ "APInt", "VM1", "=", "Value", "-", "<NUM_LIT>", ";", "if", "(", "VM1", ".", "isPowerOf2", "(", ")", ")", "{", "SDValue", "ShiftedVal", "=", "DAG", ".", "getNode", "(", "ISD", "::", "SHL", ",", "SDLoc", "(", "N", ")", ",", "VT", ",", "N", "->", ...
GCC
i386
MD
next_suggestion
CPU
16,260
[ "UNSPEC_PEXT", ")", ")", "]" ]
[ "(", "unspec", ":", "SWI48", "[", "(", "match_operand", ":", "SWI48", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SWI48", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
LLVM
AArch64
TD
stmt_completion
CPU
16,261
[ ",", "SDNPMayStore", "]", ">", ";" ]
[ "def", "AArch64st1_scatter_uxtw", ":", "SDNode", "<", "<STR_LIT>", ",", "SDT_AArch64_SCATTER_SV", ",", "[", "SDNPHasChain" ]
GCC
rl78
CPP
stmt_completion
MPU
16,262
[ "first", ")", ")", ";" ]
[ "OP", "(", "<NUM_LIT>", ")", "=", "tmp", ";", "}", "OP", "(", "<NUM_LIT>", ")", "=", "move_from_acc", "(", "<NUM_LIT>", ",", "insn", ")", ";", "tmp_id", "=", "get_max_insn_count", "(", ")", ";", "saved_op1", "=", "OP", "(", "<NUM_LIT>", ")", ";", "if...
LLVM
AMDGPU
CPP
next_suggestion
GPU
16,263
[ "const", "GCNSubtarget", "&", "ST", "=", "TM", ".", "getSubtarget", "<", "GCNSubtarget", ">", "(", "F", ")", ";" ]
[ "unsigned", "getMaxVGPRs", "(", "const", "TargetMachine", "&", "TM", ",", "const", "Function", "&", "F", ")", "{", "if", "(", "!", "TM", ".", "getTargetTriple", "(", ")", ".", "isAMDGCN", "(", ")", ")", "return", "<NUM_LIT>", ";" ]
LLVM
X86
CPP
stmt_completion
CPU
16,264
[ "override", "{" ]
[ "bool", "isMemUseUpRegs", "(", ")", "const" ]
LLVM
X86
CPP
next_suggestion
CPU
16,265
[ "}" ]
[ "static", "int", "regionReader", "(", "void", "*", "arg", ",", "uint8_t", "*", "byte", ",", "uint64_t", "address", ")", "{", "MemoryObject", "*", "region", "=", "static_cast", "<", "MemoryObject", "*", ">", "(", "arg", ")", ";", "return", "region", "->",...
LLVM
Mips
TD
stmt_completion
CPU
16,266
[ "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "class", "FSULE_W_ENC", ":", "MSA_3RF_FMT", "<", "<NUM_LIT>", "," ]
LLVM
AArch64
CPP
next_suggestion
CPU
16,267
[ "uint64_t", "CalleePopBytes", "=", "doesCalleeRestoreStack", "(", "Info", ".", "CallConv", ",", "MF", ".", "getTarget", "(", ")", ".", "Options", ".", "GuaranteedTailCallOpt", ")", "?", "alignTo", "(", "Assigner", ".", "StackOffset", ",", "<NUM_LIT>", ")", ":"...
[ "auto", "&", "DL", "=", "F", ".", "getParent", "(", ")", "->", "getDataLayout", "(", ")", ";", "const", "AArch64TargetLowering", "&", "TLI", "=", "*", "getTLI", "<", "AArch64TargetLowering", ">", "(", ")", ";", "SmallVector", "<", "ArgInfo", ",", "<NUM_L...
GCC
i386
MD
stmt_completion
CPU
16,268
[ ")", "]", ")" ]
[ "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
CPP
program_repair
DSP
16,269
[ "<FIXS>", "TLI", ".", "getScalarShiftAmountTy", "(", "DL", ",", "V0", ".", "getValueType", "(", ")", ")", ")", ")", ";", "<FIXE>" ]
[ "ISD", "::", "SHL", ",", "SDLoc", "(", "V0", ")", ",", "VT", ",", "V0", ",", "CurDAG", "->", "getConstant", "(", "V1C", "->", "getAPIntValue", "(", ")", ".", "logBase2", "(", ")", ",", "SDLoc", "(", "N", ")", ",", "<BUGS>", "getTargetLowering", "("...
LLVM
AMDGPU
CPP
program_repair
GPU
16,270
[ "<FIXS>", "<STR_LIT>", "addrspacecast not implemented", "<STR_LIT>", ",", "DL", ")", ";", "<FIXE>" ]
[ "const", "MachineFunction", "&", "MF", "=", "CurDAG", "->", "getMachineFunction", "(", ")", ";", "DiagnosticInfoUnsupported", "NotImplemented", "(", "*", "MF", ".", "getFunction", "(", ")", ",", "<BUGS>", "<STR_LIT>", "addrspacecast not implemented", "<STR_LIT>", ")...
GCC
mips
CPP
program_repair
CPU
16,271
[ "<FIXS>", "static", "int", "mips_fpr_return_fields", "(", "const_tree", ",", "tree", "*", ")", ";", "static", "bool", "mips_return_in_msb", "(", "const_tree", ")", ";", "<FIXE>" ]
[ "static", "section", "*", "mips_function_rodata_section", "(", "tree", ")", ";", "static", "bool", "mips_in_small_data_p", "(", "tree", ")", ";", "static", "bool", "mips_use_anchors_for_symbol_p", "(", "rtx", ")", ";", "<BUGS>", "static", "int", "mips_fpr_return_fie...
LLVM
AArch64
CPP
stmt_completion
CPU
16,272
[ ";" ]
[ "static", "bool", "isSplatShuffle", "(", "Value", "*", "V", ")", "{", "if", "(", "auto", "*", "Shuf", "=", "dyn_cast", "<", "ShuffleVectorInst", ">", "(", "V", ")", ")", "return", "all_equal", "(", "Shuf", "->", "getShuffleMask", "(", ")", ")", ";", ...
LLVM
X86
CPP
stmt_completion
CPU
16,273
[ "X86", "::", "COND_NE", ")", ";" ]
[ "const", "int64_t", "CalleeSaveSize", "=", "X86FI", "->", "getCalleeSavedFrameSize", "(", ")", ";", "const", "bool", "HasFP", "=", "hasFP", "(", "MF", ")", ";", "const", "bool", "IsRCXLiveIn", "=", "MBB", ".", "isLiveIn", "(", "X86", "::", "RCX", ")", ";...
LLVM
AArch64
TD
stmt_completion
CPU
16,274
[ ">", "Zn", ";" ]
[ "class", "sve_fp_fma_by_indexed_elem", "<", "bits", "<", "<NUM_LIT>", ">", "sz", ",", "bit", "opc", ",", "string", "asm", ",", "ZPRRegOp", "zprty1", ",", "ZPRRegOp", "zprty2", ",", "Operand", "itype", ">", ":", "I", "<", "(", "outs", "zprty1", ":", "$", ...
LLVM
ARM
CPP
stmt_completion
CPU
16,275
[ ")", ".", "getVectorElementType", "(", ")", ")", "{" ]
[ "static", "SDValue", "PerformVDUPCombine", "(", "SDNode", "*", "N", ",", "TargetLowering", "::", "DAGCombinerInfo", "&", "DCI", ",", "const", "ARMSubtarget", "*", "Subtarget", ")", "{", "SelectionDAG", "&", "DAG", "=", "DCI", ".", "DAG", ";", "SDValue", "Op"...
GCC
or1k
CPP
next_suggestion
CPU
16,276
[ "offset", "=", "cfun", "->", "machine", "->", "args_size", "+", "cfun", "->", "machine", "->", "local_vars_size", ";" ]
[ "case", "ARG_POINTER_REGNUM", ":", "offset", "=", "cfun", "->", "machine", "->", "total_size", ";", "break", ";", "case", "FRAME_POINTER_REGNUM", ":" ]
LLVM
XCore
CPP
stmt_completion
MPU
16,277
[ "InVals", ")", ";" ]
[ "if", "(", "GlobalAddressSDNode", "*", "G", "=", "dyn_cast", "<", "GlobalAddressSDNode", ">", "(", "Callee", ")", ")", "Callee", "=", "DAG", ".", "getTargetGlobalAddress", "(", "G", "->", "getGlobal", "(", ")", ",", "dl", ",", "MVT", "::", "i32", ")", ...
LLVM
AArch64
TD
next_suggestion
CPU
16,278
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Predicates", "=", "[", "HasFullFP16", "]", ";" ]
GCC
aarch64
CPP
program_repair
CPU
16,279
[ "<FIXS>", "rtx", "res", "=", "e", ".", "use_exact_insn", "(", "code_for_aarch64_sme_read", "(", "mode", ")", ")", ";", "return", "aarch64_sve_reinterpret", "(", "e", ".", "result_mode", "(", ")", ",", "res", ")", ";", "<FIXE>" ]
[ "expand", "(", "function_expander", "&", "e", ")", "const", "override", "{", "machine_mode", "mode", "=", "e", ".", "vectors_per_tuple", "(", ")", "==", "<NUM_LIT>", "?", "VNx8DImode", ":", "VNx4DImode", ";", "<BUGS>", "return", "e", ".", "use_exact_insn", "...
LLVM
ARM
TD
next_suggestion
CPU
16,280
[ "}" ]
[ "def", "nImmVMOVF32", ":", "Operand", "<", "i32", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "FPImmOperand", ";" ]
GCC
mips
MD
stmt_completion
CPU
16,281
[ ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
visium
MD
stmt_completion
Virtual ISA
16,282
[ ")", ")", ")" ]
[ "[", "(", "set", "(", "reg", ":", "CC", "R_FLAGS", ")", "(", "compare", ":", "CC", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
16,283
[ "<NUM_LIT>", ";" ]
[ "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ";", "let", "Defs", "=", "[", "P0", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "i...
LLVM
MOS
CPP
next_suggestion
MPU
16,284
[ "}" ]
[ "MachineFunctionPass", "*", "llvm", "::", "createMOSLateOptimizationPass", "(", ")", "{", "return", "new", "MOSLateOptimization", ";" ]
LLVM
Alpha
CPP
stmt_completion
MPU
16,285
[ ")", ")", ";" ]
[ "return", "(", "CN", "&&", "CN", "->", "getValueAPF", "(", ")", ".", "isPosZero", "(" ]
LLVM
X86
CPP
next_suggestion
CPU
16,286
[ "}" ]
[ "if", "(", "(", "(", "VT", "==", "MVT", "::", "v8i32", ")", "&&", "(", "OpVT", "==", "MVT", "::", "v8i16", ")", ")", "||", "(", "(", "VT", "==", "MVT", "::", "v4i64", ")", "&&", "(", "OpVT", "==", "MVT", "::", "v4i32", ")", ")", ")", "{", ...
LLVM
AArch64
CPP
stmt_completion
CPU
16,287
[ ")", ";" ]
[ "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Offset from the SP for ", "<STR_LIT>", "<<", "FI", "<<", "<STR_LIT>", " is ", "<STR_LIT>", "<<", "MFI", ".", "getObjectOffset", "(", "FI", ")", "<<", "<STR_LIT>", "\\n", "<STR_LIT>", ")", ";", "FrameReg"...
LLVM
X86
TD
stmt_completion
CPU
16,288
[ ")", ")", ")", ",", "(", "COPY_TO_REGCLASS", "(", "v2f64", "VR128X", ":", "$", "src", ")", ",", "FR64X", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "f64", "(", "extractelt", "(", "v2f64", "VR128X", ":", "$", "src", ")", ",", "(", "iPTR", "<NUM_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
16,289
[ "let", "Uses", "=", "[", "P1", "]", ";" ]
[ "def", "J4_cmpgtu_tp1_jump_nt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "GeneralSubRegs", ":", "$", "Rt16", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_56336eb0", ",", "TypeCJ", ...
LLVM
AArch64
CPP
stmt_completion
CPU
16,290
[ ";" ]
[ "return", "CallCC", "==", "CallingConv", "::", "Fast" ]
LLVM
CSKY
CPP
stmt_completion
CPU
16,291
[ "{" ]
[ "bool", "hasDoloop", "(", ")", "const" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
16,292
[ "disablePass", "(", "&", "FuncletLayoutID", ")", ";" ]
[ "AMDGPUPassConfig", "::", "AMDGPUPassConfig", "(", "LLVMTargetMachine", "&", "TM", ",", "PassManagerBase", "&", "PM", ")", ":", "TargetPassConfig", "(", "TM", ",", "PM", ")", "{", "disablePass", "(", "&", "StackMapLivenessID", ")", ";" ]
GCC
msp430
CPP
program_repair
MPU
16,293
[ "<FIXS>", "machine_mode", "imode", "=", "GET_MODE", "(", "ireg", ")", ";", "<FIXE>" ]
[ "&&", "SUBREG_BYTE", "(", "r", ")", "==", "<NUM_LIT>", ")", "{", "rtx", "ireg", "=", "SUBREG_REG", "(", "r", ")", ";", "<BUGS>", "enum", "machine_mode", "imode", "=", "GET_MODE", "(", "ireg", ")", ";", "<BUGE>", "if", "(", "imode", "==", "PSImode" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
16,294
[ "MF", ".", "addLiveIn", "(", "Reg", ",", "RC", ")", ";" ]
[ "assert", "(", "Reg", "!=", "AMDGPU", "::", "NoRegister", ")", ";", "MachineFunction", "&", "MF", "=", "CCInfo", ".", "getMachineFunction", "(", ")", ";" ]
GCC
sh
CPP
next_suggestion
CPU
16,295
[ "}" ]
[ "opt_pass", "*", "make_pass_sh_optimize_sett_clrt", "(", "gcc", "::", "context", "*", "ctx", ",", "const", "char", "*", "name", ")", "{", "return", "new", "sh_optimize_sett_clrt", "(", "ctx", ",", "name", ")", ";" ]
GCC
cris
MD
stmt_completion
MPU
16,296
[ "<STR_LIT>", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "and", ":", "QI", "(", "match_operand", ":", "QI", "<NUM_LIT>" ]
LLVM
ARM
CPP
program_repair
CPU
16,297
[ "<FIXS>", "ARMArchFeature", "=", "<STR_LIT>", "+v4t", "<STR_LIT>", ";", "<FIXE>" ]
[ "const", "char", "*", "ARMArchFeature", "=", "<STR_LIT>", "<STR_LIT>", ";", "if", "(", "CPUString", "==", "<STR_LIT>", "generic", "<STR_LIT>", "&&", "(", "FS", ".", "empty", "(", ")", "||", "FS", "==", "<STR_LIT>", "generic", "<STR_LIT>", ")", ")", "{", ...
LLVM
ARM
CPP
code_generation
CPU
16,298
[ "int", "ARMAsmParser", "::", "tryParseRegister", "(", ")", "{", "MCAsmParser", "&", "Parser", "=", "getParser", "(", ")", ";", "const", "AsmToken", "&", "Tok", "=", "Parser", ".", "getTok", "(", ")", ";", "if", "(", "Tok", ".", "isNot", "(", "AsmToken"...
[ "tryParseRegister", "-", "parse", "one", "register", "if", "possible" ]
GCC
mips
MD
stmt_completion
CPU
16,299
[ "type" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "match_code", "<STR_LIT>", ")", "{", "enum", "mips_symbol_type" ]