Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | ARM | CPP | next_suggestion | CPU | 16,400 | [
"HasCCOut",
"=",
"false",
";"
] | [
"}",
"bool",
"HasCCOut",
"=",
"true",
";",
"if",
"(",
"BaseReg",
"==",
"ARM",
"::",
"SP",
")",
"{",
"if",
"(",
"DestReg",
"==",
"ARM",
"::",
"SP",
"&&",
"(",
"ThisVal",
"<",
"(",
"(",
"<NUM_LIT>",
"<<",
"<NUM_LIT>",
")",
"-",
"<NUM_LIT>",
")",
"*... |
GCC | avr | MD | stmt_completion | MPU | 16,401 | [
"UHA"
] | [
"(",
"define_mode_iterator",
"ORDERED234",
"[",
"HI",
"SI",
"PSI",
"HQ",
"UHQ",
"HA"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 16,402 | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"F2_conv_sf2w",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_3a867367",
",",
"TypeS_2op",
">",
",",
"Enc_5e2823",
"{",
"let",
"Inst",
"{",
"<NUM... |
GCC | nds32 | MD | next_suggestion | CPU | 16,403 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"match_operand",
":",
"QIHISI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"QIHISI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 16,404 | [
"<NUM_LIT>",
";"
] | [
"def",
"F2_conv_uw2sf",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_3a867367",
",",
"TypeS_2op",
">",
",",
"Enc_5e2823",
"{",
"let",
"Inst",
"{",
"<NU... |
GCC | i386 | CPP | program_repair | CPU | 16,405 | [
"<FIXS>",
"&&",
"ix86_ternlog_leaf_p",
"(",
"XEXP",
"(",
"op",
",",
"<NUM_LIT>",
")",
",",
"mode",
")",
")",
"<FIXE>"
] | [
"op1",
"=",
"XEXP",
"(",
"op",
",",
"<NUM_LIT>",
")",
";",
"if",
"(",
"ix86_ternlog_leaf_p",
"(",
"XEXP",
"(",
"op",
",",
"<NUM_LIT>",
")",
",",
"mode",
")",
"<BUGS>",
"&&",
"(",
"ix86_ternlog_leaf_p",
"(",
"op1",
",",
"mode",
")",
"||",
"vector_all_on... |
LLVM | Mips | TD | next_suggestion | CPU | 16,406 | [
"string",
"BaseOpcode",
"=",
"instr_asm",
";"
] | [
"dag",
"InOperandList",
"=",
"(",
"ins",
"ACC64DSPOpnd",
":",
"$",
"ac",
",",
"GPR32Opnd",
":",
"$",
"shift_rs",
")",
";",
"string",
"AsmString",
"=",
"!",
"strconcat",
"(",
"instr_asm",
",",
"<STR_LIT>",
")",
";",
"InstrItinClass",
"Itinerary",
"=",
"itin... |
LLVM | Hexagon | TD | next_suggestion | DSP | 16,407 | [
"}"
] | [
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"isCompare",
"=",
"<NUM_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";",
"let",
"opExtentBits",
"=",
"<NUM_... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 16,408 | [
"if",
"(",
"BitWidth",
"<=",
"<NUM_LIT>",
")",
"return",
"&",
"AMDGPU",
"::",
"SGPR_1024RegClass",
";"
] | [
"if",
"(",
"BitWidth",
"<=",
"<NUM_LIT>",
")",
"return",
"&",
"AMDGPU",
"::",
"SReg_64RegClass",
";",
"if",
"(",
"BitWidth",
"<=",
"<NUM_LIT>",
")",
"return",
"&",
"AMDGPU",
"::",
"SGPR_96RegClass",
";",
"if",
"(",
"BitWidth",
"<=",
"<NUM_LIT>",
")",
"retu... |
GCC | rs6000 | MD | stmt_completion | CPU | 16,409 | [
"V4SF",
"V2DF",
"]",
")"
] | [
"(",
"define_mode_iterator",
"VEC_C",
"[",
"V16QI",
"V8HI",
"V4SI",
"V2DI"
] |
GCC | arm | CPP | stmt_completion | CPU | 16,410 | [
"_",
"a",
",",
"_",
"_",
"b",
")",
";"
] | [
"vhsubq_s16",
"(",
"int16x8_t",
"_",
"_",
"a",
",",
"int16x8_t",
"_",
"_",
"b",
")",
"{",
"return",
"(",
"int16x8_t",
")",
"_",
"_",
"builtin_neon_vhsubsv8hi",
"(",
"_"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 16,411 | [
"}"
] | [
"def",
"logical_vec_hw_shift",
":",
"Operand",
"<",
"i32",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"ParserMatchClass",
"=",
"LogicalVecHalfWordShifterOperand",
";"
] |
LLVM | Mips | CPP | program_repair | CPU | 16,412 | [
"<FIXS>",
"SDLoc",
"DL",
"(",
"Op",
")",
";",
"return",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"DL",
",",
"ResTy",
",",
"DAG",
".",
"getConstant",
"(",
"Imm",
",",
"DL",
",",
"MVT",
"::",
"i32",
")",
",",
"Op",
"->",
"ge... | [
"Imm",
"|=",
"Idx",
"&",
"<NUM_LIT>",
";",
"}",
"<BUGS>",
"return",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"SDLoc",
"(",
"Op",
")",
",",
"ResTy",
",",
"DAG",
".",
"getConstant",
"(",
"Imm",
",",
"MVT",
"::",
"i32",
")",
",... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 16,413 | [
";",
"break",
";"
] | [
"case",
"<NUM_LIT>",
":",
"StoreOp",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"break",
";",
"case",
"<NUM_LIT>",
":",
"StoreOp",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"break",
";",
"default",
":",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unknown size for regc... |
GCC | aarch64 | MD | stmt_completion | CPU | 16,414 | [
"GPF_F16",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"(",
"unspec",
":",
"GPF_F16",
"[",
"(",
"match_operand",
":"
] |
GCC | i386 | CPP | stmt_completion | CPU | 16,415 | [
"_",
"B",
",",
"-",
"(",
"_",
"_",
"v2df",
")",
"_",
"_",
"C",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m128d",
")",
"_",
"_",
"builtin_ia32_vfmaddsubpd",
"(",
"(",
"_",
"_",
"v2df",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v2df",
")",
"_"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 16,416 | [
"return",
"false",
";"
] | [
"Opcode_t",
"opcode",
"=",
"Cond",
"[",
"<NUM_LIT>",
"]",
".",
"getImm",
"(",
")",
";",
"assert",
"(",
"get",
"(",
"opcode",
")",
".",
"isBranch",
"(",
")",
"&&",
"<STR_LIT>",
"Should be a branching condition.",
"<STR_LIT>",
")",
";",
"if",
"(",
"isEndLoop... |
GCC | i386 | CPP | next_suggestion | CPU | 16,417 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128h",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_maskz_fnmadd_ph",
"(",
"_",
"_",
"mmask8",
"_",
"_",
"U"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 16,418 | [
"let",
"Constraints",
"=",
"<STR_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Zda",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Zn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Zm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
... |
GCC | rs6000 | MD | stmt_completion | CPU | 16,419 | [
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")"
] | [
"(",
"match_operand",
":",
"V4SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"(",
"clobber",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"plus",
":",
"DI",
"("... |
GCC | i386 | CPP | next_suggestion | CPU | 16,420 | [
"}"
] | [
"static",
"_",
"_",
"inline",
"_",
"_",
"m64",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"always_inline__",
")",
")",
"_",
"m_pandn",
"(",
"_",
"_",
"m64",
"_",
"_",
"m1",
",",
"_",
"_",
"m64",
"_",
"_",
"m2",
")",
"{",
"return",
"_",
"mm_... |
GCC | ia64 | MD | stmt_completion | CPU | 16,421 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_bypass",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"define_bypass",
"<NUM_LIT>",
"<STR_LIT>"
] |
LLVM | R600 | CPP | stmt_completion | GPU | 16,422 | [
"(",
")",
";"
] | [
"if",
"(",
"!",
"VT",
".",
"isVector",
"(",
")",
")",
"return",
"MVT",
"::",
"i32",
";",
"return",
"VT",
".",
"changeVectorElementTypeToInteger"
] |
GCC | gcn | MD | stmt_completion | GPU | 16,423 | [
")",
"]",
")"
] | [
"(",
"plus",
":",
"DS_ARITH_SCALAR_MODE",
"(",
"match_operand",
":",
"DS_ARITH_SCALAR_MODE",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DS_ARITH_SCALAR_MODE",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LI... |
GCC | cris | MD | next_suggestion | MPU | 16,424 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"\t",
"<STR_LIT>",
")",
"(",
"and",
":",
"QI",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",... |
GCC | frv | MD | next_suggestion | VLIW | 16,425 | [
"<STR_LIT>",
")"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"parallel",
"[",
"(",
"return",
")",
"(",
"use",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"use",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"]",
")",
"]",
"<STR_LIT>... |
GCC | alpha | MD | stmt_completion | MPU | 16,426 | [
")",
")"
] | [
"(",
"define_attr",
"<STR_LIT>",
"<STR_LIT>",
"(",
"const_int",
"<NUM_LIT>"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 16,427 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 16,428 | [
",",
"V2",
",",
"Mask",
",",
"DAG",
")",
";"
] | [
"return",
"lowerVectorShuffleAsLanePermuteAndBlend",
"(",
"DL",
",",
"MVT",
"::",
"v4f64",
",",
"V1",
",",
"V2",
",",
"Mask",
",",
"DAG",
")",
";",
"}",
"if",
"(",
"isShuffleEquivalent",
"(",
"Mask",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",... |
LLVM | ARM | CPP | next_suggestion | CPU | 16,429 | [
"if",
"(",
"LHS",
".",
"getOpcode",
"(",
")",
"!=",
"ISD",
"::",
"SINT_TO_FP",
"&&",
"LHS",
".",
"getOpcode",
"(",
")",
"!=",
"ISD",
"::",
"UINT_TO_FP",
")",
"return",
"false",
";"
] | [
"if",
"(",
"!",
"Type",
".",
"isVector",
"(",
")",
")",
"return",
"false",
";",
"auto",
"LHS",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";"
] |
GCC | s390 | MD | stmt_completion | MPU | 16,430 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | HSAIL | CPP | stmt_completion | Virtual ISA | 16,431 | [
"::",
"<STR_LIT>",
";"
] | [
"return",
"get",
"(",
"Opcode",
")",
".",
"TSFlags",
"&",
"<STR_LIT>"
] |
LLVM | Cpu0 | CPP | next_suggestion | CPU | 16,432 | [
"}"
] | [
"unsigned",
"GlobalBaseReg",
"=",
"MF",
"->",
"getInfo",
"<",
"Cpu0MachineFunctionInfo",
">",
"(",
")",
"->",
"getGlobalBaseReg",
"(",
")",
";",
"return",
"CurDAG",
"->",
"getRegister",
"(",
"GlobalBaseReg",
",",
"getTargetLowering",
"(",
")",
"->",
"getPointerT... |
LLVM | AArch64 | TD | stmt_completion | CPU | 16,433 | [
";"
] | [
"class",
"BaseSIMDDifferentThreeVector",
"<",
"bit",
"U",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"size",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
",",
"RegisterOperand",
"outtype",
",",
"RegisterOperand",
"intype1",
",",
"RegisterOperand",
"intype2",
",",
"str... |
GCC | i386 | MD | next_suggestion | CPU | 16,434 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"match_operand",
":",
"<",
"VEC_GATHER_IDXSI",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_VSIBADDR",
")",
"]",
")",
"(",
"mem",
":",
"BLK",
"(",
"scratch",
"... |
LLVM | Mips | CPP | stmt_completion | CPU | 16,435 | [
"<",
"SDValue",
">",
"&",
"OutOps",
")",
"{"
] | [
"SelectInlineAsmMemoryOperand",
"(",
"const",
"SDValue",
"&",
"Op",
",",
"char",
"ConstraintCode",
",",
"std",
"::",
"vector"
] |
LLVM | Hexagon | CPP | program_repair | DSP | 16,436 | [
"<FIXS>",
"Register",
"AddDefR",
"=",
"AddMI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"<FIXE>"
] | [
"MachineInstr",
"*",
"AddMI",
",",
"const",
"NodeList",
"&",
"UNodeList",
")",
"{",
"<BUGS>",
"unsigned",
"AddDefR",
"=",
"AddMI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"<BUGE>",
"for",
"(",
"auto",
"I",
"=",
"UNodeList... |
GCC | arm | MD | program_repair | CPU | 16,437 | [
"<FIXS>",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"(",
"define_attr",
"<STR_LIT>",
"<STR_LIT>",
"(",
"const",
"(",
"if_then_else",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"... |
LLVM | ARM | CPP | next_suggestion | CPU | 16,438 | [
"ShImm",
"=",
"CurDAG",
"->",
"getTargetConstant",
"(",
"ShAmt",
",",
"MVT",
"::",
"i32",
")",
";"
] | [
"if",
"(",
"ShOpcVal",
"!=",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"{",
"ShOpcVal",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"Base",
")",
";",
"if",
"(",
"ShOpcVal",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"std",
"::",
"swap",
"(",
"Base",
",",
"Off... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 16,439 | [
"}"
] | [
"void",
"AMDGPUMachineCFGStructurizer",
"::",
"storePHILinearizationInfoDest",
"(",
"unsigned",
"LDestReg",
",",
"MachineInstr",
"&",
"PHI",
",",
"SmallVector",
"<",
"unsigned",
",",
"<NUM_LIT>",
">",
"*",
"RegionIndices",
")",
"{",
"if",
"(",
"RegionIndices",
")",
... |
LLVM | SystemZ | TD | next_suggestion | CPU | 16,440 | [
"let",
"TSFlags",
"{",
"<NUM_LIT>",
"}",
"=",
"CCMaskFirst",
";"
] | [
"dag",
"InOperandList",
"=",
"ins",
";",
"let",
"Size",
"=",
"size",
";",
"let",
"Pattern",
"=",
"pattern",
";",
"let",
"AsmString",
"=",
"asmstr",
";",
"let",
"hasSideEffects",
"=",
"<NUM_LIT>",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"mayS... |
GCC | arm | MD | stmt_completion | CPU | 16,441 | [
")"
] | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | VE | CPP | stmt_completion | CPU | 16,442 | [
",",
"FrameReg",
")",
";"
] | [
"unsigned",
"FrameReg",
";",
"int",
"Offset",
";",
"Offset",
"=",
"TFI",
"->",
"getFrameIndexReference",
"(",
"MF",
",",
"FrameIndex",
",",
"FrameReg",
")",
";",
"Offset",
"+=",
"MI",
".",
"getOperand",
"(",
"FIOperandNum",
"+",
"<NUM_LIT>",
")",
".",
"get... |
GCC | ft32 | CPP | code_generation | MPU | 16,443 | [
"void",
"ft32_print_operand_address",
"(",
"FILE",
"*",
"file",
",",
"rtx",
"x",
")",
"{",
"switch",
"(",
"GET_CODE",
"(",
"x",
")",
")",
"{",
"case",
"REG",
":",
"fprintf",
"(",
"file",
",",
"<STR_LIT>",
"%s,0",
"<STR_LIT>",
",",
"reg_names",
"[",
"RE... | [
"The",
"PRINT_OPERAND_ADDRESS",
"worker",
"."
] |
LLVM | AArch64 | CPP | program_repair | CPU | 16,444 | [
"<FIXS>",
"DAG",
".",
"getConstant",
"(",
"CnstVal",
",",
"dl",
",",
"MVT",
"::",
"i32",
")",
")",
";",
"<FIXE>"
] | [
"CnstVal",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"CnstVal",
")",
";",
"MVT",
"MovTy",
"=",
"(",
"VT",
".",
"getSizeInBits",
"(",
")",
"==",
"<NUM_LIT>",
")",
"?",
"MVT",
"::",
"v16i8",
":",
"MVT",
"::",
"v8i8",
";",
"SDValue",
"Mov",
"=",
"DAG",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 16,445 | [
",",
"Ty",
",",
"GotAddr",
")",
";"
] | [
"SDValue",
"AArch64TargetLowering",
"::",
"getGOT",
"(",
"NodeTy",
"*",
"N",
",",
"SelectionDAG",
"&",
"DAG",
",",
"unsigned",
"Flags",
")",
"const",
"{",
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"AArch64TargetLowering::getGOT\\n",
"<STR_LIT>",
")... |
LLVM | X86 | CPP | program_repair | CPU | 16,446 | [
"<FIXS>",
"ADD",
",",
"SUB",
",",
"SMUL",
",",
"<FIXE>"
] | [
"PCMPEQB",
",",
"PCMPEQW",
",",
"PCMPEQD",
",",
"PCMPEQQ",
",",
"PCMPGTB",
",",
"PCMPGTW",
",",
"PCMPGTD",
",",
"PCMPGTQ",
",",
"<BUGS>",
"ADD",
",",
"SUB",
",",
"SMUL",
",",
"UMUL",
",",
"<BUGE>",
"INC",
",",
"DEC",
",",
"OR",
",",
"XOR",
",",
"AN... |
LLVM | LoongArch | CPP | next_suggestion | CPU | 16,447 | [
"GRLen",
"=",
"<NUM_LIT>",
";"
] | [
"if",
"(",
"CPU",
".",
"empty",
"(",
")",
")",
"CPU",
"=",
"Is64Bit",
"?",
"<STR_LIT>",
"generic-la64",
"<STR_LIT>",
":",
"<STR_LIT>",
"generic-la32",
"<STR_LIT>",
";",
"if",
"(",
"TuneCPU",
".",
"empty",
"(",
")",
")",
"TuneCPU",
"=",
"CPU",
";",
"Par... |
GCC | i386 | CPP | stmt_completion | CPU | 16,448 | [
"(",
"_",
"_",
"mmask8",
")",
"_",
"_",
"U",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_mask_scalef_ps",
"(",
"_",
"_",
"m128",
"_",
"_",
"W",
... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 16,449 | [
"return",
"fastEmitInst_rrr",
"(",
"Opc",
",",
"RC",
",",
"Op0",
",",
"Op1",
",",
"ZReg",
")",
";"
] | [
"unsigned",
"AArch64FastISel",
"::",
"emitMul_rr",
"(",
"MVT",
"RetVT",
",",
"unsigned",
"Op0",
",",
"unsigned",
"Op1",
")",
"{",
"unsigned",
"Opc",
",",
"ZReg",
";",
"switch",
"(",
"RetVT",
".",
"SimpleTy",
")",
"{",
"default",
":",
"return",
"<NUM_LIT>",... |
GCC | v850 | CPP | stmt_completion | MPU | 16,450 | [
";"
] | [
"elem",
"=",
"(",
"data_area_stack_element",
"*",
")",
"xmalloc",
"(",
"sizeof",
"(",
"*",
"elem",
")",
")",
";",
"if",
"(",
"elem",
"==",
"NULL",
")",
"return",
"<NUM_LIT>",
";",
"elem",
"->",
"prev",
"=",
"data_area_stack",
";",
"elem",
"->",
"data_a... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 16,451 | [
"}"
] | [
"DT",
"=",
"&",
"getAnalysis",
"<",
"DominatorTreeWrapperPass",
">",
"(",
")",
".",
"getDomTree",
"(",
")",
";",
"visit",
"(",
"F",
")",
";",
"return",
"true",
";"
] |
GCC | arm | MD | next_suggestion | CPU | 16,452 | [
")"
] | [
"(",
"mult",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<ST... |
LLVM | ARM64 | TD | next_suggestion | CPU | 16,453 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"op",
";"
] | [
"class",
"BaseSIMDInsDup",
"<",
"bit",
"Q",
",",
"bit",
"op",
",",
"dag",
"outs",
",",
"dag",
"ins",
",",
"string",
"asm",
",",
"string",
"operands",
",",
"string",
"constraints",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":",
"I",
"<",
"outs",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 16,454 | [
"(",
"(",
"ARMOperand",
"*",
")",
"Operands",
"[",
"<NUM_LIT>",
"]",
")",
"->",
"addRegOperands",
"(",
"Inst",
",",
"<NUM_LIT>",
")",
";"
] | [
"cvtStExtTWriteBackReg",
"(",
"MCInst",
"&",
"Inst",
",",
"const",
"SmallVectorImpl",
"<",
"MCParsedAsmOperand",
"*",
">",
"&",
"Operands",
")",
"{",
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"CreateImm",
"(",
"<NUM_LIT>",
")",
")",
";"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 16,455 | [
"BuildMI",
"(",
"MBB",
",",
"It",
",",
"DebugLoc",
"(",
")",
",",
"get",
"(",
"ARM",
"::",
"CFI_INSTRUCTION",
")",
")",
".",
"addCFIIndex",
"(",
"StackPosEntry",
")",
".",
"setMIFlags",
"(",
"MachineInstr",
"::",
"FrameSetup",
")",
";"
] | [
"const",
"MCRegisterInfo",
"*",
"MRI",
"=",
"Subtarget",
".",
"getRegisterInfo",
"(",
")",
";",
"unsigned",
"DwarfLR",
"=",
"MRI",
"->",
"getDwarfRegNum",
"(",
"ARM",
"::",
"LR",
",",
"true",
")",
";",
"int",
"Align",
"=",
"Subtarget",
".",
"getStackAlignm... |
GCC | i386 | MD | next_suggestion | CPU | 16,456 | [
"(",
"and",
"(",
"match_operand",
":",
"V4SF",
"<NUM_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
":",
"V2DF",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
")",
"<STR_LIT>",
")",
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>"... |
LLVM | F2003f | CPP | stmt_completion | CPU | 16,457 | [
")",
",",
"PtrVT",
")",
";"
] | [
"auto",
"PtrVT",
"=",
"getPointerTy",
"(",
"DAG",
".",
"getDataLayout",
"(",
")",
")",
";",
"SDValue",
"Result",
"=",
"DAG",
".",
"getTargetJumpTable",
"(",
"JT",
"->",
"getIndex",
"("
] |
LLVM | AArch64 | TD | program_repair | CPU | 16,458 | [
"<FIXS>",
"def",
"ProcThunderX2T99",
":",
"SubtargetFeature",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"[",
"FeatureCRC",
",",
"FeatureCrypto",
",",
"FeatureFPARMv8",
",",
"FeatureArithmeticBccFusion",
",",
"FeatureNEON",
",",
"FeaturePo... | [
"FeatureZCZeroing",
"]",
">",
";",
"<BUGS>",
"def",
"ProcVulcan",
":",
"SubtargetFeature",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"[",
"FeatureCRC",
",",
"FeatureCrypto",
",",
"FeatureFPARMv8",
",",
"FeatureArithmeticBccFusion",
",",... |
GCC | mips | MD | program_repair | CPU | 16,459 | [
"<FIXS>",
"(",
"define_function_unit",
"<STR_LIT>",
"<NUM_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"<NUM_LIT... | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"<NUM_LIT>",
"<NUM_LIT>",
")",
"<BUGS>",
"(",
"define_function_unit",
"<STR_LIT>",
"<... |
LLVM | X86 | CPP | program_repair | CPU | 16,460 | [
"<FIXS>",
"return",
"DAG",
".",
"getUNDEF",
"(",
"VT",
")",
";",
"<FIXE>"
] | [
"bool",
"V2IsSplat",
"=",
"false",
";",
"if",
"(",
"isUndefShuffle",
"(",
"Op",
".",
"getNode",
"(",
")",
")",
")",
"<BUGS>",
"return",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"UNDEF",
",",
"dl",
",",
"VT",
")",
";",
"<BUGE>",
"if",
"(",
"isZeroSh... |
GCC | i386 | CPP | stmt_completion | CPU | 16,461 | [
")",
"_",
"_",
"B",
",",
"(",
"_",
"_",
"v4df",
")",
"_",
"_",
"C",
",",
"(",
"_",
"_",
"mmask8",
")",
"_",
"_",
"U",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m256d",
")",
"_",
"_",
"builtin_ia32_vfmsubpd256_mask3",
"(",
"(",
"_",
"_",
"v4df",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v4df"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 16,462 | [
";"
] | [
"return",
"AArch64_AM",
":",
":",
"getFP32Imm",
"(",
"Imm",
")",
"!",
"=",
"-",
"<NUM_LIT>",
";",
"}",
"]",
",",
"fpimm32XForm",
">",
"{",
"let",
"ParserMatchClass",
"=",
"FPImmOperand",
";",
"let",
"PrintMethod",
"=",
"<STR_LIT>"
] |
LLVM | Sparc | TD | stmt_completion | CPU | 16,463 | [
";"
] | [
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"ParserMethod",
"=",
"<STR_LIT>"
] |
GCC | s390 | CPP | stmt_completion | MPU | 16,464 | [
",",
"NULL_RTX",
",",
"<NUM_LIT>",
",",
"OPTAB_DIRECT",
")",
";"
] | [
"return",
"expand_simple_binop",
"(",
"SImode",
",",
"ASHIFT",
",",
"val",
",",
"count"
] |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 16,465 | [
";"
] | [
"let",
"OutOperandList",
"=",
"(",
"outs",
"Rdst",
":",
"$",
"dest",
")",
";",
"let",
"InOperandList",
"=",
"(",
"ins",
"Rsrc",
":",
"$",
"src",
",",
"SwitchSet",
":",
"$",
"sw",
",",
"Rdst",
":",
"$",
"income",
",",
"Pred",
":",
"$",
"pred",
")"... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 16,466 | [
";"
] | [
"bool",
"isUNorm",
"(",
")",
"const",
"{",
"return",
"isImmTy",
"(",
"ImmTyUNorm",
")"
] |
LLVM | X86 | TD | program_repair | CPU | 16,467 | [
"<FIXS>",
"[",
"(",
"set",
"EFLAGS",
",",
"(",
"X86cmp",
"FR64",
":",
"$",
"src1",
",",
"FR64",
":",
"$",
"src2",
")",
")",
"]",
">",
";",
"<FIXE>",
"<FIXS>",
"[",
"(",
"set",
"EFLAGS",
",",
"(",
"X86cmp",
"FR64",
":",
"$",
"src1",
",",
"(",
... | [
"let",
"Defs",
"=",
"[",
"EFLAGS",
"]",
"in",
"{",
"def",
"UCOMISDrr",
":",
"PDI",
"<NUM_LIT>",
",",
"MRMSrcReg",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"FR64",
":",
"$",
"src1",
",",
"FR64",
":",
"$",
"src2",
")",
",",
"<STR_LIT>",
",",
"<BUGS>... |
LLVM | AArch64 | TD | stmt_completion | CPU | 16,468 | [
")",
",",
"ssub",
")",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"i32",
"(",
"intOp",
"(",
"v8i16",
"V128",
":",
"$",
"Rn",
")",
")",
")",
",",
"(",
"i32",
"(",
"EXTRACT_SUBREG",
"(",
"INSERT_SUBREG",
"(",
"v16i8",
"(",
"IMPLICIT_DEF",
")",
")",
",",
"(",
"!",
"cast",
"<",
"Instruc... |
LLVM | PowerPC | CPP | program_repair | CPU | 16,469 | [
"<FIXS>",
"if",
"(",
"ConstantInt",
"*",
"CI",
"=",
"dyn_cast",
"ConstantInt",
">",
"(",
"Op0",
")",
")",
"{",
"<FIXE>",
"<FIXS>",
"unsigned",
"Op1r",
"=",
"getReg",
"(",
"Op1",
",",
"MBB",
",",
"IP",
")",
";",
"<FIXE>",
"<FIXS>",
"BuildMI",
"(",
"*"... | [
"}",
"<BUGS>",
"if",
"(",
"ConstantInt",
"*",
"CI",
"=",
"dyn_cast",
"ConstantInt",
">",
"(",
"Op0",
")",
")",
"<BUGE>",
"if",
"(",
"OperatorClass",
"==",
"<NUM_LIT>",
"&&",
"CI",
"->",
"isNullValue",
"(",
")",
")",
"{",
"<BUGS>",
"unsigned",
"op1Reg",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 16,470 | [
"<NUM_LIT>",
";"
] | [
"def",
"C4_or_orn",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Ps4",
",",
"PredRegs",
":",
"$",
"Pt4",
",",
"PredRegs",
":",
"$",
"Pu4",
")",
",",
"<STR_LIT>",
",",
"tc_b31c2e97",
",",
... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 16,471 | [
"<NUM_LIT>",
";"
] | [
"uint64_t",
"WebAssemblyMCCodeEmitter",
"::",
"getMemoryOpValue",
"(",
"const",
"MCInst",
"&",
"MI",
",",
"unsigned",
"Op",
",",
"SmallVectorImpl",
"<",
"MCFixup",
">",
"&",
"Fixups",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
")",
"const",
"{",
"assert",
"(... |
LLVM | Hexagon | TD | next_suggestion | DSP | 16,472 | [
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
LLVM | PowerPC | TD | stmt_completion | CPU | 16,473 | [
")",
")",
",",
"i8",
")",
")",
";"
] | [
"def",
"ByteToWord",
"{",
"dag",
"LE_A0",
"=",
"(",
"i32",
"(",
"sext_inreg",
"(",
"i32",
"(",
"vector_extract",
"v16i8",
":",
"$",
"A",
",",
"<NUM_LIT>",
")",
")",
",",
"i8",
")",
")",
";",
"dag",
"LE_A1",
"=",
"(",
"i32",
"(",
"sext_inreg",
"(",
... |
LLVM | Patmos | CPP | code_generation | VLIW | 16,474 | [
"void",
"PatmosInstrInfo",
"::",
"copyPhysReg",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"I",
",",
"const",
"DebugLoc",
"&",
"DL",
",",
"MCRegister",
"DestReg",
",",
"MCRegister",
"SrcReg",
",",
"bool",
"KillSrc",
")",
... | [
"}",
"Branch",
"Analysis",
"&",
"Modification"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 16,475 | [
"}",
"else",
"{"
] | [
"}",
"else",
"{",
"CRSpilled",
"=",
"true",
";",
"FuncInfo",
"->",
"setSpillsCR",
"(",
")",
";",
"CRMIB",
"=",
"BuildMI",
"(",
"*",
"MF",
",",
"DL",
",",
"TII",
".",
"get",
"(",
"PPC",
"::",
"MFCR",
")",
",",
"PPC",
"::",
"R12",
")",
".",
"addR... |
GCC | arm | CPP | stmt_completion | CPU | 16,476 | [
"_",
"a",
";"
] | [
"return",
"~",
"_"
] |
GCC | stormy16 | MD | next_suggestion | CPU | 16,477 | [
"(",
"and",
":",
"QI",
"(",
"match_dup",
"<NUM_LIT>",
")"
] | [
"(",
"and",
":",
"HI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")"... |
LLVM | Lanai | CPP | stmt_completion | CPU | 16,478 | [
"(",
")",
"==",
"<NUM_LIT>",
")",
"{"
] | [
"bool",
"LanaiAsmParser",
"::",
"ParseInstruction",
"(",
"ParseInstructionInfo",
"&",
",",
"StringRef",
"Name",
",",
"SMLoc",
"NameLoc",
",",
"OperandVector",
"&",
"Operands",
")",
"{",
"StringRef",
"Mnemonic",
"=",
"splitMnemonic",
"(",
"Name",
",",
"NameLoc",
... |
GCC | mips | MD | stmt_completion | CPU | 16,479 | [
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | Sparc | TD | stmt_completion | CPU | 16,480 | [
",",
"asmstr",
",",
"pattern",
",",
"IIC_fpu_normal_instr",
">",
";"
] | [
"class",
"FPBranchSPA",
"<",
"dag",
"ins",
",",
"string",
"asmstr",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":",
"F2_2",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
")",
",",
"ins"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 16,481 | [
";"
] | [
"static",
"MCSymbol",
"*",
"CreateTempLabel",
"(",
"MCContext",
"&",
"Context",
",",
"const",
"char",
"*",
"Prefix",
")",
"{",
"SmallString",
"<",
"<NUM_LIT>",
">",
"NameSV"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 16,482 | [
")",
"->",
"shouldSignReturnAddress",
"(",
")",
")",
"return",
"true",
";"
] | [
"bool",
"splitFramePushPop",
"(",
"const",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"if",
"(",
"MF",
".",
"getInfo",
"<",
"ARMFunctionInfo",
">",
"("
] |
LLVM | Sparc | CPP | stmt_completion | CPU | 16,483 | [
"Reg",
";"
] | [
"void",
"setGlobalBaseReg",
"(",
"Register",
"Reg",
")",
"{",
"GlobalBaseReg",
"="
] |
LLVM | ARM | CPP | program_repair | CPU | 16,484 | [
"<FIXS>",
"bool",
"ARMDAGToDAGISel",
"::",
"SelectT2AddrModeImm8",
"(",
"SDValue",
"N",
",",
"<FIXE>"
] | [
"return",
"true",
";",
"}",
"<BUGS>",
"bool",
"ARMDAGToDAGISel",
"::",
"SelectT2AddrModeImm8",
"(",
"SDNode",
"*",
"Op",
",",
"SDValue",
"N",
",",
"<BUGE>",
"SDValue",
"&",
"Base",
",",
"SDValue",
"&",
"OffImm",
")",
"{",
"if",
"(",
"N",
".",
"getOpcode"... |
LLVM | MSP430 | CPP | next_suggestion | MPU | 16,485 | [
"}",
"else",
"NumBytes",
"=",
"StackSize",
"-",
"MSP430FI",
"->",
"getCalleeSavedFrameSize",
"(",
")",
";"
] | [
"uint64_t",
"FrameSize",
"=",
"StackSize",
"-",
"<NUM_LIT>",
";",
"NumBytes",
"=",
"FrameSize",
"-",
"MSP430FI",
"->",
"getCalleeSavedFrameSize",
"(",
")",
";",
"MFI",
"->",
"setOffsetAdjustment",
"(",
"-",
"NumBytes",
")",
";",
"BuildMI",
"(",
"MBB",
",",
"... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 16,486 | [
"}"
] | [
"{",
"MO_PCREL",
",",
"<STR_LIT>",
"hexagon-pcrel",
"<STR_LIT>",
"}",
",",
"{",
"MO_GOT",
",",
"<STR_LIT>",
"hexagon-got",
"<STR_LIT>",
"}",
",",
"{",
"MO_LO16",
",",
"<STR_LIT>",
"hexagon-lo16",
"<STR_LIT>",
"}",
",",
"{",
"MO_HI16",
",",
"<STR_LIT>",
"hexago... |
LLVM | X86 | TD | program_repair | CPU | 16,487 | [
"<FIXS>",
"def",
"SDrm",
":",
"SDI",
"opc",
",",
"MRMSrcMem",
",",
"(",
"outs",
"FR64",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"FR64",
":",
"$",
"src1",
",",
"f64mem",
":",
"$",
"src2",
")",
",",
"<FIXE>",
"<FIXS>",
"def",
"PDrr",
":",
"PDI",
"... | [
"}",
"<BUGS>",
"def",
"SDrm",
":",
"SDI",
"opc",
",",
"MRMSrcMem",
",",
"(",
"outs",
"FR64",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"FR64",
":",
"$",
"src1",
",",
"f64mem",
":",
"$",
"src2",
")",
",",
"<BUGE>",
"!",
"strconcat",
"(",
"OpcodeStr",... |
LLVM | MINA32 | CPP | stmt_completion | CPU | 16,488 | [
"<STR_LIT>",
")",
";"
] | [
"assert",
"(",
"(",
"Kind",
"==",
"k_Memory",
")",
"&&",
"<STR_LIT>",
"Invalid access!"
] |
GCC | i386 | CPP | stmt_completion | CPU | 16,489 | [
")",
",",
"(",
"_",
"_",
"mmask8",
")",
"-",
"<NUM_LIT>",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m256d",
")",
"_",
"_",
"builtin_ia32_cvtudq2pd256_mask",
"(",
"(",
"_",
"_",
"v4si",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v4df",
")",
"_",
"mm256_avx512_setzero_pd",
"("
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 16,490 | [
")",
",",
"<NUM_LIT>",
")",
";"
] | [
"Register",
"PtrBase",
";",
"int64_t",
"Offset",
";",
"std",
"::",
"tie",
"(",
"PtrBase",
",",
"Offset",
")",
"=",
"getPtrBaseWithConstantOffset",
"(",
"Root",
".",
"getReg",
"(",
")",
",",
"*",
"MRI",
")",
";",
"if",
"(",
"Offset",
")",
"{",
"if",
"... |
LLVM | TPC | CPP | stmt_completion | Virtual ISA | 16,491 | [
"PhysReg",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"||",
"PhysReg",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
";"
] | [
"return",
"PhysReg",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"||",
"PhysReg",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"||",
"PhysReg",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"||"
] |
LLVM | SystemZ | CPP | stmt_completion | CPU | 16,492 | [
"DL",
",",
"SPReg",
",",
"NewSP",
")",
";"
] | [
"Register",
"SPReg",
"=",
"getStackPointerRegisterToSaveRestore",
"(",
")",
";",
"SDValue",
"NeededSpace",
"=",
"Size",
";",
"SDValue",
"OldSP",
"=",
"DAG",
".",
"getCopyFromReg",
"(",
"Chain",
",",
"DL",
",",
"SPReg",
",",
"MVT",
"::",
"i64",
")",
";",
"S... |
LLVM | AArch64 | TD | next_suggestion | CPU | 16,493 | [
"let",
"imm",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 16,494 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LI... |
LLVM | AVR | CPP | stmt_completion | MPU | 16,495 | [
"::",
"<STR_LIT>",
";"
] | [
"const",
"MachineFunction",
"&",
"MF",
"=",
"*",
"MBB",
".",
"getParent",
"(",
")",
";",
"const",
"AVRTargetMachine",
"&",
"TM",
"=",
"(",
"const",
"AVRTargetMachine",
"&",
")",
"MF",
".",
"getTarget",
"(",
")",
";",
"const",
"TargetInstrInfo",
"&",
"TII... |
GCC | aarch64 | MD | next_suggestion | CPU | 16,496 | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 16,497 | [
"<STR_LIT>",
";"
] | [
"def",
"A4_vrminw",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rxx32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rxx32in",
",",
"DoubleRegs",
":",
"$",
"Rss32",
",",
"IntRegs",
":",
"$",
"Ru32",
")",
",",
"<STR_LIT>",
",",
"tc_5b54... |
GCC | mep | MD | stmt_completion | CPU | 16,498 | [
"]",
")"
] | [
"]",
"<NUM_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",... |
GCC | i386 | CPP | code_generation | CPU | 16,499 | [
"static",
"rtx",
"ix86_expand_sse_round",
"(",
"const",
"struct",
"builtin_description",
"*",
"d",
",",
"tree",
"exp",
",",
"rtx",
"target",
")",
"{",
"rtx",
"pat",
";",
"tree",
"arg0",
"=",
"CALL_EXPR_ARG",
"(",
"exp",
",",
"<NUM_LIT>",
")",
";",
"rtx",
... | [
"Subroutines",
"of",
"ix86_expand_args_builtin",
"to",
"take",
"care",
"of",
"round",
"insns",
"."
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.