Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | R600 | TD | next_suggestion | GPU | 16,700 | [
"let",
"DST_SEL_Z",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"MEGA_FETCH_COUNT",
"=",
"<NUM_LIT>",
";",
"let",
"DST_SEL_X",
"=",
"<NUM_LIT>",
";",
"let",
"DST_SEL_Y",
"=",
"<NUM_LIT>",
";"
] |
LLVM | CSKY | CPP | stmt_completion | CPU | 16,701 | [
";"
] | [
"bool",
"hasFdivdu",
"(",
")",
"const",
"{",
"return",
"HasFdivdu"
] |
GCC | arm | CPP | next_suggestion | CPU | 16,702 | [
"arm_builtin_decls",
"[",
"ARM_BUILTIN_GET_FPSCR",
"]",
"=",
"add_builtin_function",
"(",
"<STR_LIT>",
"__builtin_arm_ldfscr",
"<STR_LIT>",
",",
"ftype_get_fpscr",
",",
"ARM_BUILTIN_GET_FPSCR",
",",
"BUILT_IN_MD",
",",
"NULL",
",",
"NULL_TREE",
")",
";"
] | [
"if",
"(",
"TARGET_REALLY_IWMMXT",
")",
"arm_init_iwmmxt_builtins",
"(",
")",
";",
"arm_init_fp16_builtins",
"(",
")",
";",
"if",
"(",
"TARGET_HARD_FLOAT",
")",
"{",
"arm_init_neon_builtins",
"(",
")",
";",
"arm_init_crypto_builtins",
"(",
")",
";",
"}",
"if",
"... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 16,703 | [
"}"
] | [
"if",
"(",
"DefMI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getImm",
"(",
")",
"!=",
"<NUM_LIT>",
")",
"return",
"false",
";",
"const",
"MCInstrDesc",
"&",
"UseMCID",
"=",
"UseMI",
".",
"getDesc",
"(",
")",
";",
"if",
"(",
"UseMCID",
".",
"is... |
GCC | rs6000 | MD | next_suggestion | CPU | 16,704 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | nds32 | CPP | stmt_completion | CPU | 16,705 | [
"align_value",
")",
";"
] | [
"type_str",
"=",
"(",
"object_p",
")",
"?",
"<STR_LIT>",
"@object",
"<STR_LIT>",
":",
"<STR_LIT>",
"@function",
"<STR_LIT>",
";",
"fprintf",
"(",
"asm_out_file",
",",
"<STR_LIT>",
"\\t.section\\t%s, %s\\n",
"<STR_LIT>",
",",
"section_name",
",",
"flags_str",
")",
... |
LLVM | X86 | TD | stmt_completion | CPU | 16,706 | [
"Sched",
"<",
"[",
"sched",
".",
"XMM",
".",
"Folded",
"]",
">",
";"
] | [
"def",
"rm",
":",
"SS38I",
"<",
"opc",
",",
"MRMSrcMem",
",",
"(",
"outs",
"VR128",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"i128mem",
":",
"$",
"src",
")",
",",
"!",
"strconcat",
"(",
"OpcodeStr",
",",
"<STR_LIT>",
")",
",",
"[",
"(",
"set",
"V... |
GCC | arm | CPP | stmt_completion | CPU | 16,707 | [
"_",
"_",
"a",
";"
] | [
"return",
"(",
"poly128_t",
")"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 16,708 | [
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"isCompare",
"=",
"<NUM_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 16,709 | [
";"
] | [
"bool",
"requiresRegisterScavenging",
"(",
"const",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"return",
"true"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 16,710 | [
"let",
"isTaken",
"=",
"Inst",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
LLVM | AArch64 | TD | stmt_completion | CPU | 16,711 | [
"src",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"i64",
"(",
"bitconvert",
"(",
"v2i32",
"FPR64",
":",
"$",
"src",
")",
")",
")",
",",
"(",
"FMOVxd",
"$"
] |
LLVM | PowerPC | CPP | code_generation | CPU | 16,712 | [
"void",
"PPCInstrInfo",
"::",
"copyPhysReg",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"I",
",",
"const",
"DebugLoc",
"&",
"DL",
",",
"MCRegister",
"DestReg",
",",
"MCRegister",
"SrcReg",
",",
"bool",
"KillSrc",
")",
"co... | [
"}",
"Branch",
"Analysis",
"&",
"Modification"
] |
LLVM | AArch64 | CPP | program_repair | CPU | 16,713 | [
"<FIXS>",
"unsigned",
"&",
"ImmS",
",",
"const",
"APInt",
"&",
"UsefulBits",
",",
"SelectionDAG",
"*",
"CurDAG",
")",
"{",
"<FIXE>"
] | [
"static",
"bool",
"isBitfieldInsertOpFromOr",
"(",
"SDNode",
"*",
"N",
",",
"unsigned",
"&",
"Opc",
",",
"SDValue",
"&",
"Dst",
",",
"SDValue",
"&",
"Src",
",",
"unsigned",
"&",
"ImmR",
",",
"<BUGS>",
"unsigned",
"&",
"ImmS",
",",
"SelectionDAG",
"*",
"C... |
LLVM | X86 | TD | program_repair | CPU | 16,714 | [
"<FIXS>",
"[",
"(",
"int_x86_sse2_maskmov_dqu",
"VR128",
":",
"$",
"src",
",",
"VR128",
":",
"$",
"mask",
",",
"RDI",
")",
"]",
">",
",",
"AdSize64",
";",
"let",
"Uses",
"=",
"[",
"EDI",
"]",
",",
"Predicates",
"=",
"[",
"UseSSE2",
",",
"In64BitMode"... | [
"let",
"Uses",
"=",
"[",
"RDI",
"]",
",",
"Predicates",
"=",
"[",
"UseSSE2",
",",
"In64BitMode",
"]",
"indef",
"MASKMOVDQU64",
":",
"PDI",
"<NUM_LIT>",
",",
"MRMSrcReg",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"VR128",
":",
"$",
"src",
",",
"VR128",
... |
GCC | i386 | CPP | stmt_completion | CPU | 16,715 | [
"_",
"m",
",",
"_",
"_",
"count",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m64",
")",
"_",
"_",
"builtin_ia32_psrlqi",
"(",
"(",
"_",
"_",
"v1di",
")",
"_"
] |
LLVM | VE | TD | stmt_completion | CPU | 16,716 | [
"v256f64",
":",
"$",
"pt",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"int_ve_vl_vdivswzx_vsvvl",
"i32",
":",
"$",
"sy",
",",
"v256f64",
":",
"$",
"vz",
",",
"v256f64",
":",
"$",
"pt",
",",
"i32",
":",
"$",
"vl",
")",
",",
"(",
"VDIVSWZXrvl_v",
"i32",
":",
"$",
"sy",
",",
"v256f64",
":"... |
LLVM | ARM | TD | next_suggestion | CPU | 16,717 | [
"}"
] | [
"def",
"nImmSplatNotI32AsmOperand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";",
"}",
"def",
"nImmSplatNotI32",
":",
"Operand",
"<",
"i32",
">",
"{",
"let",
"ParserMatchClass",
"=",
"nImmSplatNotI32AsmOperand",
";"
] |
GCC | epiphany | CPP | program_repair | MPU | 16,718 | [
"<FIXS>",
"epiphany_insert_mode_switch_use",
"(",
"rtx_insn",
"*",
"insn",
",",
"<FIXE>"
] | [
"}",
"void",
"<BUGS>",
"epiphany_insert_mode_switch_use",
"(",
"rtx",
"insn",
",",
"<BUGE>",
"int",
"entity",
"ATTRIBUTE_UNUSED",
",",
"int",
"mode",
"ATTRIBUTE_UNUSED",
")",
"{"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 16,719 | [
"false",
";"
] | [
"if",
"(",
"isReassociationCandidate",
"(",
"Root",
",",
"Commute",
")",
")",
"{",
"if",
"(",
"Commute",
")",
"{",
"Patterns",
".",
"push_back",
"(",
"MachineCombinerPattern",
"::",
"MC_REASSOC_AX_YB",
")",
";",
"Patterns",
".",
"push_back",
"(",
"MachineCombi... |
GCC | arm | CPP | stmt_completion | CPU | 16,720 | [
"_",
"a",
";"
] | [
"_",
"_",
"arm_vreinterpretq_s64_s16",
"(",
"int16x8_t",
"_",
"_",
"a",
")",
"{",
"return",
"(",
"int64x2_t",
")",
"_"
] |
GCC | rs6000 | MD | program_repair | CPU | 16,721 | [
"<FIXS>",
"(",
"call",
"(",
"mem",
":",
"SI",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<FIXE>"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"call",
"(",
"mem",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
... |
LLVM | ARM | CPP | stmt_completion | CPU | 16,722 | [
"JITInfo",
";"
] | [
"return",
"&"
] |
GCC | aarch64 | MD | stmt_completion | CPU | 16,723 | [
"<STR_LIT>",
")",
")",
")",
"]"
] | [
"(",
"ANY_EXTEND",
":",
"<",
"VWIDE",
">",
"(",
"vec_select",
":",
"<",
"VHALF",
">",
"(",
"match_operand",
":",
"VQW",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
")",
"(",
"match_operand",
":",
"<",
"VWIDE"... |
LLVM | X86 | CPP | next_suggestion | CPU | 16,724 | [
"if",
"(",
"VT",
"==",
"MVT",
"::",
"i8",
")",
"{"
] | [
"assert",
"(",
"ExtElt",
"->",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"EXTRACT_VECTOR_ELT",
"&&",
"<STR_LIT>",
"Unexpected caller",
"<STR_LIT>",
")",
";",
"ISD",
"::",
"NodeType",
"Opc",
";",
"SDValue",
"Rdx",
"=",
"DAG",
".",
"matchBinOpReduction",
"(",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 16,725 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | rs6000 | CPP | code_generation | CPU | 16,726 | [
"static",
"int",
"rs6000_use_sched_lookahead_guard",
"(",
"rtx_insn",
"*",
"insn",
",",
"int",
"ready_index",
")",
"{",
"if",
"(",
"ready_index",
"==",
"<NUM_LIT>",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"rs6000_tune",
"!=",
"PROCESSOR_CELL",
")",
"return",... | [
"We",
"are",
"choosing",
"insn",
"from",
"the",
"ready",
"queue",
".",
"Return",
"zero",
"if",
"INSN",
"can",
"be",
"chosen",
"."
] |
GCC | c6x | MD | next_suggestion | VLIW | 16,727 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"rotatert",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"]",
"<STR_... |
LLVM | ARM | CPP | stmt_completion | CPU | 16,728 | [
"::",
"CPSR",
")",
"return",
"nullptr",
";"
] | [
"case",
"ARM",
"::",
"t2MOVCCr",
":",
"{",
"unsigned",
"PredReg",
"=",
"<NUM_LIT>",
";",
"<STR_LIT>",
"::",
"<STR_LIT>",
"CC",
"=",
"getInstrPredicate",
"(",
"MI",
",",
"PredReg",
")",
";",
"if",
"(",
"CC",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"||",
"Pr... |
LLVM | ARM64 | TD | stmt_completion | CPU | 16,729 | [
">",
";"
] | [
"def",
"ARM64uzp1",
":",
"SDNode",
"<",
"<STR_LIT>",
",",
"SDT_ARM64Zip"
] |
GCC | arm | CPP | code_generation | CPU | 16,730 | [
"static",
"void",
"arm_unwind_emit_stm",
"(",
"FILE",
"*",
"asm_out_file",
",",
"rtx",
"p",
")",
"{",
"int",
"i",
";",
"HOST_WIDE_INT",
"offset",
";",
"HOST_WIDE_INT",
"nregs",
";",
"int",
"reg_size",
";",
"unsigned",
"reg",
";",
"unsigned",
"lastreg",
";",
... | [
"Emit",
"unwind",
"directives",
"for",
"a",
"store-multiple",
"instruction",
".",
"This",
"should",
"only",
"ever",
"be",
"generated",
"by",
"the",
"function",
"prologue",
"code",
",",
"so",
"we",
"expect",
"it",
"to",
"have",
"a",
"particular",
"form",
"."
... |
GCC | alpha | CPP | program_repair | MPU | 16,731 | [
"<FIXS>",
"gcc_unreachable",
"(",
")",
";",
"<FIXE>"
] | [
"pat",
"=",
"GEN_FCN",
"(",
"icode",
")",
"(",
"target",
",",
"op",
"[",
"<NUM_LIT>",
"]",
",",
"op",
"[",
"<NUM_LIT>",
"]",
")",
";",
"break",
";",
"default",
":",
"<BUGS>",
"abort",
"(",
")",
";",
"<BUGE>",
"}",
"if",
"(",
"!",
"pat",
")",
"r... |
LLVM | TPC | CPP | next_suggestion | Virtual ISA | 16,732 | [
"}"
] | [
"assert",
"(",
"N",
"==",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Invalid number of operands",
"<STR_LIT>",
")",
";",
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"createImm",
"(",
"static_cast",
"<",
"int",
">",
"(",
"getComparison",
"(",
")",
")",
")",
")",... |
GCC | powerpcspe | CPP | stmt_completion | CPU | 16,733 | [
"<STR_LIT>",
";"
] | [
"int",
"i",
",",
"j",
";",
"int",
"words",
"=",
"XVECLEN",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"<NUM_LIT>",
")",
";",
"rtx",
"xop",
"[",
"<NUM_LIT>",
"]",
";",
"if",
"(",
"XVECLEN",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"<NUM_LIT>",
... |
GCC | arm | CPP | next_suggestion | CPU | 16,734 | [
"}"
] | [
"_",
"_",
"arm_vsbciq_m_u32",
"(",
"uint32x4_t",
"_",
"_",
"inactive",
",",
"uint32x4_t",
"_",
"_",
"a",
",",
"uint32x4_t",
"_",
"_",
"b",
",",
"unsigned",
"*",
"_",
"_",
"carry_out",
",",
"mve_pred16_t",
"_",
"_",
"p",
")",
"{",
"uint32x4_t",
"_",
"... |
LLVM | Mips | CPP | next_suggestion | CPU | 16,735 | [
"MipsTargetStreamer",
"::",
"emitDirectiveSetMips4",
"(",
")",
";"
] | [
"void",
"MipsTargetAsmStreamer",
"::",
"emitDirectiveSetMips4",
"(",
")",
"{",
"OS",
"<<",
"<STR_LIT>",
"\\t.set\\tmips4\\n",
"<STR_LIT>",
";"
] |
LLVM | AMDGPU | TD | program_repair | GPU | 16,736 | [
"<FIXS>",
"InstR600ISA",
"(",
"outs",
"R600_Reg128",
":",
"$",
"dst_gpr",
")",
",",
"(",
"ins",
"(",
"MEMxi",
"$",
"src_gpr",
",",
"$",
"src_index",
")",
":",
"$",
"src",
",",
"i32imm",
":",
"$",
"buffer_id",
")",
",",
"<STR_LIT>",
",",
"[",
"(",
"... | [
"}",
"def",
"TEX_VTX_CONSTBUF",
":",
"<BUGS>",
"InstR600ISA",
"(",
"outs",
"R600_Reg128",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"MEMxi",
":",
"$",
"ptr",
",",
"i32imm",
":",
"$",
"buffer_id",
")",
",",
"<STR_LIT>",
",",
"[",
"(",
"set",
"v4i32",
":"... |
LLVM | AMDGPU | CPP | code_generation | GPU | 16,737 | [
"static",
"std",
"::",
"unique_ptr",
"<",
"AMDGPUOperand",
">",
"CreateReg",
"(",
"unsigned",
"RegNo",
",",
"SMLoc",
"S",
",",
"SMLoc",
"E",
",",
"const",
"MCRegisterInfo",
"*",
"TRI",
",",
"const",
"MCSubtargetInfo",
"*",
"STI",
",",
"bool",
"ForceVOP3",
... | [
"CreateReg",
"-",
"Allocate",
"a",
"single",
"virtual",
"register",
"for",
"the",
"given",
"type",
"."
] |
LLVM | X86 | CPP | program_repair | CPU | 16,738 | [
"<FIXS>",
"void",
"emitMemModRMByte",
"(",
"const",
"MCInst",
"&",
"MI",
",",
"unsigned",
"Op",
",",
"unsigned",
"RegOpcodeField",
",",
"uint64_t",
"TSFlags",
",",
"bool",
"Rex",
",",
"unsigned",
"&",
"CurByte",
",",
"raw_ostream",
"&",
"OS",
",",
"SmallVect... | [
"EmitByte",
"(",
"ModRMByte",
"(",
"SS",
",",
"Index",
",",
"Base",
")",
",",
"CurByte",
",",
"OS",
")",
";",
"}",
"<BUGS>",
"void",
"EmitMemModRMByte",
"(",
"const",
"MCInst",
"&",
"MI",
",",
"unsigned",
"Op",
",",
"unsigned",
"RegOpcodeField",
",",
"... |
GCC | sh | CPP | code_generation | CPU | 16,739 | [
"int",
"prepare_move_operands",
"(",
"rtx",
"operands",
"[",
"]",
",",
"enum",
"machine_mode",
"mode",
")",
"{",
"if",
"(",
"(",
"mode",
"==",
"SImode",
"||",
"mode",
"==",
"DImode",
")",
"&&",
"flag_pic",
"&&",
"!",
"(",
"(",
"mode",
"==",
"Pmode",
... | [
"Prepare",
"operands",
"for",
"a",
"move",
"define_expand",
"in",
"MODE",
"."
] |
GCC | aarch64 | CPP | next_suggestion | CPU | 16,740 | [
"if",
"(",
"known_eq",
"(",
"TYPE_VECTOR_SUBPARTS",
"(",
"TREE_TYPE",
"(",
"pred",
")",
")",
",",
"TYPE_VECTOR_SUBPARTS",
"(",
"vectype",
")",
")",
")",
"return",
"pred",
";"
] | [
"tree",
"gimple_folder",
"::",
"convert_pred",
"(",
"gimple_seq",
"&",
"stmts",
",",
"tree",
"vectype",
",",
"unsigned",
"int",
"argno",
")",
"{",
"tree",
"pred",
"=",
"gimple_call_arg",
"(",
"call",
",",
"argno",
")",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 16,741 | [
"STI",
")",
"{"
] | [
"bool",
"isGFX940",
"(",
"const",
"MCSubtargetInfo",
"&"
] |
LLVM | PowerPC | TD | stmt_completion | CPU | 16,742 | [
"LHZ",
"DForm",
":",
"$",
"src",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"i32",
"(",
"extloadi16",
"DForm",
":",
"$",
"src",
")",
")",
",",
"("
] |
GCC | arm | CPP | stmt_completion | CPU | 16,743 | [
")",
";"
] | [
"vceqq_s16",
"(",
"int16x8_t",
"_",
"_",
"a",
",",
"int16x8_t",
"_",
"_",
"b",
")",
"{",
"return",
"(",
"uint16x8_t",
")",
"(",
"_",
"_",
"a",
"==",
"_",
"_",
"b"
] |
LLVM | TPC | CPP | stmt_completion | Virtual ISA | 16,744 | [
"\\n",
"<STR_LIT>",
";"
] | [
"llvm",
"::",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"Loop Depth --> ",
"<STR_LIT>",
"<<",
"L",
"->",
"getLoopDepth",
"(",
")",
"<<",
"<STR_LIT>",
"\\n",
"<STR_LIT>",
";",
"llvm",
"::",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"ScevValue --> ",
"<STR_LIT>",
"<<",
... |
GCC | mips | MD | next_suggestion | CPU | 16,745 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 16,746 | [
"false",
";"
] | [
"case",
"X86",
"::",
"VCMPPDYrri",
":",
"case",
"X86",
"::",
"VCMPPSYrri",
":",
"{",
"unsigned",
"Imm",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getImm",
"(",
")",
"&",
"<NUM_LIT>",
";",
"switch",
"(",
"Imm",
")",
"{",
"case",
"<NUM... |
GCC | frv | MD | stmt_completion | VLIW | 16,747 | [
")",
")",
"]"
] | [
"(",
"match_operand",
":",
"CC_UNS",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"clobber",
"(",
"match_scratch",
":",
"CC_CCR",
"<NUM_LIT>",
"<STR_LIT>"
] |
LLVM | Mips | TD | stmt_completion | CPU | 16,748 | [
"vsplati8_uimm5",
",",
"MSA128BOpnd",
">",
";"
] | [
"class",
"ADDVI_B_DESC",
":",
"MSA_I5_DESC_BASE",
"<",
"<STR_LIT>",
",",
"add",
","
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 16,749 | [
"if",
"(",
"!",
"CI",
"->",
"hasNoInfs",
"(",
")",
"||",
"!",
"CI",
"->",
"hasApproxFunc",
"(",
")",
")",
"return",
"false",
";"
] | [
"if",
"(",
"Func",
".",
"getName",
"(",
")",
"!=",
"<STR_LIT>",
"__powf4_massv",
"<STR_LIT>",
"&&",
"Func",
".",
"getName",
"(",
")",
"!=",
"<STR_LIT>",
"__powd2_massv",
"<STR_LIT>",
")",
"return",
"false",
";",
"if",
"(",
"Constant",
"*",
"Exp",
"=",
"d... |
LLVM | X86 | TD | next_suggestion | CPU | 16,750 | [
"ISD",
":",
":",
"LoadExtType",
"ExtType",
"=",
"LD",
"-",
">",
"getExtensionType",
"(",
")",
";"
] | [
"LoadSDNode",
"*",
"LD",
"=",
"cast",
"<",
"LoadSDNode",
">",
"(",
"N",
")",
";",
"ISD",
":",
":",
"LoadExtType",
"ExtType",
"=",
"LD",
"-",
">",
"getExtensionType",
"(",
")",
";",
"if",
"(",
"ExtType",
"=",
"=",
"ISD",
":",
":",
"NON_EXTLOAD",
")"... |
LLVM | ARM | TD | program_repair | CPU | 16,751 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"multiclass",
"T2I_exta_rrot",
"bits",
"<NUM_LIT>",
">",
"opcod",
",",
"string",
"opc",
",",
"PatFrag",
"opnode",
">",
"{",
"def",
"rr",
":",
"T2I",
"(",
"outs",
"rGPR",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"rGPR",
":",
... | [
"}",
"}",
"<BUGS>",
"<BUGE>",
"<BUGS>",
"multiclass",
"T2I_bin_rrot",
"bits",
"<NUM_LIT>",
">",
"opcod",
",",
"string",
"opc",
",",
"PatFrag",
"opnode",
">",
"{",
"def",
"rr",
":",
"T2I",
"(",
"outs",
"rGPR",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"r... |
GCC | rs6000 | CPP | next_suggestion | CPU | 16,752 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_rsqrt_ps",
"(",
"_",
"_",
"m128",
"_",
"_",
"A",
")",
... |
LLVM | WDC65816 | TD | stmt_completion | MPU | 16,753 | [
"<",
"<STR_LIT>",
">",
";"
] | [
"def",
"D",
":",
"Register"
] |
LLVM | DirectX | CPP | stmt_completion | Virtual ISA | 16,754 | [
")",
")",
"&&",
"<STR_LIT>",
"Out of bound OpCodeClass",
"<STR_LIT>",
")",
";"
] | [
"unsigned",
"Index",
"=",
"static_cast",
"<",
"unsigned",
">",
"(",
"Prop",
".",
"OpCodeClass",
")",
";",
"assert",
"(",
"Index",
"<",
"(",
"sizeof",
"(",
"OpCodeClassNames",
")",
"/",
"sizeof",
"(",
"OpCodeClassNames",
"[",
"<NUM_LIT>",
"]"
] |
LLVM | ARM | CPP | program_repair | CPU | 16,755 | [
"<FIXS>",
"isARMFunc",
"=",
"!",
"Subtarget",
"->",
"isThumb",
"(",
")",
"||",
"(",
"isStub",
"&&",
"!",
"Subtarget",
"->",
"isMClass",
"(",
")",
")",
";",
"<FIXE>"
] | [
"bool",
"isExt",
"=",
"GV",
"->",
"isDeclaration",
"(",
")",
"||",
"GV",
"->",
"isWeakForLinker",
"(",
")",
";",
"bool",
"isStub",
"=",
"(",
"isExt",
"&&",
"Subtarget",
"->",
"isTargetMachO",
"(",
")",
")",
"&&",
"getTargetMachine",
"(",
")",
".",
"get... |
LLVM | ARM64 | TD | next_suggestion | CPU | 16,756 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opcode",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rd",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"... |
LLVM | ARM | TD | next_suggestion | CPU | 16,757 | [
"}"
] | [
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"ParserMethod",
"=",
"<STR_LIT>",
";",
"let",
"RenderMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 16,758 | [
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcod... |
LLVM | ARM | TD | next_suggestion | CPU | 16,759 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Idx",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Idx",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Idx",
"{",
"<NUM_LIT>",
"}",
";"
] |
LLVM | X86 | TD | program_repair | CPU | 16,760 | [
"<FIXS>",
"def",
"SDm",
":",
"SS4AIi8",
"opcsd",
",",
"MRMSrcMem",
",",
"<FIXE>"
] | [
"OpSize",
";",
"<BUGS>",
"def",
"SDm_Int",
":",
"SS4AIi8",
"opcsd",
",",
"MRMSrcMem",
",",
"<BUGE>",
"(",
"outs",
"VR128",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"VR128",
":",
"$",
"src1",
",",
"sdmem",
":",
"$",
"src2",
",",
"i32i8imm",
":",
"$",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 16,761 | [
"let",
"accessSize",
"=",
"ByteAccess",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"... |
LLVM | ARM | TD | next_suggestion | CPU | 16,762 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"shift",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"shift",
";",
"let",
"shift",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"shift",
"{",
"<NUM_LIT>",
"}",
";"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 16,763 | [
"uint32_t",
"insn",
")",
"{"
] | [
"static",
"inline",
"unsigned",
"decodeRn",
"("
] |
GCC | aarch64 | CPP | next_suggestion | CPU | 16,764 | [
"}"
] | [
"sri",
"->",
"icode",
"=",
"code_for_aarch64_reload_movcp",
"(",
"mode",
",",
"DImode",
")",
";",
"return",
"NO_REGS",
";",
"}",
"if",
"(",
"REG_P",
"(",
"x",
")",
"&&",
"(",
"mode",
"==",
"TFmode",
"||",
"mode",
"==",
"TImode",
")",
"&&",
"mode",
"=... |
LLVM | X86 | CPP | stmt_completion | CPU | 16,765 | [
"NewVT",
",",
"V1",
",",
"Amt1",
")",
";"
] | [
"if",
"(",
"Subtarget",
"->",
"hasAVX512",
"(",
")",
"&&",
"(",
"VT",
"==",
"MVT",
"::",
"v16i32",
"||",
"VT",
"==",
"MVT",
"::",
"v8i64",
")",
")",
"return",
"Op",
";",
"if",
"(",
"Subtarget",
"->",
"hasInt256",
"(",
")",
")",
"{",
"if",
"(",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 16,766 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | v850 | CPP | code_generation | MPU | 16,767 | [
"static",
"void",
"const_double_split",
"(",
"rtx",
"x",
",",
"HOST_WIDE_INT",
"*",
"p_high",
",",
"HOST_WIDE_INT",
"*",
"p_low",
")",
"{",
"if",
"(",
"GET_CODE",
"(",
"x",
")",
"==",
"CONST_DOUBLE",
")",
"{",
"long",
"t",
"[",
"<NUM_LIT>",
"]",
";",
"... | [
"Return",
"the",
"high",
"and",
"low",
"words",
"of",
"a",
"CONST_DOUBLE"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 16,768 | [
"dv",
";"
] | [
"Avail",
".",
"pop_back_val",
"(",
")",
";",
"dv",
"->",
"Dist",
"=",
"Distance",
";",
"if",
"(",
"domain",
">=",
"<NUM_LIT>",
")",
"dv",
"->",
"addDomain",
"(",
"domain",
")",
";",
"return"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 16,769 | [
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"class",
"SIMDModifiedImmScalarNoShift",
"<",
"bit",
"Q",
",",
"bit",
"op",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"cmode",
",",
"string",
"asm",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":",
"BaseSIMDModifiedImm",
"<",
"Q",
",",
"op",
",",
"<NUM_LIT>"... |
GCC | m68k | MD | program_repair | MPU | 16,770 | [
"<FIXS>",
"}",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"if",
"(",
"FP_REG_P",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")",
"return",
"<STR_LIT>",
"return",
"<STR_LIT>",
"<BUGS>",
"}",
")",
"<BUGE>"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 16,771 | [
"}"
] | [
"SDValue",
"AArch64TargetLowering",
"::",
"LowerGlobalTLSAddress",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"assert",
"(",
"Subtarget",
"->",
"isTargetELF",
"(",
")",
"&&",
"<STR_LIT>",
"TLS not implemented for non-ELF targets",
"<STR_... |
LLVM | Mips | TD | stmt_completion | CPU | 16,772 | [
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
";"
] | [
"class",
"SLDI_W_ENC",
":",
"MSA_ELM_W_FMT",
"<"
] |
GCC | i386 | MD | stmt_completion | CPU | 16,773 | [
"]",
")"
] | [
"[",
"(",
"V32HF",
"<STR_LIT>",
")",
"(",
"V16HF",
"<STR_LIT>",
")",
"(",
"V8HF",
"<STR_LIT>",
")",
"(",
"V16SF",
"<STR_LIT>",
")",
"(",
"V8SF",
"<STR_LIT>",
")",
"(",
"V4SF",
"<STR_LIT>",
")",
"(",
"V8DF",
"<STR_LIT>",
")",
"(",
"V4DF",
"<STR_LIT>",
"... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 16,774 | [
"getOffset",
"(",
")",
";"
] | [
"MachineMemOperand",
"*",
"MMOa",
"=",
"*",
"MIa",
".",
"memoperands_begin",
"(",
")",
";",
"MachineMemOperand",
"*",
"MMOb",
"=",
"*",
"MIb",
".",
"memoperands_begin",
"(",
")",
";",
"const",
"Value",
"*",
"VALa",
"=",
"MMOa",
"->",
"getValue",
"(",
")"... |
GCC | s390 | MD | program_repair | MPU | 16,775 | [
"<FIXS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"(",
"if_then_else",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_string",
"<STR_LIT>",
")",
"(",
"const_string",
"<STR_LIT>",
")",
")",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"set_attr",
"<STR_LIT>",
... |
GCC | i386 | CPP | stmt_completion | CPU | 16,776 | [
"_",
"v8hi",
")",
"_",
"mm_setzero_si128",
"(",
")",
",",
"_",
"_",
"A",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m128i",
")",
"_",
"_",
"builtin_ia32_vcvtph2uw128_mask",
"(",
"_",
"_",
"B",
",",
"(",
"_"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 16,777 | [
"AddDefaultPred",
"(",
"MIB",
")",
";"
] | [
"if",
"(",
"LdSize",
">=",
"<NUM_LIT>",
")",
"{",
"AddDefaultPred",
"(",
"BuildMI",
"(",
"*",
"BB",
",",
"Pos",
",",
"dl",
",",
"TII",
"->",
"get",
"(",
"LdOpc",
")",
",",
"Data",
")",
".",
"addReg",
"(",
"AddrOut",
",",
"RegState",
"::",
"Define",... |
LLVM | SystemZ | CPP | code_generation | CPU | 16,778 | [
"bool",
"SystemZInstrInfo",
"::",
"spillCalleeSavedRegisters",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"MI",
",",
"const",
"std",
"::",
"vector",
"<",
"CalleeSavedInfo",
">",
"&",
"CSI",
",",
"const",
"TargetRegisterInfo",
... | [
"spillCalleeSavedRegisters",
"-",
"Issues",
"instruction",
"(",
"s",
")",
"to",
"spill",
"all",
"callee",
"saved",
"registers",
"and",
"returns",
"true",
"if",
"it",
"is",
"n't",
"possible",
"/",
"profitable",
"to",
"do",
"so",
"by",
"issuing",
"a",
"series"... |
LLVM | BPF | CPP | stmt_completion | Virtual ISA | 16,779 | [
"(",
")",
";"
] | [
"assert",
"(",
"Opc",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"&&",
"<STR_LIT>",
"Unexpected instr type to insert",
"<STR_LIT>",
")",
";",
"const",
"BasicBlock",
"*",
"LLVM_BB",
"=",
"BB",
"->",
"getBasicBlock",
"(",
")",
";",
"MachineFunction",
"::",
"iterator",
... |
GCC | rs6000 | CPP | code_generation | CPU | 16,780 | [
"static",
"int",
"rs6000_sched_reorder2",
"(",
"FILE",
"*",
"dump",
",",
"int",
"sched_verbose",
",",
"rtx_insn",
"*",
"*",
"ready",
",",
"int",
"*",
"pn_ready",
",",
"int",
"clock_var",
"ATTRIBUTE_UNUSED",
")",
"{",
"if",
"(",
"sched_verbose",
")",
"fprintf... | [
"Like",
"rs6000_sched_reorder",
",",
"but",
"called",
"after",
"issuing",
"each",
"insn",
"."
] |
GCC | alpha | MD | stmt_completion | MPU | 16,781 | [
"<NUM_LIT>",
"]",
","
] | [
"<STR_LIT>",
"{",
"if",
"(",
"WORDS_BIG_ENDIAN",
")",
"emit_insn",
"(",
"gen_unaligned_loadqi_be",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 16,782 | [
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
LLVM | Hexagon | TD | next_suggestion | DSP | 16,783 | [
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | ARM | CPP | program_repair | CPU | 16,784 | [
"<FIXS>",
"Parser",
".",
"getTok",
"(",
")",
".",
"isNot",
"(",
"AsmToken",
"::",
"Dollar",
")",
")",
"||",
"Lexer",
".",
"peekTok",
"(",
")",
".",
"is",
"(",
"AsmToken",
"::",
"Colon",
")",
")",
"<FIXE>"
] | [
"int64_t",
"Imm1",
",",
"Imm2",
";",
"if",
"(",
"(",
"Parser",
".",
"getTok",
"(",
")",
".",
"isNot",
"(",
"AsmToken",
"::",
"Hash",
")",
"&&",
"<BUGS>",
"Parser",
".",
"getTok",
"(",
")",
".",
"isNot",
"(",
"AsmToken",
"::",
"Dollar",
")",
")",
... |
GCC | s390 | CPP | code_generation | MPU | 16,785 | [
"int",
"legitimate_constant_p",
"(",
"rtx",
"op",
")",
"{",
"if",
"(",
"!",
"SYMBOLIC_CONST",
"(",
"op",
")",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"TARGET_CPU_ZARCH",
"&&",
"larl_operand",
"(",
"op",
",",
"VOIDmode",
")",
")",
"return",
"<NUM_LIT>",... | [
"Nonzero",
"if",
"the",
"constant",
"value",
"X",
"is",
"a",
"legitimate",
"general",
"operand",
".",
"It",
"is",
"given",
"that",
"X",
"satisfies",
"CONSTANT_P",
"or",
"is",
"a",
"CONST_DOUBLE",
"."
] |
LLVM | Mips | CPP | next_suggestion | CPU | 16,786 | [
"return",
"false",
";"
] | [
"static",
"bool",
"isConstantOrUndef",
"(",
"const",
"SDValue",
"Op",
")",
"{",
"if",
"(",
"Op",
"->",
"isUndef",
"(",
")",
")",
"return",
"true",
";",
"if",
"(",
"isa",
"<",
"ConstantSDNode",
">",
"(",
"Op",
")",
")",
"return",
"true",
";",
"if",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 16,787 | [
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"printReg",
"(",
"SourceReg",
",",
"TRI",
")",
"<<",
"<STR_LIT>",
", ",
"<STR_LIT>",
"<<",
"printMBBReference",
"(",
"*",
"SourcePred",
")",
")",
";"
] | [
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"NumInputs",
";",
"++",
"i",
")",
"{",
"if",
"(",
"isPHIRegionIndex",
"(",
"PHIRegionIndices",
",",
"i",
")",
")",
"{",
"NumNonRegionInputs",
"--",
";",
"}",
"}",
"if",
"(",
"NumNonRegionInp... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 16,788 | [
"registerScope",
"(",
"Begin",
",",
"End",
")",
";"
] | [
"MachineBasicBlock",
"*",
"Header",
"=",
"nullptr",
";",
"bool",
"IsBranchedTo",
"=",
"false",
";",
"int",
"MBBNumber",
"=",
"MBB",
".",
"getNumber",
"(",
")",
";",
"for",
"(",
"MachineBasicBlock",
"*",
"Pred",
":",
"MBB",
".",
"predecessors",
"(",
")",
... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 16,789 | [
"}"
] | [
"void",
"DataFlowGraph",
"::",
"buildBlockRefs",
"(",
"NodeAddr",
"<",
"BlockNode",
"*",
">",
"BA",
",",
"BlockRefsMap",
"&",
"RefM",
")",
"{",
"auto",
"&",
"Refs",
"=",
"RefM",
"[",
"BA",
".",
"Id",
"]",
";",
"MachineDomTreeNode",
"*",
"N",
"=",
"MDT"... |
GCC | i386 | MD | stmt_completion | CPU | 16,790 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"unspec_volatile",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
"UNSPECV_CLD",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>"
] |
LLVM | PowerPC | TD | stmt_completion | CPU | 16,791 | [
"XT",
",",
"(",
"fcopysign",
"f64",
":",
"$",
"XB",
",",
"f64",
":",
"$",
"XA",
")",
")",
"]",
">",
";"
] | [
"def",
"XSCPSGNDP",
":",
"XX3Form",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
"vsfrc",
":",
"$",
"XT",
")",
",",
"(",
"ins",
"vsfrc",
":",
"$",
"XA",
",",
"vsfrc",
":",
"$",
"XB",
")",
",",
"<STR_LIT>",
",",
"IIC_VecFP",
",",
"[",
"("... |
GCC | aarch64 | CPP | next_suggestion | CPU | 16,792 | [
"tree",
"decl",
"=",
"build_decl",
"(",
"input_location",
",",
"TYPE_DECL",
",",
"id",
",",
"vectype",
")",
";"
] | [
"static",
"void",
"register_vector_type",
"(",
"vector_type_index",
"type",
")",
"{",
"tree",
"vectype",
"=",
"abi_vector_types",
"[",
"type",
"]",
";",
"tree",
"id",
"=",
"get_identifier",
"(",
"vector_types",
"[",
"type",
"]",
".",
"acle_name",
")",
";"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 16,793 | [
"=",
"<NUM_LIT>",
";"
] | [
"class",
"T_tfr16",
"<",
"bit",
"isHi",
">",
":",
"ALU32Inst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rx",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"src1",
",",
"u16Imm",
":",
"$",
"u16",
")",
",",
"<STR_LIT>",
"#",
"!",
"if",
"(",
"isHi",
"... |
GCC | v850 | CPP | program_repair | MPU | 16,794 | [
"<FIXS>",
"case",
"'",
"F",
"'",
":",
"<FIXE>"
] | [
"gcc_unreachable",
"(",
")",
";",
"}",
"break",
";",
"<BUGS>",
"case",
"'",
"F",
"'",
":",
"<BUGE>",
"switch",
"(",
"GET_CODE",
"(",
"x",
")",
")",
"{",
"case",
"CONST_INT",
":"
] |
LLVM | X86 | CPP | program_repair | CPU | 16,795 | [
"<FIXS>",
"if",
"(",
"VA",
".",
"isExtInLoc",
"(",
")",
")",
"{",
"<FIXE>"
] | [
"ArgValue",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"BIT_CONVERT",
",",
"dl",
",",
"RegVT",
",",
"ArgValue",
",",
"DAG",
".",
"getValueType",
"(",
"VA",
".",
"getValVT",
"(",
")",
")",
")",
";",
"<BUGS>",
"if",
"(",
"VA",
".",
"getLocInfo",
"... |
LLVM | ARM | CPP | stmt_completion | CPU | 16,796 | [
"ARM",
"::",
"TRAPNaCl",
")",
";"
] | [
"if",
"(",
"Subtarget",
".",
"isThumb",
"(",
")",
")",
"MI",
".",
"setOpcode",
"(",
"ARM",
"::",
"tTRAP",
")",
";",
"else",
"if",
"(",
"Subtarget",
".",
"useNaClTrap",
"(",
")",
")",
"MI",
".",
"setOpcode",
"("
] |
LLVM | X86 | CPP | stmt_completion | CPU | 16,797 | [
"else",
"{"
] | [
"setCC",
"(",
"X86",
"::",
"COND_A",
",",
"Builder",
"->",
"CreateICmpUGT",
"(",
"LHS",
",",
"RHS",
")",
")",
";",
"setCC",
"(",
"X86",
"::",
"COND_AE",
",",
"Builder",
"->",
"CreateICmpUGE",
"(",
"LHS",
",",
"RHS",
")",
")",
";",
"setCC",
"(",
"X8... |
GCC | i386 | CPP | stmt_completion | CPU | 16,798 | [
"!",
"ix86_keep_aggregate_return_pointer",
"(",
"funtype",
")",
")",
"{"
] | [
"if",
"(",
"TARGET_64BIT",
")",
"return",
"<NUM_LIT>",
";",
"ccvt",
"=",
"ix86_get_callcvt",
"(",
"funtype",
")",
";",
"if",
"(",
"(",
"ccvt",
"&",
"(",
"IX86_CALLCVT_STDCALL",
"|",
"IX86_CALLCVT_FASTCALL",
"|",
"IX86_CALLCVT_THISCALL",
")",
")",
"!=",
"<NUM_L... |
GCC | arm | CPP | stmt_completion | CPU | 16,799 | [
"{"
] | [
"int",
"arm_max_conditional_execute",
"(",
"void",
")"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.