Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | Hexagon | TD | next_suggestion | DSP | 16,900 | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";"
] |
GCC | i386 | MD | stmt_completion | CPU | 16,901 | [
")",
")"
] | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | Mips | TD | stmt_completion | CPU | 16,902 | [
">",
";"
] | [
"class",
"MIN_A_H_DESC",
":",
"MSA_3R_DESC_BASE",
"<",
"<STR_LIT>",
",",
"int_mips_min_a_h",
",",
"MSA128HOpnd"
] |
LLVM | SystemZ | CPP | next_suggestion | CPU | 16,903 | [
"return",
"MCDisassembler",
"::",
"Success",
";"
] | [
"static",
"DecodeStatus",
"decodePCDBLOperand",
"(",
"MCInst",
"&",
"Inst",
",",
"uint64_t",
"Imm",
",",
"uint64_t",
"Address",
")",
"{",
"assert",
"(",
"isUInt",
"<",
"N",
">",
"(",
"Imm",
")",
"&&",
"<STR_LIT>",
"Invalid PC-relative offset",
"<STR_LIT>",
")"... |
GCC | i386 | MD | next_suggestion | CPU | 16,904 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"any_float",
":",
"V2SF",
"(",
"match_operand",
":",
"V2DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_operand",
":",
"V2SF",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | X86 | CPP | program_repair | CPU | 16,905 | [
"<FIXS>",
"virtual",
"uint64_t",
"getGlobalValueAddress",
"(",
"GlobalValue",
"*",
"V",
")",
"{",
"abort",
"(",
")",
";",
"}",
"virtual",
"uint64_t",
"getGlobalValueAddress",
"(",
"const",
"std",
"::",
"string",
"&",
"Name",
")",
"{",
"abort",
"(",
")",
";... | [
"virtual",
"void",
"emitWord",
"(",
"unsigned",
"W",
")",
"{",
"assert",
"(",
"<NUM_LIT>",
")",
";",
"}",
"<BUGS>",
"virtual",
"uint64_t",
"getGlobalValueAddress",
"(",
"GlobalValue",
"*",
"V",
")",
"{",
"assert",
"(",
"<NUM_LIT>",
")",
";",
"}",
"virtual"... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 16,906 | [
"}",
"else",
"B",
".",
"buildCopy",
"(",
"DstReg",
",",
"LiveIn",
")",
";"
] | [
"Register",
"LiveIn",
"=",
"getLiveInRegister",
"(",
"MRI",
",",
"Arg",
"->",
"getRegister",
"(",
")",
",",
"Ty",
")",
";",
"if",
"(",
"Arg",
"->",
"isMasked",
"(",
")",
")",
"{",
"const",
"LLT",
"S32",
"=",
"LLT",
"::",
"scalar",
"(",
"<NUM_LIT>",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 16,907 | [
"MI",
".",
"eraseFromParent",
"(",
")",
";"
] | [
"const",
"RegisterBank",
"*",
"DstBank",
"=",
"RBI",
".",
"getRegBank",
"(",
"DstReg",
",",
"*",
"MRI",
",",
"TRI",
")",
";",
"const",
"unsigned",
"DstSize",
"=",
"DstTy",
".",
"getSizeInBits",
"(",
")",
";",
"const",
"TargetRegisterClass",
"*",
"DstRC",
... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 16,908 | [
"(",
"i",
")",
";"
] | [
"unsigned",
"EltSize",
"=",
"<NUM_LIT>",
"/",
"N",
"->",
"getNumOperands",
"(",
")",
";",
"if",
"(",
"EltSize",
"<",
"ByteSize",
")",
"{",
"unsigned",
"Multiple",
"=",
"ByteSize",
"/",
"EltSize",
";",
"SDValue",
"UniquedVals",
"[",
"<NUM_LIT>",
"]",
";",
... |
LLVM | ARM | TD | next_suggestion | CPU | 16,909 | [
"}"
] | [
"let",
"ParserMethod",
"=",
"<STR_LIT>",
";",
"let",
"RenderMethod",
"=",
"<STR_LIT>",
";"
] |
GCC | i386 | MD | program_repair | CPU | 16,910 | [
"<FIXS>",
"(",
"subreg",
":",
"QI",
"(",
"match_operator",
":",
"SWI248",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
"<NUM_L... | [
"[",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
"<NUM_LIT>",
")",
"<BUGS>",
"(",
"subreg",
":",
"QI",
"(",
"match_operator",
":",
"SWI248",
"<NUM_LIT>",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 16,911 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"dst",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"offset",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"offsetBits",
";",
"string",
"ImmOpStr",
"=",
"!",
"cast",
"<",
"string",
">",
"(",
"ImmOp",
")",
";",
"let",
"offsetBits",
"=",
"!",
"if",
"(",
"!",
"eq",
"(",
"ImmOpStr",
... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 16,912 | [
"DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
" - ",
"<STR_LIT>",
"<<",
"G",
"->",
"str",
"(",
")",
"<<",
"<STR_LIT>",
" - not worthwhile changing; ",
"<STR_LIT>",
"<STR_LIT>",
"color remains ",
"<STR_LIT>",
"<<",
"ColorNames",
"[",
"(",
"int",
")",
"C",
... | [
"assert",
"(",
"(",
"G1",
"==",
"G2",
"||",
"(",
"G1",
"->",
"startsBefore",
"(",
"G2",
")",
"^",
"G2",
"->",
"startsBefore",
"(",
"G1",
")",
")",
")",
"&&",
"<STR_LIT>",
"Starts before not total order!",
"<STR_LIT>",
")",
";",
"return",
"G1",
"->",
"s... |
GCC | nds32 | MD | stmt_completion | CPU | 16,913 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"and",
"(",
"ior",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_test",
"<STR_LIT>",
")",
")",
"(",
"eq_attr",
"<STR_LIT>"
] |
GCC | arm | MD | program_repair | CPU | 16,914 | [
"<FIXS>",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
")",
"<FIXE>"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"ior",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
")",
... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 16,915 | [
"VK_PPC_TOC",
":"
] | [
"case",
"FK_Data_8",
":",
"case",
"FK_PCRel_8",
":",
"Type",
"=",
"ELF",
"::",
"R_PPC64_REL64",
";",
"break",
";",
"}",
"}",
"else",
"{",
"switch",
"(",
"(",
"unsigned",
")",
"Fixup",
".",
"getKind",
"(",
")",
")",
"{",
"default",
":",
"llvm_unreachabl... |
LLVM | AArch64 | TD | stmt_completion | CPU | 16,916 | [
",",
"v4i32",
",",
"shl_imm32",
",",
"int_aarch64_neon_vsli",
">",
"{"
] | [
"def",
"_4S",
":",
"N2VShiftIns",
"<",
"<NUM_LIT>",
",",
"u",
",",
"opcode",
",",
"asmop",
",",
"<STR_LIT>",
",",
"VPR128"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 16,917 | [
"}"
] | [
"if",
"(",
"CondOpcode",
">=",
"<NUM_LIT>",
")",
"return",
"CondOpcode",
";",
"switch",
"(",
"Opc",
")",
"{",
"case",
"Hexagon",
"::",
"TFRI_f",
":",
"return",
"!",
"invertPredicate",
"?",
"Hexagon",
"::",
"TFRI_cPt_f",
":",
"Hexagon",
"::",
"TFRI_cNotPt_f",... |
GCC | pa | MD | next_suggestion | CPU | 16,918 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 16,919 | [
"::",
"i32",
",",
"K",
")",
",",
"<NUM_LIT>",
")",
";"
] | [
"return",
"SDValue",
"(",
"DAG",
".",
"getMachineNode",
"(",
"AMDGPU",
"::",
"S_MOV_B32",
",",
"DL",
",",
"MVT"
] |
GCC | rs6000 | CPP | code_generation | CPU | 16,920 | [
"static",
"int",
"is_dispatch_slot_restricted",
"(",
"rtx",
"insn",
")",
"{",
"enum",
"attr_type",
"type",
";",
"if",
"(",
"!",
"rs6000_sched_groups",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"!",
"insn",
"||",
"insn",
"==",
"NULL_RTX",
"||",
"GET_CODE",
... | [
"The",
"function",
"returns",
"a",
"nonzero",
"value",
"if",
"INSN",
"can",
"be",
"scheduled",
"only",
"as",
"the",
"first",
"insn",
"in",
"a",
"dispatch",
"group",
"(",
"``",
"dispatch-slot",
"restricted",
"''",
")",
".",
"In",
"this",
"case",
",",
"the... |
LLVM | ARM | CPP | next_suggestion | CPU | 16,921 | [
"if",
"(",
"!",
"Check",
"(",
"S",
",",
"DecodeQPRRegisterClass",
"(",
"Inst",
",",
"Vm",
",",
"Address",
",",
"Decoder",
")",
")",
")",
"return",
"MCDisassembler",
"::",
"Fail",
";"
] | [
"if",
"(",
"cmode",
"==",
"<NUM_LIT>",
")",
"{",
"if",
"(",
"op",
"==",
"<NUM_LIT>",
")",
"{",
"Inst",
".",
"setOpcode",
"(",
"ARM",
"::",
"VMOVv2i64",
")",
";",
"}",
"else",
"{",
"Inst",
".",
"setOpcode",
"(",
"ARM",
"::",
"VMOVv16i8",
")",
";",
... |
GCC | xtensa | MD | next_suggestion | MPU | 16,922 | [
"{"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 16,923 | [
"SrcOp",
",",
"DAG",
".",
"getConstant",
"(",
"NumBits",
",",
"TLI",
".",
"getShiftAmountTy",
"(",
"SrcOp",
".",
"getValueType",
"(",
")",
")",
")",
")",
")",
";"
] | [
"return",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"BITCAST",
",",
"dl",
",",
"VT",
",",
"DAG",
".",
"getNode",
"(",
"Opc",
",",
"dl",
",",
"ShVT",
","
] |
GCC | mips | MD | next_suggestion | CPU | 16,924 | [
"if",
"(",
"mips_legitimize_move",
"(",
"<",
"MODE",
">",
"mode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")"
] | [
"<STR_LIT>",
"{"
] |
LLVM | UPT | CPP | next_suggestion | CPU | 16,925 | [
"TargetRegistry",
"::",
"RegisterMCRegInfo",
"(",
"*",
"T",
",",
"createUPTMCRegisterInfo",
")",
";"
] | [
"for",
"(",
"Target",
"*",
"T",
":",
"{",
"&",
"getTheUPTTarget",
"(",
")",
",",
"&",
"getTheUPTTarget",
"(",
")",
"}",
")",
"{",
"TargetRegistry",
"::",
"RegisterMCAsmInfo",
"(",
"*",
"T",
",",
"createUPTMCAsmInfo",
")",
";",
"TargetRegistry",
"::",
"Re... |
LLVM | ARM | TD | stmt_completion | CPU | 16,926 | [
"<NUM_LIT>",
";"
] | [
"def",
"SSAT16",
":",
"AI",
"<",
"(",
"outs",
"GPRnopc",
":",
"$",
"Rd",
")",
",",
"(",
"ins",
"imm1_16",
":",
"$",
"sat_imm",
",",
"GPRnopc",
":",
"$",
"Rn",
")",
",",
"SatFrm",
",",
"NoItinerary",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"[",
"... |
GCC | rx | CPP | next_suggestion | CPU | 16,927 | [
"}"
] | [
"case",
"POST_INC",
":",
"return",
"true",
";",
"case",
"MINUS",
":",
"case",
"PLUS",
":",
"if",
"(",
"!",
"REG_P",
"(",
"XEXP",
"(",
"addr",
",",
"<NUM_LIT>",
")",
")",
")",
"return",
"true",
";",
"addr",
"=",
"XEXP",
"(",
"addr",
",",
"<NUM_LIT>"... |
LLVM | Mips | CPP | stmt_completion | CPU | 16,928 | [
",",
"Hi",
",",
"getTargetNode",
"(",
"N",
",",
"Ty",
",",
"DAG",
",",
"LoFlag",
")",
")",
";"
] | [
"SDValue",
"Hi",
"=",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"DL",
",",
"Ty",
",",
"getTargetNode",
"(",
"N",
",",
"Ty",
",",
"DAG",
",",
"HiFlag",
")",
")",
";",
"Hi",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"ADD"... |
LLVM | BPF | CPP | stmt_completion | Virtual ISA | 16,929 | [
",",
"-",
"<NUM_LIT>",
")",
";"
] | [
"Global",
".",
"getDebugInfo",
"(",
"GVs",
")",
";",
"if",
"(",
"GVs",
".",
"size",
"(",
")",
"==",
"<NUM_LIT>",
")",
"continue",
";",
"uint32_t",
"GVTypeId",
"=",
"<NUM_LIT>",
";",
"DIGlobalVariable",
"*",
"DIGlobal",
"=",
"nullptr",
";",
"for",
"(",
... |
GCC | msp430 | CPP | next_suggestion | MPU | 16,930 | [
"char",
"*",
"name",
"=",
"ACONCAT",
"(",
"(",
"prefix",
",",
"dec_name",
",",
"NULL",
")",
")",
";"
] | [
"const",
"char",
"*",
"prefix",
";",
"if",
"(",
"TREE_CODE",
"(",
"decl",
")",
"==",
"STRING_CST",
"||",
"TREE_CODE",
"(",
"decl",
")",
"==",
"CONSTRUCTOR",
"||",
"TREE_CODE",
"(",
"decl",
")",
"==",
"INTEGER_CST",
"||",
"TREE_CODE",
"(",
"decl",
")",
... |
GCC | m68k | MD | next_suggestion | MPU | 16,931 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"and",
"(",
"and",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"... |
GCC | mips | MD | stmt_completion | CPU | 16,932 | [
"<STR_LIT>",
")"
] | [
"(",
"define_automaton"
] |
LLVM | Hexagon | CPP | program_repair | DSP | 16,933 | [
"<FIXS>",
"template",
"typename",
"T",
">",
"static",
"BasicBlock",
"*",
"nearest_common_dominator",
"(",
"DominatorTree",
"*",
"DT",
",",
"T",
"&",
"Blocks",
")",
"{",
"<FIXE>"
] | [
"DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"Gep nodes after post-commoning cleanup:\\n",
"<STR_LIT>",
"<<",
"Nodes",
")",
";",
"}",
"<BUGS>",
"namespace",
"{",
"template",
"typename",
"T",
">",
"BasicBlock",
"*",
"nearest_common_dominator",
"(",
"DominatorTr... |
GCC | i386 | MD | program_repair | CPU | 16,934 | [
"<FIXS>",
"=",
"(",
"get_attr_mode",
"(",
"insn",
")",
"=",
"=",
"MODE_TI",
")",
"|",
"|",
"(",
"get_attr_mode",
"(",
"insn",
")",
"=",
"=",
"MODE_OI",
")",
"?",
"<STR_LIT>",
":",
"<STR_LIT>",
"<FIXE>"
] | [
"static",
"char",
"buf",
"[",
"<NUM_LIT>",
"]",
"const",
"char",
"*",
"opsconst",
"char",
"*",
"tmp",
"<BUGS>",
"=",
"(",
"get_attr_mode",
"(",
"insn",
")",
"=",
"=",
"MODE_TI",
")",
"?",
"<STR_LIT>",
":",
"<STR_LIT>",
"<BUGE>",
"switch",
"(",
"which_alt... |
LLVM | MSP430 | CPP | next_suggestion | MPU | 16,935 | [
"}"
] | [
"MachineFunction",
"&",
"MF",
"=",
"*",
"MBB",
".",
"getParent",
"(",
")",
";",
"MSP430MachineFunctionInfo",
"*",
"MFI",
"=",
"MF",
".",
"getInfo",
"<",
"MSP430MachineFunctionInfo",
">",
"(",
")",
";",
"MFI",
"->",
"setCalleeSavedFrameSize",
"(",
"CSI",
".",... |
GCC | arm | MD | next_suggestion | CPU | 16,936 | [
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")"
] | [
"(",
"define_peephole2",
"[",
"(",
"match_scratch",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"ior",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_... |
LLVM | X86 | CPP | stmt_completion | CPU | 16,937 | [
"getOperand",
"(",
"i",
")",
")",
";"
] | [
"if",
"(",
"!",
"getSuperRegDestIfDead",
"(",
"MI",
",",
"NewDestReg",
")",
")",
"return",
"nullptr",
";",
"MachineInstrBuilder",
"MIB",
"=",
"BuildMI",
"(",
"*",
"MF",
",",
"MI",
"->",
"getDebugLoc",
"(",
")",
",",
"TII",
"->",
"get",
"(",
"New32BitOpco... |
LLVM | X86 | CPP | stmt_completion | CPU | 16,938 | [
")",
";"
] | [
"MachineMemOperand",
"*",
"MMO",
"=",
"MBB",
".",
"getParent",
"(",
")",
"->",
"getMachineMemOperand",
"(",
"MachinePointerInfo",
"::",
"getGOT",
"(",
"*",
"MBB",
".",
"getParent",
"(",
")",
")",
",",
"Flags",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";",
... |
LLVM | PowerPC | CPP | program_repair | CPU | 16,939 | [
"<FIXS>",
"[",
"[",
"maybe_unused",
"]",
"]",
"ptrdiff_t",
"InstDisp",
"=",
"TLSVarAddress",
"+",
"Offset",
"-",
"Delta",
";",
"<FIXE>"
] | [
"ptrdiff_t",
"Delta",
"=",
"(",
"(",
"FinalAddress",
"+",
"<NUM_LIT>",
")",
"&",
"~",
"<NUM_LIT>",
")",
";",
"<BUGS>",
"ptrdiff_t",
"InstDisp",
"=",
"TLSVarAddress",
"+",
"Offset",
"-",
"Delta",
";",
"<BUGE>",
"assert",
"(",
"(",
"InstDisp",
"<NUM_LIT>",
"... |
GCC | arm | MD | program_repair | CPU | 16,940 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"float",
":",
"DF",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<BUGS>",
"<... |
GCC | s390 | MD | stmt_completion | MPU | 16,941 | [
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":"
] |
GCC | i386 | MD | stmt_completion | CPU | 16,942 | [
")",
")",
"]"
] | [
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"ctz",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")"
] |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 16,943 | [
"<STR_LIT>",
")",
";"
] | [
"auto",
"&",
"MRI",
"=",
"MBB",
".",
"getParent",
"(",
")",
"->",
"getRegInfo",
"(",
")",
";",
"const",
"TargetRegisterClass",
"*",
"RC",
"=",
"TargetRegisterInfo",
"::",
"isVirtualRegister",
"(",
"DestReg",
")",
"?",
"MRI",
".",
"getRegClass",
"(",
"DestR... |
GCC | pa | MD | stmt_completion | CPU | 16,944 | [
"<NUM_LIT>",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"call",
"(",
"mem",
":",
"SI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_operand",
"<... |
LLVM | X86 | CPP | stmt_completion | CPU | 16,945 | [
"BasePtr",
"=",
"StackPtr",
";"
] | [
"assert",
"(",
"SPAdj",
"==",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Unexpected",
"<STR_LIT>",
")",
";",
"unsigned",
"i",
"=",
"<NUM_LIT>",
";",
"MachineInstr",
"&",
"MI",
"=",
"*",
"II",
";",
"MachineFunction",
"&",
"MF",
"=",
"*",
"MI",
".",
"getParent",
"("... |
LLVM | Hexagon | TD | next_suggestion | DSP | 16,946 | [
"let",
"Uses",
"=",
"[",
"USR",
"]",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"isFP",
"=",
"<NUM_LIT>",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 16,947 | [
";"
] | [
"return",
"{",
"{",
"[",
"=",
"]",
"(",
"MachineInstrBuilder",
"&",
"MIB",
")",
"{",
"MIB",
".",
"addReg",
"(",
"Info",
"->",
"getScratchRSrcReg",
"(",
")",
")",
";",
"}",
",",
"[",
"=",
"]",
"(",
"MachineInstrBuilder",
"&",
"MIB",
")",
"{",
"MIB",... |
GCC | i386 | MD | stmt_completion | CPU | 16,948 | [
"<STR_LIT>",
")",
")",
")",
"]",
")"
] | [
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"vec_merge",
":",
"SUBST_V",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_operand",
":",
"SUBST_V",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"<",
"avx512fmaskmode",
">",... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 16,949 | [
"InstSize",
";"
] | [
"MachineBasicBlock",
"::",
"iterator",
"MIE",
"=",
"MBB",
".",
"end",
"(",
")",
";",
"while",
"(",
"MII",
"!=",
"MIE",
")",
"{",
"unsigned",
"InstSize",
"=",
"HII",
"->",
"getSize",
"(",
"*",
"MII",
")",
";",
"if",
"(",
"MII",
"->",
"isMetaInstructio... |
GCC | aarch64 | CPP | code_generation | CPU | 16,950 | [
"bool",
"aarch64_is_extend_from_extract",
"(",
"scalar_int_mode",
"mode",
",",
"rtx",
"mult_imm",
",",
"rtx",
"extract_imm",
")",
"{",
"HOST_WIDE_INT",
"mult_val",
",",
"extract_val",
";",
"if",
"(",
"!",
"CONST_INT_P",
"(",
"mult_imm",
")",
"||",
"!",
"CONST_IN... | [
"Return",
"true",
"if",
"the",
"offsets",
"to",
"a",
"zero/sign-extract",
"operation",
"represent",
"an",
"expression",
"that",
"matches",
"an",
"extend",
"operation",
".",
"The",
"operands",
"represent",
"the",
"paramters",
"from",
"(",
"extract",
":",
"MODE",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 16,951 | [
"addTest",
"=",
"false",
";"
] | [
"SDValue",
"X86TargetLowering",
"::",
"LowerSELECT",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
")",
"{",
"bool",
"addTest",
"=",
"true",
";",
"SDValue",
"Cond",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"DebugLoc",
"dl",
"=",
... |
GCC | mips | MD | next_suggestion | CPU | 16,952 | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | aarch64 | MD | stmt_completion | CPU | 16,953 | [
")",
"]",
")"
] | [
"(",
"div",
"<STR_LIT>",
")",
"(",
"udiv",
"<STR_LIT>",
")",
"(",
"fix",
"<STR_LIT>",
")",
"(",
"unsigned_fix",
"<STR_LIT>",
")",
"(",
"float",
"<STR_LIT>",
")",
"(",
"unsigned_float",
"<STR_LIT>",
")",
"(",
"ss_plus",
"<STR_LIT>",
")",
"(",
"us_plus",
"<S... |
GCC | arm | MD | stmt_completion | CPU | 16,954 | [
")",
"]"
] | [
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | PowerPC | CPP | code_generation | CPU | 16,955 | [
"TargetLoweringBase",
"::",
"LegalizeTypeAction",
"getPreferredVectorAction",
"(",
"EVT",
"VT",
")",
"const",
"override",
"{",
"if",
"(",
"VT",
".",
"getScalarSizeInBits",
"(",
")",
"%",
"<NUM_LIT>",
"==",
"<NUM_LIT>",
")",
"return",
"TypeWidenVector",
";",
"retur... | [
"Customize",
"the",
"preferred",
"legalization",
"strategy",
"for",
"certain",
"types",
"."
] |
LLVM | X86 | CPP | next_suggestion | CPU | 16,956 | [
"unsigned",
"FrameReg",
"=",
"RegInfo",
"->",
"getPtrSizedFrameRegister",
"(",
"DAG",
".",
"getMachineFunction",
"(",
")",
")",
";"
] | [
"EVT",
"VT",
"=",
"Op",
".",
"getValueType",
"(",
")",
";",
"MFI",
".",
"setFrameAddressIsTaken",
"(",
"true",
")",
";",
"if",
"(",
"MF",
".",
"getTarget",
"(",
")",
".",
"getMCAsmInfo",
"(",
")",
"->",
"usesWindowsCFI",
"(",
")",
")",
"{",
"int",
... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 16,957 | [
"get",
"(",
"Hexagon",
"::",
"A2_nop",
")",
")",
";"
] | [
"BuildMI",
"(",
"MBB",
",",
"MI",
",",
"DL",
","
] |
LLVM | R600 | CPP | code_generation | GPU | 16,958 | [
"AMDGPUSubtarget",
"&",
"AMDGPUSubtarget",
"::",
"initializeSubtargetDependencies",
"(",
"StringRef",
"GPU",
",",
"StringRef",
"FS",
")",
"{",
"SmallString",
"<",
"<NUM_LIT>",
">",
"FullFS",
"(",
"<STR_LIT>",
"+promote-alloca,+fp64-denormals,",
"<STR_LIT>",
")",
";",
... | [
"initializeSubtargetDependencies",
"-",
"Initializes",
"using",
"a",
"CPU",
",",
"a",
"TuneCPU",
",",
"and",
"feature",
"string",
"so",
"that",
"we",
"can",
"use",
"initializer",
"lists",
"for",
"subtarget",
"initialization",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 16,959 | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 16,960 | [
"let",
"ParserMatchClass",
"=",
"Imm0_15Operand",
";"
] | [
"def",
"vecshiftL16",
":",
"Operand",
"<",
"i32",
">",
",",
"ImmLeaf",
"<",
"i32",
",",
"[",
"{",
"return",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>",
")",
";",
"}",
"]",
">",
"{",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
... |
GCC | rs6000 | CPP | program_repair | CPU | 16,961 | [
"<FIXS>",
"unsigned",
"HOST_WIDE_INT",
")",
")",
";",
"<FIXE>"
] | [
"static",
"void",
"rs6000_elf_asm_out_constructor",
"PARAMS",
"(",
"(",
"rtx",
",",
"int",
")",
")",
";",
"static",
"void",
"rs6000_elf_asm_out_destructor",
"PARAMS",
"(",
"(",
"rtx",
",",
"int",
")",
")",
";",
"static",
"void",
"rs6000_elf_select_section",
"PAR... |
GCC | arm | CPP | next_suggestion | CPU | 16,962 | [
"}"
] | [
"_",
"_",
"arm_vcmpneq_n_u16",
"(",
"uint16x8_t",
"_",
"_",
"a",
",",
"uint16_t",
"_",
"_",
"b",
")",
"{",
"return",
"_",
"_",
"builtin_mve_vcmpneq_n_v8hi",
"(",
"(",
"int16x8_t",
")",
"_",
"_",
"a",
",",
"(",
"int16_t",
")",
"_",
"_",
"b",
")",
";... |
GCC | avr | MD | program_repair | MPU | 16,963 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"ALL1",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"ALL1",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"set",
"(",
"match_operand",
":",
"ALL1",
"<NUM_LIT>",
"<STR_LIT>... | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_peephole2",
"<BUGS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
"... |
LLVM | Hexagon | TD | program_repair | DSP | 16,964 | [
"<FIXS>",
"class",
"LDriv_template",
"RegisterClass",
"RC",
",",
"InstHexagon",
"rootInst",
">",
"<FIXE>",
"<FIXS>",
"def",
"PS_vloadrv_ai",
":",
"LDriv_template",
"HvxVR",
",",
"V6_vL32b_ai",
">",
",",
"Requires",
"[",
"HasV60",
",",
"UseHVX",
"]",
">",
";",
... | [
"let",
"Predicates",
"=",
"[",
"HasV60",
",",
"UseHVX",
"]",
",",
"isPseudo",
"=",
"<NUM_LIT>",
",",
"isCodeGenOnly",
"=",
"<NUM_LIT>",
",",
"mayLoad",
"=",
"<NUM_LIT>",
",",
"accessSize",
"=",
"HVXVectorAccess",
",",
"hasSideEffects",
"=",
"<NUM_LIT>",
"in",
... |
LLVM | ARM | CPP | program_repair | CPU | 16,965 | [
"<FIXS>",
"}",
"<FIXE>"
] | [
"return",
"BBInfo",
";",
"}",
"<BUGS>",
"}",
"<BUGE>"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 16,966 | [
"assert",
"(",
"F",
"!=",
"Map",
".",
"end",
"(",
")",
")",
";"
] | [
"inline",
"const",
"BitTracker",
"::",
"RegisterCell",
"&",
"BitTracker",
"::",
"lookup",
"(",
"unsigned",
"Reg",
")",
"const",
"{",
"CellMapType",
"::",
"const_iterator",
"F",
"=",
"Map",
".",
"find",
"(",
"Reg",
")",
";"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 16,967 | [
"TBB",
"=",
"SecondLastInst",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getMBB",
"(",
")",
";"
] | [
"SecondLastOpc",
"=",
"getAnalyzableBrOpc",
"(",
"SecondLastInst",
"->",
"getOpcode",
"(",
")",
")",
";",
"if",
"(",
"isUnpredicatedTerminator",
"(",
"*",
"SecondLastInst",
")",
"&&",
"!",
"SecondLastOpc",
")",
"return",
"BT_None",
";",
"}",
"if",
"(",
"!",
... |
LLVM | LoongArch | CPP | stmt_completion | CPU | 16,968 | [
"TAIL_CALL",
")",
";"
] | [
"void",
"LoongArchAsmPrinter",
"::",
"LowerPATCHABLE_TAIL_CALL",
"(",
"const",
"MachineInstr",
"&",
"MI",
")",
"{",
"emitSled",
"(",
"MI",
",",
"SledKind",
"::"
] |
LLVM | AMDGPU | CPP | code_generation | GPU | 16,969 | [
"bool",
"AMDGPUCallLowering",
"::",
"lowerFormalArguments",
"(",
"MachineIRBuilder",
"&",
"B",
",",
"const",
"Function",
"&",
"F",
",",
"ArrayRef",
"<",
"ArrayRef",
"<",
"Register",
">>",
"VRegs",
")",
"const",
"{",
"CallingConv",
"::",
"ID",
"CC",
"=",
"F",... | [
"This",
"hook",
"must",
"be",
"implemented",
"to",
"lower",
"the",
"incoming",
"(",
"formal",
")",
"arguments",
",",
"described",
"by",
"VRegs",
",",
"for",
"GlobalISel",
"."
] |
GCC | m68k | CPP | program_repair | MPU | 16,970 | [
"<FIXS>",
"loperands",
"[",
"<NUM_LIT>",
"]",
"=",
"gen_label_rtx",
"(",
")",
";",
"<FIXE>"
] | [
"break",
";",
"case",
"GE",
":",
"<BUGS>",
"loperands",
"[",
"<NUM_LIT>",
"]",
"=",
"gen_label_rtx",
"(",
")",
";",
"<BUGE>",
"output_asm_insn",
"(",
"MOTOROLA",
"?",
"<STR_LIT>",
"scc %5\\n\\tjbra %l6",
"<STR_LIT>",
":",
"<STR_LIT>",
"scc %5\\n\\tjra %l6",
"<STR_... |
LLVM | ARM64 | TD | stmt_completion | CPU | 16,971 | [
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"isSub",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"setFlags",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
... |
GCC | rs6000 | MD | stmt_completion | CPU | 16,972 | [
")",
"]"
] | [
"[",
"(",
"unspec_volatile",
"[",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPECV_EH_RR",
")",
"(",
"clobber",
"(",
"match_scratch",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"[",
"(",
"const_int",
"<NUM_LIT>"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 16,973 | [
"HalfWordAccess",
";"
] | [
"def",
"L2_loadalignh_pr",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Ryy32",
",",
"IntRegs",
":",
"$",
"Rx32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Ryy32in",
",",
"IntRegs",
":",
"$",
"Rx32in",
",",
"ModRegs",
":",
"$",
"Mu2"... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 16,974 | [
"}"
] | [
"}",
"else",
"{",
"unsigned",
"OutReg",
"=",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"bool",
"isDead",
"=",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"isDead",
"(",
")",
";",
"NewMI",
"=",
"addFrameR... |
GCC | arm | MD | program_repair | CPU | 16,975 | [
"<FIXS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<FIXE>"
] | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
... |
LLVM | ARM64 | TD | stmt_completion | CPU | 16,976 | [
"am_indexed64simm7",
",",
"<STR_LIT>",
">",
";"
] | [
"def",
"LDNPDi",
":",
"LoadPairNoAlloc",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"FPR64",
","
] |
LLVM | TMS320C64X | CPP | stmt_completion | VLIW | 16,977 | [
"first",
",",
"MCSA_WeakReference",
")",
";"
] | [
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
",",
"e",
"=",
"Stubs",
".",
"size",
"(",
")",
";",
"i",
"!=",
"e",
";",
"++",
"i",
")",
"{",
"OutStreamer",
".",
"EmitSymbolAttribute",
"(",
"Stubs",
"[",
"i",
"]",
"."
] |
LLVM | M88k | CPP | stmt_completion | MPU | 16,978 | [
"(",
"RegUses",
",",
"Reg",
")",
")",
"return",
"true",
";"
] | [
"if",
"(",
"MI",
"->",
"mayLoad",
"(",
")",
")",
"{",
"if",
"(",
"SawStore",
")",
"return",
"true",
";",
"SawLoad",
"=",
"true",
";",
"}",
"if",
"(",
"MI",
"->",
"mayStore",
"(",
")",
")",
"{",
"if",
"(",
"SawStore",
")",
"return",
"true",
";",... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 16,979 | [
"]",
".",
"Cost",
";"
] | [
"static",
"const",
"TypeConversionCostTblEntry",
"<",
"MVT",
"::",
"SimpleValueType",
">",
"VectorSelectTbl",
"[",
"]",
"=",
"{",
"{",
"ISD",
"::",
"SELECT",
",",
"MVT",
"::",
"v16i1",
",",
"MVT",
"::",
"v16i16",
",",
"<NUM_LIT>",
"*",
"AmortizationCost",
"}... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 16,980 | [
"}"
] | [
"static",
"TargetInstrInfo",
"::",
"RegSubRegPair",
"getSubRegForIndex",
"(",
"Register",
"Reg",
",",
"unsigned",
"Sub",
",",
"unsigned",
"I",
",",
"const",
"SIRegisterInfo",
"&",
"TRI",
",",
"const",
"MachineRegisterInfo",
"&",
"MRI",
")",
"{",
"if",
"(",
"TR... |
GCC | rx | MD | next_suggestion | CPU | 16,981 | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
"CC_REG",
")",
"(",
"compare",
"(",
"ior",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<ST... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 16,982 | [
"if",
"(",
"PredToInc2",
")",
"{"
] | [
"if",
"(",
"CMPI1",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"isReg",
"(",
")",
"&&",
"CMPI2",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"isReg",
"(",
")",
")",
"{",
"unsigned",
"Cmp1Operand1",
"=",
"getSrcVReg",
"(",
"CMPI1",
"->",
"getOp... |
LLVM | OR1K | CPP | next_suggestion | CPU | 16,983 | [
"maxStoresPerMemcpyOptSize",
"=",
"<NUM_LIT>",
";"
] | [
"setOperationAction",
"(",
"ISD",
"::",
"ADDE",
",",
"MVT",
"::",
"i32",
",",
"Expand",
")",
";",
"setOperationAction",
"(",
"ISD",
"::",
"SUBC",
",",
"MVT",
"::",
"i32",
",",
"Expand",
")",
";",
"setOperationAction",
"(",
"ISD",
"::",
"SUBE",
",",
"MV... |
GCC | mt | CPP | program_repair | CPU | 16,984 | [
"<FIXS>",
"mt_nops_required",
"=",
"<NUM_LIT>",
";",
"mt_nop_reasons",
"=",
"<STR_LIT>",
"arith->branch dependency delay",
"<STR_LIT>",
";",
"<FIXE>",
"<FIXS>",
"mt_nops_required",
"=",
"<NUM_LIT>",
";",
"<FIXE>",
"<FIXS>",
"mt_nops_required",
"=",
"<NUM_LIT>",
";",
"mt... | [
"{",
"<BUGS>",
"ms1_nops_required",
"=",
"<NUM_LIT>",
";",
"ms1_nop_reasons",
"=",
"<STR_LIT>",
"arith->branch dependency delay",
"<STR_LIT>",
";",
"<BUGE>",
"}",
"else",
"if",
"(",
"prev_attr",
"==",
"TYPE_LOAD",
")",
"{",
"if",
"(",
"TARGET_MS1_64_001",
")",
"<B... |
GCC | msp430 | MD | stmt_completion | MPU | 16,985 | [
")",
")"
] | [
"(",
"ior",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>"
] |
LLVM | Hexagon | CPP | code_generation | DSP | 16,986 | [
"bool",
"HexagonTfrCleanup",
"::",
"getReg",
"(",
"unsigned",
"Reg",
",",
"uint64_t",
"&",
"Val",
",",
"ImmediateMap",
"&",
"IMap",
")",
"{",
"bool",
"Is32",
";",
"if",
"(",
"!",
"isIntReg",
"(",
"Reg",
",",
"Is32",
")",
")",
"return",
"false",
";",
... | [
"Returns",
"the",
"register",
"associated",
"with",
"this",
"edge",
"."
] |
GCC | alpha | CPP | next_suggestion | MPU | 16,987 | [
"if",
"(",
"cfun",
"->",
"va_list_fpr_size",
"&",
"<NUM_LIT>",
")",
"{"
] | [
"*",
"pretend_size",
"=",
"<NUM_LIT>",
"*",
"UNITS_PER_WORD",
";",
"}",
"if",
"(",
"cum",
">=",
"<NUM_LIT>",
")",
"return",
";",
"if",
"(",
"!",
"no_rtl",
")",
"{",
"int",
"count",
";",
"alias_set_type",
"set",
"=",
"get_varargs_alias_set",
"(",
")",
";"... |
GCC | bfin | CPP | code_generation | DSP | 16,988 | [
"int",
"hard_regno_mode_ok",
"(",
"int",
"regno",
",",
"machine_mode",
"mode",
")",
"{",
"enum",
"reg_class",
"rclass",
"=",
"REGNO_REG_CLASS",
"(",
"regno",
")",
";",
"if",
"(",
"mode",
"==",
"CCmode",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"mode",
... | [
"Value",
"is",
"1",
"if",
"hard",
"register",
"REGNO",
"can",
"hold",
"a",
"value",
"of",
"machine-mode",
"MODE",
"."
] |
LLVM | Hexagon | CPP | code_generation | DSP | 16,989 | [
"const",
"char",
"*",
"getPassName",
"(",
")",
"const",
"{",
"return",
"<STR_LIT>",
"Hexagon Copy-To-Combine Pass",
"<STR_LIT>",
";",
"}"
] | [
"getPassName",
"-",
"Return",
"a",
"nice",
"clean",
"name",
"for",
"a",
"pass",
"."
] |
GCC | rl78 | CPP | program_repair | MPU | 16,990 | [
"<FIXS>",
"rtx_insn",
"*",
"prev",
"=",
"prev_nonnote_nondebug_insn",
"(",
"insn",
")",
";",
"<FIXE>"
] | [
"static",
"voidrl78_alloc_physical_registers_umul",
"(",
"rtx_insn",
"*",
"insn",
")",
"{",
"<BUGS>",
"rtx",
"prev",
"=",
"prev_nonnote_nondebug_insn",
"(",
"insn",
")",
";",
"<BUGE>",
"rtx",
"first",
";",
"int",
"tmp_id",
";",
"rtx",
"saved_op1",
";"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 16,991 | [
"let",
"RenderMethod",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"PredicateMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 16,992 | [
"}"
] | [
"bool",
"isITCondCodeRestrictedI",
"(",
")",
"const",
"{",
"if",
"(",
"!",
"isITCondCode",
"(",
")",
")",
"return",
"false",
";",
"<STR_LIT>",
"::",
"<STR_LIT>",
"CC",
"=",
"getCondCode",
"(",
")",
";",
"return",
"CC",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 16,993 | [
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 16,994 | [
"}"
] | [
"def",
"Wr",
":",
"BaseDiv",
"<",
"isSigned",
",",
"GPR32",
",",
"asm",
",",
"OpNode",
">",
",",
"Sched",
"<",
"[",
"WriteID32",
",",
"ReadID",
",",
"ReadID",
"]",
">",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | mmix | CPP | next_suggestion | CPU | 16,995 | [
"regno",
"--",
")",
"if",
"(",
"(",
"(",
"(",
"regno",
"!=",
"MMIX_FRAME_POINTER_REGNUM",
"||",
"!",
"frame_pointer_needed",
")",
"&&",
"df_regs_ever_live_p",
"(",
"regno",
")",
"&&",
"!",
"call_used_or_fixed_reg_p",
"(",
"regno",
")",
")",
")",
"||",
"IS_MM... | [
"int",
"mmix_use_simple_return",
"(",
"void",
")",
"{",
"int",
"regno",
";",
"int",
"stack_space_to_allocate",
"=",
"(",
"crtl",
"->",
"outgoing_args_size",
"+",
"crtl",
"->",
"args",
".",
"pretend_args_size",
"+",
"get_frame_size",
"(",
")",
"+",
"<NUM_LIT>",
... |
GCC | arm | MD | next_suggestion | CPU | 16,996 | [
")"
] | [
"(",
"DOM_CC_NX_OR_Y",
"<NUM_LIT>",
")",
"(",
"DOM_CC_X_OR_Y",
"<NUM_LIT>",
")",
"]"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 16,997 | [
":"
] | [
"std",
"::",
"pair",
"<",
"unsigned",
",",
"unsigned",
">",
"AMDGPUSubtarget",
"::",
"getDefaultFlatWorkGroupSize",
"(",
"CallingConv",
"::",
"ID",
"CC",
")",
"const",
"{",
"switch",
"(",
"CC",
")",
"{",
"case",
"CallingConv",
"::",
"AMDGPU_CS",
":",
"case",... |
GCC | i386 | MD | stmt_completion | CPU | 16,998 | [
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"<STR_LIT>",
")",
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",... |
LLVM | X86 | TD | next_suggestion | CPU | 16,999 | [
"let",
"SuperClasses",
"=",
"[",
"X86Mem16AsmOperand",
"]",
";"
] | [
"def",
"X86DstIdx16Operand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.