Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | i386 | CPP | stmt_completion | CPU | 16,800 | [
"_",
"artificial__",
")",
")",
"_",
"mm512_cmplt_epu8_mask",
"(",
"_",
"_",
"m512i",
"_",
"_",
"X",
",",
"_",
"_",
"m512i",
"_",
"_",
"Y",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"mmask64",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 16,801 | [
"Address",
")",
";"
] | [
"do",
"{",
"if",
"(",
"Bytes",
".",
"size",
"(",
")",
">=",
"<NUM_LIT>",
")",
"{",
"const",
"uint64_t",
"QW",
"=",
"eatBytes",
"<",
"uint64_t",
">",
"(",
"Bytes",
")",
";",
"Res",
"=",
"tryDecodeInst",
"(",
"DecoderTableDPP64",
",",
"MI",
",",
"QW",
... |
LLVM | Mips | CPP | stmt_completion | CPU | 16,802 | [
"Str",
";"
] | [
"MCInstLowering",
".",
"Initialize",
"(",
"&",
"MF",
"->",
"getContext",
"(",
")",
")",
";",
"bool",
"IsNakedFunction",
"=",
"MF",
"->",
"getFunction",
"(",
")",
"->",
"getAttributes",
"(",
")",
".",
"hasAttribute",
"(",
"AttributeSet",
"::",
"FunctionIndex"... |
LLVM | ARM | TD | next_suggestion | CPU | 16,803 | [
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"i32imm",
")",
";"
] | [
"return",
"(",
"(",
"uint64_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>",
";",
"}",
"]",
">",
"{",
"let",
"ParserMatchClass",
"=",
"VectorIndex8Operand",
";",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";"
] |
GCC | csky | MD | next_suggestion | CPU | 16,804 | [
")"
] | [
"(",
"sign_extend",
":",
"DI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"match_operand",
":",
"DI",
"\t",
"\t",
"\t",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | s390 | MD | stmt_completion | MPU | 16,805 | [
")",
"]"
] | [
"[",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"TF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 16,806 | [
";"
] | [
"def",
"tc_d65dbf51",
":",
"InstrItinClass"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 16,807 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"n1",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 16,808 | [
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 16,809 | [
",",
"tc_640086b5",
",",
"TypeCR",
">",
",",
"Enc_284ebb",
"{"
] | [
"def",
"C4_fastcorner9",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Ps4",
",",
"PredRegs",
":",
"$",
"Pt4",
")",
",",
"<STR_LIT>"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 16,810 | [
"(",
")",
")",
"addPass",
"(",
"createAArch64A57FPLoadBalancing",
"(",
")",
")",
";"
] | [
"if",
"(",
"TM",
"->",
"getOptLevel",
"(",
")",
"!=",
"CodeGenOpt",
"::",
"None",
"&&",
"EnableDeadRegisterElimination",
")",
"addPass",
"(",
"createAArch64DeadRegisterDefinitions",
"(",
")",
")",
";",
"if",
"(",
"TM",
"->",
"getOptLevel",
"(",
")",
"!=",
"C... |
GCC | rs6000 | CPP | next_suggestion | CPU | 16,811 | [
"type",
"=",
"v2sf_ftype_4_v2sf",
";"
] | [
"def_builtin",
"(",
"<STR_LIT>",
"__builtin_spe_evsplati",
"<STR_LIT>",
",",
"v2si_ftype_signed_char",
",",
"SPE_BUILTIN_EVSPLATI",
")",
";",
"def_builtin",
"(",
"<STR_LIT>",
"__builtin_spe_evlddx",
"<STR_LIT>",
",",
"v2si_ftype_pv2si_int",
",",
"SPE_BUILTIN_EVLDDX",
")",
"... |
GCC | m68k | MD | next_suggestion | MPU | 16,812 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"and",
"(",
"and",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"("... |
LLVM | AArch64 | TD | next_suggestion | CPU | 16,813 | [
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"offset",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"In... |
GCC | sparc | CPP | code_generation | CPU | 16,814 | [
"static",
"rtx",
"function_arg_record_value",
"(",
"tree",
"type",
",",
"enum",
"machine_mode",
"mode",
",",
"int",
"slotno",
",",
"int",
"named",
",",
"int",
"regbase",
")",
"{",
"HOST_WIDE_INT",
"typesize",
"=",
"int_size_in_bytes",
"(",
"type",
")",
";",
... | [
"Used",
"by",
"function_arg",
"and",
"sparc_function_value_1",
"to",
"implement",
"the",
"complex",
"conventions",
"of",
"the",
"64-bit",
"ABI",
"for",
"passing",
"and",
"returning",
"structures",
".",
"Return",
"an",
"expression",
"valid",
"as",
"a",
"return",
... |
LLVM | X86 | TD | program_repair | CPU | 16,815 | [
"<FIXS>",
"def",
"SBWriteResGroup116",
":",
"SchedWriteRes",
"[",
"SBPort0",
",",
"SBFPDivider",
"]",
">",
"{",
"<FIXE>",
"<FIXS>",
"let",
"ResourceCycles",
"=",
"[",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"]",
";",
"<FIXE>"
] | [
"<STR_LIT>",
",",
"<STR_LIT>",
")",
">",
";",
"<BUGS>",
"def",
"SBWriteResGroup116",
":",
"SchedWriteRes",
"[",
"SBPort0",
"]",
">",
"{",
"<BUGE>",
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";",
"<BUGS>",
"let",
"Resour... |
GCC | sh | CPP | stmt_completion | CPU | 16,816 | [
"lab",
")",
";"
] | [
"if",
"(",
"TARGET_SH5",
")",
"output_asm_insn",
"(",
"<STR_LIT>",
"lds\tr13,macl",
"<STR_LIT>",
",",
"<NUM_LIT>",
")",
";",
"else",
"output_asm_insn",
"(",
"<STR_LIT>",
"mov.l\tr13,@-r15",
"<STR_LIT>",
",",
"<NUM_LIT>",
")",
";",
"output_asm_insn",
"(",
"jump",
"... |
GCC | sh | MD | program_repair | CPU | 16,817 | [
"<FIXS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"(",
"use",
"(",
"match_operand",
":",
"PSI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"... |
LLVM | SIC | TD | next_suggestion | CPU | 16,818 | [
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"def",
"mem_ea",
":",
"Operand",
"<",
"iPTR",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"CPURegs",
",",
"simm16",
")",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 16,819 | [
"!",
"Is64",
")",
"return",
"false",
";"
] | [
"LLT",
"SrcTy",
"=",
"MRI",
"->",
"getType",
"(",
"SrcReg",
")",
";",
"const",
"RegisterBank",
"*",
"DstRB",
"=",
"RBI",
".",
"getRegBank",
"(",
"DstReg",
",",
"*",
"MRI",
",",
"TRI",
")",
";",
"const",
"RegisterBank",
"*",
"SrcRB",
"=",
"RBI",
".",
... |
LLVM | Mips | CPP | next_suggestion | CPU | 16,820 | [
"}"
] | [
"static",
"const",
"unsigned",
"Mips32CalleeSavedRegs",
"[",
"]",
"=",
"{",
"Mips",
"::",
"D15",
",",
"Mips",
"::",
"D14",
",",
"Mips",
"::",
"D13",
",",
"Mips",
"::",
"D12",
",",
"Mips",
"::",
"D11",
",",
"Mips",
"::",
"D10",
",",
"Mips",
"::",
"R... |
LLVM | Hexagon | TD | next_suggestion | DSP | 16,821 | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rx32",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rd32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rd32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] |
GCC | ft32 | CPP | stmt_completion | MPU | 16,822 | [
"UNITS_PER_WORD",
")",
";"
] | [
"return",
"(",
"size",
"==",
"-",
"<NUM_LIT>",
"||",
"size",
">",
"<NUM_LIT>",
"*"
] |
LLVM | ARM | TD | next_suggestion | CPU | 16,823 | [
"}",
"]",
">",
";"
] | [
"return",
"cast",
"<",
"StoreSDNode",
">",
"(",
"N",
")",
"-",
">",
"getAlignment",
"(",
")",
"=",
"=",
"<NUM_LIT>",
";",
"}",
"]",
">",
";",
"def",
"hword_alignedload",
":",
"PatFrag",
"<",
"(",
"ops",
"node",
":",
"$",
"ptr",
")",
",",
"(",
"lo... |
LLVM | ARM64 | TD | stmt_completion | CPU | 16,824 | [
",",
"FPR8",
",",
"asm",
",",
"[",
"]",
">",
";"
] | [
"def",
"v1i8",
":",
"BaseSIMDThreeScalar",
"<",
"U",
",",
"<NUM_LIT>",
",",
"opc"
] |
LLVM | CSKY | TD | next_suggestion | CPU | 16,825 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"imm2",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"rx",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"imm2",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"sop",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"rx",
";",
"let",
"Inst",
"{... |
LLVM | R600 | CPP | stmt_completion | GPU | 16,826 | [
"(",
")",
")",
")",
"{"
] | [
"MachineFunctionPass",
"(",
"ID",
")",
",",
"TII",
"(",
"static_cast",
"<",
"const",
"AMDGPUInstrInfo",
"*",
">",
"(",
"tm",
".",
"getInstrInfo"
] |
GCC | avr | CPP | next_suggestion | MPU | 16,827 | [
"if",
"(",
"avr_io_address_p",
"(",
"x",
",",
"<NUM_LIT>",
")",
")",
"return",
"<NUM_LIT>",
";"
] | [
"static",
"int",
"avr_address_cost",
"(",
"rtx",
"x",
")",
"{",
"if",
"(",
"GET_CODE",
"(",
"x",
")",
"==",
"PLUS",
"&&",
"GET_CODE",
"(",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
")",
"==",
"CONST_INT",
"&&",
"(",
"REG_P",
"(",
"XEXP",
"(",
"x",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 16,828 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}"
] |
GCC | aarch64 | CPP | code_generation | CPU | 16,829 | [
"const",
"char",
"*",
"host_detect_local_cpu",
"(",
"int",
"argc",
",",
"const",
"char",
"*",
"*",
"argv",
")",
"{",
"const",
"char",
"*",
"res",
"=",
"NULL",
";",
"static",
"const",
"int",
"num_exts",
"=",
"ARRAY_SIZE",
"(",
"aarch64_extensions",
")",
"... | [
"This",
"will",
"be",
"called",
"by",
"the",
"spec",
"parser",
"in",
"gcc.cc",
"when",
"it",
"sees",
"a",
"%",
":",
"local_cpu_detect",
"(",
"args",
")",
"construct",
".",
"Currently",
"it",
"will",
"be",
"called",
"with",
"either",
"``",
"cpu",
"''",
... |
GCC | bfin | CPP | program_repair | DSP | 16,830 | [
"<FIXS>",
"single_move_for_cpymem",
"(",
"dst",
",",
"src",
",",
"HImode",
",",
"offset",
")",
";",
"<FIXE>"
] | [
"{",
"if",
"(",
"(",
"count",
"&",
"~",
"<NUM_LIT>",
")",
"==",
"<NUM_LIT>",
")",
"{",
"<BUGS>",
"single_move_for_movmem",
"(",
"dst",
",",
"src",
",",
"HImode",
",",
"offset",
")",
";",
"<BUGE>",
"offset",
"=",
"<NUM_LIT>",
";",
"}",
"else",
"if",
"... |
GCC | mips | MD | program_repair | CPU | 16,831 | [
"<FIXS>",
"(",
"clobber",
"(",
"match_scratch",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<FIXE>"
] | [
"(",
"sign_extend",
":",
"TI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"sign_extend",
":",
"TI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"const_int",
"<NUM_LIT... |
LLVM | MBlaze | CPP | stmt_completion | MPU | 16,832 | [
")",
";"
] | [
"void",
"MBlazeAsmPrinter",
"::",
"printMemOperand",
"(",
"const",
"MachineInstr",
"*",
"MI",
",",
"int",
"opNum",
",",
"raw_ostream",
"&",
"O",
",",
"const",
"char",
"*",
"Modifier",
")",
"{",
"printOperand",
"(",
"MI",
",",
"opNum",
"+",
"<NUM_LIT>",
","... |
LLVM | ARM | TD | stmt_completion | CPU | 16,833 | [
"(",
"Inst",
"(",
"VTI",
".",
"Vec",
"MQPR",
":",
"$",
"src",
")",
",",
"ARMVCCThen",
",",
"(",
"VTI",
".",
"Pred",
"VCCR",
":",
"$",
"pred",
")",
",",
"(",
"VTI",
".",
"Vec",
"MQPR",
":",
"$",
"inactive",
")",
")",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"VTI",
".",
"Vec",
"(",
"int_arm_mve_vrev_predicated",
"(",
"VTI",
".",
"Vec",
"MQPR",
":",
"$",
"src",
")",
",",
"revbits",
",",
"(",
"VTI",
".",
"Pred",
"VCCR",
":",
"$",
"pred",
")",
",",
"(",
"VTI",
".",
"Vec",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 16,834 | [
")",
"return",
"false",
";"
] | [
"SubregToRegMI",
"=",
"MovMI",
";",
"MovMI",
"=",
"MRI",
"->",
"getUniqueVRegDef",
"(",
"MovMI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
")",
";",
"if",
"(",
"!",
"MovMI",
")",
"return",
"false",
";",
"}",
"if",
"(",
"MovM... |
LLVM | Hexagon | TD | next_suggestion | DSP | 16,835 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"isCompare",
"=",
"<NUM_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 16,836 | [
"}"
] | [
"let",
"Defs",
"=",
"[",
"LC0",
",",
"SA0",
",",
"USR",
"]",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";",
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";",
"l... |
LLVM | Mips | CPP | next_suggestion | CPU | 16,837 | [
"Operands",
".",
"push_back",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"Expr",
",",
"S",
",",
"Parser",
".",
"getTok",
"(",
")",
".",
"getLoc",
"(",
")",
",",
"*",
"this",
")",
")",
";"
] | [
"case",
"AsmToken",
"::",
"Integer",
":",
"break",
";",
"}",
"const",
"MCExpr",
"*",
"Expr",
";",
"SMLoc",
"S",
"=",
"Parser",
".",
"getTok",
"(",
")",
".",
"getLoc",
"(",
")",
";",
"if",
"(",
"getParser",
"(",
")",
".",
"parseExpression",
"(",
"Ex... |
LLVM | AArch64 | TD | next_suggestion | CPU | 16,838 | [
"}"
] | [
"def",
"KryoWrite_4cyc_LS_X_X_X_320ln",
":",
"SchedWriteRes",
"<",
"[",
"KryoUnitLS",
",",
"KryoUnitX",
",",
"KryoUnitX",
",",
"KryoUnitX",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] |
LLVM | TPC | CPP | next_suggestion | Virtual ISA | 16,839 | [
"CopyRegWithDataType",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";"
] | [
"unsigned",
"DestSubReg",
"=",
"TRI",
".",
"getSubReg",
"(",
"DestReg",
",",
"SubReg",
")",
";",
"BuildMI",
"(",
"MBB",
",",
"I",
",",
"DL",
",",
"get",
"(",
"Opc",
")",
",",
"DestSubReg",
")",
".",
"addReg",
"(",
"SrcSubReg",
",",
"getKillRegState",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 16,840 | [
";"
] | [
"TS",
"->",
"emitDirectiveVariantPCS",
"(",
"CurrentFnSym",
")",
";",
"}",
"AsmPrinter",
"::",
"emitFunctionEntryLabel",
"(",
")",
";",
"if",
"(",
"TM",
".",
"getTargetTriple",
"(",
")",
".",
"isWindowsArm64EC",
"(",
")",
"&&",
"!",
"MF",
"->",
"getFunction"... |
GCC | arm | CPP | next_suggestion | CPU | 16,841 | [
"else",
"if",
"(",
"REG_P",
"(",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
")",
"&&",
"(",
"REGNO",
"(",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
")",
"==",
"FRAME_POINTER_REGNUM",
"||",
"REGNO",
"(",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
")",
... | [
"else",
"if",
"(",
"thumb1_base_register_rtx_p",
"(",
"x",
",",
"mode",
",",
"strict_p",
")",
")",
"return",
"<NUM_LIT>",
";",
"else",
"if",
"(",
"GET_MODE_SIZE",
"(",
"mode",
")",
">=",
"<NUM_LIT>",
"&&",
"CONSTANT_P",
"(",
"x",
")",
"&&",
"GET_CODE",
"... |
GCC | aarch64 | CPP | stmt_completion | CPU | 16,842 | [
"]",
",",
"_",
"_",
"b",
"[",
"<NUM_LIT>",
"]",
")",
"}",
";"
] | [
"return",
"(",
"uint64x1_t",
")",
"{",
"_",
"_",
"builtin_aarch64_usqadddi_uus",
"(",
"_",
"_",
"a",
"[",
"<NUM_LIT>"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 16,843 | [
",",
"Op2Info",
",",
"Opd1PropInfo",
",",
"Opd2PropInfo",
")",
";"
] | [
"assert",
"(",
"TLI",
"->",
"InstructionOpcodeToISD",
"(",
"Opcode",
")",
"&&",
"<STR_LIT>",
"Invalid opcode",
"<STR_LIT>",
")",
";",
"return",
"BaseT",
"::",
"getArithmeticInstrCost",
"(",
"Opcode",
",",
"Ty",
",",
"Op1Info"
] |
LLVM | AMDGPU | CPP | code_generation | GPU | 16,844 | [
"bool",
"AMDGPUPerfHint",
"::",
"runOnFunction",
"(",
"Function",
"&",
"F",
")",
"{",
"const",
"Module",
"&",
"M",
"=",
"*",
"F",
".",
"getParent",
"(",
")",
";",
"DL",
"=",
"&",
"M",
".",
"getDataLayout",
"(",
")",
";",
"if",
"(",
"F",
".",
"has... | [
"runOnFunction",
"-",
"Virtual",
"method",
"overriden",
"by",
"subclasses",
"to",
"do",
"the",
"per-function",
"processing",
"of",
"the",
"pass",
"."
] |
GCC | rs6000 | MD | stmt_completion | CPU | 16,845 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | Mips | CPP | program_repair | CPU | 16,846 | [
"<FIXS>",
"if",
"(",
"!",
"ByVal",
".",
"NumRegs",
")",
"<FIXE>",
"<FIXS>",
"for",
"(",
"unsigned",
"I",
"=",
"<NUM_LIT>",
";",
"I",
"ByVal",
".",
"NumRegs",
";",
"++",
"I",
")",
"{",
"unsigned",
"ArgReg",
"=",
"CC",
".",
"intArgRegs",
"(",
")",
"[... | [
"SDValue",
"FIN",
"=",
"DAG",
".",
"getFrameIndex",
"(",
"FI",
",",
"PtrTy",
")",
";",
"InVals",
".",
"push_back",
"(",
"FIN",
")",
";",
"<BUGS>",
"if",
"(",
"!",
"NumRegs",
")",
"<BUGE>",
"return",
";",
"MVT",
"RegTy",
"=",
"MVT",
"::",
"getIntegerV... |
LLVM | X86 | CPP | next_suggestion | CPU | 16,847 | [
"assert",
"(",
"(",
"!",
"VT",
".",
"is512BitVector",
"(",
")",
"||",
"Subtarget",
".",
"hasBWI",
"(",
")",
")",
"&&",
"<STR_LIT>",
"<NUM_LIT>",
"<STR_LIT>",
")",
";"
] | [
"int",
"LaneIdx",
"=",
"(",
"Mask",
"[",
"l",
"+",
"i",
"]",
"%",
"NumElts",
")",
"-",
"l",
";",
"if",
"(",
"LaneIdx",
"<",
"<NUM_LIT>",
"||",
"LaneIdx",
">=",
"NumLaneElts",
")",
"return",
"SDValue",
"(",
")",
";",
"int",
"StartIdx",
"=",
"i",
"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 16,848 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewVal... |
GCC | mips | CPP | code_generation | CPU | 16,849 | [
"static",
"void",
"mips_avoid_hazard",
"(",
"rtx_insn",
"*",
"after",
",",
"rtx_insn",
"*",
"insn",
",",
"int",
"*",
"hilo_delay",
",",
"rtx",
"*",
"delayed_reg",
",",
"rtx",
"lo_reg",
",",
"bool",
"*",
"fs_delay",
")",
"{",
"rtx",
"pattern",
",",
"set",... | [
"Subroutine",
"of",
"mips_reorg",
".",
"If",
"there",
"is",
"a",
"hazard",
"between",
"INSN",
"and",
"a",
"previous",
"instruction",
",",
"avoid",
"it",
"by",
"inserting",
"nops",
"after",
"instruction",
"AFTER",
".",
"*",
"DELAYED_REG",
"and",
"*",
"HILO_DE... |
GCC | rs6000 | CPP | stmt_completion | CPU | 16,850 | [
"fndecl",
";"
] | [
"suffix",
"=",
"<STR_LIT>",
"<NUM_LIT>",
"<STR_LIT>",
";",
"}",
"else",
"return",
"NULL_TREE",
";",
"if",
"(",
"!",
"bdecl",
")",
"return",
"NULL_TREE",
";",
"break",
";",
"default",
":",
"return",
"NULL_TREE",
";",
"}",
"gcc_assert",
"(",
"suffix",
"!=",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 16,851 | [
"}"
] | [
"def",
"movimm64_shift",
":",
"Operand",
"<",
"i32",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"ParserMatchClass",
"=",
"MovImm64ShifterOperand",
";"
] |
LLVM | R600 | CPP | code_generation | GPU | 16,852 | [
"SDNode",
"*",
"SITargetLowering",
"::",
"legalizeOperands",
"(",
"MachineSDNode",
"*",
"Node",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"int",
"Opcode",
"=",
"Node",
"->",
"getMachineOpcode",
"(",
")",
";",
"const",
"SIInstrInfo",
"*",
"TII",
"="... | [
"Legalize",
"all",
"operands",
"in",
"this",
"instruction",
"."
] |
GCC | ia64 | MD | next_suggestion | CPU | 16,853 | [
"(",
"float_truncate",
":",
"SDX_F",
"(",
"match_operand",
":",
"RF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SDX_F",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | rs6000 | CPP | next_suggestion | CPU | 16,854 | [
"sym",
"=",
"savres_routine_syms",
"[",
"regno",
"-",
"FIRST_SAVRES_REGISTER",
"]",
"[",
"select",
"]",
"=",
"gen_rtx_SYMBOL_REF",
"(",
"Pmode",
",",
"ggc_strdup",
"(",
"name",
")",
")",
";"
] | [
"gcc_assert",
"(",
"FIRST_SAVRES_REGISTER",
"<=",
"regno",
"&&",
"regno",
"<=",
"LAST_SAVRES_REGISTER",
"&&",
"select",
">=",
"<NUM_LIT>",
"&&",
"select",
"<=",
"<NUM_LIT>",
")",
";",
"sym",
"=",
"savres_routine_syms",
"[",
"regno",
"-",
"FIRST_SAVRES_REGISTER",
"... |
GCC | i386 | MD | next_suggestion | CPU | 16,855 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"VI8_AVX512VL",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"vec_merge",
":",
"VI8_AVX512VL",
"(",
"unspec",
":",
"VI8_AVX512VL",
"[",
"(",
"match_operand",
":",
"VI8_AVX512VL",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>"... |
GCC | sparc | MD | next_suggestion | CPU | 16,856 | [
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]"
] |
GCC | nds32 | CPP | next_suggestion | CPU | 16,857 | [
"if",
"(",
"GET_CODE",
"(",
"PATTERN",
"(",
"consumer",
")",
")",
"==",
"SET",
")",
"use_rtx",
"=",
"SET_SRC",
"(",
"PATTERN",
"(",
"consumer",
")",
")",
";"
] | [
"case",
"TYPE_MAC",
":",
"use_rtx",
"=",
"extract_mac_non_acc_rtx",
"(",
"consumer",
")",
";",
"break",
";",
"case",
"TYPE_DIV",
":",
"if",
"(",
"divmod_p",
"(",
"consumer",
")",
")",
"use_rtx",
"=",
"SET_SRC",
"(",
"parallel_element",
"(",
"consumer",
",",
... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 16,858 | [
"<STR_LIT>",
",",
"<STR_LIT>",
"hexagonv62",
"<STR_LIT>",
",",
"<STR_LIT>",
"hexagonv65",
"<STR_LIT>",
",",
"}",
";"
] | [
"std",
"::",
"vector",
"<",
"std",
"::",
"string",
">",
"table",
"{",
"<STR_LIT>",
"hexagonv4",
"<STR_LIT>",
",",
"<STR_LIT>",
"hexagonv5",
"<STR_LIT>",
",",
"<STR_LIT>",
"hexagonv55",
"<STR_LIT>",
",",
"<STR_LIT>",
"hexagonv60"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 16,859 | [
"let",
"isTaken",
"=",
"Inst",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"def",
"J4_cmpeqi_tp0_jump_t",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"GeneralSubRegs",
":",
"$",
"Rs16",
",",
"u5_0Imm",
":",
"$",
"II",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_3d495a39",
",",
"TypeCJ",
">",
"... |
LLVM | AArch64 | CPP | code_generation | CPU | 16,860 | [
"SDValue",
"AArch64TargetLowering",
"::",
"getSqrtEstimate",
"(",
"SDValue",
"Operand",
",",
"SelectionDAG",
"&",
"DAG",
",",
"int",
"Enabled",
",",
"int",
"&",
"ExtraSteps",
",",
"bool",
"&",
"UseOneConst",
",",
"bool",
"Reciprocal",
")",
"const",
"{",
"if",
... | [
"Hooks",
"for",
"building",
"estimates",
"in",
"place",
"of",
"slower",
"divisions",
"and",
"square",
"roots",
"."
] |
LLVM | Mips | TD | next_suggestion | CPU | 16,861 | [
"list",
"<",
"dag",
">",
"Pattern",
"=",
"[",
"(",
"set",
"ROWD",
":",
"$",
"wd",
",",
"(",
"OpNode",
"ROWS",
":",
"$",
"ws",
",",
"SplatImm",
":",
"$",
"imm",
")",
")",
"]",
";"
] | [
"dag",
"InOperandList",
"=",
"(",
"ins",
"ROWS",
":",
"$",
"ws",
",",
"SplatImm",
".",
"OpClass",
":",
"$",
"imm",
")",
";",
"string",
"AsmString",
"=",
"!",
"strconcat",
"(",
"instr_asm",
",",
"<STR_LIT>",
")",
";"
] |
LLVM | AMDGPU | CPP | code_generation | GPU | 16,862 | [
"static",
"int",
"getRegClass",
"(",
"RegisterKind",
"Is",
",",
"unsigned",
"RegWidth",
")",
"{",
"if",
"(",
"Is",
"==",
"IS_VGPR",
")",
"{",
"switch",
"(",
"RegWidth",
")",
"{",
"default",
":",
"return",
"-",
"<NUM_LIT>",
";",
"case",
"<NUM_LIT>",
":",
... | [
"Given",
"a",
"machine",
"instruction",
"descriptor",
",",
"returns",
"the",
"register",
"class",
"constraint",
"for",
"OpNum",
",",
"or",
"NULL",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 16,863 | [
"let",
"opExtentAlign",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"J2_loop1r",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"b30_2Imm",
":",
"$",
"Ii",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_df3319ed",
",",
"TypeCR",
">",
",",
"Enc_864a5a",
"{",
"let",
"Inst",
"{",
"<NUM... |
LLVM | ARM | CPP | program_repair | CPU | 16,864 | [
"<FIXS>",
"case",
"macho",
"::",
"RIT_ARM_Branch24Bit",
":",
"<FIXE>",
"<FIXS>",
"case",
"macho",
"::",
"RIT_ARM_ThumbBranch22Bit",
":",
"<FIXE>"
] | [
"switch",
"(",
"RelocType",
")",
"{",
"default",
":",
"return",
"false",
";",
"<BUGS>",
"case",
"MachO",
"::",
"ARM_RELOC_BR24",
":",
"<BUGE>",
"Value",
"-=",
"<NUM_LIT>",
";",
"Range",
"=",
"<NUM_LIT>",
";",
"break",
";",
"<BUGS>",
"case",
"MachO",
"::",
... |
GCC | arm | MD | next_suggestion | CPU | 16,865 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 16,866 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"M",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"offset",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",... |
GCC | m68k | MD | next_suggestion | MPU | 16,867 | [
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"mult",
":",
"SI",
"(",
"sign_extend",
":",
"SI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"sign_extend",
":",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 16,868 | [
"InstrItinClass",
";"
] | [
"def",
"tc_7a91e76a",
":"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 16,869 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Pg",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"m",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"imm",
"{",
"<NUM_L... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 16,870 | [
",",
"false",
",",
"true",
")",
";"
] | [
"void",
"cvtMubufLds",
"(",
"MCInst",
"&",
"Inst",
",",
"const",
"OperandVector",
"&",
"Operands",
")",
"{",
"cvtMubufImpl",
"(",
"Inst",
",",
"Operands",
",",
"false"
] |
LLVM | WebAssembly | CPP | program_repair | Virtual ISA | 16,871 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"MI",
".",
"getOpcode",
"(",
")",
"==",
"WebAssembly",
"::",
"END_TRY",
"||",
"MI",
".",
"getOpcode",
"(",
")",
"==",
"WebAssembly",
"::",
"END_TRY_TABLE",
")",
"<FIXE>"
] | [
"}",
"#",
"ifndef",
"NDEBUG",
"<BUGS>",
"<BUGE>",
"if",
"(",
"MI",
".",
"getOpcode",
"(",
")",
"==",
"WebAssembly",
"::",
"END_BLOCK",
"||",
"MI",
".",
"getOpcode",
"(",
")",
"==",
"WebAssembly",
"::",
"END_LOOP",
"||",
"<BUGS>",
"MI",
".",
"getOpcode",
... |
GCC | mmix | CPP | program_repair | CPU | 16,872 | [
"<FIXS>",
"if",
"(",
"insn_const_int_ok_for_constraint",
"(",
"offset",
",",
"CONSTRAINT_L",
")",
")",
"<FIXE>"
] | [
"{",
"<BUGS>",
"if",
"(",
"CONST_OK_FOR_LETTER_P",
"(",
"offset",
",",
"'",
"L",
"'",
")",
")",
"<BUGE>",
"emit_insn",
"(",
"gen_adddi3",
"(",
"stack_pointer_rtx",
",",
"stack_pointer_rtx",
",",
"GEN_INT",
"(",
"offset",
")",
")",
")",
";"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 16,873 | [
"{"
] | [
"std",
"::",
"string",
"Prefix",
";",
"unsigned",
"long",
"long",
"Reg",
";",
"std",
"::",
"pair",
"<",
"bool",
",",
"bool",
">",
"R",
"=",
"parsePhysicalReg",
"(",
"C",
",",
"Prefix",
",",
"Reg",
")",
";",
"if",
"(",
"!",
"R",
".",
"first",
")",... |
LLVM | SystemZ | CPP | next_suggestion | CPU | 16,874 | [
"else",
"{"
] | [
"OperandMatchResultTy",
"SystemZAsmParser",
"::",
"parsePCRel",
"(",
"OperandVector",
"&",
"Operands",
",",
"int64_t",
"MinVal",
",",
"int64_t",
"MaxVal",
",",
"bool",
"AllowTLS",
")",
"{",
"MCContext",
"&",
"Ctx",
"=",
"getContext",
"(",
")",
";",
"MCStreamer",... |
LLVM | TMS320C64X | CPP | code_generation | VLIW | 16,875 | [
"unsigned",
"int",
"TMS320C64XRegisterInfo",
"::",
"getSubReg",
"(",
"unsigned",
"int",
",",
"unsigned",
"int",
")",
"const",
"{",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unimplemented function getSubReg\\n",
"<STR_LIT>",
")",
";",
"}"
] | [
"Returns",
"the",
"physical",
"register",
"number",
"of",
"sub-register",
"``",
"Index",
"''",
"for",
"physical",
"register",
"RegNo",
"."
] |
GCC | sparc | CPP | program_repair | CPU | 16,876 | [
"<FIXS>",
"emit_save_register_window",
"(",
"rtx",
"increment",
")",
"<FIXE>",
"<FIXS>",
"rtx",
"insn",
";",
"insn",
"=",
"emit_insn",
"(",
"gen_save_register_window_1",
"(",
"increment",
")",
")",
";",
"RTX_FRAME_RELATED_P",
"(",
"insn",
")",
"=",
"<NUM_LIT>",
... | [
"static",
"rtx",
"<BUGS>",
"gen_save_register_window",
"(",
"rtx",
"increment",
")",
"<BUGE>",
"{",
"<BUGS>",
"if",
"(",
"TARGET_ARCH64",
")",
"return",
"gen_save_register_windowdi",
"(",
"increment",
")",
";",
"elsereturn",
"gen_save_register_windowsi",
"(",
"increme... |
GCC | m32c | MD | next_suggestion | MPU | 16,877 | [
"(",
"minus",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | SystemZ | TD | next_suggestion | CPU | 16,878 | [
"bit",
"CCMaskFirst",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Namespace",
"=",
"<STR_LIT>",
";",
"dag",
"OutOperandList",
"=",
"outs",
";",
"dag",
"InOperandList",
"=",
"ins",
";",
"let",
"Size",
"=",
"size",
";",
"let",
"Pattern",
"=",
"pattern",
";",
"let",
"AsmString",
"=",
"asmstr",
";",
"let",
"hasSide... |
GCC | rs6000 | MD | next_suggestion | CPU | 16,879 | [
"rtx",
"dest",
"=",
"operands",
"[",
"<NUM_LIT>",
"]"
] | [
"(",
"unspec",
":",
"FMOVE64X",
"[",
"(",
"match_operand",
":",
"FMOVE64X",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_P8V_RELOAD_FROM_GPR",
")",
")",
"(",
"clobber",
"(",
"match_operand",
":",
"IF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",... |
GCC | rs6000 | MD | program_repair | CPU | 16,880 | [
"<FIXS>",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"SI",
"CA_REGNO",
")",
")",
"]",
"<FIXE>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"sign_extend",
":",
"DI",
"(",
"ashiftrt",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"match_operan... |
LLVM | X86 | TD | stmt_completion | CPU | 16,881 | [
"src2",
",",
"VR128",
")",
")",
")",
")",
",",
"FR32",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"f32",
"(",
"X86fxor",
"FR32",
":",
"$",
"src1",
",",
"FR32",
":",
"$",
"src2",
")",
")",
",",
"(",
"COPY_TO_REGCLASS",
"(",
"v4f32",
"(",
"XORPSrr",
"(",
"v4f32",
"(",
"COPY_TO_REGCLASS",
"FR32",
":",
"$",
"src1",
",",... |
GCC | i386 | MD | stmt_completion | CPU | 16,882 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | X86 | TD | stmt_completion | CPU | 16,883 | [
",",
"Sched",
"<",
"[",
"SchedWriteVecMoveLSNT",
".",
"YMM",
".",
"MR",
"]",
">",
";"
] | [
"def",
"VMOVNTDQYmr",
":",
"VPDI",
"<",
"<NUM_LIT>",
",",
"MRMDestMem",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"i256mem",
":",
"$",
"dst",
",",
"VR256",
":",
"$",
"src",
")",
",",
"<STR_LIT>",
",",
"[",
"(",
"alignednontemporalstore",
"(",
"v4i64",
... |
LLVM | XCore | CPP | program_repair | MPU | 16,884 | [
"<FIXS>",
"BuildMI",
"(",
"MBB",
",",
"I",
",",
"DL",
",",
"get",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
",",
"DestReg",
")",
".",
"addImm",
"(",
"<NUM_LIT>",
")",
";",
"<FIXE>",
"<FIXS>",
"BuildMI",
"(",
"MBB",
",",
"I",
",",
"DL",
",",
"get",
... | [
"if",
"(",
"SrcRC",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"&&",
"SrcReg",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"&&",
"DestRC",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"{",
"<BUGS>",
"BuildMI",
"(",
"MBB",
",",
"I",
",",
"get",
"(",
"<STR_LIT>",
"::",... |
LLVM | X86 | CPP | stmt_completion | CPU | 16,885 | [
")",
")",
"{"
] | [
"SDLoc",
"DL",
"(",
"N",
")",
";",
"if",
"(",
"!",
"DCI",
".",
"isBeforeLegalizeOps",
"(",
")",
"&&",
"N0",
".",
"getOpcode",
"(",
")",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"{",
"SDValue",
"Setcc",
"=",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
... |
LLVM | ARM64 | TD | stmt_completion | CPU | 16,886 | [
"=",
"LogicalImm64Operand",
";"
] | [
"return",
"ARM64_AM",
":",
":",
"isLogicalImmediate",
"(",
"N",
"-",
">",
"getZExtValue",
"(",
")",
",",
"<NUM_LIT>",
")",
";",
"}",
"]",
",",
"logical_imm64_XFORM",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"ParserMatchClass"
] |
GCC | m68k | CPP | next_suggestion | MPU | 16,887 | [
"else",
"flags_operand2",
"=",
"operands",
"[",
"<NUM_LIT>",
"]",
";"
] | [
"flags_operand1",
"=",
"side_effects_p",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"?",
"NULL_RTX",
":",
"operands",
"[",
"<NUM_LIT>",
"]",
";",
"if",
"(",
"side_effects_p",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"||",
"modified_in_p",
"(",
"operand... |
LLVM | Hexagon | TD | next_suggestion | DSP | 16,888 | [
"let",
"opExtentAlign",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P0",
"]",
";",
"let",
"Defs",
"=",
"[",
"P0",
",",
"PC",
"]",
";",
"let",
"isTaken",
"=",
"Inst... |
GCC | stormy16 | CPP | code_generation | CPU | 16,889 | [
"char",
"*",
"xstormy16_output_cbranch_hi",
"(",
"rtx",
"op",
",",
"const",
"char",
"*",
"label",
",",
"int",
"reversed",
",",
"rtx_insn",
"*",
"insn",
")",
"{",
"static",
"char",
"string",
"[",
"<NUM_LIT>",
"]",
";",
"int",
"need_longbranch",
"=",
"(",
... | [
"Return",
"the",
"string",
"to",
"output",
"a",
"conditional",
"branch",
"to",
"LABEL",
",",
"which",
"is",
"the",
"operand",
"number",
"of",
"the",
"label",
".",
"OP",
"is",
"the",
"conditional",
"expression",
",",
"or",
"NULL",
"for",
"branch-always",
".... |
GCC | i386 | CPP | stmt_completion | CPU | 16,890 | [
"_",
"v16qi",
")",
"_",
"_",
"W",
",",
"(",
"_",
"_",
"mmask16",
")",
"_",
"_",
"U",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m128i",
")",
"_",
"_",
"builtin_ia32_psubb128_mask",
"(",
"(",
"_",
"_",
"v16qi",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v16qi",
")",
"_",
"_",
"B",
",",
"(",
"_"
] |
LLVM | FISC | CPP | next_suggestion | CPU | 16,891 | [
"BB",
"=",
"Copy1MBB",
";"
] | [
"const",
"TargetInstrInfo",
"&",
"TII",
"=",
"*",
"BB",
"->",
"getParent",
"(",
")",
"->",
"getSubtarget",
"(",
")",
".",
"getInstrInfo",
"(",
")",
";",
"DebugLoc",
"DL",
"=",
"MI",
"->",
"getDebugLoc",
"(",
")",
";",
"assert",
"(",
"MI",
"->",
"getO... |
LLVM | SIC | CPP | next_suggestion | CPU | 16,892 | [
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unhandled ABI",
"<STR_LIT>",
")",
";"
] | [
"if",
"(",
"IsO32",
"(",
")",
")",
"return",
"makeArrayRef",
"(",
"O32IntRegs",
")",
";",
"if",
"(",
"IsS32",
"(",
")",
")",
"return",
"makeArrayRef",
"(",
"S32IntRegs",
")",
";"
] |
GCC | m32c | CPP | next_suggestion | MPU | 16,893 | [
"}"
] | [
"rtx",
"m32c_incoming_return_addr_rtx",
"(",
"void",
")",
"{",
"return",
"gen_rtx_MEM",
"(",
"PSImode",
",",
"gen_rtx_REG",
"(",
"PSImode",
",",
"SP_REGNO",
")",
")",
";"
] |
GCC | i386 | CPP | next_suggestion | CPU | 16,894 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"unsigned",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_cvtsd_u32",
"(",
"_",
"_",
"m128d",
"_",
"_",
"A",
")",
"{",
... |
LLVM | Mips | CPP | next_suggestion | CPU | 16,895 | [
"if",
"(",
"!",
"isABI_O32",
"(",
")",
"&&",
"!",
"useOddSPReg",
"(",
")",
"!=",
"<NUM_LIT>",
")",
"report_fatal_error",
"(",
"<STR_LIT>",
"-mno-odd-spreg requires the O32 ABI",
"<STR_LIT>",
")",
";"
] | [
"MCAsmParserExtension",
"::",
"Initialize",
"(",
"parser",
")",
";",
"parser",
".",
"addAliasForDirective",
"(",
"<STR_LIT>",
".asciiz",
"<STR_LIT>",
",",
"<STR_LIT>",
".asciz",
"<STR_LIT>",
")",
";",
"setAvailableFeatures",
"(",
"ComputeAvailableFeatures",
"(",
"STI"... |
GCC | sh | MD | program_repair | CPU | 16,896 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>",
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"mem",
":",
"SF",
"(",
"post_inc",
":",
"SI",
"(",
"reg",
":",
"SI",
"SP_REG",
")",
")",
")",
")",
"(",
"use",
"(",
"reg",
":",
"PSI",
"FPSCR_REG",
")",
")",
"(",
"clobber",
"(",
"scratch",
":",
"SI",
")",
")",
"]",
")",
"]",
"<BUGS>",
... |
GCC | mips | MD | program_repair | CPU | 16,897 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"unspec",
":",
"SI",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_ADDQH_W",
")",
")",
"]",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"<... |
GCC | fr30 | MD | stmt_completion | DSP | 16,898 | [
")",
"]"
] | [
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | ARM | TD | next_suggestion | CPU | 16,899 | [
"}"
] | [
"let",
"ParserMatchClass",
"=",
"!",
"cast",
"<",
"AsmOperandClass",
">",
"(",
"<STR_LIT>",
"#",
"shift",
"#",
"<STR_LIT>",
")",
";",
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
"#",
"shift",
"#",
"<STR_LIT>",
";",
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"r... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.