Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
avr
MD
next_suggestion
MPU
17,000
[ "(", "clobber", "(", "reg", ":", "CC", "REG_CC", ")", ")", "]" ]
[ "(", "and", ":", "QISI", "(", "any_shift", ":", "QISI", "(", "match_operand", ":", "QISI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "QISI", "<NUM_...
GCC
gcn
CPP
code_generation
GPU
17,001
[ "static", "void", "run", "(", "uint64_t", "kernel", ",", "void", "*", "kernargs", ")", "{", "hsa_signal_t", "signal", ";", "XHSA", "(", "hsa_fns", ".", "hsa_signal_create_fn", "(", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "NULL", ",", "&", "signal", ")", ",", ...
[ "Execute", "an", "already-loaded", "kernel", "on", "the", "device", "." ]
LLVM
Z80
CPP
stmt_completion
MPU
17,002
[ "{" ]
[ "if", "(", "MI", "!=", "MBB", ".", "end", "(", ")", ")", "dl", "=", "MI", "->", "getDebugLoc", "(", ")", ";", "if", "(", "RC", "==", "&", "Z80", "::", "GR8RegClass", ")", "{", "BuildMI", "(", "MBB", ",", "MI", ",", "dl", ",", "get", "(", "Z...
GCC
xtensa
CPP
code_generation
MPU
17,003
[ "static", "int", "xtensa_memory_move_cost", "(", "machine_mode", "mode", "ATTRIBUTE_UNUSED", ",", "reg_class_t", "rclass", "ATTRIBUTE_UNUSED", ",", "bool", "in", "ATTRIBUTE_UNUSED", ")", "{", "return", "<NUM_LIT>", ";", "}" ]
[ "Worker", "function", "for", "TARGET_MEMORY_MOVE_COST", "." ]
GCC
rs6000
CPP
next_suggestion
CPU
17,004
[ "_", "_", "vf1", "=", "(", "_", "_", "vector", "float", ")", "vec_ctf", "(", "_", "_", "vi4", ",", "<NUM_LIT>", ")", ";" ]
[ "_", "_", "vs8", "=", "(", "_", "_", "vector", "signed", "short", ")", "(", "_", "_", "vector", "unsigned", "long", "long", ")", "{", "_", "_", "A", ",", "_", "_", "A", "}", ";", "_", "_", "vi4", "=", "vec_vupklsh", "(", "_", "_", "vs8", ")...
LLVM
Hexagon
TD
next_suggestion
DSP
17,005
[ "bits", "<", "<NUM_LIT>", ">", "II", ";" ]
[ "class", "Enc_6185fe", ":", "OpcodeHexagon", "{", "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>"...
LLVM
ARM
CPP
next_suggestion
CPU
17,006
[ "}" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<", "NumElts", ";", "i", "++", ")", "Mask", ".", "push_back", "(", "Builder", ".", "getInt32", "(", "Start", "+", "i", ")", ")", ";", "return", "ConstantVector", "::", "get", "(", "Mask", ")...
GCC
i386
MD
stmt_completion
CPU
17,007
[ "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "VF_128_256", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_PCMP", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<ST...
LLVM
Hexagon
CPP
stmt_completion
DSP
17,008
[ ")", ";" ]
[ "MCSection", "*", "HexagonTargetObjectFile", "::", "SelectSectionForGlobal", "(", "const", "GlobalObject", "*", "GO", ",", "SectionKind", "Kind", ",", "const", "TargetMachine", "&", "TM", ")", "const", "{", "TRACE", "(", "<STR_LIT>", "[SelectSectionForGlobal] GO(", ...
GCC
m68k
MD
next_suggestion
MPU
17,009
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "and", "(", "and", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "("...
LLVM
WebAssembly
CPP
program_repair
Virtual ISA
17,010
[ "<FIXS>", "WASM_LOAD_STORE", "(", "LOAD64_SPLAT", ")", "<FIXE>" ]
[ "WASM_LOAD_STORE", "(", "ATOMIC_RMW_XCHG_I64", ")", "WASM_LOAD_STORE", "(", "ATOMIC_RMW_CMPXCHG_I64", ")", "WASM_LOAD_STORE", "(", "MEMORY_ATOMIC_WAIT64", ")", "<BUGS>", "WASM_LOAD_STORE", "(", "LOAD_SPLAT_v64x2", ")", "<BUGE>", "WASM_LOAD_STORE", "(", "LOAD_EXTEND_S_v8i16", ...
LLVM
TPC
CPP
stmt_completion
Virtual ISA
17,011
[ "InstrNum", ";" ]
[ "MachineBasicBlock", "::", "iterator", "EndBB", "=", "MBB", ".", "end", "(", ")", ";", "unsigned", "InstrNum", "=", "<NUM_LIT>", ";", "MachineLoop", "*", "L", "=", "MLI", "->", "getLoopFor", "(", "&", "MBB", ")", ";", "if", "(", "!", "L", ")", "retur...
LLVM
Hexagon
TD
next_suggestion
DSP
17,012
[ "}" ]
[ "def", "G4_tfrgcrr", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "GuestRegs", ":", "$", "Gs32", ")", ",", "<STR_LIT>", ",", "tc_0d8f5752", ",", "TypeCR", ">", ",", "Enc_44271f", "{", "let", "Inst", "{", "<NUM_LI...
GCC
i386
MD
next_suggestion
CPU
17,013
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "SWI48", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "any_fix", ":", "SWI48", "(", "match_operand", ":", "HF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
ARM
TD
stmt_completion
CPU
17,014
[ ";" ]
[ "def", "_fixed", ":", "NLdSt", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "op7_4", ",", "(", "outs", "GPR", ":", "$", "wb", ")", ",", "(", "ins", "AddrMode", ":", "$", "Rn", ",", "VecListDPair", ":", "$", "Vd", ")", ",", "IIC_VLD1x2...
LLVM
MSP430
TD
stmt_completion
MPU
17,015
[ ">", ";" ]
[ "def", "MSP430callseq_end", ":", "SDNode", "<", "<STR_LIT>", ",", "SDT_MSP430CallSeqEnd", ",", "[", "SDNPHasChain", ",", "SDNPOptInGlue", ",", "SDNPOutGlue", "]" ]
LLVM
ARM
CPP
program_repair
CPU
17,016
[ "<FIXS>", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ",", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "dl", ",", "MVT", "::", "i32", ")", ")", ";", "<FIXE>" ]
[ "ARMTargetLowering", "::", "LowerEH_SJLJ_LONGJMP", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "SDLoc", "dl", "(", "Op", ")", ";", "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "MVT", ...
GCC
i386
MD
next_suggestion
CPU
17,017
[ "(", "const_int", "<NUM_LIT>", ")", ")" ]
[ "(", "ior", ":", "SI", "(", "ashift", ":", "SI", "(", "zero_extend", ":", "SI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
sparc
MD
next_suggestion
CPU
17,018
[ "}" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>", "{", "if", "(", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", "=", "=", "CONST_INT", ")", "operands", "[", "<NUM_LIT>", "]", "=", "...
LLVM
AMDGPU
CPP
next_suggestion
GPU
17,019
[ "}" ]
[ "lowerOperand", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ",", "Dest", ")", ";", "lowerOperand", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ",", "Src", ")", ";", "OutMI", ".", "addOperand", "(", "Dest", ")", ";", "OutMI", ".", ...
LLVM
AMDGPU
CPP
program_repair
GPU
17,020
[ "<FIXS>", "PseudoSourceValue", "(", "PseudoSourceValue", "::", "TargetCustom", ")", "{", "}", "<FIXE>" ]
[ "class", "AMDGPUBufferPseudoSourceValue", ":", "public", "PseudoSourceValue", "{", "public", ":", "explicit", "AMDGPUBufferPseudoSourceValue", "(", ")", ":", "<BUGS>", "PseudoSourceValue", "(", "PseudoSourceValue", "::", "TargetCustom", ")", "{", "}", "<BUGE>", "bool", ...
LLVM
MSP430
CPP
next_suggestion
MPU
17,021
[ "}" ]
[ "int", "ReturnAddrIndex", "=", "FuncInfo", "->", "getRAIndex", "(", ")", ";", "if", "(", "ReturnAddrIndex", "==", "<NUM_LIT>", ")", "{", "uint64_t", "SlotSize", "=", "TD", "->", "getPointerSize", "(", "<NUM_LIT>", ")", ";", "ReturnAddrIndex", "=", "MF", ".",...
LLVM
Videocore
CPP
code_generation
DSP
17,022
[ "void", "addExpr", "(", "MCInst", "&", "Inst", ",", "const", "MCExpr", "*", "Expr", ")", "const", "{", "if", "(", "Expr", "==", "<NUM_LIT>", ")", "Inst", ".", "addOperand", "(", "MCOperand", "::", "CreateImm", "(", "<NUM_LIT>", ")", ")", ";", "else", ...
[ "Add", "a", "new", "MCExpr", "operand", "." ]
LLVM
PowerPC
CPP
stmt_completion
CPU
17,023
[ ";" ]
[ "switch", "(", "cast", "<", "ConstantSDNode", ">", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", "->", "getZExtValue", "(", ")", ")", "{", "default", ":", "case", "<NUM_LIT>", ":", "BitNo", "=", "<NUM_LIT>", ";", "InvertBit", "=", "false", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
17,024
[ "}" ]
[ "Src", "=", "In", ";", "SrcMods", "=", "CurDAG", "->", "getTargetConstant", "(", "<NUM_LIT>", ",", "SDLoc", "(", "In", ")", ",", "MVT", "::", "i32", ")", ";", "return", "true", ";" ]
LLVM
PowerPC
TD
program_repair
CPU
17,025
[ "<FIXS>", "<STR_LIT>", ",", "IIC_SprMFSPR", ">", ",", "<FIXE>", "<FIXS>", "<STR_LIT>", ",", "IIC_SprMTSPR", ">", ",", "<FIXE>", "<FIXS>", "<STR_LIT>", ",", "IIC_SprMTSPR", ">", ",", "<FIXE>", "<FIXS>", "<STR_LIT>", ",", "IIC_SprMFTB", ">", ",", "<FIXE>" ]
[ "let", "Uses", "=", "[", "CTR8", "]", "in", "{", "def", "MFCTR8", ":", "XFXForm_1_ext", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "g8rc", ":", "$", "rT", ")", ",", "(", "ins", ")", ",", "<BUGS>", "<STR_LIT>", ",", "SprMFSPR",...
LLVM
ARM
TD
next_suggestion
CPU
17,026
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "iflags", ";" ]
[ "bit", "imod", ";", "bits", "<", "<NUM_LIT>", ">", "iflags", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "imod", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
i386
CPP
stmt_completion
CPU
17,027
[ "_", "mm_setzero_ps", "(", ")", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m128", ")", "_", "_", "builtin_ia32_loadups128_mask", "(", "(", "_", "_", "v4sf", "*", ")", "_", "_", "P", ",", "(", "_", "_", "v4sf", ")" ]
LLVM
AArch64
TD
next_suggestion
CPU
17,028
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "MRm", ";" ]
[ "def", "FMULXddv_2D", ":", "NeonI_ScalarXIndexedElemArith", "<", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "FPR64", ",", "FPR64", ",", "VPR128", ",", "neon_uimm1_bare", ">", "{", "let", "Inst", ...
LLVM
AArch64
CPP
next_suggestion
CPU
17,029
[ "Op", "->", "VectorList", ".", "NumElements", "=", "NumElements", ";" ]
[ "AArch64Operand", "*", "Op", "=", "new", "AArch64Operand", "(", "k_VectorList", ",", "Ctx", ")", ";", "Op", "->", "VectorList", ".", "RegNum", "=", "RegNum", ";", "Op", "->", "VectorList", ".", "Count", "=", "Count", ";" ]
GCC
i386
CPP
next_suggestion
CPU
17,030
[ "vperm", "=", "force_reg", "(", "V32QImode", ",", "vperm", ")", ";" ]
[ "if", "(", "d", "->", "testing_p", ")", "return", "true", ";", "nelt", "=", "d", "->", "nelt", ";", "eltsz", "=", "GET_MODE_UNIT_SIZE", "(", "d", "->", "vmode", ")", ";", "m128", "=", "GEN_INT", "(", "-", "<NUM_LIT>", ")", ";", "for", "(", "i", "...
LLVM
Mips
CPP
stmt_completion
CPU
17,031
[ "const", "{" ]
[ "MVT", "MipsTargetLowering", "::", "getSetCCResultType", "(", "MVT", "VT", ")" ]
GCC
alpha
CPP
stmt_completion
MPU
17,032
[ "<NUM_LIT>", ";" ]
[ "}", "subtarget", "=", "target", "=", "dest", ";", "if", "(", "mode", "!=", "DImode", ")", "{", "target", "=", "gen_lowpart", "(", "DImode", ",", "dest", ")", ";", "if", "(", "!", "no_new_pseudos", ")", "subtarget", "=", "gen_reg_rtx", "(", "DImode", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
17,033
[ "if", "(", "STM", ".", "debuggerEmitPrologue", "(", ")", ")", "{" ]
[ "if", "(", "MFI", "->", "hasDispatchPtr", "(", ")", ")", "Out", ".", "code_properties", "|=", "AMD_CODE_PROPERTY_ENABLE_SGPR_DISPATCH_PTR", ";", "if", "(", "STM", ".", "debuggerSupported", "(", ")", ")", "Out", ".", "code_properties", "|=", "AMD_CODE_PROPERTY_IS_D...
GCC
i386
CPP
stmt_completion
CPU
17,034
[ ",", "_", "_", "m512", "_", "_", "B", ",", "const", "int", "_", "_", "R", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m512", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_maskz_mul_round_ps", "(", "_", "_", "mmask16", "_", "_",...
LLVM
X86
CPP
code_generation
CPU
17,035
[ "RegisterBankInfo", "::", "InstructionMappings", "X86RegisterBankInfo", "::", "getInstrAlternativeMappings", "(", "const", "MachineInstr", "&", "MI", ")", "const", "{", "const", "MachineFunction", "&", "MF", "=", "*", "MI", ".", "getParent", "(", ")", "->", "getPa...
[ "Get", "the", "alternative", "mappings", "for", "MI", "." ]
LLVM
Mips
CPP
next_suggestion
CPU
17,036
[ "return", "Error", "(", "IDLoc", ",", "<STR_LIT>", "source and destination must be different", "<STR_LIT>", ")", ";" ]
[ "break", ";", "case", "Match_Success", ":", "{", "if", "(", "processInstruction", "(", "Inst", ",", "IDLoc", ",", "Instructions", ")", ")", "return", "true", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<", "Instructions", ".", "size", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
17,037
[ "(", ")", ",", "RsrcSz", ",", "OffSz", ")", ";" ]
[ "SmallVector", "<", "DbgValueInst", "*", ">", "Dbgs", ";", "findDbgValues", "(", "Dbgs", ",", "I", ")", ";", "for", "(", "auto", "*", "Dbg", ":", "Dbgs", ")", "{", "IRB", ".", "SetInsertPoint", "(", "Dbg", ")", ";", "auto", "&", "DL", "=", "I", "...
LLVM
X86
CPP
stmt_completion
CPU
17,038
[ "MRI", ")", "const", "override", "{" ]
[ "bool", "convertInstr", "(", "MachineInstr", "*", "MI", ",", "const", "TargetInstrInfo", "*", "TII", ",", "MachineRegisterInfo", "*" ]
LLVM
AMDGPU
TD
stmt_completion
GPU
17,039
[ ">", ",", "Select_gfx6_gfx7", "<", "ps", ".", "Mnemonic", ">", ";" ]
[ "def", "_gfx6_gfx7", ":", "SOP1_Real", "<", "op", ",", "ps" ]
GCC
frv
MD
next_suggestion
VLIW
17,040
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
GCC
aarch64
MD
next_suggestion
CPU
17,041
[ "(", "match_operand", ":", "VDQF_DF", "<NUM_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VDQF_DF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "VDQF_DF", "(", "mult", ":", "VDQF_DF", "(", "match_operand", ":", "VDQF_DF", "<NUM_LIT>", "<STR_LIT>", ")" ]
GCC
mips
MD
stmt_completion
CPU
17,042
[ ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
ia64
MD
program_repair
CPU
17,043
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "clobber", "(", "match_scratch", ":", "XF", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "clobber", "(", "match_scratch", ":", "XF", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "clobber", "(", "match_scratch", ":", "BI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "...
LLVM
Lanai
CPP
stmt_completion
CPU
17,044
[ "const", ";" ]
[ "}", "void", "Lower", "(", "const", "MachineInstr", "*", "MI", ",", "MCInst", "&", "OutMI", ")", "const", ";", "MCOperand", "LowerSymbolOperand", "(", "const", "MachineOperand", "&", "MO", ",", "MCSymbol", "*", "Sym", ")", "const", ";", "MCSymbol", "*", ...
LLVM
DirectX
CPP
program_repair
Virtual ISA
17,045
[ "<FIXS>", "Type", "*", "OldTy", "=", "CI", "->", "getType", "(", ")", ";", "if", "(", "HasCheckBit", ")", "OldTy", "=", "cast", "StructType", ">", "(", "OldTy", ")", "->", "getElementType", "(", "<NUM_LIT>", ")", ";", "Type", "*", "NewRetTy", "=", "O...
[ "Value", "*", "Index0", "=", "CI", "->", "getArgOperand", "(", "<NUM_LIT>", ")", ";", "Value", "*", "Index1", "=", "UndefValue", "::", "get", "(", "Int32Ty", ")", ";", "<BUGS>", "Type", "*", "NewRetTy", "=", "OpBuilder", ".", "getResRetType", "(", "CI", ...
LLVM
MOS
CPP
stmt_completion
MPU
17,046
[ "false", ";" ]
[ "bool", "isSelectSupported", "(", "SelectSupportKind", ")", "const", "override", "{", "return" ]
LLVM
X86
CPP
next_suggestion
CPU
17,047
[ "for", "(", "auto", "*", "MO", ":", "Uses", ")", "if", "(", "Defs", ".", "test", "(", "getFPReg", "(", "*", "MO", ")", ")", "||", "!", "LPR", ".", "contains", "(", "MO", "->", "getReg", "(", ")", ")", ")", "MO", "->", "setIsKill", "(", ")", ...
[ "if", "(", "Reg", ">=", "<NUM_LIT>", ")", "continue", ";", "if", "(", "MO", ".", "isDef", "(", ")", ")", "{", "Defs", ".", "set", "(", "Reg", ")", ";", "if", "(", "!", "LPR", ".", "contains", "(", "MO", ".", "getReg", "(", ")", ")", ")", "M...
GCC
i386
MD
program_repair
CPU
17,048
[ "<FIXS>", "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "<FIXE>" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "<STR_LIT>", ")", "<BUGS>", "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "<BUGE>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<...
GCC
bfin
CPP
program_repair
DSP
17,049
[ "<FIXS>", "||", "(", "!", "leaf_function_p", "(", ")", "&&", "call_used_or_fixed_reg_p", "(", "i", ")", ")", ")", ")", ")", "<FIXE>" ]
[ "if", "(", "all", "||", "(", "fkind", "!=", "SUBROUTINE", "&&", "(", "df_regs_ever_live_p", "(", "i", ")", "<BUGS>", "||", "(", "!", "leaf_function_p", "(", ")", "&&", "call_used_regs", "[", "i", "]", ")", ")", ")", ")", "<BUGE>", "n", "+=", "i", "...
LLVM
Hexagon
CPP
next_suggestion
DSP
17,050
[ "}" ]
[ "SetVector", "<", "NodeId", ">", "getDeadInstrs", "(", ")", "{", "return", "DeadInstrs", ";" ]
GCC
sh
CPP
next_suggestion
CPU
17,051
[ "return", "false", ";" ]
[ "else", "*", "total", "=", "<NUM_LIT>", ";", "return", "true", ";", "case", "CONST_DOUBLE", ":", "if", "(", "TARGET_SHMEDIA", ")", "*", "total", "=", "COSTS_N_INSNS", "(", "<NUM_LIT>", ")", ";", "else", "*", "total", "=", "<NUM_LIT>", ";", "return", "tru...
LLVM
X86
CPP
program_repair
CPU
17,052
[ "<FIXS>", "if", "(", "isLoadFromStackSlot", "(", "LoadMI", ",", "FrameIndex", ")", ")", "{", "if", "(", "isPartialRegisterLoad", "(", "*", "LoadMI", ",", "MF", ")", ")", "return", "nullptr", ";", "<FIXE>" ]
[ "unsigned", "NumOps", "=", "LoadMI", "->", "getDesc", "(", ")", ".", "getNumOperands", "(", ")", ";", "int", "FrameIndex", ";", "<BUGS>", "if", "(", "isLoadFromStackSlot", "(", "LoadMI", ",", "FrameIndex", ")", ")", "<BUGE>", "return", "foldMemoryOperandImpl",...
LLVM
X86
CPP
next_suggestion
CPU
17,053
[ "return", "SDValue", "(", "N", ",", "<NUM_LIT>", ")", ";" ]
[ "SDValue", "Mask", "=", "cast", "<", "X86MaskedGatherScatterSDNode", ">", "(", "N", ")", "->", "getMask", "(", ")", ";", "if", "(", "Mask", ".", "getScalarValueSizeInBits", "(", ")", "!=", "<NUM_LIT>", ")", "{", "const", "TargetLowering", "&", "TLI", "=", ...
LLVM
X86
CPP
next_suggestion
CPU
17,054
[ "}" ]
[ "SDValue", "Op0", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "Op00", "=", "Op0", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "Tmp1", ";", "if", "(", "Op0", ".", "getOpcode", "(", ")", "==", "ISD", "::", "BITCAS...
LLVM
AArch64
TD
stmt_completion
CPU
17,055
[ "V128", ":", "$", "LHS", ",", "V128", ":", "$", "RHS", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v2i64", "(", "OpNode", "V128", ":", "$", "LHS", ",", "V128", ":", "$", "RHS", ")", ")", ",", "(", "!", "cast", "<", "Instruction", ">", "(", "inst", "#", "<STR_LIT>", ")" ]
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
17,056
[ "default", ":" ]
[ "switch", "(", "AI", "->", "getOperation", "(", ")", ")", "{", "case", "AtomicRMWInst", "::", "Add", ":", "case", "AtomicRMWInst", "::", "Sub", ":", "case", "AtomicRMWInst", "::", "And", ":", "case", "AtomicRMWInst", "::", "Or", ":", "case", "AtomicRMWInst...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
17,057
[ "Changed", "|=", "runEHOnFunction", "(", "F", ")", ";" ]
[ "auto", "&", "TM", "=", "TPC", "->", "getTM", "<", "WebAssemblyTargetMachine", ">", "(", ")", ";", "ThrewGV", "=", "getGlobalVariable", "(", "M", ",", "getAddrIntType", "(", "&", "M", ")", ",", "TM", ",", "<STR_LIT>", "__THREW__", "<STR_LIT>", ")", ";", ...
LLVM
AArch64
CPP
next_suggestion
CPU
17,058
[ "Modified", "|=", "makeGPRSpeculationSafe", "(", "MBB", ",", "NextMBBI", ",", "MI", ",", "Def", ".", "getReg", "(", ")", ")", ";" ]
[ "MachineBasicBlock", "::", "iterator", "MBBI", "=", "MBB", ".", "begin", "(", ")", ",", "E", "=", "MBB", ".", "end", "(", ")", ";", "MachineBasicBlock", "::", "iterator", "NextMBBI", ";", "for", "(", ";", "MBBI", "!=", "E", ";", "MBBI", "=", "NextMBB...
LLVM
Hexagon
TD
stmt_completion
DSP
17,059
[ ";" ]
[ "def", "A2_pxorf", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_4c5ba658", ",", ...
GCC
pa
MD
stmt_completion
CPU
17,060
[ ")", ")", ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>" ]
GCC
arm
MD
next_suggestion
CPU
17,061
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
17,062
[ "(", "I", ")", ";" ]
[ "switch", "(", "I", "->", "getOpcode", "(", ")", ")", "{", "case", "Instruction", "::", "Call", ":", "if", "(", "selectCall", "(", "I", ")", ")", "return", "true", ";", "break", ";", "case", "Instruction", "::", "Select", ":", "return", "selectSelect",...
GCC
i386
CPP
stmt_completion
CPU
17,063
[ "_", "m64", "_", "_", "m1", ",", "_", "_", "m64", "_", "_", "m2", ")", "{" ]
[ "static", "_", "_", "inline", "_", "_", "m64", "_", "_", "attribute__", "(", "(", "_", "_", "always_inline__", ")", ")", "_", "mm_and_si64", "(", "_" ]
GCC
arm
MD
next_suggestion
CPU
17,064
[ "DONE" ]
[ "gcc_assert", "(", "REG_P", "(", "ind", ")", ")", "emit_insn", "(", "gen_mve_vstrwq_scatter_shifted_offset_p_", "<", "supf", ">", "v4si_insn", "(", "ind", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "...
LLVM
ARM
TD
stmt_completion
CPU
17,065
[ "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Qn", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "sz", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "RdaLoDest", "{", "<NU...
LLVM
X86
CPP
program_repair
CPU
17,066
[ "<FIXS>", "if", "(", "!", "VT1", ".", "isScalarInteger", "(", ")", "||", "!", "VT2", ".", "isScalarInteger", "(", ")", ")", "<FIXE>" ]
[ "}", "bool", "X86TargetLowering", "::", "isTruncateFree", "(", "EVT", "VT1", ",", "EVT", "VT2", ")", "const", "{", "<BUGS>", "if", "(", "!", "VT1", ".", "isInteger", "(", ")", "||", "!", "VT2", ".", "isInteger", "(", ")", ")", "return", "false", ";",...
GCC
avr
CPP
code_generation
MPU
17,067
[ "static", "rtx", "avr_legitimize_address", "(", "rtx", "x", ",", "rtx", "oldx", ",", "machine_mode", "mode", ")", "{", "bool", "big_offset_p", "=", "false", ";", "x", "=", "oldx", ";", "if", "(", "GET_CODE", "(", "oldx", ")", "==", "PLUS", "&&", "REG_P...
[ "Attempts", "to", "replace", "X", "with", "a", "valid", "memory", "address", "for", "an", "operand", "of", "mode", "MODE" ]
GCC
loongarch
CPP
code_generation
CPU
17,068
[ "static", "unsigned", "loongarch_pass_aggregate_num_fpr", "(", "const_tree", "type", ",", "loongarch_aggregate_field", "fields", "[", "<NUM_LIT>", "]", ")", "{", "int", "n", "=", "loongarch_flatten_aggregate_argument", "(", "type", ",", "fields", ")", ";", "for", "(...
[ "See", "whether", "TYPE", "is", "a", "record", "whose", "fields", "should", "be", "returned", "in", "one", "or", "two", "floating-point", "registers", ".", "If", "so", ",", "populate", "FIELDS", "accordingly", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
17,069
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "def", "A4_vrmaxuh", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rxx32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rxx32in", ",", "DoubleRegs", ":", "$", "Rss32", ",", "IntRegs", ":", "$", "Ru32", ")", ",", "<STR_LIT>", ",", "tc_5b5...
LLVM
AArch64
TD
stmt_completion
CPU
17,070
[ ":", "$", "Rd", ")", ",", "(", "OpNode", "(", "v4i16", "V64", ":", "$", "Rn", ")", ")", ")", "]", ">", ";" ]
[ "def", "v4i16", ":", "BaseSIMDTwoSameVector", "<", "<NUM_LIT>", ",", "U", ",", "<NUM_LIT>", ",", "opc", ",", "<NUM_LIT>", ",", "V64", ",", "asm", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "(", "set", "(", "v4i16", "V64" ]
GCC
c6x
MD
next_suggestion
VLIW
17,071
[ "(", "and", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_code_attr", "fetchop_name", "[", "(", "plus", "<STR_LIT>", ")", "(", "minus", "<STR_LIT>", ")", "(", "ior", "<STR_LIT>", ")", "(", "xor", "<STR_LIT>", ")", "(", "and", "<STR_LIT>", ")", "]", ")", "(", "define_code_attr", "fetchop_pred", "[", "...
GCC
powerpcspe
MD
stmt_completion
CPU
17,072
[ "]", ")" ]
[ "(", "plus", ":", "GPR", "(", "reg", ":", "GPR", "CA_REGNO", ")", "(", "const_int", "-", "<NUM_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "GPR", "CA_REGNO", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR...
LLVM
Hexagon
TD
stmt_completion
DSP
17,073
[ "<NUM_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT...
GCC
arm
MD
next_suggestion
CPU
17,074
[ "(", "match_operand", ":", "VMMX", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VMMX", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "minus", ":", "VMMX", "(", "match_operand", ":", "VMMX", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
stmt_completion
DSP
17,075
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", ...
LLVM
SystemZ
CPP
stmt_completion
CPU
17,076
[ ";", "}" ]
[ "int", "getFramePointerRegister", "(", ")", "final", "{", "return", "<STR_LIT>", "::", "<STR_LIT>" ]
LLVM
Sparc
CPP
code_generation
CPU
17,077
[ "Register", "getExceptionSelectorRegister", "(", "const", "Constant", "*", "PersonalityFn", ")", "const", "override", "{", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "}" ]
[ "If", "a", "physical", "register", ",", "this", "returns", "the", "register", "that", "receives", "the", "exception", "typeid", "on", "entry", "to", "a", "landing", "pad", "." ]
LLVM
R600
CPP
next_suggestion
GPU
17,078
[ "}", "else", "return", "false", ";" ]
[ "for", "(", "MachineInstr", "::", "const_mop_iterator", "I", "=", "MI", "->", "operands_begin", "(", ")", ",", "E", "=", "MI", "->", "operands_end", "(", ")", ";", "I", "!=", "E", ";", "++", "I", ")", "{", "const", "MachineOperand", "&", "MO", "=", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
17,079
[ "V6_vL32b_cur_pi_128B", ";" ]
[ "int", "HexagonInstrInfo", "::", "getDotCurOp", "(", "const", "MachineInstr", "*", "MI", ")", "const", "{", "switch", "(", "MI", "->", "getOpcode", "(", ")", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Unknown .cur type", "<STR_LIT>", ")",...
GCC
ia64
CPP
program_repair
CPU
17,080
[ "<FIXS>", "gcc_assert", "(", "!", "pred", ")", ";", "<FIXE>", "<FIXS>", "gcc_assert", "(", "GET_CODE", "(", "cond", ")", "==", "REG", "||", "REGNO_REG_CLASS", "(", "REGNO", "(", "cond", ")", ")", "==", "PR_REGS", ")", ";", "<FIXE>" ]
[ "cond", "=", "COND_EXEC_TEST", "(", "x", ")", ";", "<BUGS>", "if", "(", "pred", ")", "abort", "(", ")", ";", "<BUGE>", "need_barrier", "=", "rtx_needs_barrier", "(", "cond", ",", "flags", ",", "<NUM_LIT>", ")", ";", "if", "(", "GET_CODE", "(", "cond", ...
GCC
aarch64
CPP
stmt_completion
CPU
17,081
[ "<STR_LIT>", "-foffload-abi=lp64", "<STR_LIT>", ")", ";" ]
[ "if", "(", "TARGET_ILP32", ")", "return", "xstrdup", "(", "<STR_LIT>", "-foffload-abi=ilp32", "<STR_LIT>", ")", ";", "else", "return", "xstrdup", "(" ]
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
17,082
[ ")", ")", ";" ]
[ "MachineBasicBlock", "*", "Next", "(", ")", "{", "assert", "(", "HasNext", "(" ]
GCC
tilegx
MD
stmt_completion
VLIW
17,083
[ "<STR_LIT>", ")", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "I48MODE", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", ...
GCC
rs6000
CPP
program_repair
CPU
17,084
[ "<FIXS>", "machine_mode", "tmode", "=", "insn_data", "[", "icode", "]", ".", "operand", "[", "<NUM_LIT>", "]", ".", "mode", ";", "machine_mode", "smode", "=", "insn_data", "[", "icode", "]", ".", "operand", "[", "<NUM_LIT>", "]", ".", "mode", ";", "machi...
[ "rtx", "op1", "=", "expand_normal", "(", "arg1", ")", ";", "rtx", "op2", "=", "expand_normal", "(", "arg2", ")", ";", "rtx", "pat", ",", "addr", ";", "<BUGS>", "enum", "machine_mode", "tmode", "=", "insn_data", "[", "icode", "]", ".", "operand", "[", ...
GCC
bfin
CPP
next_suggestion
DSP
17,085
[ "lastdreg", "=", "<NUM_LIT>", ";" ]
[ "src", "=", "SET_SRC", "(", "t", ")", ";", "dest", "=", "SET_DEST", "(", "t", ")", ";", "if", "(", "GET_CODE", "(", "src", ")", "!=", "MEM", "||", "!", "REG_P", "(", "dest", ")", ")", "return", "<NUM_LIT>", ";", "src", "=", "XEXP", "(", "src", ...
GCC
arm
CPP
stmt_completion
CPU
17,086
[ ")", "_", "_", "a", ")", ";" ]
[ "return", "(", "poly16x4_t", ")", "_", "_", "builtin_neon_vdup_nv4hi", "(", "(", "_", "_", "builtin_neon_hi" ]
GCC
sh
MD
program_repair
CPU
17,087
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", ...
GCC
i386
CPP
program_repair
CPU
17,088
[ "<FIXS>", "unsigned", "test", "=", "EH_RETURN_DATA_REGNO", "(", "i", ")", ";", "<FIXE>" ]
[ "unsigned", "i", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", ";", "i", "++", ")", "{", "<BUGS>", "unsigned", "test", "=", "EH_RETURN_DATA_REGNO", "(", "i", ")", ";", "<BUGE>", "if", "(", "test", "==", "INVALID_REGNUM", ")", "break", ";", "if", "(", ...
LLVM
Hexagon
TD
next_suggestion
DSP
17,089
[ "let", "CextOpcode", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ...
LLVM
Nyuzi
TD
stmt_completion
GPU
17,090
[ "]", ",", "FmtC_TLBInvalAll", ">", ";" ]
[ "def", "TLBINVALALL", ":", "FormatCInst", "<", "(", "outs", ")", ",", "(", "ins", ")", ",", "<STR_LIT>", ",", "[" ]
LLVM
ARM
TD
stmt_completion
CPU
17,091
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "size", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=...
LLVM
Blackfin
CPP
stmt_completion
DSP
17,092
[ "getValue", "(", ")", ")", ";" ]
[ "if", "(", "!", "UI", "->", "isMachineOpcode", "(", ")", ")", "continue", ";", "if", "(", "UI", ".", "getUse", "(", ")", ".", "getResNo", "(", ")", ">=", "DefMCID", ".", "getNumDefs", "(", ")", ")", "continue", ";", "const", "TargetRegisterClass", "*...
LLVM
X86
CPP
next_suggestion
CPU
17,093
[ "}" ]
[ "return", "COFF", "::", "IMAGE_REL_AMD64_REL32", ";", "case", "FK_Data_4", ":", "case", "X86", "::", "reloc_signed_4byte", ":", "if", "(", "Modifier", "==", "MCSymbolRefExpr", "::", "VK_COFF_IMGREL32", ")", "return", "COFF", "::", "IMAGE_REL_AMD64_ADDR32NB", ";", ...
LLVM
AArch64
TD
program_repair
CPU
17,094
[ "<FIXS>", "string", "asmop", ",", "SDPatternOperator", "opnode", ">", "{", "<FIXE>" ]
[ "multiclass", "NeonI_2VAcross_3", "bit", "u", ",", "bits", "<NUM_LIT>", ">", "opcode", ",", "bits", "<NUM_LIT>", ">", "size", ",", "<BUGS>", "string", "asmop", ",", "SDPatternOperator", "opnode", ">", "{", "<BUGE>", "def", "_1s4s", ":", "NeonI_2VAcross", "<NUM...
LLVM
ARM64
CPP
code_generation
CPU
17,095
[ "unsigned", "postOffset", "(", "unsigned", "LogAlign", "=", "<NUM_LIT>", ")", "const", "{", "unsigned", "PO", "=", "Offset", "+", "Size", ";", "unsigned", "Align", "=", "<NUM_LIT>", "<<", "LogAlign", ";", "return", "(", "PO", "+", "Align", "-", "<NUM_LIT>"...
[ "Compute", "the", "offset", "immediately", "following", "this", "block", "." ]
GCC
arm
CPP
stmt_completion
CPU
17,096
[ "int16x8_t", ")", "_", "_", "b", ",", "(", "_", "_", "builtin_neon_hi", ")", "_", "_", "c", ")", ";" ]
[ "return", "(", "uint16x8_t", ")", "_", "_", "builtin_neon_vmls_nv8hi", "(", "(", "int16x8_t", ")", "_", "_", "a", ",", "(" ]
GCC
i386
MD
program_repair
CPU
17,097
[ "<FIXS>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V2DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "V2DI", "[", "(", "match_operand", ":", "V2DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "<...
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGS>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "TI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unsp...
LLVM
X86
TD
stmt_completion
CPU
17,098
[ "src", ")", ",", "<NUM_LIT>", ">", ";" ]
[ "def", ":", "InstAlias", "<", "<STR_LIT>", ",", "(", "VMOVUPDrr_REV", "VR128L", ":", "$", "dst", ",", "VR128H", ":", "$" ]
GCC
mips
MD
next_suggestion
CPU
17,099
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]