Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | mips | MD | stmt_completion | CPU | 17,300 | [
"]",
"UNSPEC_EXTR_S_H",
")",
")",
"]"
] | [
"(",
"unspec",
":",
"SI",
"[",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_EXTR_S_H",
")",
")",
"(",
"set",
"(",
"reg",
":",
"CCDSP",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 17,301 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Mu2",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"class",
"Enc_79b8c8",
":",
"OpcodeHexagon",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"Ii",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Mu2",
";"
] |
GCC | avr | CPP | next_suggestion | MPU | 17,302 | [
"if",
"(",
"!",
"libname",
"&&",
"stdarg_p",
"(",
"fntype",
")",
")",
"cum",
"->",
"nregs",
"=",
"<NUM_LIT>",
";"
] | [
"cum",
"->",
"nregs",
"=",
"AVR_TINY",
"?",
"<NUM_LIT>",
":",
"<NUM_LIT>",
";",
"cum",
"->",
"regno",
"=",
"FIRST_CUM_REG",
";"
] |
GCC | tilegx | MD | stmt_completion | VLIW | 17,303 | [
")",
")",
"]"
] | [
"(",
"v4op",
":",
"V2SI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | alpha | CPP | program_repair | MPU | 17,304 | [
"<FIXS>",
"if",
"(",
"new",
"!=",
"c",
")",
"{",
"temp",
"=",
"alpha_emit_set_const",
"(",
"subtarget",
",",
"mode",
",",
"new",
",",
"n",
"-",
"<NUM_LIT>",
",",
"no_output",
")",
";",
"if",
"(",
"temp",
")",
"{",
"if",
"(",
"no_output",
")",
"retu... | [
"if",
"(",
"mode",
"==",
"SImode",
")",
"new",
"=",
"(",
"(",
"new",
"&",
"<NUM_LIT>",
")",
"^",
"<NUM_LIT>",
")",
"-",
"<NUM_LIT>",
";",
"<BUGS>",
"if",
"(",
"new",
"!=",
"c",
"&&",
"new",
"!=",
"-",
"<NUM_LIT>",
"&&",
"(",
"temp",
"=",
"alpha_e... |
LLVM | X86 | CPP | stmt_completion | CPU | 17,305 | [
"<NUM_LIT>",
")",
";"
] | [
"i",
"!=",
"e",
"&&",
"MI",
"->",
"getOperand",
"(",
"i",
")",
".",
"isImm",
"(",
")",
";",
"i",
"+=",
"<NUM_LIT>",
"+",
"NumOps",
")",
"{",
"unsigned",
"Flags",
"=",
"MI",
"->",
"getOperand",
"(",
"i",
")",
".",
"getImm",
"(",
")",
";",
"NumOp... |
LLVM | Hexagon | TD | next_suggestion | DSP | 17,306 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"class",
"Enc_509701",
":",
"OpcodeHexagon",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"Ii",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>"... |
LLVM | X86 | CPP | next_suggestion | CPU | 17,307 | [
"MIB",
"->",
"setDebugLoc",
"(",
"DL",
")",
";"
] | [
"auto",
"Flags",
"=",
"MachineMemOperand",
"::",
"MOLoad",
"|",
"MachineMemOperand",
"::",
"MODereferenceable",
"|",
"MachineMemOperand",
"::",
"MOInvariant",
";",
"MachineMemOperand",
"*",
"MMO",
"=",
"MBB",
".",
"getParent",
"(",
")",
"->",
"getMachineMemOperand",... |
LLVM | Mips | TD | stmt_completion | CPU | 17,308 | [
"GPR32Opnd",
">",
",",
"Defs",
"<",
"[",
"DSPOutFlag22",
"]",
">",
";"
] | [
"class",
"SHLLV_S_W_MM_DESC",
":",
"SHLLV_R3_MM_DESC_BASE",
"<",
"<STR_LIT>",
",",
"int_mips_shll_s_w",
",",
"NoItinerary",
","
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 17,309 | [
"}"
] | [
"if",
"(",
"T",
".",
"isMacOSX",
"(",
")",
"&&",
"T",
".",
"isMacOSXVersionLT",
"(",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
")",
"HasWeakDefCanBeHiddenDirective",
"=",
"false",
";",
"UseIntegratedAssembler",
"=",
"true",
";"
] |
LLVM | SystemZ | CPP | next_suggestion | CPU | 17,310 | [
"return",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"TokenFactor",
",",
"DL",
",",
"MVT",
"::",
"Other",
",",
"MemOps",
")",
";"
] | [
"DAG",
".",
"getConstant",
"(",
"FuncInfo",
"->",
"getVarArgsFirstGPR",
"(",
")",
",",
"PtrVT",
")",
",",
"DAG",
".",
"getConstant",
"(",
"FuncInfo",
"->",
"getVarArgsFirstFPR",
"(",
")",
",",
"PtrVT",
")",
",",
"DAG",
".",
"getFrameIndex",
"(",
"FuncInfo"... |
GCC | frv | CPP | next_suggestion | VLIW | 17,311 | [
"}"
] | [
"enum",
"tls_model",
"model",
"=",
"SYMBOL_REF_TLS_MODEL",
"(",
"x",
")",
";",
"if",
"(",
"model",
"!=",
"<NUM_LIT>",
")",
"return",
"frv_legitimize_tls_address",
"(",
"x",
",",
"model",
")",
";"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 17,312 | [
"}"
] | [
"TargetLowering",
"::",
"ArgListTy",
"Args",
";",
"TargetLowering",
"::",
"ArgListEntry",
"Entry",
";",
"Entry",
".",
"Node",
"=",
"Dst",
";",
"Entry",
".",
"Ty",
"=",
"IntPtrTy",
";",
"Args",
".",
"push_back",
"(",
"Entry",
")",
";",
"Entry",
".",
"Node... |
GCC | aarch64 | CPP | stmt_completion | CPU | 17,313 | [
";"
] | [
"_",
"_",
"builtin_aarch64_simd_oi",
"_",
"_",
"o",
";",
"_",
"_",
"o",
"=",
"_",
"_",
"builtin_aarch64_ld2rv2di",
"(",
"(",
"const",
"_",
"_",
"builtin_aarch64_simd_di",
"*",
")",
"_",
"_",
"a",
")",
";",
"ret",
".",
"val",
"[",
"<NUM_LIT>",
"]",
"=... |
GCC | rx | MD | next_suggestion | CPU | 17,314 | [
"(",
"clobber",
"(",
"reg",
":",
"CC",
"CC_REG",
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"float",
":",
"SF",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] |
LLVM | PTX | CPP | stmt_completion | GPU | 17,315 | [
")",
";"
] | [
"decl",
"+=",
"<STR_LIT>",
".align ",
"<STR_LIT>",
";",
"decl",
"+=",
"utostr",
"(",
"Log2_32",
"(",
"gv",
"->",
"getAlignment",
"(",
")",
")",
")",
";",
"decl",
"+=",
"<STR_LIT>",
"<STR_LIT>",
";",
"}",
"decl",
"+=",
"getTypeName",
"(",
"gv",
"->",
"g... |
LLVM | Mips | CPP | stmt_completion | CPU | 17,316 | [
".",
"addReg",
"(",
"Mips",
"::",
"V0",
")",
".",
"addReg",
"(",
"Mips",
"::",
"T9",
")",
";"
] | [
"if",
"(",
"!",
"MF",
".",
"getTarget",
"(",
")",
".",
"isPositionIndependent",
"(",
")",
")",
"{",
"BuildMI",
"(",
"MBB",
",",
"I",
",",
"DL",
",",
"TII",
".",
"get",
"(",
"Mips",
"::",
"LUi",
")",
",",
"V0",
")",
".",
"addExternalSymbol",
"(",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 17,317 | [
"<STR_LIT>",
";"
] | [
"def",
"C2_mux",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"IntRegs",
":",
"$",
"Rs32",
",",
"IntRegs",
":",
"$",
"Rt32",
")",
",",
"<STR_LIT>",
",",
"tc_4c5ba658",
",",
"... |
GCC | s390 | MD | stmt_completion | MPU | 17,318 | [
")",
"]",
")"
] | [
"(",
"DF",
"<STR_LIT>",
")",
"(",
"V1DF",
"<STR_LIT>",
")",
"(",
"V2DF",
"<STR_LIT>",
")",
"(",
"TF",
"<STR_LIT>",
")",
"(",
"V1TF",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 17,319 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | aarch64 | CPP | stmt_completion | CPU | 17,320 | [
"lane1",
")",
";"
] | [
"vcopyq_lane_p64",
"(",
"poly64x2_t",
"_",
"_",
"a",
",",
"const",
"int",
"_",
"_",
"lane1",
",",
"poly64x1_t",
"_",
"_",
"b",
",",
"const",
"int",
"_",
"_",
"lane2",
")",
"{",
"return",
"_",
"_",
"aarch64_vset_lane_any",
"(",
"_",
"_",
"aarch64_vget_l... |
GCC | alpha | MD | program_repair | MPU | 17,321 | [
"<FIXS>",
"(",
"define_insn",
"<STR_LIT>",
"<FIXE>"
] | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<BUGS>",
"(",
"define_insn",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 17,322 | [
"}"
] | [
"if",
"(",
"DeadNZCVIdx",
"!=",
"-",
"<NUM_LIT>",
")",
"{",
"if",
"(",
"CmpInstr",
".",
"definesRegister",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"||",
"CmpInstr",
".",
"definesRegister",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
")",
"{",
"CmpInstr",
"... |
GCC | aarch64 | CPP | stmt_completion | CPU | 17,323 | [
":"
] | [
"unsigned",
"int",
"code",
"=",
"DECL_MD_FUNCTION_CODE",
"(",
"fndecl",
")",
";",
"unsigned",
"int",
"subcode",
"=",
"code",
">>",
"AARCH64_BUILTIN_SHIFT",
";",
"switch",
"(",
"code",
"&",
"AARCH64_BUILTIN_CLASS",
")",
"{",
"case",
"AARCH64_BUILTIN_GENERAL",
":",
... |
LLVM | ARM64 | TD | stmt_completion | CPU | 17,324 | [
"<STR_LIT>",
";"
] | [
"let",
"Name",
"="
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 17,325 | [
"let",
"RenderMethod",
"=",
"<STR_LIT>",
"#",
"Width",
"#",
"<STR_LIT>",
";"
] | [
"let",
"DiagnosticType",
"=",
"<STR_LIT>",
";",
"let",
"PredicateMethod",
"=",
"<STR_LIT>",
"#",
"Width",
"#",
"<STR_LIT>",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 17,326 | [
"let",
"isPseudo",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"L2_loadbzw2_zomap",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_17e0d2cd",
",",
"TypeMAPPING",
">",
"{",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
... |
GCC | c6x | MD | next_suggestion | VLIW | 17,327 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | z8k | CPP | stmt_completion | MPU | 17,328 | [
"t2",
")",
";"
] | [
"rtx",
"x",
"=",
"XEXP",
"(",
"operand",
",",
"<NUM_LIT>",
")",
";",
"rtx",
"t1",
"=",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
";",
"rtx",
"t2",
"=",
"copy_to_mode_reg",
"(",
"Pmode",
",",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
")",
";",
"emit... |
LLVM | R600 | CPP | next_suggestion | GPU | 17,329 | [
"Ops",
"[",
"<NUM_LIT>",
"]",
"=",
"Div",
";"
] | [
"SDValue",
"Quotient_A_One",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"ADD",
",",
"DL",
",",
"VT",
",",
"Quotient",
",",
"DAG",
".",
"getConstant",
"(",
"<NUM_LIT>",
",",
"VT",
")",
")",
";",
"SDValue",
"Quotient_S_One",
"=",
"DAG",
".",
"getNode"... |
LLVM | X86 | TD | stmt_completion | CPU | 17,330 | [
",",
"IIC_POP_FD",
">",
",",
"OpSize32",
",",
"Requires",
"<",
"[",
"In64BitMode",
"]",
">",
",",
"Sched",
"<",
"[",
"WriteLoad",
"]",
">",
";"
] | [
"def",
"POPF64",
":",
"I",
"<",
"<NUM_LIT>",
",",
"RawFrm",
",",
"(",
"outs",
")",
",",
"(",
"ins",
")",
",",
"<STR_LIT>",
",",
"[",
"]"
] |
LLVM | AMDGPU | TD | stmt_completion | GPU | 17,331 | [
",",
"<STR_LIT>",
",",
"<STR_LIT>",
">",
";"
] | [
"def",
"FeatureNSAEncoding",
":",
"SubtargetFeature",
"<",
"<STR_LIT>",
",",
"<STR_LIT>"
] |
GCC | arm | CPP | stmt_completion | CPU | 17,332 | [
"_",
"b",
")",
";"
] | [
"vqrdmulhq_s16",
"(",
"int16x8_t",
"_",
"_",
"a",
",",
"int16x8_t",
"_",
"_",
"b",
")",
"{",
"return",
"(",
"int16x8_t",
")",
"_",
"_",
"builtin_neon_vqrdmulhv8hi",
"(",
"_",
"_",
"a",
",",
"_"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 17,333 | [
"return",
"Extract128BitVector",
"(",
"Vec",
",",
"Idx",
",",
"DAG",
",",
"dl",
")",
";"
] | [
"SDValue",
"Idx",
"=",
"Op",
".",
"getNode",
"(",
")",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"if",
"(",
"Op",
".",
"getNode",
"(",
")",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
".",
"getSizeInBits",
"(",
")",
"==",
"<NUM_LIT>",
"&&",
"V... |
GCC | arm | CPP | stmt_completion | CPU | 17,334 | [
",",
"_",
"_",
"b",
")",
";"
] | [
"_",
"_",
"arm_vrhaddq_u16",
"(",
"uint16x8_t",
"_",
"_",
"a",
",",
"uint16x8_t",
"_",
"_",
"b",
")",
"{",
"return",
"_",
"_",
"builtin_mve_vrhaddq_uv8hi",
"(",
"_",
"_",
"a"
] |
LLVM | Patmos | CPP | next_suggestion | VLIW | 17,335 | [
"}"
] | [
"void",
"LLVMInitializePatmosAsmParser",
"(",
")",
"{",
"RegisterMCAsmParser",
"<",
"PatmosAsmParser",
">",
"X",
"(",
"ThePatmosTarget",
")",
";"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 17,336 | [
"O",
"<<",
"<STR_LIT>",
"]",
"<STR_LIT>",
";"
] | [
"const",
"MachineOperand",
"&",
"MO1",
"=",
"MI",
"->",
"getOperand",
"(",
"Op",
")",
";",
"const",
"MachineOperand",
"&",
"MO2",
"=",
"MI",
"->",
"getOperand",
"(",
"Op",
"+",
"<NUM_LIT>",
")",
";",
"O",
"<<",
"<STR_LIT>",
"[",
"<STR_LIT>",
"<<",
"get... |
GCC | mips | MD | next_suggestion | CPU | 17,337 | [
"(",
"match_operand",
":",
"ANYF",
"<NUM_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"ANYF",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"fma",
":",
"ANYF",
"(",
"match_operand",
":",
"ANYF",
"<NUM_LIT>",
"<STR_LIT>",
")"
] |
LLVM | R600 | CPP | next_suggestion | GPU | 17,338 | [
"}"
] | [
"const",
"AMDGPUInstrInfo",
"*",
"getInstrInfo",
"(",
")",
"const",
"override",
"{",
"return",
"InstrInfo",
".",
"get",
"(",
")",
";"
] |
GCC | alpha | MD | next_suggestion | MPU | 17,339 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 17,340 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | PowerPC | TD | next_suggestion | CPU | 17,341 | [
"dag",
"LE_VHALF_PERMUTE",
"=",
"(",
"v16i8",
"(",
"VPERM",
"$",
"S",
",",
"$",
"S",
",",
"LE_VHALF_PERM_VEC",
")",
")",
";"
] | [
"dag",
"LE_WORD_0",
"=",
"(",
"MFVSRWZ",
"(",
"EXTRACT_SUBREG",
"(",
"XXPERMDI",
"$",
"S",
",",
"$",
"S",
",",
"<NUM_LIT>",
")",
",",
"sub_64",
")",
")",
";",
"dag",
"LE_WORD_1",
"=",
"(",
"MFVSRWZ",
"(",
"EXTRACT_SUBREG",
"(",
"XXSLDWI",
"$",
"S",
"... |
GCC | arm | MD | stmt_completion | CPU | 17,342 | [
"<STR_LIT>",
")"
] | [
"(",
"define_cpu_unit",
"<STR_LIT>"
] |
LLVM | R600 | TD | next_suggestion | GPU | 17,343 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"ADDR",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"JUMPTABLE_SEL",
";",
"let",
"Word0",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"ADDR",
";",
"let",
"Word0",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"JUMPTABLE_SEL",
";"... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 17,344 | [
"=",
"I",
";"
] | [
"for",
"(",
"auto",
"&",
"I",
":",
"Src",
"->",
"Succs",
")",
"{",
"if",
"(",
"!",
"I",
".",
"isAssignedRegDep",
"(",
")",
"||",
"I",
".",
"getSUnit",
"(",
")",
"!=",
"Dst",
")",
"continue",
";",
"SDep",
"T"
] |
GCC | i386 | MD | next_suggestion | CPU | 17,345 | [
"(",
"pc",
")",
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"reg",
":",
"CCC",
"FLAGS_REG",
")",
"(",
"compare",
":",
"CCC",
"(",
"zero_extract",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"const_int",
"<... |
GCC | arm | CPP | next_suggestion | CPU | 17,346 | [
"if",
"(",
"REG_P",
"(",
"ind",
")",
")",
"return",
"arm_address_register_rtx_p",
"(",
"ind",
",",
"<NUM_LIT>",
")",
";"
] | [
"rtx",
"ind",
";",
"if",
"(",
"!",
"(",
"reload_in_progress",
"||",
"reload_completed",
"||",
"lra_in_progress",
")",
"&&",
"(",
"reg_mentioned_p",
"(",
"frame_pointer_rtx",
",",
"op",
")",
"||",
"reg_mentioned_p",
"(",
"arg_pointer_rtx",
",",
"op",
")",
"||",... |
GCC | pa | MD | next_suggestion | CPU | 17,347 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | rs6000 | CPP | next_suggestion | CPU | 17,348 | [
"}"
] | [
"rtx",
"very_unlikely",
"=",
"GEN_INT",
"(",
"REG_BR_PROB_BASE",
"/",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
")",
";",
"rtx",
"x",
";",
"x",
"=",
"gen_rtx_IF_THEN_ELSE",
"(",
"VOIDmode",
",",
"cond",
",",
"label",
",",
"pc_rtx",
")",
";",
"x",
"=",
"emit_jump_insn... |
LLVM | X86 | CPP | code_generation | CPU | 17,349 | [
"virtual",
"const",
"char",
"*",
"getPassName",
"(",
")",
"const",
"LLVM_OVERRIDE",
"{",
"return",
"<STR_LIT>",
"X86 Assembly / Object Emitter",
"<STR_LIT>",
";",
"}"
] | [
"getPassName",
"-",
"Return",
"a",
"nice",
"clean",
"name",
"for",
"a",
"pass",
"."
] |
LLVM | PowerPC | TD | stmt_completion | CPU | 17,350 | [
":",
"$",
"dst",
")",
",",
"<STR_LIT>",
">",
";"
] | [
"def",
"BDZL",
":",
"BForm_1",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"condbrtarget"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 17,351 | [
"return",
"false",
";"
] | [
"assert",
"(",
"Inst",
".",
"getNumExplicitOperands",
"(",
")",
"==",
"<NUM_LIT>",
"&&",
"Inst",
".",
"getNumExplicitDefs",
"(",
")",
"==",
"<NUM_LIT>",
"&&",
"Inst",
".",
"getNumDefs",
"(",
")",
"<=",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Reassociation needs binary ... |
LLVM | X86 | CPP | next_suggestion | CPU | 17,352 | [
"}"
] | [
"for",
"(",
"int",
"i",
"=",
"<NUM_LIT>",
",",
"e",
"=",
"RawMask",
".",
"size",
"(",
")",
";",
"i",
"!=",
"e",
";",
"++",
"i",
")",
"{",
"if",
"(",
"UndefElts",
"[",
"i",
"]",
")",
"{",
"ShuffleMask",
".",
"push_back",
"(",
"SM_SentinelUndef",
... |
LLVM | PowerPC | CPP | code_generation | CPU | 17,353 | [
"void",
"PPCMIPeephole",
"::",
"initialize",
"(",
"MachineFunction",
"&",
"MFParm",
")",
"{",
"MF",
"=",
"&",
"MFParm",
";",
"MRI",
"=",
"&",
"MF",
"->",
"getRegInfo",
"(",
")",
";",
"TII",
"=",
"MF",
"->",
"getSubtarget",
"<",
"PPCSubtarget",
">",
"("... | [
"Initialize",
"the",
"strategy",
"after",
"building",
"the",
"DAG",
"for",
"a",
"new",
"region",
"."
] |
GCC | arm | MD | stmt_completion | CPU | 17,354 | [
"DI",
"]",
")"
] | [
"(",
"define_mode_iterator",
"QHSD",
"[",
"QI",
"HI",
"SI"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 17,355 | [
"}",
"=",
"Rt",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ws",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rt2",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
... |
LLVM | TLCS900 | CPP | stmt_completion | MPU | 17,356 | [
".",
"addReg",
"(",
"Reg",
",",
"RegState",
"::",
"Kill",
")",
";"
] | [
"const",
"TargetInstrInfo",
"&",
"TII",
"=",
"*",
"MF",
".",
"getTarget",
"(",
")",
".",
"getInstrInfo",
"(",
")",
";",
"TLCS900MachineFunctionInfo",
"*",
"MFI",
"=",
"MF",
".",
"getInfo",
"<",
"TLCS900MachineFunctionInfo",
">",
"(",
")",
";",
"MFI",
"->",... |
GCC | mips | CPP | next_suggestion | CPU | 17,357 | [
"}"
] | [
"static",
"int",
"mips_adjust_cost",
"(",
"rtx_insn",
"*",
",",
"int",
"dep_type",
",",
"rtx_insn",
"*",
",",
"int",
"cost",
",",
"unsigned",
"int",
")",
"{",
"if",
"(",
"dep_type",
"!=",
"<NUM_LIT>",
"&&",
"(",
"dep_type",
"!=",
"REG_DEP_OUTPUT",
"||",
... |
GCC | aarch64 | CPP | next_suggestion | CPU | 17,358 | [
"}"
] | [
"static",
"char",
"templ",
"[",
"<NUM_LIT>",
"]",
";",
"const",
"char",
"*",
"mnemonic",
";",
"const",
"char",
"*",
"shift_op",
";",
"unsigned",
"int",
"lane_count",
"=",
"<NUM_LIT>",
";",
"char",
"element_char",
";",
"struct",
"simd_immediate_info",
"info",
... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 17,359 | [
"for",
"(",
"Instruction",
"*",
"I",
":",
"SetjmpTableSizeInsts",
")",
"SetjmpTableSizeSSA",
".",
"AddAvailableValue",
"(",
"I",
"->",
"getParent",
"(",
")",
",",
"I",
")",
";"
] | [
"}",
"}",
"for",
"(",
"auto",
"I",
"=",
"std",
"::",
"next",
"(",
"BasicBlock",
"::",
"iterator",
"(",
"ThrewLI",
")",
")",
",",
"IE",
"=",
"BB",
"->",
"end",
"(",
")",
";",
"I",
"!=",
"IE",
";",
"++",
"I",
")",
"{",
"if",
"(",
"auto",
"*",... |
GCC | lm32 | MD | next_suggestion | MPU | 17,360 | [
"(",
"pc",
")",
")",
")",
"]"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"label_ref",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
GCC | i386 | MD | next_suggestion | CPU | 17,361 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 17,362 | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"RefKind",
"=",
"MCSymbolRefExpr",
"::",
"VK_PLT",
";",
"break",
";"
] | [
"default",
":",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unknown target flag on GV operand",
"<STR_LIT>",
")",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT... |
LLVM | SystemZ | TD | next_suggestion | CPU | 17,363 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"op",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"M5",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"V4",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>"... |
GCC | s390 | MD | program_repair | MPU | 17,364 | [
"<FIXS>",
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"fpcmpcc",
"(",
"match_operand",
":",
"VECF_HW",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"VECF_HW",
... | [
"DONE",
"}",
")",
"<BUGS>",
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"fpcmpcc",
"(",
"match_operand",
":",
"V2DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 17,365 | [
"}"
] | [
"def",
"A2_tfrp",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
")",
",",
"<STR_LIT>",
",",
"tc_5a2711e5",
",",
"TypeALU32_2op",
">",
",",
"PredNewRel",
"{",
"let",
"BaseOpcode",
... |
GCC | i386 | CPP | stmt_completion | CPU | 17,366 | [
"A",
",",
"(",
"_",
"_",
"v16qi",
")",
"_",
"_",
"B",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m128i",
")",
"_",
"_",
"builtin_ia32_vpcomtrueb",
"(",
"(",
"_",
"_",
"v16qi",
")",
"_",
"_"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 17,367 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Zdn",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"sz8_64",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
";",
"let",
"Inst",
"{",
"<... |
LLVM | Xtensa | CPP | next_suggestion | MPU | 17,368 | [
"}"
] | [
"void",
"XtensaInstrInfo",
"::",
"storeRegToStackSlot",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"I",
",",
"unsigned",
"SrcReg",
",",
"bool",
"isKill",
",",
"int",
"FrameIndex",
",",
"const",
"TargetRegisterClass",
"*",
"RC... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 17,369 | [
"<NUM_LIT>",
")",
"{"
] | [
"HexagonGenMux",
"(",
")",
":",
"MachineFunctionPass",
"(",
"ID",
")",
",",
"HII",
"(",
"<NUM_LIT>",
")",
",",
"HRI",
"("
] |
LLVM | ARM64 | TD | next_suggestion | CPU | 17,370 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rd",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rd",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Q",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"op",
... |
GCC | mips | CPP | next_suggestion | CPU | 17,371 | [
"else",
"return",
"default_case_values_threshold",
"(",
")",
";"
] | [
"unsigned",
"int",
"mips_case_values_threshold",
"(",
"void",
")",
"{",
"if",
"(",
"TARGET_MIPS16",
"&&",
"optimize_size",
")",
"return",
"<NUM_LIT>",
";"
] |
LLVM | Sparc | CPP | program_repair | CPU | 17,372 | [
"<FIXS>",
"suggestReg4RetAddr",
"(",
"RetMI",
",",
"LRI",
")",
";",
"<FIXE>"
] | [
"assert",
"(",
"(",
"UltraSparcInfo",
"->",
"getInstrInfo",
"(",
")",
")",
".",
"isReturn",
"(",
"RetMI",
"->",
"getOpCode",
"(",
")",
")",
")",
";",
"<BUGS>",
"suggestReg4RetAddr",
"(",
"RetMI",
",",
"LRI",
")",
";",
"<BUGE>",
"if",
"(",
"RetMI",
"->"... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 17,373 | [
"OutStreamer",
"->",
"EmitRawText",
"(",
"OS",
".",
"str",
"(",
")",
")",
";"
] | [
"raw_svector_ostream",
"OS",
"(",
"Str",
")",
";",
"OS",
"<<",
"<STR_LIT>",
") ;; end func ",
"<STR_LIT>",
"<<",
"toSymbol",
"(",
"CurrentFnSym",
"->",
"getName",
"(",
")",
")",
"<<",
"'",
"\\n",
"'",
";"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 17,374 | [
"true",
";"
] | [
"if",
"(",
"Subtarget",
".",
"hasZeroCycleZeroingFP",
"(",
")",
")",
"{",
"if",
"(",
"Opcode",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"||",
"Opcode",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"||",
"Opcode",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"return",
... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 17,375 | [
"}"
] | [
"O",
"<<",
"'",
"[",
"'",
"<<",
"AArch64InstPrinter",
"::",
"getRegisterName",
"(",
"MO",
".",
"getReg",
"(",
")",
")",
"<<",
"'",
"]",
"'",
";",
"return",
"false",
";"
] |
LLVM | X86 | CPP | code_generation | CPU | 17,376 | [
"unsigned",
"X86RegisterInfo",
"::",
"getRegPressureLimit",
"(",
"const",
"TargetRegisterClass",
"*",
"RC",
",",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"const",
"TargetFrameLowering",
"*",
"TFI",
"=",
"MF",
".",
"getSubtarget",
"(",
")",
".",
"getFrame... | [
"Return",
"the",
"register",
"pressure",
"``",
"high",
"water",
"mark",
"''",
"for",
"the",
"specific",
"register",
"class",
"."
] |
GCC | arm | MD | next_suggestion | CPU | 17,377 | [
"[",
"(",
"SI",
"<STR_LIT>",
")",
"(",
"DI",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_mode_attr",
"cas_cmp_operand",
"[",
"(",
"SI",
"<STR_LIT>",
")",
"(",
"DI",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_mode_attr",
"cas_cmp_str"
] |
GCC | aarch64 | MD | stmt_completion | CPU | 17,378 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>"
] |
GCC | i386 | CPP | next_suggestion | CPU | 17,379 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"void",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_mask_cvtsepi64_storeu_epi8",
"(",
"void",
"*",
"_",
"_",
"P",
",",
"_... |
LLVM | Cpu0 | CPP | stmt_completion | CPU | 17,380 | [
"Op",
",",
"DAG",
")",
";"
] | [
"SDValue",
"Cpu0SETargetLowering",
"::",
"LowerOperation",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"return",
"Cpu0TargetLowering",
"::",
"LowerOperation",
"("
] |
LLVM | Sparc | CPP | program_repair | CPU | 17,381 | [
"<FIXS>",
"if",
"(",
"(",
"DefOp",
".",
"opIsDefOnly",
"(",
")",
"||",
"DefOp",
".",
"opIsDefAndUse",
"(",
")",
")",
"&&",
"<FIXE>"
] | [
"MachineOperand",
"&",
"DefOp",
"=",
"DefInst",
"->",
"getOperand",
"(",
"DefInst",
"->",
"getNumOperands",
"(",
")",
"-",
"<NUM_LIT>",
")",
";",
"<BUGS>",
"if",
"(",
"DefOp",
".",
"opIsDef",
"(",
")",
"&&",
"<BUGE>",
"DefOp",
".",
"getType",
"(",
")",
... |
GCC | i386 | CPP | stmt_completion | CPU | 17,382 | [
"_",
"B",
",",
"_",
"_",
"D",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m512i",
")",
"_",
"_",
"builtin_ia32_vcvtph2uw512_mask_round",
"(",
"_",
"_",
"C",
",",
"(",
"_",
"_",
"v32hi",
")",
"_",
"_",
"A",
",",
"_"
] |
LLVM | XCore | CPP | next_suggestion | MPU | 17,383 | [
"}"
] | [
"const",
"TargetRegisterInfo",
"*",
"getRegisterInfo",
"(",
")",
"const",
"{",
"return",
"&",
"InstrInfo",
".",
"getRegisterInfo",
"(",
")",
";"
] |
LLVM | AVR | CPP | next_suggestion | MPU | 17,384 | [
"F",
"->",
"insert",
"(",
"I",
",",
"RemBB",
")",
";"
] | [
"unsigned",
"Opc",
";",
"const",
"TargetRegisterClass",
"*",
"RC",
";",
"bool",
"HasRepeatedOperand",
"=",
"false",
";",
"MachineFunction",
"*",
"F",
"=",
"BB",
"->",
"getParent",
"(",
")",
";",
"MachineRegisterInfo",
"&",
"RI",
"=",
"F",
"->",
"getRegInfo",... |
LLVM | GBZ80 | CPP | stmt_completion | MPU | 17,385 | [
"const",
"{"
] | [
"virtual",
"const",
"GBZ80InstrInfo",
"*",
"getInstrInfo",
"(",
")"
] |
LLVM | AArch64 | CPP | code_generation | CPU | 17,386 | [
"unsigned",
"AArch64TTI",
"::",
"getIntImmCost",
"(",
"Intrinsic",
"::",
"ID",
"IID",
",",
"unsigned",
"Idx",
",",
"const",
"APInt",
"&",
"Imm",
",",
"Type",
"*",
"Ty",
")",
"const",
"{",
"assert",
"(",
"Ty",
"->",
"isIntegerTy",
"(",
")",
")",
";",
... | [
"Calculate",
"the",
"cost",
"of",
"materializing",
"a",
"64-bit",
"value",
"."
] |
LLVM | Mips | TD | stmt_completion | CPU | 17,387 | [
">",
";"
] | [
"def",
"MipsILVL",
":",
"SDNode",
"<",
"<STR_LIT>",
",",
"SDT_ILV"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 17,388 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"prefersSl... |
LLVM | X86 | TD | program_repair | CPU | 17,389 | [
"<FIXS>",
"[",
"add",
",",
"mul",
",",
"shl",
",",
"or",
",",
"frameindex",
",",
"X86Wrapper",
"]",
",",
"<FIXE>"
] | [
"def",
"lea64addr",
":",
"ComplexPattern",
"i64",
",",
"<NUM_LIT>",
",",
"<STR_LIT>",
",",
"<BUGS>",
"[",
"add",
",",
"mul",
",",
"shl",
",",
"or",
",",
"frameindex",
",",
"X86WrapperRIP",
"]",
",",
"<BUGE>",
"[",
"]",
">",
";"
] |
GCC | rx | CPP | program_repair | CPU | 17,390 | [
"<FIXS>",
"machine_mode",
"mode",
"ATTRIBUTE_UNUSED",
",",
"<FIXE>"
] | [
"rx_expand_builtin",
"(",
"tree",
"exp",
",",
"rtx",
"target",
",",
"rtx",
"subtarget",
"ATTRIBUTE_UNUSED",
",",
"<BUGS>",
"enum",
"machine_mode",
"mode",
"ATTRIBUTE_UNUSED",
",",
"<BUGE>",
"int",
"ignore",
"ATTRIBUTE_UNUSED",
")",
"{",
"tree",
"fndecl",
"=",
"T... |
GCC | pa | MD | next_suggestion | CPU | 17,391 | [
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"plus",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"]"
] | [
"(",
"define_peephole2",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"plus",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM... |
LLVM | ARM | CPP | stmt_completion | CPU | 17,392 | [
")",
";"
] | [
"else",
"VecTy",
"=",
"dyn_cast",
"<",
"FixedVectorType",
">",
"(",
"I",
"->",
"getType",
"(",
")",
")",
";",
"}",
"else",
"if",
"(",
"ID",
"==",
"Intrinsic",
"::",
"masked_store",
")",
"{",
"VecTy",
"=",
"dyn_cast",
"<",
"FixedVectorType",
">",
"(",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 17,393 | [
"if",
"(",
"!",
"Value",
")",
"return",
"false",
";"
] | [
"if",
"(",
"!",
"isImm",
"(",
")",
")",
"return",
"false",
";",
"const",
"MCConstantExpr",
"*",
"CE",
"=",
"dyn_cast",
"<",
"MCConstantExpr",
">",
"(",
"getImm",
"(",
")",
")",
";",
"if",
"(",
"!",
"CE",
")",
"return",
"false",
";",
"int64_t",
"Val... |
LLVM | X86 | CPP | next_suggestion | CPU | 17,394 | [
"case",
"TargetOpcode",
"::",
"G_ICMP",
":"
] | [
"if",
"(",
"selectImpl",
"(",
"I",
",",
"CoverageInfo",
")",
")",
"return",
"true",
";",
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
" C++ instruction selection: ",
"<STR_LIT>",
";",
"I",
".",
"print",
"(",
"dbgs",
"(",
")",
")",
")",
";",
... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 17,395 | [
"<NUM_LIT>",
")",
";"
] | [
"setOperationAction",
"(",
"ISD",
"::",
"FNEG",
",",
"VT",
",",
"Expand",
")",
";",
"setOperationAction",
"(",
"ISD",
"::",
"EXTRACT_VECTOR_ELT",
",",
"VT",
",",
"Expand",
")",
";",
"setOperationAction",
"(",
"ISD",
"::",
"INSERT_VECTOR_ELT",
",",
"VT",
",",... |
GCC | i386 | MD | stmt_completion | CPU | 17,396 | [
")",
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | i386 | MD | next_suggestion | CPU | 17,397 | [
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"GEN_INT",
"(",
"mask",
")"
] | [
"mask",
"|",
"=",
"INTVAL",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"<",
"<",
"<NUM_LIT>",
"mask",
"|",
"=",
"(",
"INTVAL",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"-",
"<NUM_LIT>",
")",
"<",
"<",
"<NUM_LIT>",
"mask",
"|",
"=",
"(",
"INTV... |
LLVM | Hexagon | TD | next_suggestion | DSP | 17,398 | [
"}"
] | [
"def",
"A4_vcmpweqi",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
",",
"s8_0Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_643b4717",
",",
"TypeALU64",
">",
",",
"Enc_0d8a... |
GCC | arm | MD | stmt_completion | CPU | 17,399 | [
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_mode_attr",
"V_bf_low",
"[",
"(",
"V4BF",
"<STR_LIT>",
")",
"(",
"V8BF"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.