Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
bfin
CPP
program_repair
DSP
18,300
[ "<FIXS>", "rtx_insn", "*", "insn", ",", "*", "last_insn", ";", "<FIXE>" ]
[ "hwloop_optimize", "(", "hwloop_info", "loop", ")", "{", "basic_block", "bb", ";", "<BUGS>", "rtx", "insn", ",", "last_insn", ";", "<BUGE>", "rtx", "loop_init", ",", "start_label", ",", "end_label", ";", "rtx", "iter_reg", ",", "scratchreg", ",", "scratch_init...
LLVM
ARM
TD
next_suggestion
CPU
18,301
[ "if", "(", "MF", ".", "getSubtarget", "<", "ARMSubtarget", ">", "(", ")", ".", "isThumb2", "(", ")", "&", "&", "MF", ".", "getFunction", "(", ")", ".", "optForMinSize", "(", ")", ")", "return", "<NUM_LIT>", ";" ]
[ "def", "rGPR", ":", "RegisterClass", "<", "<STR_LIT>", ",", "[", "i32", "]", ",", "<NUM_LIT>", ",", "(", "sub", "GPR", ",", "SP", ",", "PC", ")", ">", "{", "let", "AltOrders", "=", "[", "(", "add", "LR", ",", "rGPR", ")", ",", "(", "trunc", "rG...
LLVM
Mips
TD
stmt_completion
CPU
18,302
[ ">", ";" ]
[ "class", "HADD_U_H_DESC", ":", "MSA_3R_DESC_BASE", "<", "<STR_LIT>", ",", "int_mips_hadd_u_h", ",", "MSA128HOpnd", ",", "MSA128BOpnd", ",", "MSA128BOpnd" ]
LLVM
Hexagon
TD
stmt_completion
DSP
18,303
[ ")", ",", "<STR_LIT>", ",", "tc_6132ba3d", ",", "TypeALU64", ">", ",", "Enc_a56825", "{" ]
[ "def", "A2_vavgh", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ",", "DoubleRegs", ":", "$", "Rtt32" ]
LLVM
AArch64
TD
next_suggestion
CPU
18,304
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rn", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "imm6", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
i386
MD
next_suggestion
CPU
18,305
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VI48_AVX512VL", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_merge", ":", "VI48_AVX512VL", "(", "match_operand", ":", "VI48_AVX512VL", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match...
LLVM
AMDGPU
CPP
program_repair
GPU
18,306
[ "<FIXS>", "LIS", "->", "removeAllRegUnitsForPhysReg", "(", "AMDGPU", "::", "EXEC", ")", ";", "<FIXE>" ]
[ "LIS", "->", "InsertMachineInstrInMaps", "(", "*", "SetExec", ")", ";", "LIS", "->", "InsertMachineInstrInMaps", "(", "*", "NewBr", ")", ";", "<BUGS>", "LIS", "->", "removeAllRegUnitsForPhysReg", "(", "Exec", ")", ";", "<BUGE>", "MI", ".", "eraseFromParent", "...
LLVM
Hexagon
TD
next_suggestion
DSP
18,307
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
GCC
rs6000
MD
program_repair
CPU
18,308
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "compare", ":", "CC", "(", "sign_extend", ":", "EXTSI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "clobber", "(", "match_scratch", ":", "EXTSI", "<NUM_LIT>", "<...
LLVM
ARM
CPP
stmt_completion
CPU
18,309
[ "true", ";" ]
[ "FunctionType", "*", "FTy", "=", "CS", ".", "getFunctionType", "(", ")", ";", "bool", "isVarArg", "=", "FTy", "->", "isVarArg", "(", ")", ";", "Type", "*", "RetTy", "=", "I", "->", "getType", "(", ")", ";", "MVT", "RetVT", ";", "if", "(", "RetTy", ...
LLVM
AArch64
CPP
next_suggestion
CPU
18,310
[ "return", "constrainSelectedInstRegOperands", "(", "*", "NewI", ",", "TII", ",", "TRI", ",", "RBI", ")", ";" ]
[ "bool", "AArch64InstructionSelector", "::", "earlySelectSHL", "(", "MachineInstr", "&", "I", ",", "MachineRegisterInfo", "&", "MRI", ")", "{", "assert", "(", "I", ".", "getOpcode", "(", ")", "==", "TargetOpcode", "::", "G_SHL", "&&", "<STR_LIT>", "unexpected op"...
GCC
arm
CPP
stmt_completion
CPU
18,311
[ "_", "p", ")", ";" ]
[ "_", "_", "arm_vqdmlsdhq_m_s16", "(", "int16x8_t", "_", "_", "inactive", ",", "int16x8_t", "_", "_", "a", ",", "int16x8_t", "_", "_", "b", ",", "mve_pred16_t", "_", "_", "p", ")", "{", "return", "_", "_", "builtin_mve_vqdmlsdhq_m_sv8hi", "(", "_", "_", ...
LLVM
AArch64
TD
next_suggestion
CPU
18,312
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rn", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rm", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", ...
LLVM
Hexagon
TD
next_suggestion
DSP
18,313
[ "let", "Uses", "=", "[", "USR", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isFP", "=", "<NUM_LIT>", ";" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
18,314
[ ".", "CCMask", "^=", "C", ".", "CCValid", ";" ]
[ "SDValue", "FalseOp", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "ISD", "::", "CondCode", "CC", "=", "cast", "<", "CondCodeSDNode", ">", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", "->", "get", "(", ")", ";", "SDLoc", "DL...
LLVM
Hexagon
TD
next_suggestion
DSP
18,315
[ "let", "Uses", "=", "[", "CS", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "PostInc", ";", "let", "accessSize", "=", "WordAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";" ]
LLVM
PowerPC
CPP
program_repair
CPU
18,316
[ "<FIXS>", "case", "MCSymbolRefExpr", "::", "VK_PPC_ADDR16_HA", ":", "<FIXE>" ]
[ "case", "MCSymbolRefExpr", "::", "VK_PPC_DTPREL16_HA", ":", "Type", "=", "ELF", "::", "R_PPC64_DTPREL16_HA", ";", "break", ";", "<BUGS>", "case", "MCSymbolRefExpr", "::", "VK_PPC_GAS_HA16", ":", "case", "MCSymbolRefExpr", "::", "VK_PPC_DARWIN_HA16", ":", "<BUGE>", "...
GCC
rs6000
MD
next_suggestion
CPU
18,317
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "unspec", ":", "V16QI", "[", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_P8V_MTVSRD", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
ARM
CPP
next_suggestion
CPU
18,318
[ "return", "Value", ";" ]
[ "getT2AddrModeImmOpValue", "(", "const", "MCInst", "&", "MI", ",", "unsigned", "OpNum", ",", "SmallVectorImpl", "<", "MCFixup", ">", "&", "Fixups", ",", "const", "MCSubtargetInfo", "&", "STI", ")", "const", "{", "const", "MCOperand", "&", "MO1", "=", "MI", ...
LLVM
Mips
CPP
program_repair
CPU
18,319
[ "<FIXS>", "Lo", "=", "DAG", ".", "getNode", "(", "ISD", "::", "SELECT", ",", "DL", ",", "MVT", "::", "i32", ",", "Cond", ",", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "MVT", "::", "i32", ")", ",", "ShiftLeftLo", ")", ";", "<FIXE>", "<FIXS>...
[ "SDValue", "ShiftLeftLo", "=", "DAG", ".", "getNode", "(", "ISD", "::", "SHL", ",", "DL", ",", "MVT", "::", "i32", ",", "Lo", ",", "Shamt", ")", ";", "SDValue", "Cond", "=", "DAG", ".", "getNode", "(", "ISD", "::", "AND", ",", "DL", ",", "MVT", ...
GCC
mmix
CPP
program_repair
CPU
18,320
[ "<FIXS>", "static", "bool", "mmix_legitimate_address_p", "(", "machine_mode", ",", "rtx", ",", "bool", ")", ";", "static", "bool", "mmix_legitimate_constant_p", "(", "machine_mode", ",", "rtx", ")", ";", "<FIXE>", "<FIXS>", "(", "cumulative_args_t", ",", "machine_...
[ "static", "void", "mmix_target_asm_function_epilogue", "(", "FILE", "*", ",", "HOST_WIDE_INT", ")", ";", "static", "reg_class_t", "mmix_preferred_reload_class", "(", "rtx", ",", "reg_class_t", ")", ";", "static", "reg_class_t", "mmix_preferred_output_reload_class", "(", ...
LLVM
X86
CPP
next_suggestion
CPU
18,321
[ "case", "X86", "::", "REP_PREFIX", ":" ]
[ "case", "X86", "::", "GS_PREFIX", ":", "case", "X86", "::", "SS_PREFIX", ":", "case", "X86", "::", "DATA16_PREFIX", ":", "case", "X86", "::", "LOCK_PREFIX", ":", "case", "X86", "::", "REPNE_PREFIX", ":" ]
LLVM
VE
CPP
next_suggestion
CPU
18,322
[ "}" ]
[ "CCInfo", ".", "AnalyzeFormalArguments", "(", "Ins", ",", "getParamCC", "(", "CallConv", ",", "false", ")", ")", ";", "for", "(", "const", "CCValAssign", "&", "VA", ":", "ArgLocs", ")", "{", "assert", "(", "!", "VA", ".", "needsCustom", "(", ")", "&&",...
GCC
alpha
MD
stmt_completion
MPU
18,323
[ "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "zero_extract", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>"...
LLVM
Hexagon
TD
next_suggestion
DSP
18,324
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "BaseImmOffset", ";", "let", "accessSize", "=", "HalfWordAccess", ";", "le...
LLVM
ARM64
TD
next_suggestion
CPU
18,325
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "offset", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "extend", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "extend", "{", ...
LLVM
PowerPC
CPP
code_generation
CPU
18,326
[ "bool", "PPCFrameLowering", "::", "spillCalleeSavedRegisters", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MI", ",", "ArrayRef", "<", "CalleeSavedInfo", ">", "CSI", ",", "const", "TargetRegisterInfo", "*", "TRI", ")", "const", ...
[ "spillCalleeSavedRegisters", "-", "Issues", "instruction", "(", "s", ")", "to", "spill", "all", "callee", "saved", "registers", "and", "returns", "true", "if", "it", "is", "n't", "possible", "/", "profitable", "to", "do", "so", "by", "issuing", "a", "series"...
LLVM
Hexagon
TD
next_suggestion
DSP
18,327
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
i386
CPP
stmt_completion
CPU
18,328
[ ",", "_", "_", "addr", ",", "_", "_", "scale", ",", "_", "_", "hint", ")", ";" ]
[ "extern", "_", "_", "inline", "void", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_prefetch_i32gather_ps", "(", "_", "_", "m512i", "_", "_", "index", ...
GCC
arm
MD
stmt_completion
CPU
18,329
[ "<NUM_LIT>", "]", ")", ")" ]
[ "(", "lshiftrt", ":", "VDQIW", "(", "match_operand", ":", "VDQIW", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VDQIW", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "{", "if", "(", "s_register_operand", "("...
LLVM
M680x0
CPP
code_generation
MPU
18,330
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "M680x0 pseudo instruction expansion pass", "<STR_LIT>", ";", "}" ]
[ "getPassName", "-", "Return", "a", "nice", "clean", "name", "for", "a", "pass", "." ]
LLVM
ARM
TD
next_suggestion
CPU
18,331
[ "}" ]
[ "def", "th", ":", "MVE_VSHLL_by_lane_width", "<", "iname", "#", "<STR_LIT>", ",", "suffix", ",", "sz", ",", "U", ",", "ops", ",", "pattern", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
X86
CPP
code_generation
CPU
18,332
[ "bool", "X86FastISel", "::", "fastSelectInstruction", "(", "const", "Instruction", "*", "I", ")", "{", "switch", "(", "I", "->", "getOpcode", "(", ")", ")", "{", "default", ":", "break", ";", "case", "Instruction", "::", "Load", ":", "return", "X86SelectLo...
[ "This", "method", "is", "called", "by", "target-independent", "code", "when", "the", "normal", "FastISel", "process", "fails", "to", "select", "an", "instruction", "." ]
LLVM
AMDGPU
CPP
code_generation
GPU
18,333
[ "bool", "AMDGPUPromoteAlloca", "::", "runOnFunction", "(", "Function", "&", "F", ")", "{", "FunctionType", "*", "FTy", "=", "F", ".", "getFunctionType", "(", ")", ";", "LocalMemAvailable", "=", "ST", ".", "getLocalMemorySize", "(", ")", ";", "for", "(", "u...
[ "runOnFunction", "-", "Virtual", "method", "overriden", "by", "subclasses", "to", "do", "the", "per-function", "processing", "of", "the", "pass", "." ]
LLVM
AArch64
TD
stmt_completion
CPU
18,334
[ "<STR_LIT>", ";" ]
[ "class", "NeonI_INS_main", "<", "string", "asmop", ",", "string", "Res", ",", "ValueType", "ResTy", ",", "RegisterClass", "OpGPR", ",", "ValueType", "OpTy", ",", "Operand", "OpImm", ">", ":", "NeonI_copy", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ...
LLVM
Hexagon
TD
next_suggestion
DSP
18,335
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>", ";"...
LLVM
HSAIL
CPP
code_generation
Virtual ISA
18,336
[ "bool", "HSAILRegisterInfo", "::", "saveScavengerRegister", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ",", "MachineBasicBlock", "::", "iterator", "&", "UseMI", ",", "const", "TargetRegisterClass", "*", "RC", ",", "unsigne...
[ "Spill", "the", "register", "so", "it", "can", "be", "used", "by", "the", "register", "scavenger", "." ]
LLVM
ARM64
TD
stmt_completion
CPU
18,337
[ "<NUM_LIT>", "}", "=", "Rn", ";" ]
[ "let", "Defs", "=", "[", "CPSR", "]", ";", "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "imm", ";", "bits", "<", "<NUM_LIT>", ">", "nzcv", ";", "bits", "<", "<NUM_LIT>", ">", "cond", ";", "let", "Inst", "{", "<NUM_LIT>",...
GCC
i386
MD
stmt_completion
CPU
18,338
[ ")", ")" ]
[ "<STR_LIT>", "{", "rtx", "tmp", "=", "gen_reg_rtx", "(", "<", "MODE", ">", "mode", ")", "ix86_expand_reduc", "(", "gen_add", "<", "mode", ">", "<NUM_LIT>", ",", "tmp", ",", "operands", "[", "<NUM_LIT>", "]", ")", "emit_insn", "(", "gen_vec_extract", "<", ...
GCC
s390
CPP
next_suggestion
MPU
18,339
[ "else", "{" ]
[ "op", "[", "<NUM_LIT>", "]", "=", "gen_rtx_UNSPEC", "(", "Pmode", ",", "gen_rtvec", "(", "<NUM_LIT>", ",", "op", "[", "<NUM_LIT>", "]", ")", ",", "UNSPEC_PLT31", ")", ";", "op", "[", "<NUM_LIT>", "]", "=", "gen_rtx_CONST", "(", "Pmode", ",", "op", "[",...
LLVM
R600
CPP
next_suggestion
GPU
18,340
[ "}" ]
[ "if", "(", "childBlk", "->", "pred_size", "(", ")", "!=", "<NUM_LIT>", "||", "isActiveLoophead", "(", "childBlk", ")", ")", "{", "return", "<NUM_LIT>", ";", "}", "mergeSerialBlock", "(", "curBlk", ",", "childBlk", ")", ";", "++", "numSerialPatternMatch", ";"...
LLVM
ARM64
CPP
stmt_completion
CPU
18,341
[ ";" ]
[ "unsigned", "Rd", "=", "fieldFromInstruction", "(", "insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "unsigned", "imm", "=", "fieldFromInstruction", "(", "insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "unsigned", "shift", "=", "fieldFromInstruction",...
LLVM
Sparc
CPP
next_suggestion
CPU
18,342
[ "}" ]
[ "assert", "(", "LocVT", ".", "getSizeInBits", "(", ")", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Can't handle non-32 bits locations", "<STR_LIT>", ")", ";", "unsigned", "Offset", "=", "State", ".", "AllocateStack", "(", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "if...
GCC
sh
CPP
next_suggestion
CPU
18,343
[ "}" ]
[ "warning", "(", "OPT_Wattributes", ",", "<STR_LIT>", "%qE attribute only applies to functions", "<STR_LIT>", ",", "name", ")", ";", "*", "no_add_attrs", "=", "true", ";", "}", "else", "if", "(", "TREE_CODE", "(", "TREE_VALUE", "(", "args", ")", ")", "!=", "INT...
GCC
i386
MD
next_suggestion
CPU
18,344
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "VI1_AVX2", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "VI1_AVX2", "[", "(", "match_operand", ":", "VI1_AVX2", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VI1_AVX2", "...
GCC
arm
CPP
next_suggestion
CPU
18,345
[ "}" ]
[ "vreinterpretq_s32_p16", "(", "poly16x8_t", "_", "_", "a", ")", "{", "return", "(", "int32x4_t", ")", "_", "_", "a", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
18,346
[ "Value", "=", "val", ";" ]
[ "bits", "<", "<NUM_LIT>", ">" ]
LLVM
ARM
CPP
next_suggestion
CPU
18,347
[ "resetTargetOptions", "(", "F", ")", ";" ]
[ "Attribute", "FSAttr", "=", "F", ".", "getFnAttribute", "(", "<STR_LIT>", "target-features", "<STR_LIT>", ")", ";", "std", "::", "string", "CPU", "=", "!", "CPUAttr", ".", "hasAttribute", "(", "Attribute", "::", "None", ")", "?", "CPUAttr", ".", "getValueAsS...
GCC
xtensa
MD
next_suggestion
MPU
18,348
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "smin", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<ST...
LLVM
Mips
CPP
next_suggestion
CPU
18,349
[ "for", "(", "const", "CalleeSavedInfo", "&", "I", ":", "CSI", ")", "{" ]
[ "TII", ".", "makeFrame", "(", "Mips", "::", "SP", ",", "StackSize", ",", "MBB", ",", "MBBI", ")", ";", "unsigned", "CFIIndex", "=", "MF", ".", "addFrameInst", "(", "MCCFIInstruction", "::", "cfiDefCfaOffset", "(", "nullptr", ",", "StackSize", ")", ")", "...
LLVM
Patmos
CPP
next_suggestion
VLIW
18,350
[ "}" ]
[ "PatmosMachineFunctionInfo", "&", "PMFI", "=", "*", "MF", ".", "getInfo", "<", "PatmosMachineFunctionInfo", ">", "(", ")", ";", "SDLoc", "dl", "(", "Op", ")", ";", "SDValue", "VarArgsFI", "=", "DAG", ".", "getFrameIndex", "(", "PMFI", ".", "getVarArgsFI", ...
LLVM
AArch64
CPP
code_generation
CPU
18,351
[ "bool", "AArch64InstrInfo", "::", "expandPostRAPseudo", "(", "MachineBasicBlock", "::", "iterator", "MBBI", ")", "const", "{", "MachineInstr", "&", "MI", "=", "*", "MBBI", ";", "MachineBasicBlock", "&", "MBB", "=", "*", "MI", ".", "getParent", "(", ")", ";",...
[ "This", "function", "is", "called", "for", "all", "pseudo", "instructions", "that", "remain", "after", "register", "allocation", "." ]
LLVM
Hexagon
CPP
stmt_completion
DSP
18,352
[ ")", "const", "{" ]
[ "const", "HexagonSubtarget", "*", "getST", "(" ]
LLVM
Hexagon
TD
stmt_completion
DSP
18,353
[ ":", "$", "Rtt32", ")", ",", "<STR_LIT>", ",", "tc_679309b8", ",", "TypeALU64", ">", ",", "Enc_a56825", "{" ]
[ "def", "A2_addspl", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ",", "DoubleRegs" ]
LLVM
AMDGPU
TD
next_suggestion
GPU
18,354
[ "list", "<", "SubRegIndex", ">", "ret", "=", "!", "if", "(", "!", "eq", "(", "size", ",", "<NUM_LIT>", ")", ",", "ret2", ",", "!", "if", "(", "!", "eq", "(", "size", ",", "<NUM_LIT>", ")", ",", "ret3", ",", "!", "if", "(", "!", "eq", "(", "...
[ "list", "<", "SubRegIndex", ">", "ret8", "=", "[", "sub0", ",", "sub1", ",", "sub2", ",", "sub3", ",", "sub4", ",", "sub5", ",", "sub6", ",", "sub7", "]", ";", "list", "<", "SubRegIndex", ">", "ret16", "=", "[", "sub0", ",", "sub1", ",", "sub2", ...
GCC
rs6000
MD
stmt_completion
CPU
18,355
[ ")", "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VIlong", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "VIlong", "[", "(", "match_operand", ":", "VIlong", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_o...
LLVM
AArch64
CPP
next_suggestion
CPU
18,356
[ "updateValueMap", "(", "I", ",", "ResultReg", ")", ";" ]
[ "bool", "AArch64FastISel", "::", "selectCmp", "(", "const", "Instruction", "*", "I", ")", "{", "const", "CmpInst", "*", "CI", "=", "cast", "<", "CmpInst", ">", "(", "I", ")", ";", "CmpInst", "::", "Predicate", "Predicate", "=", "optimizeCmpPredicate", "(",...
GCC
rs6000
MD
program_repair
CPU
18,357
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "if_then_else", ":", "IEEE128", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "IEEE128", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "IEEE128", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<BUGS>", "<STR_LIT...
LLVM
Mips
CPP
next_suggestion
CPU
18,358
[ "}" ]
[ "}", "for", "(", "auto", "&", "S", ":", "SeqLs", ")", "S", ".", "push_back", "(", "I", ")", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
18,359
[ "(", "STI", ")", ";" ]
[ "return", "getMaxWavesPerEU", "(", "STI", ")", "*", "getEUsPerCU" ]
LLVM
Lanai
CPP
stmt_completion
CPU
18,360
[ "*", ")", "const", "{" ]
[ "const", "uint16_t", "*", "LanaiRegisterInfo", "::", "getCalleeSavedRegs", "(", "const", "MachineFunction" ]
LLVM
ARM
CPP
stmt_completion
CPU
18,361
[ ")", ";" ]
[ "case", "ISD", "::", "BR_CC", ":", "return", "LowerBR_CC", "(", "Op", ",", "DAG", ")", ";", "case", "ISD", "::", "BR_JT", ":", "return", "LowerBR_JT", "(", "Op", ",", "DAG", ")", ";", "case", "ISD", "::", "VASTART", ":", "return", "LowerVASTART", "("...
GCC
rs6000
CPP
next_suggestion
CPU
18,362
[ "return", "(", "_", "_", "m128d", ")", "_", "_", "result", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_cvtpi32_pd", "(", "_", "_", "m64", "_", "_", "A", ")",...
GCC
i386
MD
next_suggestion
CPU
18,363
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
SystemZ
CPP
next_suggestion
CPU
18,364
[ "int", "BackChainIdx", "=", "TFL", "->", "getOrCreateFramePointerSaveIndex", "(", "MF", ")", ";" ]
[ "EVT", "PtrVT", "=", "getPointerTy", "(", "DAG", ".", "getDataLayout", "(", ")", ")", ";", "bool", "HasBackChain", "=", "MF", ".", "getFunction", "(", ")", ".", "hasFnAttribute", "(", "<STR_LIT>", "backchain", "<STR_LIT>", ")", ";", "if", "(", "TFL", "->...
LLVM
AArch64
TD
next_suggestion
CPU
18,365
[ "let", "DiagnosticType", "=", "<STR_LIT>", ";" ]
[ "let", "SuperClasses", "=", "[", "ShifterOperand", "]", ";", "let", "Name", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
18,366
[ "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>" ]
GCC
rs6000
CPP
code_generation
CPU
18,367
[ "enum", "insn_form", "address_to_insn_form", "(", "rtx", "addr", ",", "machine_mode", "mode", ",", "enum", "non_prefixed_form", "non_prefixed_format", ")", "{", "if", "(", "REG_P", "(", "addr", ")", "||", "SUBREG_P", "(", "addr", ")", ")", "return", "INSN_FORM...
[ "Given", "an", "address", "(", "ADDR", ")", ",", "a", "mode", "(", "MODE", ")", ",", "and", "what", "the", "format", "of", "the", "non-prefixed", "address", "(", "NON_PREFIXED_FORMAT", ")", "is", ",", "return", "the", "instruction", "format", "for", "the...
LLVM
Hexagon
CPP
next_suggestion
DSP
18,368
[ "for", "(", "SDNode", "*", "L", ":", "Nodes", ")", "select", "(", "L", ")", ";" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "!=", "WorkQ", ".", "size", "(", ")", ";", "++", "i", ")", "{", "SDNode", "*", "W", "=", "WorkQ", "[", "i", "]", ";", "if", "(", "!", "W", "->", "isMachineOpcode", "(", ")", "&&", "W", ...
LLVM
Mips
TD
stmt_completion
CPU
18,369
[ "<STR_LIT>", ";" ]
[ "dag", "InOperandList", "=", "(", "ins", "MSA128CROpnd", ":", "$", "cd", ",", "GPR32Opnd", ":", "$", "rs", ")", ";", "string", "AsmString", "=" ]
LLVM
AArch64
CPP
program_repair
CPU
18,370
[ "<FIXS>", "OpcodePair", "PosOpcs", ",", "OpcodePair", "NegOpcs", ",", "MachineInstr", "&", "MI", ")", "{", "<FIXE>", "<FIXS>", "MI", ",", "<FIXE>" ]
[ "template", "typename", "T", ">", "bool", "AArch64MIPeepholeOpt", "::", "visitADDSSUBS", "(", "<BUGS>", "OpcodePair", "PosOpcs", ",", "OpcodePair", "NegOpcs", ",", "MachineInstr", "&", "MI", ",", "SmallSetVector", "MachineInstr", "*", ",", "<NUM_LIT>", ">", "&", ...
LLVM
TPC
TD
next_suggestion
Virtual ISA
18,371
[ "let", "InOperandList", "=", "(", "ins", "Src", ":", "$", "src", ",", "SwitchSet", ":", "$", "sw", ",", "Rdst", ":", "$", "income", ",", "Pred", ":", "$", "pred", ")", ";" ]
[ "class", "VpuInst_MovFlavorBroadcast", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "RegisterClass", "Rdst", ",", "DAGOperand", "Src", ",", "string", "asmstr", ",", "Operand", "Pred", ">", ":", "VpuInst_MovFlavor", "<", "opc", ",", "Rdst", ",", "Src", ","...
LLVM
AArch64
TD
next_suggestion
CPU
18,372
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "iop", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Zm", ";" ]
GCC
s390
MD
next_suggestion
MPU
18,373
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
X86
CPP
next_suggestion
CPU
18,374
[ "}" ]
[ "NodeMap", "[", "MI", "]", "=", "I", ";", "return", "std", "::", "pair", "<", "GraphIter", ",", "bool", ">", "{", "I", ",", "true", "}", ";", "}", "return", "std", "::", "pair", "<", "GraphIter", ",", "bool", ">", "{", "Ref", "->", "getSecond", ...
LLVM
SPIRV
TD
stmt_completion
Virtual ISA
18,375
[ "=", "name", ";" ]
[ "class", "ExecutionModel", "<", "string", "name", ",", "bits", "<", "<NUM_LIT>", ">", "value", ">", "{", "string", "Name" ]
GCC
rs6000
MD
stmt_completion
CPU
18,376
[ "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "plus", "<STR_LIT>", ")", "(", "minus", "<STR_LIT>", ")", "(", "ior", "<STR_LIT>", ")", "(", "xor", "<STR_LIT>", ")", "(", "and", "<STR_LIT>", ")", "]", ")", "(", "define_code_attr", "fetchop_pred", "[", "(", "plus", "<STR_LIT>", ")", "(", "m...
GCC
arm
CPP
stmt_completion
CPU
18,377
[ "out_up", ",", "in_up", ",", "GEN_INT", "(", "<NUM_LIT>", ")", ")", ")", ";" ]
[ "rtx", "out_up", "=", "code", "==", "ASHIFT", "?", "out_low", ":", "out_high", ";", "rtx", "out_down", "=", "code", "==", "ASHIFT", "?", "out_high", ":", "out_low", ";", "rtx", "in_up", "=", "code", "==", "ASHIFT", "?", "in_low", ":", "in_high", ";", ...
GCC
aarch64
CPP
stmt_completion
CPU
18,378
[ "b", ";" ]
[ "vbicq_s8", "(", "int8x16_t", "_", "_", "a", ",", "int8x16_t", "_", "_", "b", ")", "{", "return", "_", "_", "a", "&", "~", "_", "_" ]
LLVM
AArch64
TD
stmt_completion
CPU
18,379
[ "(", "instregex", "<STR_LIT>", ")", ">", ";" ]
[ "def", ":", "InstRW", "<", "[", "A64FXXWriteFDivSP", "]", "," ]
LLVM
ARM
CPP
program_repair
CPU
18,380
[ "<FIXS>", "MergeCandidate", "*", "Candidate", "=", "new", "(", "Allocator", ".", "Allocate", "(", ")", ")", "MergeCandidate", ";", "<FIXE>" ]
[ "}", "<BUGS>", "MergeCandidate", "*", "Candidate", "=", "new", "(", "Allocator", ")", "MergeCandidate", ";", "<BUGE>", "for", "(", "unsigned", "C", "=", "SIndex", ",", "CE", "=", "SIndex", "+", "Count", ";", "C", "CE", ";", "++", "C", ")", "Candidate",...
GCC
rs6000
CPP
next_suggestion
CPU
18,381
[ "return", "(", "vec_sel", "(", "(", "_", "_", "v4sf", ")", "_", "_", "A", ",", "_", "_", "c", ",", "_", "_", "mask", ")", ")", ";" ]
[ "_", "_", "a", "=", "vec_splat", "(", "(", "_", "_", "v4sf", ")", "_", "_", "A", ",", "<NUM_LIT>", ")", ";", "_", "_", "b", "=", "vec_splat", "(", "(", "_", "_", "v4sf", ")", "_", "_", "B", ",", "<NUM_LIT>", ")", ";", "_", "_", "c", "=", ...
GCC
sh
MD
program_repair
CPU
18,382
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "neg", ":", "SI", "(", "plus", ":", "SI", "(", "reg", ":", "SI", "<NUM_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT...
LLVM
ARM
CPP
program_repair
CPU
18,383
[ "<FIXS>", "BuildMI", "(", "*", "BB", ",", "BB", "->", "begin", "(", ")", ",", "dl", ",", "TII", "->", "get", "(", "ARM", "::", "PHI", ")", ",", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ")", "<FIXE>", "<FIXS>", "...
[ "BB", "=", "sinkMBB", ";", "<BUGS>", "BuildMI", "(", "BB", ",", "dl", ",", "TII", "->", "get", "(", "ARM", "::", "PHI", ")", ",", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ")", "<BUGE>", ".", "addReg", "(", "MI", ...
LLVM
X86
TD
program_repair
CPU
18,384
[ "<FIXS>", "def", ":", "Pat", "(", "v4i32", "(", "movlhps", "VR128", ":", "$", "src1", ",", "VR128", ":", "$", "src2", ")", ")", ",", "<FIXE>" ]
[ "let", "AddedComplexity", "=", "<NUM_LIT>", "in", "{", "<BUGS>", "def", ":", "Pat", "(", "v4i32", "(", "movhp", "VR128", ":", "$", "src1", ",", "VR128", ":", "$", "src2", ")", ")", ",", "<BUGE>", "(", "MOVLHPSrr", "VR128", ":", "$", "src1", ",", "V...
LLVM
CellSPU
TD
program_repair
MPU
18,385
[ "<FIXS>", "defm", "BRCONDuge", ":", "BranchCondLGTEQ", "setuge", ",", "ORr16", ",", "BRHNZr16", ",", "ORr32", ",", "BRNZr32", ">", ";", "defm", "BRCONDult", ":", "BranchCondLGTEQ", "setult", ",", "ORr16", ",", "BRHZr16", ",", "ORr32", ",", "BRZr32", ">", "...
[ "bb", ":", "$", "dest", ")", ">", ";", "}", "<BUGS>", "defm", "BRCONDuge", ":", "BranchCondLGTEQ", "setuge", ",", "ORr16", ",", "BRHNZ", ",", "ORr32", ",", "BRNZ", ">", ";", "defm", "BRCONDult", ":", "BranchCondLGTEQ", "setult", ",", "ORr16", ",", "BRH...
LLVM
ARM
TD
next_suggestion
CPU
18,386
[ "let", "DecoderNamespace", "=", "<STR_LIT>", ";" ]
[ "class", "MVE_MI", "<", "dag", "oops", ",", "dag", "iops", ",", "InstrItinClass", "itin", ",", "string", "asm", ",", "string", "ops", ",", "string", "cstr", ",", "list", "<", "dag", ">", "pattern", ">", ":", "Thumb2XI", "<", "oops", ",", "iops", ",",...
GCC
mips
MD
stmt_completion
CPU
18,387
[ "V16QI", "]", ")" ]
[ "(", "define_mode_iterator", "IMSA", "[", "V2DI", "V4SI", "V8HI" ]
GCC
sh
MD
next_suggestion
CPU
18,388
[ "DONE" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "DF", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "...
GCC
i386
MD
program_repair
CPU
18,389
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "match_operand", ":", "VF_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
18,390
[ ",", "LL", ".", "end", "(", ")", ",", "IsCopy", ")", ";" ]
[ "auto", "IsCopy", "=", "[", "]", "(", "const", "IFRecordWithRegSet", "&", "IR", ")", "->", "bool", "{", "return", "IR", ".", "first", ".", "Wdh", "==", "<NUM_LIT>", "&&", "(", "IR", ".", "first", ".", "Off", "==", "<NUM_LIT>", "||", "IR", ".", "fir...
LLVM
AArch64
CPP
next_suggestion
CPU
18,391
[ "}" ]
[ "void", "AArch64MCInstLower", "::", "Lower", "(", "const", "MachineInstr", "*", "MI", ",", "MCInst", "&", "OutMI", ")", "const", "{", "OutMI", ".", "setOpcode", "(", "MI", "->", "getOpcode", "(", ")", ")", ";", "for", "(", "const", "MachineOperand", "&",...
LLVM
AArch64
CPP
stmt_completion
CPU
18,392
[ ",", "SrcReg", ",", "OpIdx", ",", "MIB", ")", ";" ]
[ "unsigned", "NumElts", "=", "I", ".", "getNumOperands", "(", ")", "-", "<NUM_LIT>", ";", "Register", "SrcReg", "=", "I", ".", "getOperand", "(", "NumElts", ")", ".", "getReg", "(", ")", ";", "const", "LLT", "NarrowTy", "=", "MRI", ".", "getType", "(", ...
GCC
rx
CPP
next_suggestion
CPU
18,393
[ "string_id_common", ":" ]
[ "int", "vnum", ";", "vec_attr", "=", "lookup_attribute", "(", "aname", ",", "DECL_ATTRIBUTES", "(", "current_function_decl", ")", ")", ";", "if", "(", "!", "vec_attr", ")", "return", ";", "vec_attr", "=", "TREE_VALUE", "(", "vec_attr", ")", ";", "while", "...
GCC
mips
MD
next_suggestion
CPU
18,394
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
AArch64
CPP
next_suggestion
CPU
18,395
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":" ]
[ "TII", "=", "static_cast", "<", "const", "AArch64InstrInfo", "*", ">", "(", "MF", ".", "getSubtarget", "(", ")", ".", "getInstrInfo", "(", ")", ")", ";", "TRI", "=", "MF", ".", "getSubtarget", "(", ")", ".", "getRegisterInfo", "(", ")", ";", "MRI", "...
LLVM
TPC
TD
stmt_completion
Virtual ISA
18,396
[ "IIC_VectorOp", ";" ]
[ "let", "InOperandList", "=", "(", "ins", "VRF", ":", "$", "op1", ",", "VRF", ":", "$", "op2", ",", "VRF", ":", "$", "op3", ",", "VRF", ":", "$", "op4", ",", "VRF", ":", "$", "op5", ",", "VRF", ":", "$", "op6", ",", "VRF", ":", "$", "op7", ...
LLVM
AArch64
CPP
next_suggestion
CPU
18,397
[ "}" ]
[ "Op", "->", "VectorList", ".", "NumElements", "=", "NumElements", ";", "Op", "->", "VectorList", ".", "ElementWidth", "=", "ElementWidth", ";", "Op", "->", "VectorList", ".", "RegisterKind", "=", "RegisterKind", ";", "Op", "->", "StartLoc", "=", "S", ";", ...
LLVM
AMDGPU
CPP
program_repair
GPU
18,398
[ "<FIXS>", "case", "AMDGPU", "::", "SI_END_CF", ":", "emitEndCf", "(", "MI", ")", ";", "<FIXE>", "<FIXS>", "<FIXE>" ]
[ "emitLoop", "(", "MI", ")", ";", "break", ";", "<BUGS>", "case", "AMDGPU", "::", "SI_END_CF", ":", "{", "MachineInstr", "*", "NextMI", "=", "nullptr", ";", "if", "(", "Next", "!=", "MBB", "->", "end", "(", ")", ")", "NextMI", "=", "&", "*", "Next",...
GCC
frv
CPP
stmt_completion
VLIW
18,399
[ "!", "frame_pointer_needed", ":", "true", ")", ";" ]
[ "bool", "frv_can_eliminate", "(", "const", "int", "from", ",", "const", "int", "to", ")", "{", "return", "(", "from", "==", "ARG_POINTER_REGNUM", "&&", "to", "==", "STACK_POINTER_REGNUM", "?" ]