Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
PowerPC
CPP
stmt_completion
CPU
18,400
[ ")", "{" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<", "<NUM_LIT>", ";", "++", "i", ")", "{", "if", "(", "(", "(", "N", "->", "getOperand", "(", "i", ")", ".", "getOpcode", "(", ")", "==", "ISD", "::", "SIGN_EXTEND", "||", "N", "->", "ge...
GCC
avr
MD
stmt_completion
MPU
18,401
[ "<STR_LIT>", ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "match_code" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
18,402
[ "<STR_LIT>", ":" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "case", "<STR_LIT>", "::" ]
GCC
i386
MD
stmt_completion
CPU
18,403
[ ")", "]", ")" ]
[ "(", "match_operand", ":", "V4SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ...
LLVM
Mips
CPP
stmt_completion
CPU
18,404
[ "<NUM_LIT>", ",", "<NUM_LIT>", "}", ",", "{", "<STR_LIT>", "fixup_Mips_PC18_S3", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "MCFixupKindInfo", "::", "FKF_IsPCRel", "}", ",", "{", "<STR_LIT>", "fixup_MIPS_PC19_S2", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<N...
[ "<STR_LIT>", "fixup_MICROMIPS_TLS_TPREL_LO16", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", "}", ";", "const", "static", "MCFixupKindInfo", "BigEndianInfos", "[", "Mips", "::", "NumTargetFixupKinds", "]", "=", "{", "{", "<STR_LIT>", "fixup...
LLVM
AArch64
TD
next_suggestion
CPU
18,405
[ "}" ]
[ "def", "Wrs", ":", "BaseLogicalSReg", "<", "opc", ",", "N", ",", "GPR32", ",", "logical_shifted_reg32", ",", "mnemonic", ",", "[", "(", "set", "GPR32", ":", "$", "Rd", ",", "(", "OpNode", "GPR32", ":", "$", "Rn", ",", "logical_shifted_reg32", ":", "$",...
LLVM
OR1K
CPP
next_suggestion
CPU
18,406
[ "}" ]
[ "if", "(", "!", "AsmPrinterisBlockOnlyReachableByFallthrough", "(", "MBB", ")", ")", "return", "false", ";", "MachineBasicBlock", "::", "const_iterator", "I", "=", "Pred", "->", "end", "(", ")", ";", "while", "(", "I", "!=", "Pred", "->", "begin", "(", ")"...
GCC
rs6000
MD
next_suggestion
CPU
18,407
[ "<STR_LIT>", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
X86
TD
program_repair
CPU
18,408
[ "<FIXS>", "defm", ":", "X86WriteRes", "WriteFMaskedStore32", ",", "[", "SKLPort23", ",", "SKLPort0", ",", "SKLPort4", "]", ",", "<NUM_LIT>", ",", "[", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ">", ";", "defm", ":", "X86WriteRes...
[ "defm", ":", "X86WriteRes", "WriteFStoreNTX", ",", "[", "SKLPort237", ",", "SKLPort4", "]", ",", "<NUM_LIT>", ",", "[", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ">", ";", "defm", ":", "X86WriteRes", "WriteFStoreNTY", ",", "[", "SKLPort237", ",",...
LLVM
AMDGPU
CPP
next_suggestion
GPU
18,409
[ "}" ]
[ "if", "(", "singlePathTo", "(", "FalseMBB", ",", "DownBlk", ")", "==", "SinglePath_InPath", ")", "{", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", " working\\n", "<STR_LIT>", ";", ")", ";", "Num", "+=", "cloneOnSideEntryTo", "(", "HeadMBB", ",", ...
LLVM
Nyuzi
CPP
stmt_completion
GPU
18,410
[ ",", "<NUM_LIT>", ",", "Flag", ")", ";" ]
[ "return", "DAG", ".", "getTargetBlockAddress", "(", "N", "->", "getBlockAddress", "(", ")", ",", "Ty" ]
LLVM
R600
CPP
stmt_completion
GPU
18,411
[ ";" ]
[ "bool", "AMDGPUDAGToDAGISel", "::", "SelectADDRVTX_READ", "(", "SDValue", "Addr", ",", "SDValue", "&", "Base", ",", "SDValue", "&", "Offset", ")", "{", "ConstantSDNode", "*", "IMMOffset", ";", "if", "(", "Addr", ".", "getOpcode", "(", ")", "==", "ISD", "::...
GCC
arm
MD
stmt_completion
CPU
18,412
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr" ]
LLVM
X86
CPP
next_suggestion
CPU
18,413
[ "if", "(", "(", "!", "isUInt", "<", "<NUM_LIT>", ">", "(", "AndRHSVal", ")", "||", "(", "OptForSize", "&&", "!", "isUInt", "<", "<NUM_LIT>", ">", "(", "AndRHSVal", ")", ")", ")", "&&", "isPowerOf2_64", "(", "AndRHSVal", ")", ")", "{" ]
[ "static", "SDValue", "LowerAndToBT", "(", "SDValue", "And", ",", "ISD", "::", "CondCode", "CC", ",", "const", "SDLoc", "&", "dl", ",", "SelectionDAG", "&", "DAG", ")", "{", "assert", "(", "And", ".", "getOpcode", "(", ")", "==", "ISD", "::", "AND", "...
LLVM
Hexagon
TD
next_suggestion
DSP
18,414
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
18,415
[ ")", ";" ]
[ "computeSignatureVTs", "(", "F", ".", "getFunctionType", "(", ")", ",", "&", "F", ",", "F", ",", "TM", ",", "Params", ",", "Results", ")", ";", "auto", "Signature", "=", "signatureFromMVTs", "(", "OutContext", ",", "Results", ",", "Params", ")", ";", "...
LLVM
AMDGPU
CPP
next_suggestion
GPU
18,416
[ "SDValue", "Hi", "=", "DAG", ".", "getSelect", "(", "DL", ",", "MVT", "::", "i32", ",", "Cond", ",", "Hi0", ",", "Hi1", ")", ";" ]
[ "SDValue", "RHS", "=", "DAG", ".", "getNode", "(", "ISD", "::", "BITCAST", ",", "DL", ",", "MVT", "::", "v2i32", ",", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "SDValue", "Lo0", "=", "DAG", ".", "getNode", "(", "ISD", "::", "EXTRACT...
LLVM
PTX
CPP
code_generation
GPU
18,417
[ "virtual", "const", "uint16_t", "*", "getCalleeSavedRegs", "(", "const", "MachineFunction", "*", "MF", "=", "<NUM_LIT>", ")", "const", "{", "static", "const", "uint16_t", "CalleeSavedRegs", "[", "]", "=", "{", "<NUM_LIT>", "}", ";", "return", "CalleeSavedRegs", ...
[ "Code", "Generation", "virtual", "methods", "..." ]
LLVM
AArch64
CPP
stmt_completion
CPU
18,418
[ ")", "return", "false", ";" ]
[ "if", "(", "!", "isImm", "(", ")", ")", "return", "false", ";", "const", "MCConstantExpr", "*", "MCE", "=", "dyn_cast", "<", "MCConstantExpr", ">", "(", "getImm", "(", ")", ")", ";", "if", "(", "!", "MCE" ]
LLVM
Hexagon
TD
stmt_completion
DSP
18,419
[ "InstrItinClass", ";" ]
[ "def", "tc_b8bffe55", ":" ]
GCC
arm
CPP
stmt_completion
CPU
18,420
[ "a", ";" ]
[ "return", "(", "float32x4_t", ")", "_", "_" ]
LLVM
ARM
TD
next_suggestion
CPU
18,421
[ "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=", "<STR_LIT>", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
18,422
[ "}" ]
[ "def", "A4_cmpheq", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_85d5d03f", ",", "TypeS_3op", ">", ",", "Enc_c2b48e",...
LLVM
AArch64
TD
stmt_completion
CPU
18,423
[ ":", "$", "Rm", ")", ")", ">", ";" ]
[ "def", "Neon_bic16B", ":", "PatFrag", "<", "(", "ops", "node", ":", "$", "Rn", ",", "node", ":", "$", "Rm", ")", ",", "(", "and", "node", ":", "$", "Rn", ",", "(", "Neon_not16B", "node" ]
LLVM
AArch64
TD
stmt_completion
CPU
18,424
[ "<STR_LIT>", ";" ]
[ "class", "addsub_shifted_imm", "<", "ValueType", "Ty", ">", ":", "Operand", "<", "Ty", ">", ",", "ComplexPattern", "<", "Ty", ",", "<NUM_LIT>", ",", "<STR_LIT>", ",", "[", "imm", "]", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "Encoder...
LLVM
X86
CPP
program_repair
CPU
18,425
[ "<FIXS>", ":", "W", "(", "<NUM_LIT>", ")", ",", "R", "(", "<NUM_LIT>", ")", ",", "X", "(", "<NUM_LIT>", ")", ",", "B", "(", "<NUM_LIT>", ")", ",", "M", "(", "<NUM_LIT>", ")", ",", "R2", "(", "<NUM_LIT>", ")", ",", "X2", "(", "<NUM_LIT>", ")", "...
[ "}", "X86OpcodePrefixHelper", "(", "const", "MCRegisterInfo", "&", "MRI", ")", "<BUGS>", ":", "W", "(", "<NUM_LIT>", ")", ",", "R", "(", "<NUM_LIT>", ")", ",", "X", "(", "<NUM_LIT>", ")", ",", "B", "(", "<NUM_LIT>", ")", ",", "VEX_4V", "(", "<NUM_LIT>"...
LLVM
X86
CPP
stmt_completion
CPU
18,426
[ "(", ")", ")", ";" ]
[ "addPass", "(", "createGreedyRegisterAllocator", "(", "onlyAllocateTileRegisters", ")", ")", ";", "addPass", "(", "createX86TileConfigPass" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
18,427
[ "}" ]
[ "const", "uint32_t", "*", "getRegMaskBits", "(", "RegisterId", "R", ")", "const", "{", "return", "RegMasks", ".", "get", "(", "TargetRegisterInfo", "::", "stackSlot2Index", "(", "R", ")", ")", ";" ]
LLVM
Hexagon
CPP
code_generation
DSP
18,428
[ "void", "BT", "::", "run", "(", ")", "{", "reset", "(", ")", ";", "assert", "(", "FlowQ", ".", "empty", "(", ")", ")", ";", "using", "MachineFlowGraphTraits", "=", "GraphTraits", "<", "const", "MachineFunction", "*", ">", ";", "const", "MachineBasicBlock...
[ "Run", "the", "analysis", "pass", "over", "a", "function", "and", "produce", "a", "dominator", "tree", "." ]
GCC
rs6000
MD
stmt_completion
CPU
18,429
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr" ]
GCC
mips
MD
stmt_completion
CPU
18,430
[ ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AArch64
TD
stmt_completion
CPU
18,431
[ "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "="...
LLVM
Hexagon
TD
stmt_completion
DSP
18,432
[ "=", "<NUM_LIT>", ";" ]
[ "def", "A2_vmaxw", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rtt32", ",", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_779080bf", ",", "TypeALU64", ">", ",", "E...
LLVM
ARM
CPP
next_suggestion
CPU
18,433
[ "}" ]
[ "SDValue", "ARMcc", ";", "std", "::", "tie", "(", "Value", ",", "OverflowCmp", ")", "=", "getARMXALUOOp", "(", "Op", ",", "DAG", ",", "ARMcc", ")", ";", "SDValue", "CCR", "=", "DAG", ".", "getRegister", "(", "ARM", "::", "CPSR", ",", "MVT", "::", "...
GCC
i386
CPP
stmt_completion
CPU
18,434
[ ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m512d", ")", "_", "_", "builtin_ia32_blendmpd_512_mask", "(", "(", "_", "_", "v8df", ")", "_", "_", "A", ",", "(", "_", "_", "v8df", ")", "_", "_", "W", ",", "(", "_", "_", "mmask8" ]
GCC
rs6000
MD
next_suggestion
CPU
18,435
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AArch64
TD
next_suggestion
CPU
18,436
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "class", "SystemXtI", "<", "bit", "L", ",", "string", "asm", ">", ":", "RtSystemI", "<", "L", ",", "(", "outs", ")", ",", "(", "ins", "imm0_7", ":", "$", "op1", ",", "sys_cr_op", ":", "$", "Cn", ",", "sys_cr_op", ":", "$", "Cm", ",", "imm0_7", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
18,437
[ "}" ]
[ "MachineBasicBlock", "::", "const_instr_iterator", "MIE", "=", "MII", "->", "getParent", "(", ")", "->", "instr_end", "(", ")", ";", "if", "(", "!", "(", "*", "MII", ")", ".", "isBundle", "(", ")", ")", "{", "const", "MachineInstr", "&", "J", "=", "*...
LLVM
XCore
CPP
stmt_completion
MPU
18,438
[ ")", "&&", "<STR_LIT>", "Unknown section kind", "<STR_LIT>", ")", ";" ]
[ "const", "MCSection", "*", "XCoreTargetObjectFile", "::", "getSectionForConstant", "(", "SectionKind", "Kind", ")", "const", "{", "if", "(", "Kind", ".", "isMergeableConst4", "(", ")", ")", "return", "MergeableConst4Section", ";", "if", "(", "Kind", ".", "isMerg...
GCC
rs6000
CPP
next_suggestion
CPU
18,439
[ "if", "(", "!", "TARGET_POWERPC64", ")", "extra", "=", "<NUM_LIT>", ";" ]
[ "else", "if", "(", "CONST_INT_P", "(", "x", ")", ")", "offset", "=", "INTVAL", "(", "x", ")", ";", "else", "if", "(", "GET_CODE", "(", "x", ")", "==", "LABEL_REF", ")", "offset", "=", "<NUM_LIT>", ";", "else", "return", "false", ";", "unsigned", "a...
LLVM
X86
TD
program_repair
CPU
18,440
[ "<FIXS>", "X86MemOperand", "x86memop", ",", "PatFrag", "ld_frag", ",", "string", "asm", ",", "string", "mem", ">", "{", "<FIXE>" ]
[ "multiclass", "avx512_vcvtsi", "bits", "<NUM_LIT>", ">", "opc", ",", "SDPatternOperator", "OpNode", ",", "X86FoldableSchedWrite", "sched", ",", "RegisterClass", "SrcRC", ",", "X86VectorVTInfo", "DstVT", ",", "<BUGS>", "X86MemOperand", "x86memop", ",", "PatFrag", "ld_f...
GCC
sh
CPP
next_suggestion
CPU
18,441
[ "else", "result", "=", "tmp", ";" ]
[ "if", "(", "TYPE_MODE", "(", "eff_type", ")", "==", "SCmode", "&&", "TARGET_SH4", "&&", "TARGET_LITTLE_ENDIAN", ")", "{", "tree", "subtype", "=", "TREE_TYPE", "(", "eff_type", ")", ";", "tree", "real", ",", "imag", ";", "imag", "=", "std_gimplify_va_arg_expr...
GCC
aarch64
MD
stmt_completion
CPU
18,442
[ "=", "const0_rtx", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "rotatert", ":", "GPI", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "...
LLVM
X86
CPP
next_suggestion
CPU
18,443
[ "}" ]
[ "unsigned", "StElts", "=", "MemVT", ".", "getSizeInBits", "(", ")", "/", "VT", ".", "getScalarSizeInBits", "(", ")", ";", "APInt", "DemandedElts", "=", "APInt", "::", "getLowBitsSet", "(", "VT", ".", "getVectorNumElements", "(", ")", ",", "StElts", ")", ";...
LLVM
X86
CPP
next_suggestion
CPU
18,444
[ "APInt", "UndefElts", ";" ]
[ "static", "SDValue", "isFNEG", "(", "SDNode", "*", "N", ")", "{", "if", "(", "N", "->", "getOpcode", "(", ")", "==", "ISD", "::", "FNEG", ")", "return", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "Op", "=", "peekThroughBitcasts", ...
LLVM
Hexagon
TD
next_suggestion
DSP
18,445
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<...
GCC
i386
MD
next_suggestion
CPU
18,446
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "clobber", "(", "reg", ":", "XF", "ST2_REG", ")", ")", "(", "clobber", "(", "reg", ":", "XF", "ST3_REG", ")", ")", "(", "clobber", "(", "reg", ":", "XF", "ST4_REG", ")", ")", "(", "clobber", "(", "reg", ":", "XF", "ST5_REG", ")", ")", "(",...
GCC
mips
MD
stmt_completion
CPU
18,447
[ ")" ]
[ "(", "define_query_cpu_unit", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
18,448
[ "(", "Ty", ")", ";" ]
[ "return", "EVT", "::", "getVectorVT", "(", "Ty", "->", "getContext", "(", ")", ",", "EVT", "::", "getEVT", "(", "VT", "->", "getElementType", "(", ")", ")", ",", "NumElts", ")", ";", "}", "return", "EVT", "::", "getEVT" ]
GCC
tilegx
MD
next_suggestion
VLIW
18,449
[ "}", ")" ]
[ "[", "(", "set", "(", "mem", ":", "I124MODE", "(", "unspec", "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_NON_TEMPORAL", ")", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", ...
LLVM
Hexagon
TD
next_suggestion
DSP
18,450
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "...
GCC
avr
MD
stmt_completion
MPU
18,451
[ ")", ")", "]" ]
[ "[", "(", "parallel", "[", "(", "set", "(", "cc0", ")", "(", "compare", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "clobber", "(", "match_operand", ":", "HI", "<NUM_LIT>...
GCC
arm
CPP
next_suggestion
CPU
18,452
[ "}" ]
[ "union", "{", "int32x4x4_t", "_", "_", "i", ";", "_", "_", "builtin_neon_xi", "_", "_", "o", ";", "}", "_", "_", "rv", ";", "_", "_", "rv", ".", "_", "_", "i", "=", "_", "_", "value", ";", "_", "_", "builtin_mve_vst4qv4si", "(", "(", "_", "_"...
LLVM
VE
CPP
next_suggestion
CPU
18,453
[ "SMLoc", "SuffixEnd", "=", "SMLoc", "::", "getFromPointer", "(", "NameLoc", ".", "getPointer", "(", ")", "+", "(", "RD", ".", "end", "(", ")", "-", "Name", ".", "data", "(", ")", ")", ")", ";" ]
[ "StringRef", "RD", "=", "Name", ".", "substr", "(", "Prefix", ")", ";", "<STR_LIT>", "::", "<STR_LIT>", "RoundingMode", "=", "stringToVERD", "(", "RD", ")", ";", "if", "(", "RoundingMode", "!=", "<STR_LIT>", "::", "<STR_LIT>", ")", "{", "Name", "=", "Nam...
GCC
arm
CPP
next_suggestion
CPU
18,454
[ "return", "_", "_", "rv", ".", "_", "_", "i", ";" ]
[ "union", "{", "int16x8x3_t", "_", "_", "i", ";", "_", "_", "builtin_neon_ci", "_", "_", "o", ";", "}", "_", "_", "rv", ";", "_", "_", "rv", ".", "_", "_", "o", "=", "_", "_", "builtin_neon_vld3_lanev8hi", "(", "(", "const", "_", "_", "builtin_neo...
LLVM
AMDGPU
CPP
next_suggestion
GPU
18,455
[ "}" ]
[ "const", "SIModeRegisterDefaults", "Mode", "=", "MFI", "->", "getMode", "(", ")", ";", "ProgInfo", ".", "FloatMode", "=", "getFPMode", "(", "Mode", ")", ";", "ProgInfo", ".", "IEEEMode", "=", "Mode", ".", "IEEE", ";", "ProgInfo", ".", "DX10Clamp", "=", "...
LLVM
SystemZ
CPP
stmt_completion
CPU
18,456
[ "setIsKill", "(", "false", ")", ";" ]
[ "MachineOperand", "&", "HighRegOp", "=", "EarlierMI", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "MachineOperand", "&", "LowRegOp", "=", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "HighRegOp", ".", "setReg", "(", "RI", ".", "getSubReg", "(", ...
GCC
arm
CPP
stmt_completion
CPU
18,457
[ "res", ";" ]
[ "uint8x16_t", "_", "_", "res", "=", "_", "_", "builtin_mve_vshlcq_m_vec_uv16qi", "(", "_", "_", "a", ",", "*", "_", "_", "b", ",", "_", "_", "imm", ",", "_", "_", "p", ")", ";", "*", "_", "_", "b", "=", "_", "_", "builtin_mve_vshlcq_m_carry_uv16qi"...
LLVM
AArch64
CPP
next_suggestion
CPU
18,458
[ "}" ]
[ "void", "clearRenameReg", "(", ")", "{", "RenameReg", "=", "None", ";" ]
GCC
rs6000
MD
next_suggestion
CPU
18,459
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "IEEE128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "float", ":", "IEEE128", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<ST...
LLVM
X86
CPP
stmt_completion
CPU
18,460
[ ";" ]
[ "SmallVector", "<", "MachineOperand", ",", "<NUM_LIT>", ">", "AddrOps", ";", "AM", ".", "getFullAddress", "(", "AddrOps", ")", ";", "MachineInstr", "*", "Result", "=", "XII", ".", "foldMemoryOperandImpl", "(", "*", "FuncInfo", ".", "MF", ",", "MI", ",", "O...
LLVM
Hexagon
TD
next_suggestion
DSP
18,461
[ "bits", "<", "<NUM_LIT>", ">", "Pv4", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM...
GCC
i386
CPP
stmt_completion
CPU
18,462
[ "_", "A", ",", "(", "_", "_", "v16qi", ")", "_", "_", "B", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_comeq_epi8", "(", "_", "_", "m128i", "_", "_", "A", ",...
LLVM
Mips
CPP
next_suggestion
CPU
18,463
[ "break", ";" ]
[ "assert", "(", "DstRegOp", ".", "isReg", "(", ")", "&&", "<STR_LIT>", "expected register operand kind", "<STR_LIT>", ")", ";", "const", "MCOperand", "&", "ImmOp", "=", "Inst", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "assert", "(", "ImmOp", ".", "isImm...
LLVM
ARM
TD
program_repair
CPU
18,464
[ "<FIXS>", "class", "AXI3ldsh", "dag", "oops", ",", "dag", "iops", ",", "Format", "f", ",", "string", "asm", ",", "<FIXE>", "<FIXS>", ":", "XI", "oops", ",", "iops", ",", "AddrMode3", ",", "Size4Bytes", ",", "IndexModeNone", ",", "f", ",", "<FIXE>" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "}", "<BUGS>", "class", "AXI3ldsh", "bits", "<NUM_LIT>", ">", "opcod", ",", "dag", "oops", ",", "dag", "iops", ",", "Format", "f",...
LLVM
Mips
CPP
next_suggestion
CPU
18,465
[ "}" ]
[ "return", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "DL", ",", "PtrVT", ",", "Add", ",", "Lo", ")", ";", "}", "SDValue", "Offset", ";", "if", "(", "model", "==", "TLSModel", "::", "InitialExec", ")", "{", "SDValue", "TGA", "=", "DAG", ...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
18,466
[ "{" ]
[ "std", "::", "vector", "<", "BasicBlock", "*", ">", "BBs", ";", "for", "(", "BasicBlock", "&", "BB", ":", "F", ")", "BBs", ".", "push_back", "(", "&", "BB", ")", ";", "for", "(", "unsigned", "I", "=", "<NUM_LIT>", ";", "I", "<", "BBs", ".", "si...
GCC
visium
MD
stmt_completion
Virtual ISA
18,467
[ ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AMDGPU
TD
program_repair
GPU
18,468
[ "<FIXS>", "!", "if", "(", "!", "eq", "(", "HasSrc2Mods", ",", "<NUM_LIT>", ")", ",", "!", "if", "(", "!", "eq", "(", "HasOMod", ",", "<NUM_LIT>", ")", ",", "(", "ins", "Src0Mod", ":", "$", "src0_modifiers", ",", "Src0RC", ":", "$", "src0", ",", "...
[ ")", ",", "!", "if", "(", "!", "eq", "(", "HasModifiers", ",", "<NUM_LIT>", ")", ",", "<BUGS>", "!", "if", "(", "!", "eq", "(", "HasOMod", ",", "<NUM_LIT>", ")", ",", "(", "ins", "Src0Mod", ":", "$", "src0_modifiers", ",", "Src0RC", ":", "$", "sr...
GCC
sh
MD
stmt_completion
CPU
18,469
[ "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "sqrt", ":", "SF", "(", "match_operand", ":", "SF", "<NUM_LIT>" ]
GCC
aarch64
MD
stmt_completion
CPU
18,470
[ ")", ")" ]
[ "<STR_LIT>", "{", "if", "(", "get_attr_length", "(", "insn", ")", "=", "=", "<NUM_LIT>", ")", "{", "if", "(", "get_attr_far_branch", "(", "insn", ")", "=", "=", "<NUM_LIT>", ")", "return", "aarch64_gen_far_branch", "(", "operands", ",", "<NUM_LIT>", ",", "...
LLVM
PowerPC
TD
program_repair
CPU
18,471
[ "<FIXS>", "[", "(", "set", "VRRC", ":", "$", "vD", ",", "(", "vspltb_shuffle", ":", "$", "UIMM", "(", "v16i8", "VRRC", ":", "$", "vB", ")", ",", "(", "undef", ")", ")", ")", "]", ">", ";", "<FIXE>", "<FIXS>", "[", "(", "set", "VRRC", ":", "$"...
[ "def", "VSPLTB", ":", "VXForm_1", "<NUM_LIT>", ",", "(", "outs", "VRRC", ":", "$", "vD", ")", ",", "(", "ins", "u5imm", ":", "$", "UIMM", ",", "VRRC", ":", "$", "vB", ")", ",", "<STR_LIT>", ",", "VecPerm", ",", "<BUGS>", "[", "(", "set", "VRRC", ...
GCC
aarch64
MD
next_suggestion
CPU
18,472
[ "<STR_LIT>", ")" ]
[ "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
frv
MD
next_suggestion
VLIW
18,473
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
rs6000
MD
stmt_completion
CPU
18,474
[ "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "BLK" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
18,475
[ ")", "&", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
[ "const", "uint64_t", "F", "=", "HexagonMCInstrInfo", "::", "getDesc", "(", "MCII", ",", "MCI", ")", ".", "TSFlags", ";", "return", "(", "F", ">>", "<STR_LIT>", "::", "<STR_LIT>" ]
GCC
arm
CPP
stmt_completion
CPU
18,476
[ "_", "value", ",", "_", "_", "p", ")", ";" ]
[ "_", "_", "builtin_mve_vstrhq_scatter_offset_p_sv4si", "(", "(", "_", "_", "builtin_neon_hi", "*", ")", "_", "_", "base", ",", "_", "_", "offset", ",", "_" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
18,477
[ "FixupKind", "=", "Hexagon", "::", "fixup_Hexagon_TPREL_16_X", ";" ]
[ "break", ";", "default", ":", "raise_relocation_error", "(", "bits", ",", "kind", ")", ";", "}", "break", ";", "case", "<NUM_LIT>", ":", "if", "(", "*", "Extended", ")", "{", "switch", "(", "kind", ")", "{", "case", "MCSymbolRefExpr", "::", "VK_DTPREL", ...
LLVM
Hexagon
TD
next_suggestion
DSP
18,478
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "BaseImmOffset", ";", "let", "accessSize", "=", "ByteAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>"...
LLVM
Hexagon
TD
next_suggestion
DSP
18,479
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", ...
GCC
v850
MD
stmt_completion
MPU
18,480
[ "(", "REGNO", "(", "op", ")", "<", "<NUM_LIT>", ")" ]
[ "|", "|", "(", "(", "REGNO", "(", "op", ")", ">", "<NUM_LIT>", ")", "&", "&" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
18,481
[ "assert", "(", "F", "!=", "ElfFlags", ".", "end", "(", ")", "&&", "<STR_LIT>", "Unrecognized Architecture", "<STR_LIT>", ")", ";" ]
[ "static", "std", "::", "map", "<", "StringRef", ",", "unsigned", ">", "ElfFlags", "=", "{", "{", "<STR_LIT>", "hexagonv5", "<STR_LIT>", ",", "ELF", "::", "EF_HEXAGON_MACH_V5", "}", ",", "{", "<STR_LIT>", "hexagonv55", "<STR_LIT>", ",", "ELF", "::", "EF_HEXAG...
GCC
rs6000
MD
next_suggestion
CPU
18,482
[ "(", "float", ":", "IEEE128", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "IEEE128", "<NUM_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM
CPP
next_suggestion
CPU
18,483
[ "return", "DAG", ".", "getStore", "(", "Chain", ",", "dl", ",", "Arg", ",", "PtrOff", ",", "MachinePointerInfo", "::", "getStack", "(", "DAG", ".", "getMachineFunction", "(", ")", ",", "LocMemOffset", ")", ",", "false", ",", "false", ",", "<NUM_LIT>", ")...
[ "SDValue", "ARMTargetLowering", "::", "LowerMemOpCallTo", "(", "SDValue", "Chain", ",", "SDValue", "StackPtr", ",", "SDValue", "Arg", ",", "const", "SDLoc", "&", "dl", ",", "SelectionDAG", "&", "DAG", ",", "const", "CCValAssign", "&", "VA", ",", "ISD", "::",...
GCC
rs6000
MD
next_suggestion
CPU
18,484
[ "DONE" ]
[ "rs6000_expand_atomic_op", "(", "NOT", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "NULL_RTX", ",", "operands", "[", "<NUM_LIT>", "]", ")" ]
GCC
i386
CPP
stmt_completion
CPU
18,485
[ "_", "A", ",", "_", "MM_FROUND_CUR_DIRECTION", ")", ";" ]
[ "return", "(", "long", "long", ")", "_", "_", "builtin_ia32_vcvtsh2si64_round", "(", "_" ]
GCC
powerpcspe
CPP
next_suggestion
CPU
18,486
[ "SET_SRC", "(", "body", ")", "=", "mem", ";" ]
[ "rtx", "and", "_", "operation", "=", "find_alignment_op", "(", "insn", ",", "base_reg", ")", ";", "if", "(", "and", "_", "operation", "!=", "<NUM_LIT>", ")", "{", "df_ref", "def", ";", "struct", "df_insn_info", "*", "insn_info", "=", "DF_INSN_INFO_GET", "(...
LLVM
ARM64
TD
stmt_completion
CPU
18,487
[ ",", "<STR_LIT>", "]", ">", ",", "DwarfRegAlias", "<", "B8", ">", ";" ]
[ "def", "D8", ":", "ARM64Reg", "<", "<NUM_LIT>", ",", "<STR_LIT>", ",", "[", "S8", "]", ",", "[", "<STR_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
18,488
[ ";" ]
[ "def", "A4_paslhf", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_5a2711e5", ",", "TypeALU32_2op", ">", ",", "Enc_fb65...
LLVM
ARM
CPP
stmt_completion
CPU
18,489
[ "::", "BX_CALL", ";" ]
[ "if", "(", "STI", ".", "hasV5TOps", "(", ")", ")", "return", "getBLXOpcode", "(", "MF", ")", ";", "if", "(", "STI", ".", "hasV4TOps", "(", ")", ")", "return", "ARM" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
18,490
[ "IsVerboseAsm", ",", "*", "IP", ")", ";" ]
[ "return", "new", "HexagonTargetAsmStreamer", "(", "S", ",", "OS", "," ]
GCC
sparc
CPP
code_generation
CPU
18,491
[ "bool", "sparc_can_use_return_insn_p", "(", "void", ")", "{", "return", "sparc_prologue_data_valid_p", "&&", "sparc_n_global_fp_regs", "==", "<NUM_LIT>", "&&", "TARGET_FLAT", "?", "(", "sparc_frame_size", "==", "<NUM_LIT>", "&&", "!", "sparc_save_local_in_regs_p", ")", ...
[ "Return", "true", "if", "it", "is", "appropriate", "to", "emit", "`", "return", "'", "instructions", "in", "the", "body", "of", "a", "function", "." ]
GCC
bfin
MD
stmt_completion
DSP
18,492
[ ")", ")", "]" ]
[ "<STR_LIT>", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "zero_extend", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")" ]
LLVM
X86
CPP
next_suggestion
CPU
18,493
[ "SDValue", "Res", "=", "DAG", ".", "getNode", "(", "ISD", "::", "CONCAT_VECTORS", ",", "DL", ",", "MVT", "::", "v4f32", ",", "In", ",", "DAG", ".", "getUNDEF", "(", "SVT", ")", ")", ";" ]
[ "RTLIB", "::", "Libcall", "LC", "=", "RTLIB", "::", "getFPEXT", "(", "SVT", ",", "VT", ")", ";", "return", "LowerF128Call", "(", "Op", ",", "DAG", ",", "LC", ")", ";", "}", "assert", "(", "SVT", "==", "MVT", "::", "v2f32", "&&", "<STR_LIT>", "Only ...
GCC
arm
CPP
stmt_completion
CPU
18,494
[ "_", "builtin_neon_vld1q_x2v8hf", "(", "_", "_", "a", ")", ";" ]
[ "union", "{", "float16x8x2_t", "_", "_", "i", ";", "_", "_", "builtin_neon_oi", "_", "_", "o", ";", "}", "_", "_", "rv", ";", "_", "_", "rv", ".", "_", "_", "o", "=", "_" ]
GCC
sh
CPP
next_suggestion
CPU
18,495
[ "if", "(", "mode", "==", "SFmode", ")", "INSN_REGMODE_WEIGHT", "(", "insn", ",", "mode", ")", "=", "find_insn_regmode_weight", "(", "insn", ",", "mode", ")", "+", "<NUM_LIT>", "*", "find_insn_regmode_weight", "(", "insn", ",", "DFmode", ")", ";" ]
[ "static", "void", "find_regmode_weight", "(", "basic_block", "b", ",", "machine_mode", "mode", ")", "{", "rtx_insn", "*", "insn", ",", "*", "next_tail", ",", "*", "head", ",", "*", "tail", ";", "get_ebb_head_tail", "(", "b", ",", "b", ",", "&", "head", ...
GCC
m68k
MD
next_suggestion
MPU
18,496
[ "<STR_LIT>", ")" ]
[ "(", "fix", ":", "FP", "(", "match_operand", ":", "FP", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
GCC
tilegx
MD
stmt_completion
VLIW
18,497
[ ")", ")", ")" ]
[ "(", "ior", "(", "match_code", "<STR_LIT>", ")", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
18,498
[ ",", "false", ")", ";" ]
[ "bool", "iss4_0Imm", "(", ")", "const", "{", "return", "CheckImmRange", "(", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "true", ",", "false" ]
LLVM
Hexagon
TD
next_suggestion
DSP
18,499
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pe4", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Pe4", ";" ]