Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | LC3 | CPP | next_suggestion | CPU | 18,700 | [
"}"
] | [
"unsigned",
"LC3RegisterInfo",
"::",
"getFrameRegister",
"(",
"const",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";"
] |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 18,701 | [
"OutStreamer",
"->",
"EmitBytes",
"(",
"Contents",
"->",
"getString",
"(",
")",
")",
";"
] | [
"SmallVector",
"<",
"MVT",
",",
"<NUM_LIT>",
">",
"Params",
";",
"computeSignatureVTs",
"(",
"F",
".",
"getFunctionType",
"(",
")",
",",
"F",
",",
"TM",
",",
"Params",
",",
"Results",
")",
";",
"auto",
"*",
"Sym",
"=",
"cast",
"<",
"MCSymbolWasm",
">",... |
LLVM | AArch64 | TD | stmt_completion | CPU | 18,702 | [
"FPR128",
":",
"$",
"Rt",
",",
"GPR64sp",
":",
"$",
"addr",
",",
"simm9",
":",
"$",
"off",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"post_store",
"(",
"v2f64",
"FPR128",
":",
"$",
"Rt",
")",
",",
"GPR64sp",
":",
"$",
"addr",
",",
"simm9",
":",
"$",
"off",
")",
",",
"(",
"STRQpost"
] |
GCC | sh | MD | stmt_completion | CPU | 18,703 | [
"const_int",
"<NUM_LIT>",
")",
")"
] | [
"[",
"(",
"set",
"(",
"reg",
":",
"SI",
"T_REG",
")",
"(",
"eq",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"(",
"set",
"(",
"pc",
")",
"(",
"if_then_else",
"(",
"eq",
"(",
"reg",
":",
"SI",
"T_... |
GCC | arm | MD | next_suggestion | CPU | 18,704 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | i386 | CPP | next_suggestion | CPU | 18,705 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"void",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_i64scatter_ps",
"(",
"void",
"*",
"_",
"_",
"addr",
",",
"_",
"_... |
GCC | arm | MD | program_repair | CPU | 18,706 | [
"<FIXS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
")",
"]",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 18,707 | [
"PR",
")",
";"
] | [
"initializeWebAssemblyArgumentMovePass",
"(",
"PR",
")",
";",
"initializeWebAssemblySetP2AlignOperandsPass",
"(",
"PR",
")",
";",
"initializeWebAssemblyReplacePhysRegsPass",
"(",
"PR",
")",
";",
"initializeWebAssemblyOptimizeLiveIntervalsPass",
"(",
"PR",
")",
";",
"initializ... |
LLVM | SystemZ | CPP | next_suggestion | CPU | 18,708 | [
"else",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Invalid operand",
"<STR_LIT>",
")",
";"
] | [
"if",
"(",
"MO",
".",
"isReg",
"(",
")",
")",
"O",
"<<",
"'",
"%",
"'",
"<<",
"getRegisterName",
"(",
"MO",
".",
"getReg",
"(",
")",
")",
";",
"else",
"if",
"(",
"MO",
".",
"isImm",
"(",
")",
")",
"O",
"<<",
"MO",
".",
"getImm",
"(",
")",
... |
GCC | i386 | CPP | program_repair | CPU | 18,709 | [
"<FIXS>",
"of",
"SSE",
"parameter",
"registers",
"used",
"to",
"call",
"this",
"function",
".",
"We",
"use",
"<FIXE>"
] | [
"if",
"(",
"next_cum",
".",
"sse_nregs",
")",
"{"
] |
GCC | i386 | MD | stmt_completion | CPU | 18,710 | [
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | X86 | TD | stmt_completion | CPU | 18,711 | [
"BWPort23",
",",
"BWPort0156",
"]",
">",
"{"
] | [
"def",
"BWWriteResGroup80",
":",
"SchedWriteRes",
"<",
"["
] |
GCC | s390 | MD | stmt_completion | MPU | 18,712 | [
"]",
")"
] | [
"(",
"define_mode_iterator",
"P",
"[",
"(",
"DI",
"<STR_LIT>",
")",
"(",
"SI",
"<STR_LIT>",
")"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 18,713 | [
"==",
"Krait",
";"
] | [
"bool",
"isKrait",
"(",
")",
"const",
"{",
"return",
"ARMProcFamily"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 18,714 | [
"Modified",
";"
] | [
"bool",
"Modified",
"=",
"false",
";",
"TM",
"=",
"&",
"MF",
".",
"getTarget",
"(",
")",
";",
"TII",
"=",
"TM",
"->",
"getInstrInfo",
"(",
")",
";",
"TRI",
"=",
"TM",
"->",
"getRegisterInfo",
"(",
")",
";",
"Subtarget",
"=",
"&",
"TM",
"->",
"get... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 18,715 | [
"<NUM_LIT>",
";"
] | [
"case",
"ISD",
"::",
"SETOGE",
":",
"case",
"ISD",
"::",
"SETGE",
":",
"switch",
"(",
"Mode",
")",
"{",
"case",
"CmpMode",
"::",
"Int",
":",
"return",
"<NUM_LIT>",
";",
"case",
"CmpMode",
"::",
"FP",
":",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 18,716 | [
",",
"DAG",
",",
"Subtarget",
")",
";"
] | [
"SelectionDAG",
"&",
"DAG",
"=",
"DCI",
".",
"DAG",
";",
"switch",
"(",
"N",
"->",
"getOpcode",
"(",
")",
")",
"{",
"default",
":",
"break",
";",
"case",
"ISD",
"::",
"SCALAR_TO_VECTOR",
":",
"return",
"combineScalarToVector",
"(",
"N",
",",
"DAG",
")"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 18,717 | [
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
... |
LLVM | ARM | TD | stmt_completion | CPU | 18,718 | [
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"val",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"val",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<... |
GCC | mep | MD | stmt_completion | CPU | 18,719 | [
"<STR_LIT>",
")"
] | [
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
"]",
"<NUM_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>"
] |
LLVM | SystemZ | CPP | next_suggestion | CPU | 18,720 | [
"bool",
"CallConv",
"=",
"MF",
".",
"getFunction",
"(",
")",
".",
"getCallingConv",
"(",
")",
"!=",
"CallingConv",
"::",
"GHC",
";"
] | [
"static",
"bool",
"usePackedStack",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"bool",
"HasPackedStackAttr",
"=",
"MF",
".",
"getFunction",
"(",
")",
".",
"hasFnAttribute",
"(",
"<STR_LIT>",
"packed-stack",
"<STR_LIT>",
")",
";",
"bool",
"IsVarArg",
"=",
"MF... |
LLVM | Mips | CPP | stmt_completion | CPU | 18,721 | [
"true",
";"
] | [
"static",
"bool",
"isSupportedType",
"(",
"Type",
"*",
"T",
")",
"{",
"if",
"(",
"T",
"->",
"isIntegerTy",
"(",
")",
")",
"return",
"true",
";",
"if",
"(",
"T",
"->",
"isPointerTy",
"(",
")",
")",
"return"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 18,722 | [
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"mem",
":",
"SI",
"(",
"lo_sum",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
"<NUM_LIT>",
"... |
LLVM | ARM | TD | next_suggestion | CPU | 18,723 | [
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"let",
"ParserMatchClass",
"=",
"ThumbBranchTarget",
";",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 18,724 | [
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A4_pzxthtnew",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_1ae57e39",
",",
"TypeALU32_2op",
">",
",",
"Enc_f... |
LLVM | ARM | TD | stmt_completion | CPU | 18,725 | [
")",
",",
"[",
"{"
] | [
"def",
"ModImmNotAsmOperand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";",
"}",
"def",
"mod_imm_not",
":",
"Operand",
"<",
"i32",
">",
",",
"PatLeaf",
"<",
"(",
"imm"
] |
GCC | microblaze | MD | stmt_completion | MPU | 18,726 | [
")",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq",
"(",
"symbol_ref",
"<STR_LIT>",
")",
"(",
"const_int",
"MB_PIPE_3"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 18,727 | [
"<STR_LIT>",
"not expecting size suffix",
"<STR_LIT>",
")",
";"
] | [
"if",
"(",
"!",
"KindRes",
")",
"return",
"MatchOperand_NoMatch",
";",
"unsigned",
"ElementWidth",
"=",
"KindRes",
"->",
"second",
";",
"Operands",
".",
"push_back",
"(",
"AArch64Operand",
"::",
"CreateVectorReg",
"(",
"RegNum",
",",
"RegKind",
"::",
"SVEPredica... |
GCC | arm | CPP | stmt_completion | CPU | 18,728 | [
"b",
",",
"_",
"_",
"p",
")",
";"
] | [
"return",
"_",
"_",
"builtin_mve_vrmulhq_m_sv4si",
"(",
"_",
"_",
"inactive",
",",
"_",
"_",
"a",
",",
"_",
"_"
] |
LLVM | XCore | CPP | stmt_completion | MPU | 18,729 | [
":",
"<STR_LIT>",
"::",
"<STR_LIT>",
";"
] | [
"if",
"(",
"!",
"isU6",
"&&",
"!",
"isImmU16",
"(",
"Amount",
")",
")",
"{",
"cerr",
"<<",
"<STR_LIT>",
"eliminateCallFramePseudoInstr size too big: ",
"<STR_LIT>",
"<<",
"Amount",
"<<",
"<STR_LIT>",
"\\n",
"<STR_LIT>",
";",
"abort",
"(",
")",
";",
"}",
"Mac... |
GCC | arm | CPP | next_suggestion | CPU | 18,730 | [
"}"
] | [
"for",
"(",
"unsigned",
"int",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"NUM_TYPE_SUFFIXES",
";",
"++",
"i",
")",
"if",
"(",
"type_suffixes",
"[",
"i",
"]",
".",
"tclass",
"==",
"tclass",
"&&",
"type_suffixes",
"[",
"i",
"]",
".",
"element_bits",
"==",
... |
GCC | arm | CPP | next_suggestion | CPU | 18,731 | [
"return",
"<NUM_LIT>",
";"
] | [
"if",
"(",
"!",
"CONST_DOUBLE_P",
"(",
"operand",
")",
")",
"return",
"<NUM_LIT>",
";",
"r0",
"=",
"*",
"CONST_DOUBLE_REAL_VALUE",
"(",
"operand",
")",
";",
"if",
"(",
"exact_real_inverse",
"(",
"DFmode",
",",
"&",
"r0",
")",
"&&",
"!",
"REAL_VALUE_NEGATIV... |
LLVM | LC3 | CPP | stmt_completion | CPU | 18,732 | [
"Chain",
";"
] | [
"assert",
"(",
"!",
"isVarArg",
"&&",
"<STR_LIT>",
"VarArg not supported",
"<STR_LIT>",
")",
";",
"SmallVector",
"<",
"CCValAssign",
",",
"<NUM_LIT>",
">",
"ArgLocs",
";",
"CCState",
"CCInfo",
"(",
"CallConv",
",",
"isVarArg",
",",
"DAG",
".",
"getMachineFunctio... |
LLVM | ARM | TD | next_suggestion | CPU | 18,733 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"offset",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"offset",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"addr",
";"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 18,734 | [
"return",
"true",
";"
] | [
"if",
"(",
"!",
"handleAssignments",
"(",
"MIRBuilder",
",",
"ArgInfos",
",",
"ArgHandler",
")",
")",
"return",
"false",
";",
"MIRBuilder",
".",
"insertInstr",
"(",
"MIB",
")",
";",
"if",
"(",
"!",
"Info",
".",
"OrigRet",
".",
"Ty",
"->",
"isVoidTy",
"... |
LLVM | Mips | CPP | next_suggestion | CPU | 18,735 | [
"}"
] | [
"unsigned",
"Reg",
"=",
"getReg",
"(",
"Decoder",
",",
"Mips",
"::",
"GPR32RegClassID",
",",
"RegNo",
")",
";",
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"createReg",
"(",
"Reg",
")",
")",
";",
"return",
"MCDisassembler",
"::",
"Success",
";"
] |
LLVM | XCore | CPP | next_suggestion | MPU | 18,736 | [
"return",
"true",
";"
] | [
"for",
"(",
"User",
"*",
"U",
":",
"GV",
"->",
"users",
"(",
")",
")",
"if",
"(",
"!",
"isa",
"<",
"Instruction",
">",
"(",
"U",
")",
")",
"WUsers",
".",
"push_back",
"(",
"WeakVH",
"(",
"U",
")",
")",
";",
"while",
"(",
"!",
"WUsers",
".",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 18,737 | [
"$",
"src",
",",
"sub_64",
")",
",",
"VPR128",
":",
"$",
"Rn",
",",
"imm",
":",
"$",
"Imm",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"Neon_combine_2D",
"(",
"v1i64",
"VPR64",
":",
"$",
"src",
")",
",",
"(",
"v1i64",
"(",
"bitconvert",
"(",
"v2i32",
"(",
"trunc",
"(",
"!",
"cast",
"<",
"PatFrag",
">",
"(",
"<STR_LIT>",
"#",
"shr",
"#",
"<STR_LIT>",
")... |
LLVM | Mips | CPP | next_suggestion | CPU | 18,738 | [
"if",
"(",
"!",
"ReduceToLwp",
"&&",
"!",
"(",
"MI",
"->",
"getOpcode",
"(",
")",
"==",
"Mips",
"::",
"SW",
"||",
"MI",
"->",
"getOpcode",
"(",
")",
"==",
"Mips",
"::",
"SW_MM",
"||",
"MI",
"->",
"getOpcode",
"(",
")",
"==",
"Mips",
"::",
"SW16_M... | [
"static",
"bool",
"CheckXWPInstr",
"(",
"MachineInstr",
"*",
"MI",
",",
"bool",
"ReduceToLwp",
",",
"const",
"ReduceEntry",
"&",
"Entry",
")",
"{",
"if",
"(",
"ReduceToLwp",
"&&",
"!",
"(",
"MI",
"->",
"getOpcode",
"(",
")",
"==",
"Mips",
"::",
"LW",
"... |
LLVM | NMX | CPP | stmt_completion | VLIW | 18,739 | [
")",
";"
] | [
"assert",
"(",
"N",
"==",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Invalid number of operands!",
"<STR_LIT>",
")",
";",
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"createReg",
"(",
"getReg",
"(",
")",
")"
] |
LLVM | ARM | TD | program_repair | CPU | 18,740 | [
"<FIXS>",
"def",
"GPRwithZR",
":",
"RegisterClass",
"<STR_LIT>",
",",
"[",
"i32",
"]",
",",
"<NUM_LIT>",
",",
"(",
"add",
"(",
"sub",
"GPR",
",",
"PC",
")",
",",
"ZR",
")",
">",
"{",
"<FIXE>"
] | [
"let",
"isAllocatable",
"=",
"<NUM_LIT>",
";",
"}",
"<BUGS>",
"def",
"GPRwithZR",
":",
"RegisterClass",
"<STR_LIT>",
",",
"[",
"i32",
"]",
",",
"<NUM_LIT>",
",",
"(",
"add",
"(",
"sequence",
"<STR_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
",",
"LR",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 18,741 | [
"(",
")",
";"
] | [
"const",
"TargetLowering",
"&",
"TLI",
"=",
"DAG",
".",
"getTargetLoweringInfo",
"(",
")",
";",
"APInt",
"DemandedMask",
"(",
"APInt",
"::",
"getAllOnesValue",
"(",
"VT",
".",
"getScalarSizeInBits",
"(",
")",
")",
")",
";",
"if",
"(",
"TLI",
".",
"Simplify... |
GCC | arm | MD | next_suggestion | CPU | 18,742 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"fix",
":",
"SI",
"(",
"fix",
":",
"SF",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"]"
] |
LLVM | ARM | TD | stmt_completion | CPU | 18,743 | [
"src2",
")",
")",
")",
")",
",",
"(",
"i32",
"(",
"MVE_VMLADAVu8",
"$",
"src1",
",",
"$",
"src2",
")",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"i32",
"(",
"vecreduce_add",
"(",
"mul",
"(",
"v16i8",
"MQPR",
":",
"$",
"src1",
")",
",",
"(",
"v16i8",
"MQPR",
":",
"$"
] |
LLVM | AMDGPU | CPP | program_repair | GPU | 18,744 | [
"<FIXS>",
"if",
"(",
"MO",
".",
"isReg",
"(",
")",
")",
"{",
"unsigned",
"Reg",
"=",
"MO",
".",
"getReg",
"(",
")",
";",
"RegEnc",
"|=",
"MRI",
".",
"getEncodingValue",
"(",
"Reg",
")",
";",
"RegEnc",
"&=",
"SDWA9EncValues",
"::",
"SRC_VGPR_MASK",
";... | [
"const",
"MCOperand",
"&",
"MO",
"=",
"MI",
".",
"getOperand",
"(",
"OpNo",
")",
";",
"<BUGS>",
"unsigned",
"Reg",
"=",
"MO",
".",
"getReg",
"(",
")",
";",
"RegEnc",
"|=",
"MRI",
".",
"getEncodingValue",
"(",
"Reg",
")",
";",
"RegEnc",
"&=",
"SDWA9En... |
GCC | powerpcspe | MD | stmt_completion | CPU | 18,745 | [
")",
")",
"]"
] | [
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")"
] |
GCC | alpha | MD | next_suggestion | MPU | 18,746 | [
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"pc",
")",
"(",
"if_then_else",
"(",
"match_operator",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"float_extend",
":",
"DF",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"("... |
GCC | rs6000 | MD | stmt_completion | CPU | 18,747 | [
")"
] | [
"(",
"define_cpu_unit",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | arm | CPP | stmt_completion | CPU | 18,748 | [
")",
"{"
] | [
"vcgtz_f16",
"(",
"float16x4_t",
"_",
"_",
"a"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 18,749 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
GCC | epiphany | CPP | stmt_completion | MPU | 18,750 | [
";"
] | [
"bitmap_set_bit",
"(",
"pushed",
",",
"bb",
"->",
"index",
")",
";",
"}",
"XVECEXP",
"(",
"XEXP",
"(",
"src",
",",
"<NUM_LIT>",
")",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
"=",
"GEN_INT",
"(",
"selected_mode",
")",
";",
"SET_SRC",
"(",
"XVECEXP",
"("... |
GCC | bpf | MD | next_suggestion | Virtual ISA | 18,751 | [
"<STR_LIT>"
] | [
"(",
"lshiftrt",
":",
"SIM",
"(",
"match_operand",
":",
"SIM",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SIM",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | SystemZ | TD | next_suggestion | CPU | 18,752 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"enc",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"class",
"DirectiveInsnSS",
"<",
"dag",
"outs",
",",
"dag",
"ins",
",",
"string",
"asmstr",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":",
"InstSSd",
"<",
"<NUM_LIT>",
",",
"outs",
",",
"ins",
",",
"asmstr",
",",
"pattern",
">",
"{",
"bits",
"<",... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 18,753 | [
"}"
] | [
"bool",
"isGFX8_GFX9_GFX10",
"(",
"const",
"MCSubtargetInfo",
"&",
"STI",
")",
"{",
"return",
"isVI",
"(",
"STI",
")",
"||",
"isGFX9",
"(",
"STI",
")",
"||",
"isGFX10",
"(",
"STI",
")",
";"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 18,754 | [
"if",
"(",
"VT",
"==",
"MVT",
"::",
"ppcf128",
")",
"return",
"false",
";"
] | [
"if",
"(",
"Subtarget",
".",
"hasVSX",
"(",
")",
")",
"{",
"if",
"(",
"VT",
"!=",
"MVT",
"::",
"v2f64",
"&&",
"VT",
"!=",
"MVT",
"::",
"v2i64",
")",
"return",
"false",
";",
"}",
"else",
"{",
"return",
"false",
";",
"}",
"}"
] |
GCC | avr | CPP | stmt_completion | MPU | 18,755 | [
"=",
"GET_MODE_SIZE",
"(",
"DImode",
")",
";"
] | [
"if",
"(",
"TYPE_MODE",
"(",
"type",
")",
"!=",
"BLKmode",
")",
"return",
"avr_libcall_value",
"(",
"TYPE_MODE",
"(",
"type",
")",
",",
"NULL_RTX",
")",
";",
"offs",
"=",
"int_size_in_bytes",
"(",
"type",
")",
";",
"if",
"(",
"offs",
"<",
"<NUM_LIT>",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 18,756 | [
"}"
] | [
"def",
"A2_satub",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_0ae0825c",
",",
"TypeS_2op",
">",
",",
"Enc_5e2823",
"{",
"let",
"Inst",
"{",
"<NUM_LIT... |
GCC | pa | MD | stmt_completion | CPU | 18,757 | [
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"set",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
"(",
"plus",
":",
"SI",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
"(",
"minus",
":",
"SI",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"plus",
":",
"SI",
"(",
"pc",
")",... |
GCC | aarch64 | CPP | stmt_completion | CPU | 18,758 | [
"-",
"_",
"_",
"c",
",",
"<NUM_LIT>",
"-",
"_",
"_",
"c",
",",
"<NUM_LIT>",
"-",
"_",
"_",
"c",
"}",
")",
";"
] | [
"_",
"_",
"AARCH64_LANE_CHECK",
"(",
"_",
"_",
"a",
",",
"_",
"_",
"c",
")",
";",
"return",
"_",
"_",
"builtin_shuffle",
"(",
"_",
"_",
"b",
",",
"_",
"_",
"a",
",",
"(",
"uint32x4_t",
")",
"{",
"<NUM_LIT>",
"-",
"_",
"_",
"c",
",",
"<NUM_LIT>"... |
LLVM | R600 | CPP | program_repair | GPU | 18,759 | [
"<FIXS>",
"return",
"DAG",
".",
"getConstant",
"(",
"<NUM_LIT>",
",",
"DL",
",",
"MVT",
"::",
"i32",
")",
";",
"<FIXE>"
] | [
"uint32_t",
"WidthVal",
"=",
"Width",
"->",
"getZExtValue",
"(",
")",
"&",
"<NUM_LIT>",
";",
"if",
"(",
"WidthVal",
"==",
"<NUM_LIT>",
")",
"<BUGS>",
"return",
"DAG",
".",
"getConstant",
"(",
"<NUM_LIT>",
",",
"MVT",
"::",
"i32",
")",
";",
"<BUGE>",
"Con... |
GCC | arm | CPP | stmt_completion | CPU | 18,760 | [
"_",
"bu",
".",
"_",
"_",
"o",
")",
";"
] | [
"union",
"{",
"poly8x8x3_t",
"_",
"_",
"i",
";",
"_",
"_",
"builtin_neon_ei",
"_",
"_",
"o",
";",
"}",
"_",
"_",
"bu",
"=",
"{",
"_",
"_",
"b",
"}",
";",
"_",
"_",
"builtin_neon_vst1_x3v8qi",
"(",
"(",
"_",
"_",
"builtin_neon_qi",
"*",
")",
"_",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 18,761 | [
"if",
"(",
"NumInstr",
">=",
"SkipThreshold",
")",
"return",
"true",
";"
] | [
"if",
"(",
"MI",
".",
"isMetaInstruction",
"(",
")",
")",
"continue",
";",
"if",
"(",
"TII",
"->",
"hasUnwantedEffectsWhenEXECEmpty",
"(",
"MI",
")",
")",
"return",
"true",
";",
"if",
"(",
"TII",
"->",
"isSMRD",
"(",
"MI",
")",
"||",
"TII",
"->",
"is... |
LLVM | CJG | CPP | code_generation | CPU | 18,762 | [
"bool",
"CJGInstrInfo",
"::",
"analyzeBranch",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"*",
"&",
"TBB",
",",
"MachineBasicBlock",
"*",
"&",
"FBB",
",",
"SmallVectorImpl",
"<",
"MachineOperand",
">",
"&",
"Cond",
",",
"bool",
"AllowModify"... | [
"analyzeBranch",
"-",
"Analyze",
"the",
"branching",
"code",
"at",
"the",
"end",
"of",
"MBB",
",",
"returning",
"true",
"if",
"it",
"can",
"not",
"be",
"understood",
"(",
"e.g",
"."
] |
GCC | i386 | CPP | next_suggestion | CPU | 18,763 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_maskz_mul_epi32",
"(",
"_",
"_",
"mmask8",
"_",
"_",
... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 18,764 | [
"MachineFunctionPass",
"::",
"getAnalysisUsage",
"(",
"AU",
")",
";"
] | [
"AU",
".",
"addRequired",
"<",
"AAResultsWrapperPass",
">",
"(",
")",
";",
"AU",
".",
"addRequired",
"<",
"MachineBranchProbabilityInfo",
">",
"(",
")",
";",
"AU",
".",
"addRequired",
"<",
"MachineDominatorTree",
">",
"(",
")",
";",
"AU",
".",
"addRequired",... |
GCC | rs6000 | CPP | next_suggestion | CPU | 18,765 | [
"}"
] | [
"static",
"_",
"_",
"inline",
"qword",
"si_il",
"(",
"signed",
"short",
"imm",
")",
"{",
"return",
"(",
"(",
"qword",
")",
"(",
"vec_splat",
"(",
"(",
"vec_int4",
")",
"(",
"si_from_int",
"(",
"(",
"signed",
"int",
")",
"(",
"imm",
")",
")",
")",
... |
GCC | nios2 | MD | stmt_completion | MPU | 18,766 | [
")",
")"
] | [
"(",
"ior",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")"
] |
LLVM | SystemZ | TD | next_suggestion | CPU | 18,767 | [
"bits",
"<",
"<NUM_LIT>",
">",
"BD2",
";"
] | [
"class",
"InstSSa",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op",
",",
"dag",
"outs",
",",
"dag",
"ins",
",",
"string",
"asmstr",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":",
"InstSystemZ",
"<",
"<NUM_LIT>",
",",
"outs",
",",
"ins",
",",
"asmstr",
... |
LLVM | ARM | TD | stmt_completion | CPU | 18,768 | [
"<STR_LIT>",
",",
"SDTARMVSH",
">",
";"
] | [
"def",
"NEONvqshls",
":",
"SDNode",
"<"
] |
GCC | aarch64 | MD | stmt_completion | CPU | 18,769 | [
")",
"]"
] | [
"[",
"(",
"match_operand",
":",
"<",
"VPRED",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SVE_STRUCT",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>"
] |
GCC | m68k | CPP | next_suggestion | MPU | 18,770 | [
"}"
] | [
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"GEN_INT",
"(",
"i",
"^",
"<NUM_LIT>",
")",
";",
"return",
"<STR_LIT>",
"moveq %1,%0\\n\\tnot%.w %0",
"<STR_LIT>",
";",
"case",
"NEGW",
":",
"CC_STATUS_INIT",
";",
"return",
"<STR_LIT>",
"moveq #-128,%0\\n\\tneg%.w %0",
"<STR_... |
GCC | mmix | CPP | next_suggestion | CPU | 18,771 | [
"}"
] | [
"if",
"(",
"basic_align",
"<",
"<NUM_LIT>",
")",
"return",
"<NUM_LIT>",
";",
"return",
"basic_align",
";"
] |
GCC | s390 | CPP | stmt_completion | MPU | 18,772 | [
";"
] | [
"static",
"int",
"s390_memory_move_cost",
"(",
"machine_mode",
"mode",
"ATTRIBUTE_UNUSED",
",",
"reg_class_t",
"rclass",
"ATTRIBUTE_UNUSED",
",",
"bool",
"in",
"ATTRIBUTE_UNUSED",
")",
"{",
"return",
"<NUM_LIT>"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 18,773 | [
"->",
"setStackAlignBaseVReg",
"(",
"AR",
")",
";"
] | [
"BuildMI",
"(",
"EntryBB",
",",
"DebugLoc",
"(",
")",
",",
"HII",
"->",
"get",
"(",
"Hexagon",
"::",
"PS_aligna",
")",
",",
"AR",
")",
".",
"addImm",
"(",
"EntryMaxA",
".",
"value",
"(",
")",
")",
";",
"MF",
"->",
"getInfo",
"<",
"HexagonMachineFunct... |
GCC | rs6000 | CPP | next_suggestion | CPU | 18,774 | [
"rtx",
"not",
"_",
"result",
"=",
"gen_reg_rtx",
"(",
"CCEQmode",
")",
";"
] | [
"if",
"(",
"FLOAT_MODE_P",
"(",
"mode",
")",
"&&",
"!",
"TARGET_FPRS",
"&&",
"TARGET_HARD_FLOAT",
")",
"{",
"rtx",
"t",
";",
"PUT_MODE",
"(",
"condition_rtx",
",",
"SImode",
")",
";",
"t",
"=",
"XEXP",
"(",
"condition_rtx",
",",
"<NUM_LIT>",
")",
";",
... |
GCC | s390 | CPP | program_repair | MPU | 18,775 | [
"<FIXS>",
"error_at",
"(",
"loc",
",",
"<STR_LIT>",
"%qF requires z14 or higher",
"<STR_LIT>",
",",
"ob_fndecl",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"!",
"TARGET_VXE",
"&&",
"(",
"ob_flags",
"&",
"B_VXE",
")",
")",
"{",
"<BUGS>",
"error_at",
"(",
"loc",
",",
"<STR_LIT>",
"%qF requires -march=arch12 or higher",
"<STR_LIT>",
",",
"ob_fndecl",
")",
";",
"<BUGE>",
"return",
"error_mark_node",
";",
"... |
LLVM | ARM64 | CPP | next_suggestion | CPU | 18,776 | [
"}"
] | [
"void",
"addMemoryIndexed32SImm7Operands",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"N",
")",
"const",
"{",
"addMemoryWritebackIndexedOperands",
"(",
"Inst",
",",
"N",
",",
"<NUM_LIT>",
")",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 18,777 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P1",
"]",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 18,778 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] |
LLVM | SystemZ | CPP | next_suggestion | CPU | 18,779 | [
"}",
"else",
"{"
] | [
"if",
"(",
"C",
".",
"Op0",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"AND",
")",
"{",
"NewC",
".",
"Op0",
"=",
"C",
".",
"Op0",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"NewC",
".",
"Op1",
"=",
"C",
".",
"Op0",
".",
"getOperand",
... |
GCC | mn10300 | CPP | program_repair | MPU | 18,780 | [
"<FIXS>",
"mn10300_handle_option",
"(",
"struct",
"gcc_options",
"*",
"opts",
",",
"struct",
"gcc_options",
"*",
"opts_set",
",",
"const",
"struct",
"cl_decoded_option",
"*",
"decoded",
",",
"location_t",
"loc",
"ATTRIBUTE_UNUSED",
")",
"<FIXE>"
] | [
"static",
"bool",
"<BUGS>",
"mn10300_handle_option",
"(",
"size_t",
"code",
",",
"const",
"char",
"*",
"arg",
"ATTRIBUTE_UNUSED",
",",
"int",
"value",
")",
"<BUGE>",
"{",
"switch",
"(",
"code",
")",
"{",
"case",
"OPT_mam33",
":"
] |
LLVM | ARM | TD | stmt_completion | CPU | 18,781 | [
"NoItinerary",
",",
"!",
"strconcat",
"(",
"<STR_LIT>",
",",
"opc",
",",
"<STR_LIT>",
")",
",",
"[",
"]",
">",
",",
"Requires",
"<",
"[",
"HasFPARMv8",
"]",
">",
"{"
] | [
"def",
"US",
":",
"ASuInp",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
"SPR",
":",
"$",
"Sd",
")",
",",
"(",
"ins",
"SPR",
":",
"$",
"Sm",
")",
","
] |
LLVM | ARM | TD | next_suggestion | CPU | 18,782 | [
"}"
] | [
"let",
"GISelPredicateCode",
"=",
"[",
"{",
"const",
"auto",
"&",
"MO",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"if",
"(",
"!",
"MO",
".",
"isFPImm",
"(",
")",
")",
"return",
"false",
";",
"return",
"ARM_AM",
":",
":",
"getFP32Imm",... |
LLVM | Sparc | CPP | program_repair | CPU | 18,783 | [
"<FIXS>",
"DAG",
".",
"getConstant",
"(",
"<NUM_LIT>",
",",
"dl",
",",
"addrVT",
")",
")",
";",
"<FIXE>"
] | [
"EVT",
"addrVT",
"=",
"StNode",
"->",
"getBasePtr",
"(",
")",
".",
"getValueType",
"(",
")",
";",
"SDValue",
"LoPtr",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"ADD",
",",
"dl",
",",
"addrVT",
",",
"StNode",
"->",
"getBasePtr",
"(",
")",
",",
"... |
LLVM | ARM | CPP | next_suggestion | CPU | 18,784 | [
"}",
"else",
"{"
] | [
"SDLoc",
"dl",
"(",
"Op",
")",
";",
"unsigned",
"PCAdj",
"=",
"Subtarget",
"->",
"isThumb",
"(",
")",
"?",
"<NUM_LIT>",
":",
"<NUM_LIT>",
";",
"ARMConstantPoolValue",
"*",
"CPV",
"=",
"ARMConstantPoolConstant",
"::",
"Create",
"(",
"GV",
",",
"ARMPCLabelInde... |
LLVM | X86 | CPP | stmt_completion | CPU | 18,785 | [
"const",
"{"
] | [
"bool",
"isTargetWin32",
"(",
")"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 18,786 | [
"O",
"<<",
"<STR_LIT>",
"<STR_LIT>",
";"
] | [
"O",
"<<",
"<STR_LIT>",
", ",
"<STR_LIT>",
";",
"printOperand",
"(",
"MI",
",",
"<NUM_LIT>",
",",
"O",
")",
";",
"O",
"<<",
"<STR_LIT>",
", ",
"<STR_LIT>",
"<<",
"(",
"unsigned",
"int",
")",
"SH",
";",
"printAnnotation",
"(",
"O",
",",
"Annot",
")",
... |
LLVM | ARM64 | TD | next_suggestion | CPU | 18,787 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Uses",
"=",
"[",
"CPSR",
"]",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rd",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"isSub",
";",
"let",
"Inst",
"{",
... |
GCC | i386 | MD | program_repair | CPU | 18,788 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"VFH_AVX512VLDQ_AVX10_1",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"VFH_AVX512VLDQ_AVX10_1",
"[",
"(",
"match_operand",
":",
"VFH_AVX512VLDQ_AVX10_1",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
"... | [
"}",
")",
"(",
"define_insn",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"VFH_AVX512VL",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"VFH_AVX512VL",
"[",
"(",
"match_operand",
":",
"VFH_AVX512VL",
"<NUM_LIT>",
"<STR_LI... |
LLVM | ARM64 | TD | next_suggestion | CPU | 18,789 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"dst",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"base",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"offset",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"extend",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"sz",
";",... |
GCC | i386 | CPP | code_generation | CPU | 18,790 | [
"static",
"enum",
"insn_path",
"get_insn_path",
"(",
"rtx_insn",
"*",
"insn",
")",
"{",
"enum",
"attr_amdfam10_decode",
"path",
"=",
"get_attr_amdfam10_decode",
"(",
"insn",
")",
";",
"if",
"(",
"(",
"int",
")",
"path",
"==",
"<NUM_LIT>",
")",
"return",
"pat... | [
"Return",
"single",
"or",
"double",
"path",
"for",
"instructions",
"."
] |
GCC | arm | CPP | next_suggestion | CPU | 18,791 | [
"return",
"_",
"_",
"uninit",
";"
] | [
"int16x8_t",
"_",
"_",
"uninit",
";",
"_",
"_",
"asm__",
"(",
"<STR_LIT>",
"<STR_LIT>",
":",
"<STR_LIT>",
"=w",
"<STR_LIT>",
"(",
"_",
"_",
"uninit",
")",
")",
";"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 18,792 | [
"}"
] | [
"void",
"printf64mem",
"(",
"const",
"MachineInstr",
"*",
"MI",
",",
"unsigned",
"OpNo",
")",
"{",
"printMemReference",
"(",
"MI",
",",
"OpNo",
")",
";"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 18,793 | [
"Address",
",",
"const",
"void",
"*",
"Decoder",
")",
"{"
] | [
"static",
"DecodeStatus",
"DecodeGPRMM16MovePRegisterClass",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"RegNo",
",",
"uint64_t"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 18,794 | [
";"
] | [
"return",
"<STR_LIT>",
"Hexagon Constant Propagation",
"<STR_LIT>"
] |
GCC | aarch64 | CPP | program_repair | CPU | 18,795 | [
"<FIXS>",
"emit_insn",
"(",
"aarch64_gen_store_pair",
"(",
"block_0",
",",
"za_save_buffer",
",",
"svl_bytes_reg",
")",
")",
";",
"<FIXE>"
] | [
"rtx",
"block_0",
"=",
"adjust_address",
"(",
"block",
",",
"DImode",
",",
"<NUM_LIT>",
")",
";",
"<BUGS>",
"rtx",
"block_8",
"=",
"adjust_address",
"(",
"block",
",",
"DImode",
",",
"<NUM_LIT>",
")",
";",
"emit_insn",
"(",
"gen_store_pair_dw_didi",
"(",
"bl... |
GCC | m32r | CPP | next_suggestion | MPU | 18,796 | [
"else",
"fprintf",
"(",
"file",
",",
"<STR_LIT>",
"\\tjmp %s\\n",
"<STR_LIT>",
",",
"reg_names",
"[",
"RETURN_ADDR_REGNUM",
"]",
")",
";"
] | [
"unsigned",
"int",
"reg_offset",
"=",
"var_size",
"+",
"args_size",
";",
"if",
"(",
"reg_offset",
"==",
"<NUM_LIT>",
")",
";",
"else",
"if",
"(",
"reg_offset",
"<",
"<NUM_LIT>",
")",
"fprintf",
"(",
"file",
",",
"<STR_LIT>",
"\\taddi %s,%s%d\\n",
"<STR_LIT>",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 18,797 | [
",",
"<NUM_LIT>",
">",
";"
] | [
"def",
"M2_mpy_sat_rnd_lh_s0",
":",
"T_M2_mpy",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>"
] |
LLVM | PIC16 | CPP | stmt_completion | MPU | 18,798 | [
"(",
"FRAME_LABEL",
")",
";"
] | [
"std",
"::",
"string",
"Func1",
"=",
"addPrefix",
"(",
"Func",
")",
";",
"std",
"::",
"string",
"tag",
"=",
"getTagName"
] |
LLVM | DLX | TD | stmt_completion | CPU | 18,799 | [
"dag",
">",
"pattern",
",",
"InstrItinClass",
"itin",
">",
":",
"InstSE",
"<",
"outs",
",",
"ins",
",",
"asmstr",
",",
"pattern",
",",
"itin",
",",
"FrmR",
">",
"{"
] | [
"class",
"FR",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"_funct",
",",
"dag",
"outs",
",",
"dag",
"ins",
",",
"string",
"asmstr",
",",
"list",
"<"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.