Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | PowerPC | CPP | next_suggestion | CPU | 20,700 | [
"unsigned",
"EltAlign",
"=",
"<NUM_LIT>",
";"
] | [
"static",
"void",
"getMaxByValAlign",
"(",
"Type",
"*",
"Ty",
",",
"unsigned",
"&",
"MaxAlign",
",",
"unsigned",
"MaxMaxAlign",
")",
"{",
"if",
"(",
"MaxAlign",
"==",
"MaxMaxAlign",
")",
"return",
";",
"if",
"(",
"VectorType",
"*",
"VTy",
"=",
"dyn_cast",
... |
LLVM | GBZ80 | CPP | code_generation | MPU | 20,701 | [
"<STR_LIT>",
"::",
"<STR_LIT>",
"GBZ80MCExpr",
"::",
"getFixupKind",
"(",
")",
"const",
"{",
"<STR_LIT>",
"::",
"<STR_LIT>",
"Kind",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
"::",
"LastTargetFixupKind",
";",
"switch",
"(",
"getKind",
"(",
")",
")",
"{",
"case",
... | [
"getFixupKind",
"-",
"Get",
"the",
"fixup",
"kind",
"of",
"this",
"expression",
"."
] |
LLVM | R600 | CPP | stmt_completion | GPU | 20,702 | [
")",
"const",
"{"
] | [
"const",
"MachineOperand",
"*",
"SIInstrInfo",
"::",
"getNamedOperand",
"(",
"const",
"MachineInstr",
"&",
"MI",
",",
"unsigned",
"OperandName"
] |
LLVM | X86 | TD | stmt_completion | CPU | 20,703 | [
"$",
"src",
")",
"]",
">",
",",
"TB",
",",
"Sched",
"<",
"[",
"WriteLDMXCSR",
"]",
">",
";"
] | [
"def",
"LDMXCSR",
":",
"I",
"<",
"<NUM_LIT>",
",",
"MRM2m",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"i32mem",
":",
"$",
"src",
")",
",",
"<STR_LIT>",
",",
"[",
"(",
"int_x86_sse_ldmxcsr",
"addr",
":"
] |
GCC | aarch64 | CPP | stmt_completion | CPU | 20,704 | [
"values",
")",
";"
] | [
"static",
"void",
"register_svpattern",
"(",
")",
"{",
"auto_vec",
"<",
"string_int_pair",
",",
"<NUM_LIT>",
">",
"values",
";",
"values",
".",
"quick_push",
"(",
"string_int_pair",
"(",
"<STR_LIT>",
"SV_",
"<STR_LIT>",
"#",
"UPPER",
",",
"VALUE",
")",
")",
... |
GCC | sh | MD | stmt_completion | CPU | 20,705 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_test"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 20,706 | [
"Diff",
")",
"{"
] | [
"SDLoc",
"DL",
"(",
"N",
")",
";",
"if",
"(",
"N",
"->",
"getNumValues",
"(",
")",
"==",
"<NUM_LIT>",
"&&",
"!",
"SDValue",
"(",
"N",
",",
"<NUM_LIT>",
")",
".",
"use_empty",
"(",
")",
")",
"return",
"SDValue",
"(",
")",
";",
"SDValue",
"FalseOp",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 20,707 | [
",",
"(",
"instrs",
"BLR",
")",
">",
";"
] | [
"def",
":",
"InstRW",
"<",
"[",
"FalkorWr_1Z_1XY_0cyc",
"]"
] |
LLVM | HSAIL | TD | stmt_completion | Virtual ISA | 20,708 | [
"<NUM_LIT>",
";"
] | [
"int",
"WAVEFRONT",
"=",
"<NUM_LIT>",
";",
"int",
"WORKGROUP",
"=",
"<NUM_LIT>",
";",
"int",
"AGENT",
"=",
"<NUM_LIT>",
";",
"int",
"SYSTEM",
"="
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 20,709 | [
"let",
"PredicateMethod",
"=",
"<STR_LIT>",
"#",
"Low",
"#",
"<STR_LIT>",
"#",
"High",
"#",
"<STR_LIT>",
";"
] | [
"class",
"AsmImmRange",
"<",
"int",
"Low",
",",
"int",
"High",
">",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
"#",
"Low",
"#",
"<STR_LIT>",
"#",
"High",
";",
"let",
"DiagnosticType",
"=",
"<STR_LIT>",
"#",
"Low",
"#",
"<STR_LIT>",
"#"... |
GCC | i386 | CPP | program_repair | CPU | 20,710 | [
"<FIXS>",
"ix86_expand_unop_builtin",
"(",
"enum",
"insn_code",
"icode",
",",
"tree",
"exp",
",",
"<FIXE>",
"<FIXS>",
"tree",
"arg0",
"=",
"CALL_EXPR_ARG",
"(",
"exp",
",",
"<NUM_LIT>",
")",
";",
"<FIXE>"
] | [
"static",
"rtx",
"<BUGS>",
"ix86_expand_unop_builtin",
"(",
"enum",
"insn_code",
"icode",
",",
"tree",
"arglist",
",",
"<BUGE>",
"rtx",
"target",
",",
"int",
"do_load",
")",
"{",
"rtx",
"pat",
";",
"<BUGS>",
"tree",
"arg0",
"=",
"TREE_VALUE",
"(",
"arglist",... |
GCC | i386 | CPP | next_suggestion | CPU | 20,711 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_mask_cvttph_epi64",
"(",
"_",
"_",
"m256i",
"_",
"_",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 20,712 | [
"}"
] | [
"else",
"Sym",
"=",
"getContext",
"(",
")",
".",
"GetOrCreateSymbol",
"(",
"Name",
")",
";",
"const",
"MCExpr",
"*",
"Res",
"=",
"X86MCTargetExpr",
"::",
"Create",
"(",
"Sym",
",",
"X86MCTargetExpr",
"::",
"GOTPCREL",
",",
"getContext",
"(",
")",
")",
";... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 20,713 | [
"}"
] | [
"unsigned",
"R600ClauseMergePass",
"::",
"getCFAluSize",
"(",
"const",
"MachineInstr",
"&",
"MI",
")",
"const",
"{",
"assert",
"(",
"isCFAlu",
"(",
"MI",
")",
")",
";",
"return",
"MI",
".",
"getOperand",
"(",
"TII",
"->",
"getOperandIdx",
"(",
"MI",
".",
... |
LLVM | XCore | CPP | next_suggestion | MPU | 20,714 | [
"return",
"false",
";"
] | [
"if",
"(",
"DestRC",
"==",
"SrcRC",
")",
"{",
"if",
"(",
"DestRC",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"{",
"BuildMI",
"(",
"MBB",
",",
"I",
",",
"DL",
",",
"get",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
",",
"DestReg",
")",
".",
"addReg",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 20,715 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Vs32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Vs32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rx32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>"... |
LLVM | X86 | TD | program_repair | CPU | 20,716 | [
"<FIXS>",
"let",
"TSFlags",
"{",
"<NUM_LIT>",
"}",
"=",
"VEX_WPrefix",
"{",
"<NUM_LIT>",
"}",
";",
"<FIXE>"
] | [
"let",
"TSFlags",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"ExeDomain",
".",
"Value",
";",
"let",
"TSFlags",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"OpEncBits",
";",
"let",
"TSFlags",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Opcode",
";... |
LLVM | Hexagon | TD | next_suggestion | DSP | 20,717 | [
"}"
] | [
"let",
"accessSize",
"=",
"ByteAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"isExtended",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"DecoderNamespace",
"=",
"<STR_LIT>"... |
LLVM | ARM | TD | stmt_completion | CPU | 20,718 | [
">",
";"
] | [
"def",
"VST3d8Pseudo_UPD",
":",
"VSTQQWBPseudo",
"<",
"IIC_VST3u",
">",
",",
"Sched",
"<",
"[",
"WriteVST3",
"]"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 20,719 | [
")",
"return",
"<NUM_LIT>",
";"
] | [
"unsigned",
"getPointerWidth",
"(",
")",
"{",
"if",
"(",
"is16BitMode",
"(",
")"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 20,720 | [
"}",
"=",
"Zt",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"sz",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"nregs",
";",
"let",
"Inst",
"{",
"<NU... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 20,721 | [
"if",
"(",
"!",
"HII",
"->",
"isExtendable",
"(",
"&",
"MI",
")",
"&&",
"!",
"HII",
"->",
"isExtended",
"(",
"&",
"MI",
")",
")",
"{"
] | [
"for",
"(",
"auto",
"&",
"MI",
":",
"B",
")",
"{",
"if",
"(",
"!",
"MI",
".",
"isBranch",
"(",
")",
"||",
"!",
"isJumpOutOfRange",
"(",
"MI",
",",
"BlockToInstOffset",
")",
")",
"continue",
";",
"DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
... |
LLVM | PowerPC | TD | stmt_completion | CPU | 20,722 | [
"<STR_LIT>",
";"
] | [
"def",
"PPCDispSPE4Operand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"PredicateMethod",
"=",
"<STR_LIT>",
";",
"let",
"RenderMethod",
"="
] |
LLVM | X86 | CPP | program_repair | CPU | 20,723 | [
"<FIXS>",
"const",
"MIMetadata",
"MIMD",
"(",
"MI",
")",
";",
"<FIXE>"
] | [
"X86TargetLowering",
"::",
"EmitLoweredSelect",
"(",
"MachineInstr",
"&",
"MI",
",",
"MachineBasicBlock",
"*",
"ThisMBB",
")",
"const",
"{",
"const",
"TargetInstrInfo",
"*",
"TII",
"=",
"Subtarget",
".",
"getInstrInfo",
"(",
")",
";",
"<BUGS>",
"const",
"DebugLo... |
LLVM | X86 | CPP | stmt_completion | CPU | 20,724 | [
")",
";"
] | [
"if",
"(",
"BCSrc",
".",
"getValueType",
"(",
")",
"==",
"MVT",
"::",
"x86mmx",
")",
"return",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"DL",
",",
"MVT",
"::",
"i32",
",",
"BCSrc",
")",
";",
"}",
"if",
"(",
"SDValue",
"V",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 20,725 | [
";"
] | [
"def",
"J4_cmpgti_f_jumpnv_nt",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Ns8",
",",
"u5_0Imm",
":",
"$",
"II",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_bd8382d1",
",",
"TypeNCJ",
">",
",",
... |
LLVM | ARM64 | TD | stmt_completion | CPU | 20,726 | [
"Imm1_32Operand",
";"
] | [
"class",
"fixedpoint_i32",
"<",
"ValueType",
"FloatVT",
">",
":",
"Operand",
"<",
"FloatVT",
">",
",",
"ComplexPattern",
"<",
"FloatVT",
",",
"<NUM_LIT>",
",",
"<STR_LIT>",
",",
"[",
"fpimm",
",",
"ld",
"]",
">",
"{",
"let",
"EncoderMethod",
"=",
"<STR_LIT... |
LLVM | GBZ80 | CPP | next_suggestion | MPU | 20,727 | [
"}"
] | [
"unsigned",
"Offset",
"=",
"<NUM_LIT>",
";",
"while",
"(",
"(",
"i",
"!=",
"e",
")",
"&&",
"(",
"In",
"[",
"i",
"]",
".",
"PartOffset",
"==",
"Offset",
")",
")",
"{",
"Offset",
"+=",
"In",
"[",
"i",
"]",
".",
"VT",
".",
"getStoreSize",
"(",
")"... |
LLVM | VE | TD | stmt_completion | CPU | 20,728 | [
",",
"v256f64",
":",
"$",
"vx",
",",
"v256i1",
":",
"$",
"vm",
",",
"i32",
":",
"$",
"vl",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"int_ve_vl_vstl2dnc_vssml",
"v256f64",
":",
"$",
"vx",
",",
"i64",
":",
"$",
"sy",
",",
"i64",
":",
"$",
"sz",
",",
"v256i1",
":",
"$",
"vm",
",",
"i32",
":",
"$",
"vl",
")",
",",
"(",
"VSTL2DNCrrvml",
"i64",
":",
"... |
GCC | s390 | MD | stmt_completion | MPU | 20,729 | [
")"
] | [
"(",
"unspec",
":",
"CCZ",
"[",
"(",
"match_operand",
":",
"FP_ALL",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
"]",
"UNSPEC_TDC_INSN",
")",
")",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<ST... |
LLVM | AArch64 | TD | next_suggestion | CPU | 20,730 | [
"let",
"ParserMatchClass",
"=",
"Imm0_15Operand",
";"
] | [
"}",
"]",
">",
"{",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] |
GCC | arm | CPP | stmt_completion | CPU | 20,731 | [
"b",
",",
"_",
"_",
"c",
")",
";"
] | [
"return",
"(",
"float32x2_t",
")",
"_",
"_",
"builtin_neon_vld1_lanev2sf",
"(",
"(",
"const",
"_",
"_",
"builtin_neon_sf",
"*",
")",
"_",
"_",
"a",
",",
"_",
"_"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 20,732 | [
"if",
"(",
"!",
"HasFP",
"&&",
"NumBytes",
")",
"{"
] | [
"}",
"}",
"else",
"if",
"(",
"NumBytes",
")",
"{",
"emitSPUpdate",
"(",
"MBB",
",",
"MBBI",
",",
"-",
"(",
"int64_t",
")",
"NumBytes",
",",
"false",
")",
";",
"}",
"if",
"(",
"NeedsWinCFI",
"&&",
"NumBytes",
")",
"BuildMI",
"(",
"MBB",
",",
"MBBI",... |
LLVM | AArch64 | TD | stmt_completion | CPU | 20,733 | [
"Imm",
")",
"<",
"<NUM_LIT>",
";"
] | [
"def",
"imm0_15",
":",
"Operand",
"<",
"i64",
">",
",",
"ImmLeaf",
"<",
"i64",
",",
"[",
"{",
"return",
"(",
"(",
"uint64_t",
")"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 20,734 | [
"ARMConstantPoolValue",
"*",
"CPV",
"=",
"new",
"ARMConstantPoolValue",
"(",
"*",
"DAG",
".",
"getContext",
"(",
")",
",",
"<STR_LIT>",
"_GLOBAL_OFFSET_TABLE_",
"<STR_LIT>",
",",
"ARMPCLabelIndex",
",",
"PCAdj",
")",
";"
] | [
"ARMFunctionInfo",
"*",
"AFI",
"=",
"MF",
".",
"getInfo",
"<",
"ARMFunctionInfo",
">",
"(",
")",
";",
"unsigned",
"ARMPCLabelIndex",
"=",
"AFI",
"->",
"createConstPoolEntryUId",
"(",
")",
";",
"EVT",
"PtrVT",
"=",
"getPointerTy",
"(",
")",
";",
"DebugLoc",
... |
LLVM | ARM | CPP | stmt_completion | CPU | 20,735 | [
";"
] | [
"AFI",
"->",
"addGPRCalleeSavedArea1Frame",
"(",
"FI",
")",
";",
"GPRCS1Size",
"+=",
"<NUM_LIT>",
";",
"break",
";",
"case",
"ARM",
"::",
"R8",
":",
"case",
"ARM",
"::",
"R9",
":",
"case",
"ARM",
"::",
"R10",
":",
"case",
"ARM",
"::",
"R11",
":",
"if... |
LLVM | AArch64 | TD | next_suggestion | CPU | 20,736 | [
"}"
] | [
"def",
"KryoWrite_3cyc_XY_noRSV_162ln",
":",
"SchedWriteRes",
"<",
"[",
"KryoUnitXY",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] |
GCC | i386 | MD | stmt_completion | CPU | 20,737 | [
"]",
")"
] | [
"(",
"define_mode_iterator",
"VF48_128",
"[",
"V2DF",
"V4SF"
] |
GCC | aarch64 | MD | stmt_completion | CPU | 20,738 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>"
] |
GCC | sh | MD | program_repair | CPU | 20,739 | [
"<FIXS>",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"unordered",
":",
"DI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"(",
"set",
"(",
"pc",
")",
"(",
"if_then_else",
"(",
"ne",
"(",
"match_dup",
"<NUM_LIT>... |
GCC | loongarch | MD | next_suggestion | CPU | 20,740 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"<",
"VIMODE256",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unsigned_fix",
":",
"<",
"VIMODE256",
">",
"(",
"match_operand",
":",
"FLASX",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"... |
LLVM | ARM64 | TD | stmt_completion | CPU | 20,741 | [
"base",
";"
] | [
"class",
"LoadExclusivePair",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"sz",
",",
"bit",
"o2",
",",
"bit",
"L",
",",
"bit",
"o1",
",",
"bit",
"o0",
",",
"RegisterClass",
"regtype",
",",
"string",
"asm",
">",
":",
"BaseLoadStoreExclusive",
"<",
"sz",
",",
"o... |
LLVM | ARM | CPP | next_suggestion | CPU | 20,742 | [
"}"
] | [
"assert",
"(",
"Kind",
"==",
"CondCode",
"&&",
"<STR_LIT>",
"Invalid access!",
"<STR_LIT>",
")",
";",
"return",
"CC",
".",
"Val",
";"
] |
LLVM | X86 | CPP | program_repair | CPU | 20,743 | [
"<FIXS>",
"<NUM_LIT>",
")",
";",
"<FIXE>"
] | [
"SDValue",
"Val",
"=",
"DAG",
".",
"getLoad",
"(",
"LogicVT",
",",
"dl",
",",
"DAG",
".",
"getEntryNode",
"(",
")",
",",
"CPIdx",
",",
"MachinePointerInfo",
"::",
"getConstantPool",
"(",
"DAG",
".",
"getMachineFunction",
"(",
")",
")",
",",
"<BUGS>",
"fa... |
LLVM | Hexagon | TD | next_suggestion | DSP | 20,744 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"BaseLongOffset",
";",
"let",
"accessSize",
"=",
"HalfWordAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"isExtended",
"=",
"<NUM_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>... |
LLVM | Z80 | CPP | stmt_completion | MPU | 20,745 | [
";"
] | [
"unsigned",
"getBytesToPopOnReturn",
"(",
")",
"const",
"{",
"return",
"BytesToPopOnReturn"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 20,746 | [
"dbgs",
"(",
")",
"<<",
"ISJ",
"->",
"CVI",
".",
"getLanes",
"(",
")",
";"
] | [
"bool",
"Ok",
"=",
"true",
";",
"if",
"(",
"size",
"(",
")",
">",
"<NUM_LIT>",
"&&",
"(",
"Ok",
"=",
"check",
"(",
")",
")",
")",
"for",
"(",
"unsigned",
"nSlot",
"=",
"<NUM_LIT>",
",",
"emptySlots",
"=",
"<NUM_LIT>",
";",
"nSlot",
"<",
"HEXAGON_PA... |
GCC | i386 | MD | program_repair | CPU | 20,747 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V16QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>",
"<FIXS>",
"(",
"match_operand",
":",
"V32QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_insn_and_split",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V16QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"vec_select",
":",
"V16QI",
"<BUGS>",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 20,748 | [
"<NUM_LIT>",
":",
"<NUM_LIT>",
")",
";"
] | [
"return",
"std",
"::",
"make_pair",
"(",
"domain",
",",
"domain",
"&&",
"lookup",
"(",
"MI",
"->",
"getOpcode",
"(",
")",
",",
"domain",
")",
"?"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 20,749 | [
"match_operand",
"<NUM_LIT>",
")",
")",
")"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"sign_extend",
":",
"DI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"plus",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 20,750 | [
";"
] | [
"def",
"J4_cmpgt_fp0_jump_t",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"GeneralSubRegs",
":",
"$",
"Rs16",
",",
"GeneralSubRegs",
":",
"$",
"Rt16",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_56336eb0",
",",
"TypeCJ",
... |
GCC | iq2000 | CPP | program_repair | CPU | 20,751 | [
"<FIXS>",
"static",
"bool",
"iq2000_legitimate_address_p",
"(",
"machine_mode",
",",
"rtx",
",",
"bool",
",",
"code_helper",
"=",
"ERROR_MARK",
")",
";",
"<FIXE>"
] | [
"static",
"unsigned",
"int",
"iq2000_function_arg_boundary",
"(",
"machine_mode",
",",
"const_tree",
")",
";",
"static",
"void",
"iq2000_va_start",
"(",
"tree",
",",
"rtx",
")",
";",
"<BUGS>",
"static",
"bool",
"iq2000_legitimate_address_p",
"(",
"machine_mode",
","... |
GCC | bfin | CPP | stmt_completion | DSP | 20,752 | [
"==",
"QImode",
")",
"{"
] | [
"insn",
"=",
"PREV_INSN",
"(",
"insn",
")",
";",
"gcc_assert",
"(",
"GET_MODE",
"(",
"insn",
")",
"!=",
"SImode",
")",
";",
"if",
"(",
"GET_MODE",
"(",
"insn",
")"
] |
GCC | i386 | CPP | stmt_completion | CPU | 20,753 | [
"->",
"cond_taken_branch_cost",
";"
] | [
"case",
"vector_stmt",
":",
"return",
"ix86_cost",
"->",
"vec_stmt_cost",
";",
"case",
"vector_load",
":",
"return",
"ix86_cost",
"->",
"vec_align_load_cost",
";",
"case",
"vector_store",
":",
"return",
"ix86_cost",
"->",
"vec_store_cost",
";",
"case",
"vec_to_scala... |
LLVM | Hexagon | TD | stmt_completion | DSP | 20,754 | [
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A4_modwrapu",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"IntRegs",
":",
"$",
"Rt32",
")",
",",
"<STR_LIT>",
",",
"tc_779080bf",
",",
"TypeALU64",
">",
",",
"Enc_5ab2be... |
LLVM | Hexagon | TD | next_suggestion | DSP | 20,755 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NU... |
GCC | s390 | MD | next_suggestion | MPU | 20,756 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
":",
"CCVIHU",
"CC_REGNUM",
")",
"(",
"compare",
":",
"CCVIHU",
"(",
"match_operand",
":",
"VI_HW",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"VI_HW",
"<NUM_LIT>",
"<S... |
LLVM | X86 | CPP | program_repair | CPU | 20,757 | [
"<FIXS>",
"false",
")",
";",
"<FIXE>"
] | [
"uint64_t",
"SlotSize",
"=",
"TD",
"->",
"getPointerSize",
"(",
")",
";",
"ReturnAddrIndex",
"=",
"MF",
".",
"getFrameInfo",
"(",
")",
"->",
"CreateFixedObject",
"(",
"SlotSize",
",",
"-",
"SlotSize",
",",
"<BUGS>",
"false",
",",
"false",
")",
";",
"<BUGE>... |
GCC | arm | MD | next_suggestion | CPU | 20,758 | [
"(",
"mem",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"]"
] | [
"(",
"const_int",
"-",
"<NUM_LIT>",
")",
")",
")",
")",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | SPIRV | CPP | next_suggestion | Virtual ISA | 20,759 | [
"OpCode",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";"
] | [
"const",
"<STR_LIT>",
"::",
"<STR_LIT>",
"*",
"IntelSubgroups",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"Builtin",
"->",
"Name",
")",
";",
"uint32_t",
"OpCode",
"=",
"IntelSubgroups",
"->",
"Opcode",
";",
"if",
"(",
"Call",
"->",
"isSpirvOp",
"(",
")",
"... |
LLVM | ARM | CPP | next_suggestion | CPU | 20,760 | [
"return",
"false",
";"
] | [
"bool",
"ARMPassConfig",
"::",
"addPreISel",
"(",
")",
"{",
"if",
"(",
"(",
"TM",
"->",
"getOptLevel",
"(",
")",
"!=",
"CodeGenOpt",
"::",
"None",
"&&",
"EnableGlobalMerge",
"==",
"cl",
"::",
"BOU_UNSET",
")",
"||",
"EnableGlobalMerge",
"==",
"cl",
"::",
... |
GCC | aarch64 | MD | stmt_completion | CPU | 20,761 | [
"UNSPEC_PNEXT",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_int_attr",
"sve_pred_op",
"[",
"(",
"UNSPEC_PFIRST",
"<STR_LIT>",
")",
"("
] |
GCC | mips | CPP | stmt_completion | CPU | 20,762 | [
"true",
";"
] | [
"first",
"=",
"adjust_address",
"(",
"*",
"op",
",",
"QImode",
",",
"<NUM_LIT>",
")",
";",
"last",
"=",
"adjust_address",
"(",
"*",
"op",
",",
"QImode",
",",
"width",
"/",
"BITS_PER_UNIT",
"-",
"<NUM_LIT>",
")",
";",
"if",
"(",
"TARGET_BIG_ENDIAN",
")",
... |
GCC | i386 | CPP | stmt_completion | CPU | 20,763 | [
")",
";"
] | [
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"blsi_u32",
"(",
"unsigned",
"int",
"_",
"_",
"X",
")",
"{",
"return",
"_",
"_",
"blsi_u32",
"(",
"_",
"_",... |
GCC | arm | CPP | stmt_completion | CPU | 20,764 | [
"get_insns",
"(",
")",
";"
] | [
"gcc_assert",
"(",
"reloc",
"!=",
"TLS_DESCSEQ",
")",
";",
"start_sequence",
"(",
")",
";",
"labelno",
"=",
"GEN_INT",
"(",
"pic_labelno",
"++",
")",
";",
"label",
"=",
"gen_rtx_UNSPEC",
"(",
"Pmode",
",",
"gen_rtvec",
"(",
"<NUM_LIT>",
",",
"labelno",
")"... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 20,765 | [
")",
"return",
"<NUM_LIT>",
";"
] | [
"unsigned",
"Directive",
"=",
"ST",
"->",
"getDarwinDirective",
"(",
")",
";",
"if",
"(",
"Directive",
"==",
"PPC",
"::",
"DIR_440",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"Directive",
"==",
"PPC",
"::",
"DIR_A2"
] |
GCC | c6x | CPP | code_generation | VLIW | 20,766 | [
"static",
"void",
"c6x_gen_bundles",
"(",
"void",
")",
"{",
"basic_block",
"bb",
";",
"FOR_EACH_BB_FN",
"(",
"bb",
",",
"cfun",
")",
"{",
"rtx_insn",
"*",
"insn",
",",
"*",
"next",
";",
"rtx_insn",
"*",
"slot",
"[",
"<NUM_LIT>",
"]",
";",
"int",
"n_fil... | [
"Move",
"all",
"parallel",
"instructions",
"into",
"SEQUENCEs",
",",
"so",
"that",
"no",
"subsequent",
"passes",
"try",
"to",
"insert",
"labels",
"in",
"the",
"middle",
"."
] |
GCC | i386 | MD | next_suggestion | CPU | 20,767 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"and",
":",
"SWI48",
"(",
"plus",
":",
"SWI48",
"(",
"match_operand",
":",
"SWI48",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"-",
"<NUM_LIT>",
")",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"reg",
... |
LLVM | ARM64 | TD | stmt_completion | CPU | 20,768 | [
"Rd",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"size",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
... |
GCC | rs6000 | CPP | code_generation | CPU | 20,769 | [
"bool",
"rs6000_is_valid_insert_mask",
"(",
"rtx",
"mask",
",",
"rtx",
"shift",
",",
"machine_mode",
"mode",
")",
"{",
"int",
"nb",
",",
"ne",
";",
"if",
"(",
"!",
"rs6000_is_valid_mask",
"(",
"mask",
",",
"&",
"nb",
",",
"&",
"ne",
",",
"mode",
")",
... | [
"Return",
"whether",
"MASK",
"(",
"a",
"CONST_INT",
")",
"is",
"a",
"valid",
"mask",
"for",
"any",
"rlwimi",
"or",
"rldimi",
"instruction",
",",
"to",
"implement",
"an",
"insert",
"with",
"shift",
"SHIFT",
"(",
"a",
"ROTATE",
",",
"ASHIFT",
",",
"or",
... |
GCC | sh | MD | stmt_completion | CPU | 20,770 | [
")",
")",
"]"
] | [
"(",
"clobber",
"(",
"reg",
":",
"SI",
"PR_REG",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"DF",
"DR0_REG",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"DF",
"DR2_REG",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"DF",
"DR4_REG",
")",
")",
"(",
... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 20,771 | [
")",
"const",
"{"
] | [
"bool",
"hasMiscellaneousExtensions3",
"("
] |
LLVM | WebAssembly | TD | program_repair | Virtual ISA | 20,772 | [
"<FIXS>",
"[",
"(",
"WebAssemblycall0",
"(",
"WebAssemblywrapper",
"tglobaladdr",
":",
"$",
"callee",
")",
")",
"]",
",",
"<STR_LIT>",
">",
";",
"<FIXE>",
"<FIXS>",
"[",
"(",
"WebAssemblycall0",
"I32",
":",
"$",
"callee",
")",
"]",
",",
"<STR_LIT>",
">",
... | [
"defm",
":",
"CALL",
"F64",
">",
";",
"def",
"CALL_VOID",
":",
"I",
"(",
"outs",
")",
",",
"(",
"ins",
"global",
":",
"$",
"callee",
",",
"variable_ops",
")",
",",
"<BUGS>",
"[",
"(",
"WebAssemblycall0",
"(",
"WebAssemblywrapper",
"tglobaladdr",
":",
"... |
GCC | s390 | CPP | program_repair | MPU | 20,773 | [
"<FIXS>",
"pat",
"=",
"GEN_FCN",
"(",
"icode",
")",
"(",
"target",
",",
"op",
"[",
"<NUM_LIT>",
"]",
")",
";",
"<FIXE>"
] | [
"break",
";",
"case",
"<NUM_LIT>",
":",
"if",
"(",
"nonvoid",
")",
"<BUGS>",
"pat",
"=",
"GEN_FCN",
"(",
"icode",
")",
"(",
"target",
",",
"op",
"[",
"<NUM_LIT>",
"]",
")",
";",
"<BUGE>",
"elsepat",
"=",
"GEN_FCN",
"(",
"icode",
")",
"(",
"op",
"["... |
GCC | avr | MD | stmt_completion | MPU | 20,774 | [
"]",
")",
"]",
")"
] | [
"(",
"label_ref",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"pc",
")",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"CC",
"REG_CC",
")",
")",
"]",
")",
"]",
"<STR_LIT>",
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",
"p... |
GCC | rx | MD | stmt_completion | CPU | 20,775 | [
",",
"<NUM_LIT>",
")"
] | [
"(",
"use",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"unspec_volatile",
":",
"BLK",
"[",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")... |
LLVM | CellSPU | CPP | stmt_completion | MPU | 20,776 | [
"(",
")",
".",
"convertToFloat",
"(",
")",
")",
";"
] | [
"EVT",
"vt",
"=",
"FPN",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
";",
"if",
"(",
"vt",
"==",
"MVT",
"::",
"f32",
")",
"{",
"int",
"val",
"=",
"FloatToBits",
"(",
"FPN",
"->",
"getValueAPF"
] |
GCC | aarch64 | CPP | next_suggestion | CPU | 20,777 | [
"else",
"if",
"(",
"!",
"reg_overlap_mentioned_p",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"destlo",
")",
")",
"{"
] | [
"unsigned",
"int",
"src1",
"=",
"REGNO",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
";",
"unsigned",
"int",
"src2",
"=",
"REGNO",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
";",
"machine_mode",
"halfmode",
"=",
"GET_MODE",
"(",
"operands",
"[",
"<NUM... |
LLVM | ARM64 | TD | next_suggestion | CPU | 20,778 | [
"}"
] | [
"def",
"Drr",
":",
"BaseTwoOperandFPData",
"<",
"opcode",
",",
"FPR64",
",",
"asm",
",",
"[",
"(",
"set",
"FPR64",
":",
"$",
"Rd",
",",
"(",
"fneg",
"(",
"node",
"FPR64",
":",
"$",
"Rn",
",",
"(",
"f64",
"FPR64",
":",
"$",
"Rm",
")",
")",
")",
... |
GCC | sh | MD | stmt_completion | CPU | 20,779 | [
"<NUM_LIT>",
"]",
")",
")"
] | [
"emit_insn",
"(",
"gen_truncdfsf2_i4",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"["
] |
GCC | i386 | MD | next_suggestion | CPU | 20,780 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr... |
LLVM | AArch64 | TD | stmt_completion | CPU | 20,781 | [
"}",
";"
] | [
"def",
"_S_register",
":",
"STN_WBReg_Lane",
"<",
"r",
",",
"<NUM_LIT>",
",",
"op0",
",",
"!",
"cast",
"<",
"RegisterOperand",
">",
"(",
"List",
"#",
"<STR_LIT>",
")",
",",
"uimm_s",
",",
"neon_uimm2_bare",
",",
"asmop",
">",
"{",
"let",
"Inst",
"{",
"... |
GCC | arm | MD | next_suggestion | CPU | 20,782 | [
"VDDUPQ",
")",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"MVE_2",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"MVE_2",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<ST... |
GCC | rs6000 | CPP | next_suggestion | CPU | 20,783 | [
"}"
] | [
"dd",
".",
"d",
"[",
"<NUM_LIT>",
"]",
"=",
"aa",
".",
"d",
"[",
"<NUM_LIT>",
"]",
"-",
"bb",
".",
"d",
"[",
"<NUM_LIT>",
"]",
";",
"dd",
".",
"d",
"[",
"<NUM_LIT>",
"]",
"=",
"aa",
".",
"d",
"[",
"<NUM_LIT>",
"]",
"-",
"bb",
".",
"d",
"[",... |
GCC | aarch64 | CPP | stmt_completion | CPU | 20,784 | [
"_",
"_",
"a",
")",
";"
] | [
"vqabsb_s8",
"(",
"int8_t",
"_",
"_",
"a",
")",
"{",
"return",
"(",
"int8_t",
")",
"_",
"_",
"builtin_aarch64_sqabsqi",
"("
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 20,785 | [
"RegBankInfo",
".",
"reset",
"(",
"new",
"AMDGPURegisterBankInfo",
"(",
"*",
"getRegisterInfo",
"(",
")",
")",
")",
";"
] | [
"SISubtarget",
"::",
"SISubtarget",
"(",
"const",
"Triple",
"&",
"TT",
",",
"StringRef",
"GPU",
",",
"StringRef",
"FS",
",",
"const",
"GCNTargetMachine",
"&",
"TM",
")",
":",
"AMDGPUSubtarget",
"(",
"TT",
",",
"GPU",
",",
"FS",
",",
"TM",
")",
",",
"In... |
GCC | i386 | MD | stmt_completion | CPU | 20,786 | [
"SF",
"(",
"DF",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_mode_iterator",
"MODEF248",
"[",
"BF",
"HF"
] |
GCC | i386 | MD | stmt_completion | CPU | 20,787 | [
"<NUM_LIT>",
":"
] | [
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"{",
"switch",
"(",
"which_alternative",
")",
"{",
"case",
"<NUM_LIT>",
":",
"case"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 20,788 | [
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"opnode",
",",
"NI_zext_high_v4i16",
",",
"VPR128",
",",
"v4i32",
",",
"v8i16",
">",
";"
] | [
"def",
"_4s8h",
":",
"NeonI_3VDW",
"<",
"<NUM_LIT>",
",",
"u",
",",
"<NUM_LIT>",
",",
"opcode",
",",
"asmop",
","
] |
GCC | mips | MD | next_suggestion | CPU | 20,789 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 20,790 | [
")",
"{"
] | [
"static",
"bool",
"isTransformable",
"(",
"const",
"MachineInstr",
"&",
"MI"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 20,791 | [
"true",
";"
] | [
"Res",
"=",
"MCValue",
"::",
"get",
"(",
"Res",
".",
"getSymA",
"(",
")",
",",
"Res",
".",
"getSymB",
"(",
")",
",",
"Res",
".",
"getConstant",
"(",
")",
",",
"MEK_Special",
")",
";",
"return",
"true",
";",
"}",
"if",
"(",
"!",
"getSubExpr",
"(",... |
GCC | arm | CPP | stmt_completion | CPU | 20,792 | [
";"
] | [
"if",
"(",
"!",
"reg_needs_saving_p",
"(",
"regno",
")",
"&&",
"!",
"reg_needs_saving_p",
"(",
"regno",
"+",
"<NUM_LIT>",
")",
")",
"{",
"if",
"(",
"count",
">",
"<NUM_LIT>",
")",
"{",
"if",
"(",
"count",
"==",
"<NUM_LIT>",
"&&",
"!",
"arm_arch6",
")",... |
LLVM | AMDGPU | CPP | code_generation | GPU | 20,793 | [
"SDValue",
"AMDGPUTargetLowering",
"::",
"LowerOperation",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"switch",
"(",
"Op",
".",
"getOpcode",
"(",
")",
")",
"{",
"default",
":",
"Op",
"->",
"print",
"(",
"errs",
"(",
")",
... | [
"LowerOperation",
"-",
"Provide",
"custom",
"lowering",
"hooks",
"for",
"some",
"operations",
"."
] |
GCC | i386 | MD | program_repair | CPU | 20,794 | [
"<FIXS>",
"(",
"unspec",
":",
"XF",
"[",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
"]",
"<FIXE>",
"<FIXS>",
"(",
"clobber",
"(",
"scratch",
":",
"XF",
")",
")",
"]",
")",
"]",
"<FIXE>"
] | [
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"minus",
":",
"XF",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"sqrt",
":",
"XF",
"(",
"match_dup",
"<NUM_L... |
GCC | rs6000 | MD | next_suggestion | CPU | 20,795 | [
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"gen_reg_rtx",
"(",
"CCFPmode",
")"
] | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"lt",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"]",
"<STR_LIT>... |
GCC | i386 | CPP | next_suggestion | CPU | 20,796 | [
"emit_label",
"(",
"done_label",
")",
";"
] | [
"machine_mode",
"mode",
"=",
"GET_MODE",
"(",
"target_val",
")",
",",
"hmode",
"=",
"mode",
";",
"if",
"(",
"*",
"ptarget_bool",
"==",
"NULL",
")",
"target_bool",
"=",
"gen_reg_rtx",
"(",
"QImode",
")",
";",
"else",
"target_bool",
"=",
"*",
"ptarget_bool",... |
LLVM | Sparc | CPP | next_suggestion | CPU | 20,797 | [
"return",
"S",
";"
] | [
"DecodeStatus",
"S",
"=",
"MCDisassembler",
"::",
"Success",
";",
"if",
"(",
"RegNo",
">",
"<NUM_LIT>",
")",
"return",
"MCDisassembler",
"::",
"Fail",
";",
"if",
"(",
"(",
"RegNo",
"&",
"<NUM_LIT>",
")",
")",
"S",
"=",
"MCDisassembler",
"::",
"SoftFail",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 20,798 | [
"Op0",
",",
"Op1",
")",
";"
] | [
"if",
"(",
"Op0",
".",
"getSimpleValueType",
"(",
")",
".",
"isInteger",
"(",
")",
")",
"{",
"SDValue",
"X86CC",
";",
"SDValue",
"EFLAGS",
"=",
"emitFlagsForSetcc",
"(",
"Op0",
",",
"Op1",
",",
"CC",
",",
"dl",
",",
"DAG",
",",
"X86CC",
")",
";",
"... |
LLVM | ARM64 | TD | stmt_completion | CPU | 20,799 | [
"<STR_LIT>",
"#",
"kind",
"#",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"[",
"(",
"set",
"(",
"vty",
"regtype",
":",
"$",
"Rd",
")",
",",
"(",
"ARM64ext",
"regtype",
":",
"$",
"Rn",
",",
"regtype",
":",
"$",
"Rm",
",",
"(",
"i32",
"imm",
":",
"$",
"... | [
"class",
"BaseSIMDBitwiseExtract",
"<",
"bit",
"size",
",",
"RegisterOperand",
"regtype",
",",
"ValueType",
"vty",
",",
"string",
"asm",
",",
"string",
"kind",
">",
":",
"I",
"<",
"(",
"outs",
"regtype",
":",
"$",
"Rd",
")",
",",
"(",
"ins",
"regtype",
... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.