Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
arm
CPP
next_suggestion
CPU
20,900
[ "}" ]
[ "vreinterpretq_s16_u8", "(", "uint8x16_t", "_", "_", "a", ")", "{", "return", "(", "int16x8_t", ")", "_", "_", "a", ";" ]
GCC
m68k
MD
stmt_completion
MPU
20,901
[ ")", "]", ")" ]
[ "[", "(", "set", "(", "strict_low_part", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "rotate", ":", "HI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", "...
GCC
s390
CPP
code_generation
MPU
20,902
[ "unsigned", "int", "pass_s390_early_mach", "::", "execute", "(", "function", "*", "fun", ")", "{", "rtx_insn", "*", "insn", ";", "s390_optimize_nonescaping_tx", "(", ")", ";", "s390_register_info", "(", ")", ";", "if", "(", "fun", "->", "machine", "->", "bas...
[ "Main", "entry", "point", "for", "this", "pass", "." ]
GCC
sparc
CPP
next_suggestion
CPU
20,903
[ "char", "buf", "[", "<NUM_LIT>", "]", ";" ]
[ "if", "(", "ksp", "!=", "NULL", "&&", "kstat_read", "(", "kc", ",", "ksp", ",", "NULL", ")", "!=", "-", "<NUM_LIT>", "&&", "ksp", "->", "ks_type", "==", "KSTAT_TYPE_NAMED", ")", "brand", "=", "(", "kstat_named_t", "*", ")", "kstat_data_lookup", "(", "k...
LLVM
AMDGPU
CPP
program_repair
GPU
20,904
[ "<FIXS>", "SIFixSGPRCopies", "(", ")", ":", "MachineFunctionPass", "(", "ID", ")", "{", "}", "<FIXE>" ]
[ "namespace", "{", "class", "SIFixSGPRCopies", ":", "public", "MachineFunctionPass", "{", "MachineDominatorTree", "*", "MDT", ";", "public", ":", "static", "char", "ID", ";", "<BUGS>", "SIFixSGPRCopies", "(", ")", ":", "MachineFunctionPass", "(", "ID", ")", "{", ...
LLVM
JVM
TD
stmt_completion
Virtual ISA
20,905
[ ",", "[", "]", ">", ";" ]
[ "def", "irem", ":", "SDNode", "<", "<STR_LIT>", ",", "SDTIntBinOp" ]
LLVM
BPF
CPP
next_suggestion
Virtual ISA
20,906
[ "else", "if", "(", "Opcode", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "checkShift", "(", "MRI", ",", "*", "Inst", "->", "getParent", "(", ")", ",", "RelocOp", ",", "GVal", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ";" ]
[ "void", "BPFMISimplifyPatchable", "::", "processInst", "(", "MachineRegisterInfo", "*", "MRI", ",", "MachineInstr", "*", "Inst", ",", "MachineOperand", "*", "RelocOp", ",", "const", "GlobalValue", "*", "GVal", ")", "{", "unsigned", "Opcode", "=", "Inst", "->", ...
LLVM
AArch64
TD
stmt_completion
CPU
20,907
[ "GPR32as64Operand", ";" ]
[ "def", "GPR32as64", ":", "RegisterOperand", "<", "GPR32", ">", "{", "let", "ParserMatchClass", "=" ]
GCC
sh
CPP
stmt_completion
CPU
20,908
[ "SET", ")", "result", ".", "set_rtx", "=", "NULL_RTX", ";" ]
[ "for", "(", "result", ".", "insn", "=", "insn", ";", "result", ".", "insn", "!=", "NULL", ";", "result", ".", "insn", "=", "prev_nonnote_nondebug_insn_bb", "(", "result", ".", "insn", ")", ")", "{", "if", "(", "BARRIER_P", "(", "result", ".", "insn", ...
LLVM
SPIRV
CPP
program_repair
Virtual ISA
20,909
[ "<FIXS>", "Register", "Reg", "=", "MRI", "->", "createGenericVirtualRegister", "(", "LLT", "::", "scalar", "(", "<NUM_LIT>", ")", ")", ";", "<FIXE>" ]
[ "for", "(", "const", "Argument", "&", "Arg", ":", "CF", "->", "args", "(", ")", ")", "{", "if", "(", "MIRBuilder", ".", "getDataLayout", "(", ")", ".", "getTypeStoreSize", "(", "Arg", ".", "getType", "(", ")", ")", ".", "isZero", "(", ")", ")", "...
LLVM
Alpha
CPP
next_suggestion
MPU
20,910
[ "Chain", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "NodeTys", ",", "&", "Ops", "[", "<NUM_LIT>", "]", ",", "Ops", ".", "size", "(", ")", ")", ";" ]
[ "if", "(", "!", "MemOpChains", ".", "empty", "(", ")", ")", "Chain", "=", "DAG", ".", "getNode", "(", "ISD", "::", "TokenFactor", ",", "dl", ",", "MVT", "::", "Other", ",", "&", "MemOpChains", "[", "<NUM_LIT>", "]", ",", "MemOpChains", ".", "size", ...
LLVM
HSAIL
TD
stmt_completion
Virtual ISA
20,911
[ "BrigVal", ",", "Inst_F64_F64", ">", ";" ]
[ "def", "_F64", ":", "HSAILInstMod_1Op", "<", "opName", "," ]
LLVM
AArch64
CPP
next_suggestion
CPU
20,912
[ "Mask", "=", "TRI", ".", "getThisReturnPreservedMask", "(", "MF", ",", "Info", ".", "CallConv", ")", ";" ]
[ "const", "uint32_t", "*", "Mask", ";", "if", "(", "!", "OutArgs", ".", "empty", "(", ")", "&&", "OutArgs", "[", "<NUM_LIT>", "]", ".", "Flags", "[", "<NUM_LIT>", "]", ".", "isReturned", "(", ")", ")", "{" ]
LLVM
Hexagon
TD
next_suggestion
DSP
20,913
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isCall", "=", "<NUM_LIT>", ";", "let", "pr...
LLVM
MMIX
CPP
next_suggestion
CPU
20,914
[ "}" ]
[ "for", "(", "uint64_t", "i", "=", "<NUM_LIT>", ";", "i", "<", "Count", ";", "i", "+=", "<NUM_LIT>", ")", "OS", ".", "write", "(", "<STR_LIT>", "\\xfd\\0\\0\\0", "<STR_LIT>", ",", "<NUM_LIT>", ")", ";", "return", "true", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
20,915
[ "$", "Rn", ")", ")", ")", ">", ";" ]
[ "def", "Neon_combine_8H", ":", "PatFrag", "<", "(", "ops", "node", ":", "$", "Rm", ",", "node", ":", "$", "Rn", ")", ",", "(", "v8i16", "(", "concat_vectors", "(", "v4i16", "node", ":", "$", "Rm", ")", ",", "(", "v4i16", "node", ":" ]
GCC
i386
CPP
next_suggestion
CPU
20,916
[ "dist_define", "+=", "split_cost", "+", "IX86_LEA_PRIORITY", ";" ]
[ "if", "(", "has_scale", ")", "return", "true", ";", "if", "(", "split_cost", "<", "<NUM_LIT>", ")", "return", "false", ";", "if", "(", "regno0", "==", "regno1", "||", "regno0", "==", "regno2", ")", "return", "false", ";", "return", "true", ";", "}", ...
LLVM
Mips
CPP
code_generation
CPU
20,917
[ "unsigned", "MipsSEInstrInfo", "::", "getOppositeBranchOpc", "(", "unsigned", "Opc", ")", "const", "{", "switch", "(", "Opc", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Illegal opcode!", "<STR_LIT>", ")", ";", "case", "Mips", "::", "BEQ", ...
[ "getOppositeBranchOpc", "-", "Return", "the", "inverse", "of", "the", "specified", "opcode", ",", "e.g", "." ]
LLVM
AArch64
CPP
next_suggestion
CPU
20,918
[ "return", "false", ";" ]
[ "MCAsmParser", "&", "Parser", "=", "getParser", "(", ")", ";", "auto", "Tok", "=", "Parser", ".", "getTok", "(", ")", ";", "if", "(", "Tok", ".", "isNot", "(", "AsmToken", "::", "Identifier", ")", ")", "return", "true", ";", "Operands", ".", "push_ba...
LLVM
Hexagon
TD
next_suggestion
DSP
20,919
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "def", "A4_pzxthf", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_5a2711e5", ",", "TypeALU32_2op", ">", ",", "Enc_fb65...
LLVM
AArch64
TD
next_suggestion
CPU
20,920
[ "}" ]
[ "class", "Pseudo", "<", "dag", "oops", ",", "dag", "iops", ",", "list", "<", "dag", ">", "pattern", ",", "string", "cstr", "=", "<STR_LIT>", ">", ":", "AArch64Inst", "<", "PseudoFrm", ",", "cstr", ">", "{", "dag", "OutOperandList", "=", "oops", ";", ...
LLVM
ARM64
TD
next_suggestion
CPU
20,921
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "dst", ";", "bits", "<", "<NUM_LIT>", ">", "addr", ";", "bits", "<", "<NUM_LIT>", ">", "base", "=", "addr", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "offset", "=", "addr", "{", "<NUM_...
LLVM
SPIRV
CPP
program_repair
Virtual ISA
20,922
[ "<FIXS>", "Register", "Reg", "=", "MRI", "->", "createGenericVirtualRegister", "(", "LLT", "::", "scalar", "(", "<NUM_LIT>", ")", ")", ";", "MRI", "->", "setRegClass", "(", "Reg", ",", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "ToInsert", ".", "push_b...
[ "for", "(", "const", "Argument", "&", "Arg", ":", "CF", "->", "args", "(", ")", ")", "{", "if", "(", "MIRBuilder", ".", "getDataLayout", "(", ")", ".", "getTypeStoreSize", "(", "Arg", ".", "getType", "(", ")", ")", ".", "isZero", "(", ")", ")", "...
LLVM
SystemZ
CPP
stmt_completion
CPU
20,923
[ "this", ")", ",", "FrameLowering", "(", "*", "this", ",", "Subtarget", ")", "{" ]
[ "SystemZTargetMachine", "::", "SystemZTargetMachine", "(", "const", "Target", "&", "T", ",", "StringRef", "TT", ",", "StringRef", "CPU", ",", "StringRef", "FS", ",", "const", "TargetOptions", "&", "Options", ",", "Reloc", "::", "Model", "RM", ",", "CodeModel",...
GCC
s390
MD
next_suggestion
MPU
20,924
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", "CC_REGNUM", ")", "(", "compare", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")"...
GCC
aarch64
MD
next_suggestion
CPU
20,925
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
X86
CPP
next_suggestion
CPU
20,926
[ "llvm_unreachable", "(", "<STR_LIT>", "lowering insert_vector_elt for unsupported type", "<STR_LIT>", ")", ";" ]
[ "SDValue", "N0", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "N1", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "N2", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "int", "RegisterWidth", "="...
GCC
m68k
MD
stmt_completion
MPU
20,927
[ "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "QI" ]
LLVM
ARM
CPP
next_suggestion
CPU
20,928
[ "}" ]
[ "MCDataFragment", "*", "Frag", "=", "getOrCreateDataFragment", "(", ")", ";", "Frag", "->", "getFixups", "(", ")", ".", "push_back", "(", "MCFixup", "::", "create", "(", "Frag", "->", "getContents", "(", ")", ".", "size", "(", ")", ",", "Expr", ",", "K...
LLVM
AArch64
TD
next_suggestion
CPU
20,929
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "class", "BaseSIMDThreeScalar", "<", "bit", "U", ",", "bits", "<", "<NUM_LIT>", ">", "size", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "RegisterClass", "regtype", ",", "string", "asm", ",", "list", "<", "dag", ">", "pattern", ">", ":", "I", "<...
GCC
visium
MD
stmt_completion
Virtual ISA
20,930
[ "]", ")" ]
[ "[", "(", "set", "(", "pc", ")", "(", "if_then_else", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", ")" ]
LLVM
X86
CPP
code_generation
CPU
20,931
[ "bool", "X86AsmParser", "::", "parsePrimaryExpr", "(", "const", "MCExpr", "*", "&", "Res", ",", "SMLoc", "&", "EndLoc", ")", "{", "MCAsmParser", "&", "Parser", "=", "getParser", "(", ")", ";", "if", "(", "Parser", ".", "parsePrimaryExpr", "(", "Res", ","...
[ "Parse", "a", "primary", "expression", "." ]
LLVM
R600
CPP
stmt_completion
GPU
20,932
[ "(", ")", ")", ")", ";" ]
[ "Inst", ".", "addOperand", "(", "MCOperand", "::", "CreateReg", "(", "getReg" ]
LLVM
X86
CPP
next_suggestion
CPU
20,933
[ "if", "(", "IsStrict", ")", "{" ]
[ "bool", "IsStrict", "=", "Op", "->", "isStrictFPOpcode", "(", ")", ";", "SDLoc", "DL", "(", "Op", ")", ";", "EVT", "DstTy", "=", "Op", ".", "getValueType", "(", ")", ";", "SDValue", "Value", "=", "Op", ".", "getOperand", "(", "IsStrict", "?", "<NUM_L...
GCC
arm
CPP
stmt_completion
CPU
20,934
[ ";" ]
[ "case", "EQ", ":", "return", "CC_DEQmode", ";", "case", "LE", ":", "return", "CC_DLEmode", ";", "case", "LEU", ":", "return", "CC_DLEUmode", ";", "case", "GE", ":", "return", "CC_DGEmode", ";", "case", "GEU", ":", "return", "CC_DGEUmode", ";", "default", ...
GCC
rs6000
CPP
code_generation
CPU
20,935
[ "static", "bool", "rs6000_maybe_emit_fp_cmove", "(", "rtx", "dest", ",", "rtx", "op", ",", "rtx", "true_cond", ",", "rtx", "false_cond", ")", "{", "enum", "rtx_code", "code", "=", "GET_CODE", "(", "op", ")", ";", "rtx", "op0", "=", "XEXP", "(", "op", "...
[ "Possibly", "emit", "a", "floating", "point", "conditional", "move", "by", "generating", "a", "compare", "that", "sets", "a", "mask", "instruction", "and", "a", "XXSEL", "select", "instruction", ".", "Move", "TRUE_COND", "to", "DEST", "if", "OP", "of", "the"...
GCC
pa
MD
stmt_completion
CPU
20,936
[ ")", "]", ")", ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "match_code", "<STR_LIT>", ")", "{", "return", "(", "mode", "=", "=", "SImode", "&", "&", "(", "(", "REG_P", "(", "op", ")", "&", "&", "REGNO", "(", "op", ")", "=", "=", "<NUM_LIT>", ")", "|", "|", "(", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
20,937
[ ";" ]
[ "Subtarget", "=", "&", "Fn", ".", "getSubtarget", "<", "HexagonSubtarget", ">", "(", ")", ";", "const", "bool", "Modified", "=", "AsmPrinter", "::", "runOnMachineFunction", "(", "Fn", ")", ";", "emitXRayTable", "(", ")", ";", "return", "Modified" ]
GCC
arm
MD
stmt_completion
CPU
20,938
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_bypass", "<NUM_LIT>" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
20,939
[ "}" ]
[ "static", "bool", "isNoUnsignedWrap", "(", "MachineInstr", "*", "Addr", ")", "{", "return", "Addr", "->", "getOpcode", "(", ")", "==", "TargetOpcode", "::", "G_OR", "||", "(", "Addr", "->", "getOpcode", "(", ")", "==", "TargetOpcode", "::", "G_PTR_ADD", "&...
GCC
i386
MD
stmt_completion
CPU
20,940
[ "]", ")" ]
[ "[", "(", "unspec_volatile", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "UNSPECV_SPECULATION_BARRIER", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AArch64
TD
next_suggestion
CPU
20,941
[ "let", "ParserMatchClass", "=", "SImm4s32Operand", ";" ]
[ "def", "simm4s32", ":", "Operand", "<", "i64", ">", ",", "ImmLeaf", "<", "i64", ",", "[", "{", "return", "Imm", ">", "=", "-", "<NUM_LIT>", "&", "&", "Imm", "<", "=", "<NUM_LIT>", "&", "&", "(", "Imm", "%", "<NUM_LIT>", ")", "=", "=", "<NUM_LIT>"...
GCC
frv
MD
next_suggestion
VLIW
20,942
[ "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "unspec", ":", "V4QI", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "UNSPEC_MCLRACCA", ")", ")", "]", ")", "]" ]
[ "[", "(", "parallel", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "unspec", ":", "V4SI", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "UNSPEC_MCLRACCA", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "unspec", ":", "V4SI"...
LLVM
TPC
TD
next_suggestion
Virtual ISA
20,943
[ "}" ]
[ "def", "Comparison", ":", "Operand", "<", "i8", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "ComparisonAsmOperand", ";", "let", "MIOperandInfo", "=", "(", "ops", "i8imm", ":", "$", "cmp", ")", ";", "let", "Decoder...
LLVM
ARM
TD
stmt_completion
CPU
20,944
[ "QPR", ":", "$", "Vn", ",", "QPR", ":", "$", "Vm", ")", ">", ",", "Requires", "<", "[", "HasNEON", ",", "HasFullFP16", "]", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v8f16", "(", "fma", "QPR", ":", "$", "Vn", ",", "QPR", ":", "$", "Vm", ",", "QPR", ":", "$", "src1", ")", ")", ",", "(", "VFMAhq", "QPR", ":", "$", "src1", "," ]
GCC
msp430
CPP
next_suggestion
MPU
20,945
[ "return", "rv", ";" ]
[ "case", "FRAME_POINTER_REGNUM", ":", "rv", "+=", "cfun", "->", "machine", "->", "framesize_regs", ";", "rv", "+=", "(", "TARGET_LARGE", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ")", ";", "break", ";", "default", ":", "gcc_unreachable", "(", ")", ";", "}", "swit...
GCC
avr
CPP
code_generation
MPU
20,946
[ "int", "avr_adjust_insn_length", "(", "rtx_insn", "*", "insn", ",", "int", "len", ")", "{", "rtx", "*", "op", "=", "recog_data", ".", "operand", ";", "enum", "attr_adjust_len", "adjust_len", ";", "if", "(", "!", "NONDEBUG_INSN_P", "(", "insn", ")", "||", ...
[ "Modifies", "the", "length", "assigned", "to", "instruction", "INSN", "LEN", "is", "the", "initially", "computed", "length", "of", "the", "insn", "." ]
LLVM
Mips
CPP
stmt_completion
CPU
20,947
[ "RegNo", ")", ";" ]
[ "void", "MipsTargetELFStreamer", "::", "emitDirectiveCpLocal", "(", "unsigned", "RegNo", ")", "{", "if", "(", "Pic", ")", "MipsTargetStreamer", "::", "emitDirectiveCpLocal", "(" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
20,948
[ "unsigned", "Waitcnt", ")", "{" ]
[ "unsigned", "decodeLgkmcnt", "(", "IsaVersion", "Version", "," ]
LLVM
AVR
CPP
program_repair
MPU
20,949
[ "<FIXS>", ".", "addReg", "(", "STI", ".", "getTmpRegister", "(", ")", ",", "RegState", "::", "Kill", ")", ";", "<FIXE>" ]
[ "BuildMI", "(", "MBB", ",", "std", "::", "next", "(", "II", ")", ",", "dl", ",", "TII", ".", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ".", "addImm", "(", "STI", ".", "getIORegSREG", "(", ")", ")", "<BUGS>", ".", "addReg", "(", "<STR_...
LLVM
Hexagon
CPP
next_suggestion
DSP
20,950
[ "ResolveInfo", "*", "sym_info", "=", "pModule", ".", "getSectionSymbolSet", "(", ")", ".", "get", "(", "out_sect", ")", "->", "resolveInfo", "(", ")", ";" ]
[ "assert", "(", "input_sym", "->", "hasFragRef", "(", ")", ")", ";", "const", "LDSection", "&", "out_sect", "=", "input_sym", "->", "fragRef", "(", ")", "->", "frag", "(", ")", "->", "getParent", "(", ")", "->", "getSection", "(", ")", ";" ]
LLVM
ARM
CPP
next_suggestion
CPU
20,951
[ "if", "(", "RegInfo", "->", "hasBasePointer", "(", "MF", ")", ")", "FrameReg", "=", "RegInfo", "->", "getBaseRegister", "(", ")", ";" ]
[ "}", "if", "(", "hasFP", "(", "MF", ")", "&&", "AFI", "->", "hasStackFrame", "(", ")", ")", "{", "if", "(", "isFixed", "||", "(", "hasMovingSP", "&&", "!", "RegInfo", "->", "hasBasePointer", "(", "MF", ")", ")", ")", "{", "FrameReg", "=", "RegInfo"...
GCC
c6x
MD
stmt_completion
VLIW
20,952
[ ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "and", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
X86
CPP
next_suggestion
CPU
20,953
[ "return", "TargetInstrInfo", "::", "isSchedulingBoundary", "(", "MI", ",", "MBB", ",", "MF", ")", ";" ]
[ "if", "(", "Opcode", "==", "X86", "::", "ENDBR64", "||", "Opcode", "==", "X86", "::", "ENDBR32", "||", "Opcode", "==", "X86", "::", "PLDTILECFGV", ")", "return", "true", ";", "if", "(", "MI", ".", "getFlag", "(", "MachineInstr", "::", "FrameSetup", ")"...
LLVM
ARM64
TD
next_suggestion
CPU
20,954
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Q", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "op", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "...
LLVM
Hexagon
TD
stmt_completion
DSP
20,955
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "...
GCC
ia64
MD
next_suggestion
CPU
20,956
[ "[", "(", "cond_exec", "(", "ne", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")" ]
[ "(", "define_insn_and_split", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "BI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", ":", "BI", "(", "not", ":", "BI", "(", "match_operand", ":", "BI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")"...
LLVM
ARM64
TD
stmt_completion
CPU
20,957
[ "v1i64", "FPR64", ":", "$", "Rm", ")", ")", ")", "]", ">", ";" ]
[ "def", "v1i64", ":", "BaseSIMDThreeScalar", "<", "U", ",", "<NUM_LIT>", ",", "opc", ",", "FPR64", ",", "asm", ",", "[", "(", "set", "(", "v1i64", "FPR64", ":", "$", "Rd", ")", ",", "(", "OpNode", "(", "v1i64", "FPR64", ":", "$", "Rn", ")", ",", ...
GCC
mips
MD
program_repair
CPU
20,958
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "UNSPEC_EXTR_W", ")", ")", "(", "set", "(", "reg", ":", "CCDSP", "CCDSP_OU_REGNUM", ")", "(", "unspec", ":", "CCDSP", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "]", "UNSPEC_EXTR_W", ")", ")", "]", ")", "]", "<BUGS>", ...
LLVM
Mips
CPP
stmt_completion
CPU
20,959
[ ")", ")", "return", "SDValue", "(", "N", ",", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "Subtarget", "->", "isMips32", "(", ")", "&&", "SelectMsub", "(", "N", ",", "&", "DAG" ]
GCC
s390
CPP
stmt_completion
MPU
20,960
[ ")", ";" ]
[ "}", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<", "ninputs", ";", "i", "++", ")", "{", "if", "(", "GET_MODE", "(", "inputs", "[", "i", "]", ")", "!=", "TFmode", ")", "continue", ";", "const", "char", "*", "constraint", "=", "cons...
LLVM
X86
CPP
program_repair
CPU
20,961
[ "<FIXS>", "<FIXE>", "<FIXS>", ":", "SelectionDAGISel", "(", "tm", ",", "OptLevel", ")", ",", "Subtarget", "(", "nullptr", ")", ",", "<FIXE>" ]
[ "bool", "IndirectTlsSegRefs", ";", "public", ":", "<BUGS>", "static", "char", "ID", ";", "<BUGE>", "X86DAGToDAGISel", "(", ")", "=", "delete", ";", "explicit", "X86DAGToDAGISel", "(", "X86TargetMachine", "&", "tm", ",", "CodeGenOptLevel", "OptLevel", ")", "<BUGS...
GCC
aarch64
CPP
code_generation
CPU
20,962
[ "static", "enum", "aarch64_parse_opt_result", "aarch64_parse_cpu", "(", "const", "char", "*", "to_parse", ",", "const", "struct", "processor", "*", "*", "res", ",", "uint64_t", "*", "isa_flags", ",", "std", "::", "string", "*", "invalid_extension", ")", "{", "...
[ "Parse", "the", "TO_PARSE", "string", "and", "put", "the", "result", "tuning", "in", "RES", "and", "the", "architecture", "flags", "in", "ISA_FLAGS", ".", "Return", "an", "aarch64_parse_opt_result", "describing", "the", "parse", "result", ".", "If", "there", "...
LLVM
M88k
CPP
next_suggestion
MPU
20,963
[ "assert", "(", "unsigned", "(", "Kind", "-", "FirstTargetFixupKind", ")", "<", "getNumFixupKinds", "(", ")", "&&", "<STR_LIT>", "Invalid kind!", "<STR_LIT>", ")", ";" ]
[ "{", "<STR_LIT>", "FK_88K_NONE", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ",", "{", "<STR_LIT>", "FK_88K_DISP16", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ",", "{", "<STR_LIT>", "FK_88K_DISP26", "<STR...
LLVM
AMDGPU
CPP
stmt_completion
GPU
20,964
[ "isCopyInstrImpl", "(", "const", "MachineInstr", "&", "MI", ")", "const", "{" ]
[ "std", "::", "optional", "<", "DestSourcePair", ">", "SIInstrInfo", "::" ]
LLVM
ARM
CPP
stmt_completion
CPU
20,965
[ ";" ]
[ "unsigned", "getGPRCalleeSavedArea1Size", "(", ")", "const", "{", "return", "GPRCS1Size" ]
LLVM
PowerPC
CPP
program_repair
CPU
20,966
[ "<FIXS>", "FP", "=", "DAG", ".", "getNode", "(", "ISD", "::", "FP_ROUND", ",", "dl", ",", "MVT", "::", "f32", ",", "FP", ",", "DAG", ".", "getIntPtrConstant", "(", "<NUM_LIT>", ",", "dl", ")", ")", ";", "<FIXE>" ]
[ "SDValue", "FP", "=", "DAG", ".", "getNode", "(", "FCFOp", ",", "dl", ",", "FCFTy", ",", "Ld", ")", ";", "if", "(", "Op", ".", "getValueType", "(", ")", "==", "MVT", "::", "f32", "&&", "!", "Subtarget", ".", "hasFPCVT", "(", ")", ")", "<BUGS>", ...
LLVM
Hexagon
TD
stmt_completion
DSP
20,967
[ "<NUM_LIT>", ";" ]
[ "let", "Uses", "=", "[", "R29", "]", ";", "let", "Defs", "=", "[", "PC", ",", "R31", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isPredicable", "=", "<NUM_LIT>", ";", "let", "hasSideEffects", "=", "<NUM_LIT>", ";", "let", "isExtendabl...
LLVM
Hexagon
TD
next_suggestion
DSP
20,968
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ...
LLVM
AArch64
CPP
next_suggestion
CPU
20,969
[ "++", "NumConditionsAdjusted", ";" ]
[ "BuildMI", "(", "*", "MBB", ",", "BrMI", ",", "BrMI", "->", "getDebugLoc", "(", ")", ",", "TII", "->", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ".", "addImm", "(", "Cmp", ")", ".", "addOperand", "(", "BrMI", "->", "getOperand", "(", "<...
LLVM
X86
TD
program_repair
CPU
20,970
[ "<FIXS>", ":", "X86SchedWriteWidths", "WriteFAdd", ",", "WriteFAddX", ",", "WriteFAddY", ",", "WriteFAddY", ">", ";", "def", "SchedWriteFAdd64", ":", "X86SchedWriteWidths", "WriteFAdd64", ",", "WriteFAdd64X", ",", "WriteFAdd64Y", ",", "WriteFAdd64Y", ">", ";", "<FIX...
[ "def", "SchedWriteFAdd", "<BUGS>", ":", "X86SchedWriteWidths", "WriteFAdd", ",", "WriteFAdd", ",", "WriteFAddY", ",", "WriteFAddY", ">", ";", "<BUGE>", "def", "SchedWriteFHAdd", ":", "X86SchedWriteWidths", "WriteFHAdd", ",", "WriteFHAdd", ",", "WriteFHAddY", ",", "W...
LLVM
AArch64
CPP
next_suggestion
CPU
20,971
[ "Reg", "=", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "Reg", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "Reg", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ...
LLVM
Hexagon
TD
next_suggestion
DSP
20,972
[ "let", "CextOpcode", "=", "<STR_LIT>", ";" ]
[ "def", "A2_tfrfnew", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_05c070ec", ",", "TypeALU32_2op", ">", ",", "PredNew...
LLVM
ARM64
CPP
stmt_completion
CPU
20,973
[ ")", ";" ]
[ "return", "isMemoryIndexed", "(", "<NUM_LIT>" ]
LLVM
AArch64
TD
program_repair
CPU
20,974
[ "<FIXS>", "SchedVar", "NoSchedPred", ",", "[", "M1WriteSE", "]", ">", "]", ">", ";", "<FIXE>", "<FIXS>", "SchedVar", "NoSchedPred", ",", "[", "M1WriteSB", "]", ">", "]", ">", ";", "<FIXE>" ]
[ "M1UnitFST", ",", "M1UnitA", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "}", "def", "M1WriteSX", ":", "SchedWriteVariant", "[", "SchedVar", "M1ShiftLeftFastPred", ",", "[", "M1WriteS1", "]", ">", ",",...
GCC
i386
MD
next_suggestion
CPU
20,975
[ "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "if_then_else", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
20,976
[ "}" ]
[ "class", "LoadInst_LD_Gg4", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "RegisterClass", "Rdst", ",", "string", "asmstr", ",", "Operand", "Pred", ">", ":", "LoadInst_LD_G", "<", "opc", ",", "Rdst", ",", "asmstr", ",", "Pred", ">", "{", "let", "Switch...
LLVM
AArch64
CPP
program_repair
CPU
20,977
[ "<FIXS>", "std", "::", "optional", "BlockBRNZ", ">", "AArch64InstrInfo", "::", "isZeroTest", "(", "MachineBasicBlock", "&", "MBB", ")", "const", "{", "<FIXE>" ]
[ "return", "ExitMBB", "->", "begin", "(", ")", ";", "}", "<BUGS>", "Optional", "BlockBRNZ", ">", "AArch64InstrInfo", "::", "isZeroTest", "(", "MachineBasicBlock", "&", "MBB", ")", "const", "{", "<BUGE>", "const", "AArch64RegisterInfo", "*", "TRI", "=", "&", "...
GCC
m68hc11
MD
next_suggestion
MPU
20,978
[ "(", "const_int", "<NUM_LIT>", ")", ")", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "rotatert", ":", "HI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
stormy16
MD
stmt_completion
CPU
20,979
[ "const_string", "<STR_LIT>", ")", ")" ]
[ "(", "define_attr", "<STR_LIT>", "<STR_LIT>", "(" ]
LLVM
Mips
CPP
stmt_completion
CPU
20,980
[ "*", "EndInfo", ")", "const", "{" ]
[ "void", "MipsAsmPrinter", "::", "emitInlineAsmEnd", "(", "const", "MCSubtargetInfo", "&", "StartInfo", ",", "const", "MCSubtargetInfo" ]
LLVM
VE
TD
stmt_completion
CPU
20,981
[ "(", "PVFMKWUPvml", "CC_GENAN", ",", "v256f64", ":", "$", "vz", ",", "v256i1", ":", "$", "vm", ",", "i32", ":", "$", "vl", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "int_ve_vl_pvfmkwupgenan_mvml", "v256f64", ":", "$", "vz", ",", "v256i1", ":", "$", "vm", ",", "i32", ":", "$", "vl", ")", "," ]
LLVM
Hexagon
TD
next_suggestion
DSP
20,982
[ "}" ]
[ "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "isExt...
LLVM
AArch64
TD
program_repair
CPU
20,983
[ "<FIXS>", "[", "]", ",", "NoItinerary", ">", "{", "<FIXE>", "<FIXS>", "<STR_LIT>", ",", "[", "]", ",", "NoItinerary", ">", "{", "<FIXE>" ]
[ "def", "SYSLxicci", ":", "A64I_system", "<NUM_LIT>", ",", "(", "outs", "GPR64", ":", "$", "Rt", ")", ",", "(", "ins", "uimm3", ":", "$", "Op1", ",", "CRx", ":", "$", "CRn", ",", "CRx", ":", "$", "CRm", ",", "uimm3", ":", "$", "Op2", ")", ",", ...
GCC
s390
CPP
next_suggestion
MPU
20,984
[ "return", "tmp", ";" ]
[ "*", "seq1", "=", "NULL", ";", "*", "seq2", "=", "get_insns", "(", ")", ";", "end_sequence", "(", ")", ";", "return", "tmp", ";", "}", "end_sequence", "(", ")", ";", "}", "start_sequence", "(", ")", ";", "tmp", "=", "s390_expand_mask_and_shift", "(", ...
LLVM
DirectX
CPP
stmt_completion
Virtual ISA
20,985
[ "DXILPointerTyID", ";" ]
[ "static", "bool", "classof", "(", "const", "Type", "*", "T", ")", "{", "return", "T", "->", "getTypeID", "(", ")", "==" ]
GCC
mips
MD
stmt_completion
CPU
20,986
[ ")", ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Videocore
CPP
next_suggestion
DSP
20,987
[ "else", "if", "(", "(", "lo", ">>", "<NUM_LIT>", ")", "==", "<NUM_LIT>", ")", "return", "Scalar16", ";" ]
[ "if", "(", "(", "hi", "&", "<NUM_LIT>", ")", "==", "<NUM_LIT>", ")", "return", "Vector80", ";", "else", "if", "(", "hi", "!=", "<NUM_LIT>", ")", "return", "Invalid", ";", "else", "if", "(", "(", "lo", ">>", "<NUM_LIT>", ")", "==", "<NUM_LIT>", ")", ...
LLVM
PowerPC
CPP
program_repair
CPU
20,988
[ "<FIXS>", "PPCMCCodeEmitter", "(", "const", "PPCMCCodeEmitter", "&", ")", "=", "delete", ";", "void", "operator", "=", "(", "const", "PPCMCCodeEmitter", "&", ")", "=", "delete", ";", "~", "PPCMCCodeEmitter", "(", ")", "override", "=", "default", ";", "<FIXE>...
[ "PPCMCCodeEmitter", "(", "const", "MCInstrInfo", "&", "mcii", ",", "MCContext", "&", "ctx", ")", ":", "MCII", "(", "mcii", ")", ",", "CTX", "(", "ctx", ")", ",", "IsLittleEndian", "(", "ctx", ".", "getAsmInfo", "(", ")", "->", "isLittleEndian", "(", ")...
LLVM
R600
TD
program_repair
GPU
20,989
[ "<FIXS>", "<STR_LIT>", ",", "CCDelegateTo", "CC_SI", ">", ">", "<FIXE>" ]
[ "<STR_LIT>", "<STR_LIT>", ",", "CCDelegateTo", "CC_AMDGPU_Kernel", ">", ">", ",", "CCIf", "<STR_LIT>", "#", "<BUGS>", "<STR_LIT>", ",", "CCDelegateTo", "CC_SI", ">", ">", "<BUGE>", "]", ">", ";" ]
LLVM
AArch64
TD
next_suggestion
CPU
20,990
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "class", "sve_fp_2op_p_zd", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "string", "asm", ",", "RegisterOperand", "i_zprtype", ",", "RegisterOperand", "o_zprtype", ",", "ElementSizeEnum", "size", ">", ":", "I", "<", "(", "outs", "o_zprtype", ":", "$", "Zd...
GCC
visium
MD
stmt_completion
Virtual ISA
20,991
[ ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "truncate", ":", "SI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "R_FLA...
GCC
arm
MD
stmt_completion
CPU
20,992
[ "]", ")" ]
[ "(", "define_int_iterator", "VQDMULH_LANE", "[", "UNSPEC_VQDMULH_LANE", "UNSPEC_VQRDMULH_LANE" ]
LLVM
AArch64
CPP
code_generation
CPU
20,993
[ "void", "AArch64AsmBackend", "::", "relaxInstruction", "(", "const", "MCInst", "&", "Inst", ",", "MCInst", "&", "Res", ")", "const", "{", "llvm_unreachable", "(", "<STR_LIT>", "AArch64AsmBackend::relaxInstruction() unimplemented", "<STR_LIT>", ")", ";", "}" ]
[ "Relax", "the", "instruction", "in", "the", "given", "fragment", "to", "the", "next", "wider", "instruction", "." ]
GCC
spu
CPP
next_suggestion
MPU
20,994
[ "output_asm_insn", "(", "<STR_LIT>", "rotqby\\t%6,%6,%7", "<STR_LIT>", ",", "op", ")", ";" ]
[ "output_asm_insn", "(", "<STR_LIT>", "ilhu\\t%6,%3", "<STR_LIT>", ",", "op", ")", ";", "output_asm_insn", "(", "<STR_LIT>", "iohl\\t%6,%2", "<STR_LIT>", ",", "op", ")", ";", "output_asm_insn", "(", "<STR_LIT>", "a\\t%1,%1,%6", "<STR_LIT>", ",", "op", ")", ";", "...
LLVM
AVR
CPP
stmt_completion
MPU
20,995
[ "true", ";" ]
[ "CommentString", "=", "<STR_LIT>", ";", "<STR_LIT>", ";", "PrivateGlobalPrefix", "=", "<STR_LIT>", ".L", "<STR_LIT>", ";", "UsesELFSectionDirectiveForBSS", "=", "true", ";", "UseIntegratedAssembler", "=", "true", ";", "SupportsDebugInformation", "=" ]
LLVM
X86
TD
program_repair
CPU
20,996
[ "<FIXS>", "v4f32", ",", "v4i32", ",", "SchedWriteFShuffle", ".", "XMM", ",", "<FIXE>", "<FIXS>", "v8f32", ",", "v8i32", ",", "SchedWriteFShuffle", ".", "YMM", ",", "<FIXE>", "<FIXS>", "v2f64", ",", "v2i64", ",", "SchedWriteFShuffle", ".", "XMM", ",", "<FIXE>...
[ "let", "ExeDomain", "=", "SSEPackedSingle", "in", "{", "defm", "VPERMILPS", ":", "avx_permil", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<STR_LIT>", ",", "VR128", ",", "f128mem", ",", "i128mem", ",", "<BUGS>", "loadv2i64", ",", "v4f32", ",", "v4i32", ",", "SchedW...
LLVM
Hexagon
TD
stmt_completion
DSP
20,997
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}" ]
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
20,998
[ "Parser", ".", "Lex", "(", ")", ";" ]
[ "if", "(", "STI", "->", "checkFeatures", "(", "<STR_LIT>", "+reference-types", "<STR_LIT>", ")", ")", "{", "auto", "&", "Tok", "=", "Lexer", ".", "getTok", "(", ")", ";", "if", "(", "Tok", ".", "is", "(", "AsmToken", "::", "Identifier", ")", ")", "{"...
LLVM
AVR
CPP
stmt_completion
MPU
20,999
[ ")", "{" ]
[ "return", "false", ";", "}", "DebugLoc", "DL", "=", "MBB", ".", "findDebugLoc", "(", "MI", ")", ";", "const", "MachineFunction", "&", "MF", "=", "*", "MBB", ".", "getParent", "(", ")", ";", "const", "AVRSubtarget", "&", "STI", "=", "MF", ".", "getSub...