Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
GBZ80
CPP
next_suggestion
MPU
21,100
[ "return", "nullptr", ";" ]
[ "const", "auto", "&", "Modifier", "=", "std", "::", "find_if", "(", "std", "::", "begin", "(", "ModifierNames", ")", ",", "std", "::", "end", "(", "ModifierNames", ")", ",", "[", "this", "]", "(", "ModifierEntry", "const", "&", "Mod", ")", "{", "retu...
GCC
i386
MD
program_repair
CPU
21,101
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", ...
LLVM
AArch64
TD
stmt_completion
CPU
21,102
[ ")", "regtype", ":", "$", "Rt", ",", "GPR64sp", ":", "$", "Rn", ",", "<NUM_LIT>", ")", ">", ";" ]
[ "def", ":", "InstAlias", "<", "asm", "#", "<STR_LIT>", ",", "(", "!", "cast", "<", "Instruction", ">", "(", "NAME", "#", "<STR_LIT>" ]
GCC
arm
MD
next_suggestion
CPU
21,103
[ ")" ]
[ "(", "sign_extend", ":", "V2DI", "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LI...
LLVM
WebAssembly
CPP
program_repair
Virtual ISA
21,104
[ "<FIXS>", "bool", "WebAssemblyAsmTypeCheck", "::", "typeCheck", "(", "SMLoc", "ErrorLoc", ",", "const", "MCInst", "&", "Inst", ",", "OperandVector", "&", "Operands", ")", "{", "<FIXE>", "<FIXS>", "if", "(", "getLocal", "(", "Operands", "[", "<NUM_LIT>", "]", ...
[ "return", "false", ";", "}", "<BUGS>", "bool", "WebAssemblyAsmTypeCheck", "::", "typeCheck", "(", "SMLoc", "ErrorLoc", ",", "const", "MCInst", "&", "Inst", ")", "{", "<BUGE>", "auto", "Opc", "=", "Inst", ".", "getOpcode", "(", ")", ";", "auto", "Name", "...
LLVM
SPIRV
CPP
next_suggestion
Virtual ISA
21,105
[ "NewI", "->", "setName", "(", "InstName", ")", ";" ]
[ "SmallVector", "<", "Type", "*", ",", "<NUM_LIT>", ">", "Types", "=", "{", "I", ".", "getType", "(", ")", ",", "I", ".", "getOperand", "(", "<NUM_LIT>", ")", "->", "getType", "(", ")", ",", "I", ".", "getOperand", "(", "<NUM_LIT>", ")", "->", "getT...
GCC
rs6000
MD
program_repair
CPU
21,106
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "define_insn", "<STR_LIT>" ]
LLVM
LoongArch
CPP
next_suggestion
CPU
21,107
[ "}" ]
[ "}", "if", "(", "MO", ".", "isImm", "(", ")", ")", "{", "O", "<<", "MO", ".", "getImm", "(", ")", ";", "return", ";", "}", "assert", "(", "MO", ".", "isExpr", "(", ")", "&&", "<STR_LIT>", "Unknown operand kind in printOperand", "<STR_LIT>", ")", ";",...
GCC
m68k
MD
next_suggestion
MPU
21,108
[ "operands", "[", "<NUM_LIT>", "]", "=", "gen_lowpart", "(", "SImode", ",", "operands", "[", "<NUM_LIT>", "]", ")" ]
[ "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "zero_extend", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")"...
GCC
rx
MD
next_suggestion
CPU
21,109
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "CC_REG", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
21,110
[ ")", "{" ]
[ "Loc", "(", "MachineBasicBlock", "*", "B", ",", "MachineBasicBlock", "::", "iterator", "It", ")", ":", "Block", "(", "B", ")", ",", "At", "(", "It", ")", "{", "if", "(", "B", "->", "end", "(", ")", "==", "It" ]
LLVM
Hexagon
TD
stmt_completion
DSP
21,111
[ "<NUM_LIT>", ";" ]
[ "def", "A2_tfrt", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_4c5ba658", ",", "TypeALU32_2op", ">", ",", "PredNewRel...
GCC
csky
MD
next_suggestion
CPU
21,112
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "\t", "<NUM_LIT>", "<STR_LIT>", "\t", "<STR_LIT>", ")", "(", "plus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "\t", "<STR_LIT>", ")" ]
LLVM
Mips
TD
stmt_completion
CPU
21,113
[ "NoItinerary", ">", ";" ]
[ "class", "MFLO_DESC", ":", "MFHI_DESC_BASE", "<", "<STR_LIT>", ",", "ACC64DSPOpnd", ",", "MipsMFLO", "," ]
LLVM
ARM
CPP
code_generation
CPU
21,114
[ "void", "Reset", "(", ")", "{", "Ops", ".", "clear", "(", ")", ";", "OpBegins", ".", "clear", "(", ")", ";", "OpBegins", ".", "push_back", "(", "<NUM_LIT>", ")", ";", "HasPersonality", "=", "false", ";", "}" ]
[ "Reset", "the", "unwind", "opcode", "assembler", "." ]
LLVM
Hexagon
CPP
next_suggestion
DSP
21,115
[ "Dependence", "=", "true", ";" ]
[ "if", "(", "MCIDJ", ".", "mayStore", "(", ")", "&&", "QII", "->", "isDeallocRet", "(", "I", ")", ")", "{", "Dependence", "=", "true", ";", "return", "false", ";", "}", "MachineBasicBlock", "::", "iterator", "NextMII", "=", "I", ";", "++", "NextMII", ...
LLVM
Hexagon
TD
stmt_completion
DSP
21,116
[ ")", ",", "<STR_LIT>", ",", "tc_85d5d03f", ",", "TypeS_3op", ">", ",", "Enc_c2b48e", "{" ]
[ "def", "C2_bitsset", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32" ]
GCC
i386
CPP
next_suggestion
CPU
21,117
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m64", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_set_pi16", "(", "short", "_", "_", "w3", ",", "short", "...
LLVM
TPC
TD
next_suggestion
Virtual ISA
21,118
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "src2", ";", "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "SrcA", "=", "src1", ";", "let", "SrcExtra", "=", "src2", ";", "let", "Dest", "=", "dest", ";", "let", "Switche...
LLVM
X86
CPP
stmt_completion
CPU
21,119
[ "MO_ConstantPoolIndex", ":" ]
[ "case", "MachineOperand", "::", "MO_Register", ":", "if", "(", "MO", ".", "isImplicit", "(", ")", ")", "return", "std", "::", "nullopt", ";", "return", "MCOperand", "::", "createReg", "(", "MO", ".", "getReg", "(", ")", ")", ";", "case", "MachineOperand"...
GCC
m68k
MD
next_suggestion
MPU
21,120
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
spu
MD
next_suggestion
MPU
21,121
[ "if", "(", "spu_expand_mov", "(", "operands", ",", "<", "MODE", ">", "mode", ")", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "ALL", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "ALL", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "{" ]
GCC
arm
CPP
next_suggestion
CPU
21,122
[ "}" ]
[ "vrshl_u32", "(", "uint32x2_t", "_", "_", "a", ",", "int32x2_t", "_", "_", "b", ")", "{", "return", "(", "uint32x2_t", ")", "_", "_", "builtin_neon_vrshluv2si", "(", "(", "int32x2_t", ")", "_", "_", "a", ",", "_", "_", "b", ")", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
21,123
[ "indextype", ":", "$", "offset", ")", ",", "asm", ">", ",", "Sched", "<", "[", "WriteSTP", "]", ">", ";" ]
[ "def", "i", ":", "BaseLoadStorePairOffset", "<", "opc", ",", "V", ",", "<NUM_LIT>", ",", "(", "outs", ")", ",", "(", "ins", "regtype", ":", "$", "Rt", ",", "regtype", ":", "$", "Rt2", ",", "GPR64sp", ":", "$", "Rn", "," ]
GCC
h8300
MD
stmt_completion
MPU
21,124
[ ")", ")", "]" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", "<NUM_LIT>", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "CC_REG" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
21,125
[ "Align", "(", "<NUM_LIT>", ")", ",", "false", ")", ")", ";" ]
[ "int64_t", "ArgOffset", "=", "MFFrame", ".", "getObjectOffset", "(", "I", ")", "+", "MFFrame", ".", "getObjectSize", "(", "I", ")", ";", "MaxArgOffset", "=", "std", "::", "max", "(", "MaxArgOffset", ",", "ArgOffset", ")", ";", "}", "uint64_t", "MaxReach", ...
GCC
rs6000
CPP
next_suggestion
CPU
21,126
[ "else", "{" ]
[ "len", "=", "strlen", "(", "str", ")", ";", "result", "=", "result", "*", "<NUM_LIT>", "+", "len", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "len", ";", "i", "++", ")", "result", "=", "result", "*", "<NUM_LIT>", "+", "(", "unsigned",...
LLVM
AMDGPU
CPP
next_suggestion
GPU
21,127
[ "case", "TargetOpcode", "::", "IMPLICIT_DEF", ":" ]
[ "if", "(", "isFixedSize", "(", "MI", ")", ")", "return", "DescSize", ";", "if", "(", "isVALU", "(", "MI", ")", "||", "isSALU", "(", "MI", ")", ")", "{", "int", "Src0Idx", "=", "AMDGPU", "::", "getNamedOperandIdx", "(", "Opc", ",", "AMDGPU", "::", "...
LLVM
AMDGPU
CPP
stmt_completion
GPU
21,128
[ "MI", ")", ";" ]
[ "MachineInstr", "*", "SplitPoint", "=", "nullptr", ";", "switch", "(", "MI", "->", "getOpcode", "(", ")", ")", "{", "case", "AMDGPU", "::", "SI_DEMOTE_I1", ":", "case", "AMDGPU", "::", "SI_KILL_I1_TERMINATOR", ":", "SplitPoint", "=", "lowerKillI1", "(", "*",...
LLVM
AArch64
TD
next_suggestion
CPU
21,129
[ "}" ]
[ "def", "v8i8_shift", ":", "BaseSIMDVectorShift", "<", "<NUM_LIT>", ",", "U", ",", "opc", ",", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "?", ",", "?", ",", "?", "}", ",", "V64", ",", "V64", ",", "vecshiftL8", ",", "...
GCC
rs6000
MD
program_repair
CPU
21,130
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "float_truncate", ":", "SF", "(", "match_operand", ":", "FLOAT128", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<BUGS>", "<STR_LIT>", ...
LLVM
LC3b
CPP
stmt_completion
CPU
21,131
[ "OS", ")", "{" ]
[ "void", "LC3bAsmPrinter", "::", "PrintDebugValueComment", "(", "const", "MachineInstr", "*", "MI", ",", "raw_ostream", "&" ]
GCC
rs6000
MD
stmt_completion
CPU
21,132
[ ")", ")" ]
[ "(", "define_attr", "<STR_LIT>", "<STR_LIT>", "(", "const_int", "<NUM_LIT>" ]
LLVM
Mips
CPP
next_suggestion
CPU
21,133
[ "return", "lowerDSPIntr", "(", "Op", ",", "DAG", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "false", ",", "true", ")", ";" ]
[ "return", "lowerDSPIntr", "(", "Op", ",", "DAG", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "true", ",", "true", ")", ";", "case", "Intrinsic", "::", "mips_dps_w_ph", ":", "return", "lowerDSPIntr", "(", "Op", ",", "DAG", ",", "<STR_LIT>", "::", "<STR_LIT>",...
GCC
rx
MD
next_suggestion
CPU
21,134
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "simple_return", ")", "]", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
21,135
[ "let", "isReMaterializable", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_combineii", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "s32_0Imm", ":", "$", "Ii", ",", "s8_0Imm", ":", "$", "II", ")", ",", "<STR_LIT>", ",", "tc_5a2711e5", ",", "TypeALU32_2op", ">", ",", "Enc_...
GCC
h8300
MD
next_suggestion
MPU
21,136
[ "(", "symbol_ref", "<STR_LIT>", ")", ")", "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operator", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>"...
GCC
rs6000
CPP
stmt_completion
CPU
21,137
[ "res", ".", "as_m64", ";" ]
[ "a", "=", "(", "_", "_", "vector", "signed", "short", ")", "vec_splats", "(", "_", "_", "A", ")", ";", "b", "=", "(", "_", "_", "vector", "signed", "short", ")", "vec_splats", "(", "_", "_", "B", ")", ";", "c", "=", "(", "_", "_", "vector", ...
LLVM
Hexagon
TD
next_suggestion
DSP
21,138
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
XCore
CPP
stmt_completion
MPU
21,139
[ ";" ]
[ "static", "int", "stackSlotSize", "(", ")", "{", "return", "<NUM_LIT>" ]
LLVM
TriCore
CPP
stmt_completion
MPU
21,140
[ "curArg", ";" ]
[ "uint32_t", "getArgPos", "(", ")", "const", "{", "return" ]
GCC
i386
MD
program_repair
CPU
21,141
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "match_operand", ":", "DWIH", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "DWI", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "FLAGS_REG", ")", ")", "]", "<BUGS>", ...
LLVM
Lanai
CPP
next_suggestion
CPU
21,142
[ "}" ]
[ "if", "(", "!", "TheTriple", ".", "isOSBinFormatELF", "(", ")", ")", "llvm_unreachable", "(", "<STR_LIT>", "OS not supported", "<STR_LIT>", ")", ";", "return", "new", "LanaiAsmBackend", "(", "T", ",", "TheTriple", ".", "getOS", "(", ")", ")", ";" ]
LLVM
Sparc
CPP
next_suggestion
CPU
21,143
[ "NotFoundIndex", "-=", "<NUM_LIT>", ";" ]
[ "if", "(", "MI", ".", "getNumOperands", "(", ")", ">", "(", "unsigned", ")", "OperandIndex", "&&", "MI", ".", "getOperand", "(", "OperandIndex", ")", ".", "isReg", "(", ")", ")", "{", "return", "(", "int", ")", "MI", ".", "getOperand", "(", "OperandI...
LLVM
MCS51
CPP
next_suggestion
MPU
21,144
[ "case", "<NUM_LIT>", ":", "return", "DecoderTable32", ";" ]
[ "switch", "(", "Size", ")", "{", "case", "<NUM_LIT>", ":", "return", "DecoderTable16", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
21,145
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
mips
MD
program_repair
CPU
21,146
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "match_operand", ":", "DSPV", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "reg", ":", "CCDSP", "CCDSP_CC_REGNUM", ")", "]", "UNSPEC_PICK", ")", ")", "]", "<BUGS>", "<STR_LIT>", "<BUGE>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT...
LLVM
ARM
CPP
next_suggestion
CPU
21,147
[ "}" ]
[ "unsigned", "ARMTargetLowering", "::", "getJumpTableEncoding", "(", ")", "const", "{", "return", "MachineJumpTableInfo", "::", "EK_Inline", ";" ]
LLVM
PowerPC
TD
next_suggestion
CPU
21,148
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "xo", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "XT", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=",...
LLVM
BPF
CPP
stmt_completion
Virtual ISA
21,149
[ "Chain", ";" ]
[ "EVT", "RegVT", "=", "VA", ".", "getLocVT", "(", ")", ";", "MVT", "::", "SimpleValueType", "SimpleTy", "=", "RegVT", ".", "getSimpleVT", "(", ")", ".", "SimpleTy", ";", "switch", "(", "SimpleTy", ")", "{", "default", ":", "{", "errs", "(", ")", "<<",...
GCC
aarch64
CPP
stmt_completion
CPU
21,150
[ "float64x1_t", ")", "{", "<NUM_LIT>", "}", ")", ";" ]
[ "return", "(", "uint64x1_t", ")", "(", "_", "_", "a", "[", "<NUM_LIT>", "]", ">=", "(" ]
GCC
m68k
MD
next_suggestion
MPU
21,151
[ "(", "match_test", "<STR_LIT>", ")", ")", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
GCC
arm
MD
next_suggestion
CPU
21,152
[ "ops", "[", "<NUM_LIT>", "]", "=", "gen_rtx_REG", "(", "DImode", ",", "regno", "+", "<NUM_LIT>", ")" ]
[ "(", "unspec", ":", "OI", "[", "(", "match_operand", ":", "XI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "VQ2BF", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "UNSPEC_VSTRUCTDUMMY", ")", "]", "UNSPEC_VST4B", ")", ")", "]", "<STR_LIT...
GCC
arm
CPP
stmt_completion
CPU
21,153
[ "a", ";" ]
[ "return", "(", "int8x8_t", ")", "_", "_" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
21,154
[ "if", "(", "F", "->", "hasFnAttribute", "(", "Attribute", "::", "NoBuiltin", ")", ")", "return", "nullptr", ";" ]
[ "std", "::", "string", "FuncName", "=", "fInfo", ".", "mangle", "(", ")", ";", "Function", "*", "F", "=", "dyn_cast_or_null", "<", "Function", ">", "(", "M", "->", "getValueSymbolTable", "(", ")", ".", "lookup", "(", "FuncName", ")", ")", ";", "if", ...
GCC
pa
MD
stmt_completion
CPU
21,155
[ ")", ")" ]
[ "[", "(", "call", "(", "mem", ":", "SI", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "set", "(", "reg", ":", "SI", "<NUM_LIT>", ")", "(", "plus", ":", ...
GCC
arm
CPP
program_repair
CPU
21,156
[ "<FIXS>", "bitmap_and_compl", "(", "target", "->", "isa", ",", "target", "->", "isa", ",", "isa_all_fpbits", ")", ";", "<FIXE>" ]
[ "auto_sbitmap", "fpu_bits", "(", "isa_num_bits", ")", ";", "arm_initialize_isa", "(", "fpu_bits", ",", "arm_selected_fpu", "->", "isa_bits", ")", ";", "<BUGS>", "bitmap_and_compl", "(", "target", "->", "isa", ",", "target", "->", "isa", ",", "isa_all_fpubits_inter...
GCC
arm
CPP
stmt_completion
CPU
21,157
[ "&&", "!", "strcmp", "(", "prefix", ",", "<STR_LIT>", "L", "<STR_LIT>", ")", ")", "{" ]
[ "static", "void", "arm_internal_label", "(", "FILE", "*", "stream", ",", "const", "char", "*", "prefix", ",", "unsigned", "long", "labelno", ")", "{", "if", "(", "arm_ccfsm_state", "==", "<NUM_LIT>", "&&", "(", "unsigned", ")", "arm_target_label", "==", "lab...
LLVM
AMDGPU
TD
program_repair
GPU
21,158
[ "<FIXS>", "dpp_ctrl", ":", "$", "dpp_ctrl", ",", "DppRowMask", ":", "$", "row_mask", ",", "DppBankMask", ":", "$", "bank_mask", ",", "DppBoundCtrl", ":", "$", "bound_ctrl", ")", ";", "<FIXE>", "<FIXS>", "dpp8", ":", "$", "dpp8", ",", "DppFI", ":", "$", ...
[ "let", "InsDPP", "=", "(", "ins", "Src0ModDPP", ":", "$", "src0_modifiers", ",", "Src0DPP", ":", "$", "src0", ",", "Src1ModDPP", ":", "$", "src1_modifiers", ",", "Src1DPP", ":", "$", "src1", ",", "getVregSrcForVT", "Src2VT", ",", "<NUM_LIT>", ",", "<NUM_LI...
GCC
rs6000
MD
program_repair
CPU
21,159
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "\t", "\t", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "\t", "\t", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", ...
LLVM
TPC
TD
next_suggestion
Virtual ISA
21,160
[ "bits", "<", "<NUM_LIT>", ">", "INC_2_G3", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "SET", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "MSB", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "FORCE_SIGN0", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "INC_0", "=", "<NUM_LIT>", ";", ...
GCC
arm
CPP
next_suggestion
CPU
21,161
[ "iwmmx2_mbuiltin", "(", "<STR_LIT>", "wmaddun", "<STR_LIT>", ",", "v2si_ftype_v4hi_v4hi", ",", "WMADDUN", ")", ";" ]
[ "tree", "v4hi_ftype_v4hi", "=", "build_function_type_list", "(", "V4HI_type_node", ",", "V4HI_type_node", ",", "NULL_TREE", ")", ";", "tree", "v2si_ftype_v2si", "=", "build_function_type_list", "(", "V2SI_type_node", ",", "V2SI_type_node", ",", "NULL_TREE", ")", ";", ...
LLVM
AArch64
TD
program_repair
CPU
21,162
[ "<FIXS>", "let", "isCall", "=", "<NUM_LIT>", ",", "Defs", "=", "[", "LR", ",", "X0", ",", "X1", "]", ",", "hasSideEffects", "=", "<NUM_LIT>", ",", "isCodeGenOnly", "=", "<NUM_LIT>", "indef", "TLSDESC_CALLSEQ", ":", "Pseudo", "(", "outs", ")", ",", "(", ...
[ "let", "AsmString", "=", "<STR_LIT>", ";", "}", "<BUGS>", "let", "isCall", "=", "<NUM_LIT>", ",", "Defs", "=", "[", "LR", "]", "indef", "TLSDESC_BLR", ":", "Pseudo", "(", "outs", ")", ",", "(", "ins", "GPR64", ":", "$", "dest", ",", "i64imm", ":", ...
GCC
i386
CPP
program_repair
CPU
21,163
[ "<FIXS>", "{", "OPTION_MASK_ISA_AVX512F", ",", "CODE_FOR_avx512f_loadv16si_mask", ",", "<STR_LIT>", "__builtin_ia32_loaddqusi512_mask", "<STR_LIT>", ",", "IX86_BUILTIN_LOADDQUSI512", ",", "UNKNOWN", ",", "(", "int", ")", "V16SI_FTYPE_PCINT_V16SI_UHI", "}", ",", "{", "OPTION...
[ "{", "OPTION_MASK_ISA_AVX512F", ",", "CODE_FOR_avx512f_expandv8df_maskz", ",", "<STR_LIT>", "__builtin_ia32_expandloaddf512_maskz", "<STR_LIT>", ",", "IX86_BUILTIN_EXPANDPDLOAD512Z", ",", "UNKNOWN", ",", "(", "int", ")", "V8DF_FTYPE_PCV8DF_V8DF_UQI", "}", ",", "{", "OPTION_MA...
LLVM
X86
CPP
program_repair
CPU
21,164
[ "<FIXS>", "Info", ".", "flags", "|=", "MachineMemOperand", "::", "MOLoad", ";", "<FIXE>", "<FIXS>", "Info", ".", "flags", "|=", "MachineMemOperand", "::", "MOStore", ";", "<FIXE>" ]
[ "Info", ".", "ptrVal", "=", "I", ".", "getArgOperand", "(", "<NUM_LIT>", ")", ";", "Info", ".", "memVT", "=", "MVT", "::", "getVT", "(", "I", ".", "getType", "(", ")", ")", ";", "Info", ".", "align", "=", "<NUM_LIT>", ";", "<BUGS>", "Info", ".", ...
GCC
frv
CPP
stmt_completion
VLIW
21,165
[ "<NUM_LIT>", "*", "<NUM_LIT>", ";" ]
[ "if", "(", "TARGET_FDPIC", ")", "return", "<NUM_LIT>", "+" ]
GCC
arm
CPP
stmt_completion
CPU
21,166
[ "_", "_", "a", ")", "{" ]
[ "vld1_f32", "(", "const", "float32_t", "*" ]
LLVM
X86
TD
program_repair
CPU
21,167
[ "<FIXS>", "[", "(", "set", "RC", ":", "$", "dst", ",", "(", "IntVar", "RC", ":", "$", "src1", ",", "(", "bitconvert", "(", "i_frag", "addr", ":", "$", "src2", ")", ")", ")", ")", "]", ">", ",", "VEX_4V", ";", "<FIXE>" ]
[ "def", "rm", ":", "AVX8I", "opc_rm", ",", "MRMSrcMem", ",", "(", "outs", "RC", ":", "$", "dst", ")", ",", "(", "ins", "RC", ":", "$", "src1", ",", "x86memop_i", ":", "$", "src2", ")", ",", "!", "strconcat", "(", "OpcodeStr", ",", "<STR_LIT>", ")"...
LLVM
JVM
CPP
stmt_completion
Virtual ISA
21,168
[ "<NUM_LIT>", ";" ]
[ "unsigned", "JVMAsmBackend", "::", "getNumFixupKinds", "(", ")", "const", "{", "return" ]
LLVM
ARM
TD
next_suggestion
CPU
21,169
[ "}" ]
[ "def", "VMVNv8i16", ":", "N1ModImm", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "?", ",", "<NUM_LIT>", "}", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "QPR", ":", "$", ...
LLVM
AArch64
CPP
program_repair
CPU
21,170
[ "<FIXS>", "void", "applyBuildVectorToDup", "(", "MachineInstr", "&", "MI", ",", "MachineRegisterInfo", "&", "MRI", ",", "MachineIRBuilder", "&", "B", ")", "{", "<FIXE>" ]
[ "return", "(", "Cst", "!=", "<NUM_LIT>", "&&", "Cst", "!=", "-", "<NUM_LIT>", ")", ";", "}", "<BUGS>", "static", "void", "applyBuildVectorToDup", "(", "MachineInstr", "&", "MI", ",", "MachineRegisterInfo", "&", "MRI", ",", "MachineIRBuilder", "&", "B", ")", ...
GCC
i386
MD
stmt_completion
CPU
21,171
[ "<STR_LIT>", ")" ]
[ "(", "define_reservation", "<STR_LIT>" ]
LLVM
ARM
CPP
stmt_completion
CPU
21,172
[ ")", "<<", "(", "(", "Imm", "&", "<NUM_LIT>", ")", "<<", "<NUM_LIT>", ")", "<<", "markup", "(", "<STR_LIT>", ">", "<STR_LIT>", ")", ";" ]
[ "const", "MCOperand", "&", "MO", "=", "MI", "->", "getOperand", "(", "OpNum", ")", ";", "unsigned", "Imm", "=", "MO", ".", "getImm", "(", ")", ";", "O", "<<", "markup", "(", "<STR_LIT>", "<imm:", "<STR_LIT>", ")", "<<", "'", "#", "'", "<<", "(", ...
LLVM
SPIRV
CPP
stmt_completion
Virtual ISA
21,173
[ "->", "second", "->", "getParent", "(", ")", ";" ]
[ "return", "MOIt", "==", "FunctionToInstr", ".", "end", "(", ")", "?", "nullptr", ":", "MOIt" ]
LLVM
PTX
CPP
code_generation
GPU
21,174
[ "SDValue", "PTXTargetLowering", "::", "LowerCall", "(", "SDValue", "Chain", ",", "SDValue", "Callee", ",", "CallingConv", "::", "ID", "CallConv", ",", "bool", "isVarArg", ",", "bool", "doesNotRet", ",", "bool", "&", "isTailCall", ",", "const", "SmallVectorImpl",...
[ "This", "hook", "must", "be", "implemented", "to", "lower", "calls", "into", "the", "specified", "DAG", "." ]
LLVM
ARM
CPP
program_repair
CPU
21,175
[ "<FIXS>", "if", "(", "isa", "ConstantSDNode", ">", "(", "U", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", "||", "isa", "ConstantSDNode", ">", "(", "U", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ")", "return", "SDValue", "(", ")", ";", "<FIXE>"...
[ "case", "ISD", "::", "XOR", ":", "case", "ISD", "::", "SETCC", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "<BUGS>", "<BUGE>", "if", "(", "U", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getOpcode", "(", ")", "==", "ISD", "::", "SHL", "||"...
GCC
nds32
MD
next_suggestion
CPU
21,176
[ "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "V4QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_select", ":", "V4QI", "(", "match_operand", ":", "V4QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
M68k
CPP
stmt_completion
MPU
21,177
[ "<STR_LIT>", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "M68kISD::AND", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "M68kISD::CMP", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR...
LLVM
X86
CPP
stmt_completion
CPU
21,178
[ ")", ";" ]
[ "return", "Subtarget", "->", "isTargetWindows", "(", ")", "&&", "!", "Subtarget", "->", "is64Bit", "(" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
21,179
[ "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "...
[ "MachineFrameInfo", "*", "FFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "MachineRegisterInfo", "&", "MRI", "=", "MF", ".", "getRegInfo", "(", ")", ";", "static", "const", "unsigned", "HighFPRs", "[", "]", "=", "{", "<STR_LIT>", "::", "<STR_LIT>", ...
GCC
i386
MD
next_suggestion
CPU
21,180
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "reg", "<NUM_LIT>", ")", "(", "compare", "(", "and", ":", "HI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "con...
LLVM
X86
CPP
program_repair
CPU
21,181
[ "<FIXS>", "<FIXE>", "<FIXS>", "InputReg", ",", "false", ",", "<FIXE>" ]
[ "return", "true", ";", "}", "<BUGS>", "bool", "KillInputReg", "=", "false", ";", "if", "(", "!", "Subtarget", "->", "is64Bit", "(", ")", ")", "{", "const", "TargetRegisterClass", "*", "CopyRC", "=", "(", "SrcVT", "==", "MVT", "::", "i16", ")", "?", "...
LLVM
LC2200
CPP
next_suggestion
CPU
21,182
[ "}" ]
[ "const", "uint32_t", "*", "LC2200RegisterInfo", "::", "getCallPreservedMask", "(", "const", "MachineFunction", "&", "MF", ",", "CallingConv", "::", "ID", ")", "const", "{", "return", "CC_Save_RegMask", ";" ]
GCC
arm
CPP
stmt_completion
CPU
21,183
[ "_", "i", ";" ]
[ "union", "{", "int8x8x3_t", "_", "_", "i", ";", "_", "_", "builtin_neon_ei", "_", "_", "o", ";", "}", "_", "_", "rv", ";", "_", "_", "rv", ".", "_", "_", "o", "=", "_", "_", "builtin_neon_vld1_x3v8qi", "(", "(", "const", "_", "_", "builtin_neon_q...
LLVM
AMDGPU
CPP
code_generation
GPU
21,184
[ "bool", "AMDGPUCallLowering", "::", "lowerReturn", "(", "MachineIRBuilder", "&", "B", ",", "const", "Value", "*", "Val", ",", "ArrayRef", "<", "Register", ">", "VRegs", ",", "FunctionLoweringInfo", "&", "FLI", ")", "const", "{", "MachineFunction", "&", "MF", ...
[ "This", "hook", "behaves", "as", "the", "extended", "lowerReturn", "function", ",", "but", "for", "targets", "that", "do", "not", "support", "swifterror", "value", "promotion", "." ]
LLVM
X86
CPP
next_suggestion
CPU
21,185
[ "if", "(", "!", "std", "::", "count", "(", "BusyRegs", ".", "begin", "(", ")", ",", "BusyRegs", ".", "end", "(", ")", ",", "Reg", ")", ")", "return", "convReg", "(", "Reg", ",", "VT", ")", ";" ]
[ "static", "const", "MCPhysReg", "Candidates", "[", "]", "=", "{", "X86", "::", "RBP", ",", "X86", "::", "RAX", ",", "X86", "::", "RBX", ",", "X86", "::", "RCX", ",", "X86", "::", "RDX", ",", "X86", "::", "RDI", ",", "X86", "::", "RSI", "}", ";"...
LLVM
Hexagon
CPP
stmt_completion
DSP
21,186
[ ")", "return", "<NUM_LIT>", ";" ]
[ "unsigned", "getVectorLength", "(", ")", "const", "{", "assert", "(", "useHVXOps", "(", ")", ")", ";", "if", "(", "useHVX64BOps", "(", ")" ]
LLVM
AArch64
TD
stmt_completion
CPU
21,187
[ "}", "=", "op1", ";" ]
[ "class", "ExceptionGeneration", "<", "bits", "<", "<NUM_LIT>", ">", "op1", ",", "bits", "<", "<NUM_LIT>", ">", "ll", ",", "string", "asm", ">", ":", "I", "<", "(", "outs", ")", ",", "(", "ins", "i32_imm0_65535", ":", "$", "imm", ")", ",", "asm", ",...
LLVM
Hexagon
CPP
next_suggestion
DSP
21,188
[ "return", "Result_2", ";" ]
[ "ReplaceUses", "(", "SDValue", "(", "ST", ",", "<NUM_LIT>", ")", ",", "SDValue", "(", "Result", ",", "<NUM_LIT>", ")", ")", ";", "return", "Result", ";", "}", "SDValue", "Ops", "[", "]", "=", "{", "Base", ",", "CurDAG", "->", "getTargetConstant", "(", ...
LLVM
X86
CPP
stmt_completion
CPU
21,189
[ "<STR_LIT>", "X86ISD::PSHUFLW_LD", "<STR_LIT>", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "X86ISD::TC_RETURN", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "X86ISD::FNSTCW16m", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return...
LLVM
AArch64
CPP
next_suggestion
CPU
21,190
[ "}" ]
[ "if", "(", "TM", "->", "getOptLevel", "(", ")", "!=", "CodeGenOpt", "::", "None", ")", "{", "if", "(", "EnableLoadStoreOpt", ")", "addPass", "(", "createAArch64LoadStoreOptimizationPass", "(", ")", ")", ";", "if", "(", "EnableFalkorHWPFFix", ")", "addPass", ...
LLVM
CSKY
CPP
next_suggestion
CPU
21,191
[ "MI", "=", "BuildMI", "(", "MBB", ",", "II", ",", "DL", ",", "TII", "->", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ".", "addReg", "(", "NewReg", ",", "getKillRegState", "(", "true", ")", ")", ".", "add", "(", "MI", "->", "getOperand", ...
[ "auto", "*", "Temp", "=", "BuildMI", "(", "MBB", ",", "II", ",", "DL", ",", "TII", "->", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ",", "NewReg", ")", ".", "add", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ".", "add", "(", ...
LLVM
Hexagon
TD
next_suggestion
DSP
21,192
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Vdddd32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rt8", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rt8", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Vdddd32", ";" ]
GCC
i386
MD
next_suggestion
CPU
21,193
[ "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_concat", ":", "V4SI", "(", "vec_merge", ":", "V2SI", "(", "any_truncate", ":", "V2SI", "(", "match_operand", ":", "V2DI", "<NUM_LIT>", "<STR_LIT>", "<ST...
LLVM
Hexagon
TD
next_suggestion
DSP
21,194
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
GCC
loongarch
CPP
code_generation
CPU
21,195
[ "static", "bool", "loongarch_valid_lo_sum_p", "(", "enum", "loongarch_symbol_type", "symbol_type", ",", "machine_mode", "mode", ",", "rtx", "x", ")", "{", "int", "align", ",", "size", ";", "if", "(", "loongarch_symbol_insns", "(", "symbol_type", ",", "mode", ")"...
[ "Return", "true", "if", "a", "LO_SUM", "can", "address", "a", "value", "of", "mode", "MODE", "when", "the", "LO_SUM", "symbol", "has", "type", "SYMBOL_TYPE", "." ]
LLVM
Hexagon
CPP
next_suggestion
DSP
21,196
[ "if", "(", "HasUsedDef", "(", "Refs", ")", ")", "continue", ";" ]
[ "if", "(", "M", ".", "Addr", "->", "getKind", "(", ")", "!=", "NodeAttrs", "::", "Def", ")", "continue", ";", "NodeAddr", "<", "DefNode", "*", ">", "DA", "=", "M", ";", "if", "(", "DA", ".", "Addr", "->", "getReachedDef", "(", ")", "!=", "<NUM_LI...
LLVM
PIC16
CPP
code_generation
MPU
21,197
[ "const", "MCSection", "*", "PIC16TargetObjectFile", "::", "getExplicitSectionGlobal", "(", "const", "GlobalValue", "*", "GV", ",", "SectionKind", "Kind", ",", "Mangler", "*", "Mang", ",", "const", "TargetMachine", "&", "TM", ")", "const", "{", "assert", "(", "...
[ "Targets", "should", "implement", "this", "method", "to", "assign", "a", "section", "to", "globals", "with", "an", "explicit", "section", "specfied", "." ]
LLVM
LoongArch
CPP
stmt_completion
CPU
21,198
[ ";" ]
[ "return", "<STR_LIT>", "LoongArch Assembly Printer", "<STR_LIT>" ]
LLVM
R600
TD
stmt_completion
GPU
21,199
[ "=", "<STR_LIT>", ";" ]
[ "def", "V_INTERP_P2_F32", ":", "VINTRP", "<", "<NUM_LIT>", ",", "(", "outs", "VReg_32", ":", "$", "dst", ")", ",", "(", "ins", "VReg_32", ":", "$", "src0", ",", "VReg_32", ":", "$", "j", ",", "i32imm", ":", "$", "attr_chan", ",", "i32imm", ":", "$"...