Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | SystemZ | TD | stmt_completion | CPU | 22,500 | [
"}",
"=",
"BD1",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"I2",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"op",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"I2",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 22,501 | [
"(",
"onlyAllocateSGPRs",
")",
";"
] | [
"RegisterRegAlloc",
"::",
"FunctionPassCtor",
"Ctor",
"=",
"SGPRRegisterRegAlloc",
"::",
"getDefault",
"(",
")",
";",
"if",
"(",
"Ctor",
"!=",
"useDefaultRegisterAllocator",
")",
"return",
"Ctor",
"(",
")",
";",
"if",
"(",
"Optimized",
")",
"return",
"createGree... |
GCC | arm | CPP | stmt_completion | CPU | 22,502 | [
")",
"{"
] | [
"vreinterpretq_u8_s8",
"(",
"int8x16_t",
"_",
"_",
"a"
] |
GCC | nios2 | CPP | next_suggestion | MPU | 22,503 | [
"}"
] | [
"nios2_compute_frame_layout",
"(",
")",
";",
"nios2_dump_frame_layout",
"(",
"file",
")",
";",
"}"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 22,504 | [
"}"
] | [
"static",
"DecodeStatus",
"DecodeBgtzlGroupBranch",
"(",
"MCInst",
"&",
"MI",
",",
"InsnType",
"insn",
",",
"uint64_t",
"Address",
",",
"const",
"void",
"*",
"Decoder",
")",
"{",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unimplemented.\\n",
"<STR_LIT>",
")",
";",
"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 22,505 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isSolo",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 22,506 | [
"MTy",
".",
"getVectorNumElements",
"(",
")",
")",
";"
] | [
"}",
"static",
"const",
"CostTblEntry",
"SSE2CostTblNoPairWise",
"[",
"]",
"=",
"{",
"{",
"ISD",
"::",
"UMIN",
",",
"MVT",
"::",
"v2i16",
",",
"<NUM_LIT>",
"}",
",",
"{",
"ISD",
"::",
"UMIN",
",",
"MVT",
"::",
"v4i16",
",",
"<NUM_LIT>",
"}",
",",
"{"... |
LLVM | VE | TD | stmt_completion | CPU | 22,507 | [
"$",
"vl",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"int_ve_vl_vfmksgtnan_mvl",
"v256f64",
":",
"$",
"vz",
",",
"i32",
":",
"$",
"vl",
")",
",",
"(",
"VFMKSvl",
"CC_GNAN",
",",
"v256f64",
":",
"$",
"vz",
",",
"i32",
":"
] |
GCC | sh | MD | stmt_completion | CPU | 22,508 | [
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"minus",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 22,509 | [
"}"
] | [
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"Op1: ",
"<STR_LIT>",
"<<",
"Op1",
"<<",
"<STR_LIT>",
"\\n",
"<STR_LIT>",
"<<",
"<STR_LIT>",
"Op2: ",
"<STR_LIT>",
"<<",
"Op2",
"<<",
"<STR_LIT>",
"\\n",
"<STR_LIT>",
")",
";",
"if",
"(",
"Op1",
".",
... |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 22,510 | [
"hasImm",
";"
] | [
"let",
"SrcA",
"=",
"op1",
";",
"let",
"SrcB",
"=",
"op2",
";",
"let",
"OperandType",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"sw",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"OperandType",
"{",
"<NUM_LIT>",
"}",
"=",
"sw",
"{",
"<NUM... |
LLVM | Mips | TD | next_suggestion | CPU | 22,511 | [
"}"
] | [
"dag",
"InOperandList",
"=",
"(",
"ins",
"ROWD",
":",
"$",
"wd_in",
",",
"ROWS",
":",
"$",
"ws",
",",
"vsplat_uimm8",
":",
"$",
"m",
")",
";",
"string",
"AsmString",
"=",
"!",
"strconcat",
"(",
"instr_asm",
",",
"<STR_LIT>",
")",
";",
"list",
"<",
... |
LLVM | Mips | CPP | next_suggestion | CPU | 22,512 | [
"return",
"std",
"::",
"make_pair",
"(",
"Lo",
",",
"Hi",
")",
";"
] | [
"Lo",
"=",
"CurDAG",
"->",
"getMachineNode",
"(",
"Ty",
"==",
"MVT",
"::",
"i32",
"?",
"Mips",
"::",
"MFLO",
":",
"Mips",
"::",
"MFLO64",
",",
"dl",
",",
"Ty",
",",
"MVT",
"::",
"Glue",
",",
"InFlag",
")",
";",
"InFlag",
"=",
"SDValue",
"(",
"Lo"... |
LLVM | X86 | CPP | next_suggestion | CPU | 22,513 | [
"}"
] | [
"bool",
"X86RegisterInfo",
"::",
"trackLivenessAfterRegAlloc",
"(",
"const",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"return",
"TM",
".",
"getSubtargetImpl",
"(",
")",
"->",
"postRAScheduler",
"(",
")",
";"
] |
GCC | nds32 | MD | next_suggestion | CPU | 22,514 | [
"rtx",
"temp2",
"=",
"gen_reg_rtx",
"(",
"SImode",
")"
] | [
"<STR_LIT>",
"{",
"rtx",
"temp0",
"=",
"gen_reg_rtx",
"(",
"SImode",
")"
] |
GCC | arm | CPP | stmt_completion | CPU | 22,515 | [
"(",
"suffix_i",
")",
")",
";"
] | [
"insn_code",
"function_expander",
"::",
"direct_optab_handler",
"(",
"optab",
"op",
",",
"unsigned",
"int",
"suffix_i",
")",
"{",
"return",
"::",
"direct_optab_handler",
"(",
"op",
",",
"vector_mode"
] |
GCC | pa | MD | next_suggestion | CPU | 22,516 | [
"[",
"(",
"lshiftrt",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operator",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>"
] |
GCC | arm | CPP | code_generation | CPU | 22,517 | [
"bool",
"arm_tls_referenced_p",
"(",
"rtx",
"x",
")",
"{",
"if",
"(",
"!",
"TARGET_HAVE_TLS",
")",
"return",
"false",
";",
"subrtx_iterator",
"::",
"array_type",
"array",
";",
"FOR_EACH_SUBRTX",
"(",
"iter",
",",
"array",
",",
"x",
",",
"ALL",
")",
"{",
... | [
"Return",
"TRUE",
"if",
"X",
"contains",
"any",
"TLS",
"symbol",
"references",
"."
] |
LLVM | ARM | TD | next_suggestion | CPU | 22,518 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | frv | CPP | code_generation | VLIW | 22,519 | [
"static",
"int",
"frv_string_begins_with",
"(",
"tree",
"name",
",",
"const",
"char",
"*",
"prefix",
")",
"{",
"int",
"prefix_len",
"=",
"strlen",
"(",
"prefix",
")",
";",
"return",
"(",
"TREE_STRING_LENGTH",
"(",
"name",
")",
">",
"prefix_len",
"&&",
"str... | [
"Return",
"true",
"if",
"NAME",
"(",
"a",
"STRING_CST",
"node",
")",
"begins",
"with",
"PREFIX",
"."
] |
GCC | i386 | MD | next_suggestion | CPU | 22,520 | [
"{"
] | [
"[",
"(",
"match_operand",
":",
"<",
"avx512fmaskmode",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operator",
":",
"<",
"GATHER_SCATTER_SF_MEM_MODE",
">",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"unspec",
":",
"P",
"[",
"(",
"match_operand",
":",
... |
LLVM | TPC | CPP | next_suggestion | Virtual ISA | 22,521 | [
"unsigned",
"Register",
"=",
"PredicateTable",
"[",
"RegNo",
"]",
";"
] | [
"unsigned",
"RegNo",
"=",
"Code",
"&",
"<NUM_LIT>",
";",
"unsigned",
"Polarity",
"=",
"(",
"Code",
">>",
"<NUM_LIT>",
")",
"&",
"<NUM_LIT>",
";"
] |
GCC | avr | CPP | next_suggestion | MPU | 22,522 | [
"error",
"(",
"<STR_LIT>",
"variable %q+D must be const in order to be put into",
"<STR_LIT>",
"<STR_LIT>",
" read-only section by means of %qs",
"<STR_LIT>",
",",
"node",
",",
"reason",
")",
";"
] | [
"if",
"(",
"VAR_P",
"(",
"node",
")",
"&&",
"(",
"TREE_STATIC",
"(",
"node",
")",
"||",
"DECL_EXTERNAL",
"(",
"node",
")",
")",
"&&",
"avr_progmem_p",
"(",
"node",
",",
"*",
"attributes",
")",
")",
"{",
"tree",
"node0",
"=",
"node",
";",
"do",
"nod... |
LLVM | P2 | CPP | code_generation | MPU | 22,523 | [
"bool",
"P2AsmPrinter",
"::",
"PrintAsmMemoryOperand",
"(",
"const",
"MachineInstr",
"*",
"MI",
",",
"unsigned",
"OpNum",
",",
"const",
"char",
"*",
"ExtraCode",
",",
"raw_ostream",
"&",
"O",
")",
"{",
"if",
"(",
"ExtraCode",
")",
"{",
"return",
"true",
";... | [
"Print",
"the",
"specified",
"operand",
"of",
"MI",
",",
"an",
"INLINEASM",
"instruction",
",",
"using",
"the",
"specified",
"assembler",
"variant",
"as",
"an",
"address",
"."
] |
GCC | frv | CPP | code_generation | VLIW | 22,524 | [
"static",
"rtx",
"frv_expand_mclracc_builtin",
"(",
"tree",
"call",
")",
"{",
"enum",
"insn_code",
"icode",
"=",
"CODE_FOR_mclracc",
";",
"rtx",
"pat",
";",
"rtx",
"op0",
"=",
"frv_read_argument",
"(",
"call",
",",
"<NUM_LIT>",
")",
";",
"op0",
"=",
"frv_int... | [
"Expand",
"the",
"MCLRACC",
"builtin",
".",
"This",
"builtin",
"takes",
"a",
"single",
"accumulator",
"number",
"as",
"argument",
"."
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 22,525 | [
"<NUM_LIT>",
";"
] | [
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
... |
LLVM | Mips | TD | stmt_completion | CPU | 22,526 | [
"=",
"<STR_LIT>",
";"
] | [
"let",
"InsnPredicates",
"=",
"[",
"HasDSP",
"]",
";",
"let",
"AdditionalPredicates",
"=",
"[",
"InMicroMips",
"]",
";",
"string",
"BaseOpcode",
"=",
"opstr",
";",
"string",
"Arch",
"=",
"<STR_LIT>",
";",
"let",
"DecoderNamespace"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 22,527 | [
"unsigned",
"Offset",
"=",
"TFL",
"->",
"getFrameIndexReference",
"(",
"MF",
",",
"FrameIndex",
",",
"IgnoredFrameReg",
")",
";"
] | [
"FrameIndexSDNode",
"*",
"FIN",
"=",
"cast",
"<",
"FrameIndexSDNode",
">",
"(",
"Op",
")",
";",
"unsigned",
"FrameIndex",
"=",
"FIN",
"->",
"getIndex",
"(",
")",
";",
"unsigned",
"IgnoredFrameReg",
";"
] |
LLVM | TPC | CPP | next_suggestion | Virtual ISA | 22,528 | [
"}"
] | [
"void",
"setCycle",
"(",
"int",
"cycleValue",
")",
"{",
"cycle",
"=",
"cycleValue",
";"
] |
GCC | aarch64 | CPP | next_suggestion | CPU | 22,529 | [
"aarch64_builtin_decls",
"[",
"AARCH64_PAUTH_BUILTIN_PACIA1716",
"]",
"=",
"add_builtin_function",
"(",
"<STR_LIT>",
"__builtin_aarch64_pacia1716",
"<STR_LIT>",
",",
"ftype_pointer_auth",
",",
"AARCH64_PAUTH_BUILTIN_PACIA1716",
",",
"BUILT_IN_MD",
",",
"NULL",
",",
"NULL_TREE",... | [
"tree",
"ftype_pointer_auth",
"=",
"build_function_type_list",
"(",
"ptr_type_node",
",",
"ptr_type_node",
",",
"unsigned_intDI_type_node",
",",
"NULL_TREE",
")",
";",
"tree",
"ftype_pointer_strip",
"=",
"build_function_type_list",
"(",
"ptr_type_node",
",",
"ptr_type_node"... |
LLVM | PowerPC | TD | stmt_completion | CPU | 22,530 | [
",",
"[",
"SDNPHasChain",
"]",
">",
";"
] | [
"def",
"PPCstrict_fcfid",
":",
"SDNode",
"<",
"<STR_LIT>",
",",
"SDTFPUnaryOp"
] |
LLVM | Lanai | CPP | stmt_completion | CPU | 22,531 | [
";"
] | [
"if",
"(",
"!",
"Flags",
".",
"isByVal",
"(",
")",
")",
"continue",
";",
"SDValue",
"Arg",
"=",
"OutVals",
"[",
"I",
"]",
";",
"unsigned",
"Size",
"=",
"Flags",
".",
"getByValSize",
"(",
")",
";",
"Align",
"Alignment",
"=",
"Flags",
".",
"getNonZeroB... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 22,532 | [
">",
"(",
")",
";"
] | [
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"LoopInfo:\\n",
"<STR_LIT>",
";",
"PrintLoopinfo",
"(",
"*",
"MLI",
")",
";",
")",
";",
"MDT",
"=",
"&",
"getAnalysis",
"<",
"MachineDominatorTree",
">",
"(",
")",
";",
"LLVM_DEBUG",
"(",
"MDT",
"->... |
LLVM | SPIRV | TD | stmt_completion | Virtual ISA | 22,533 | [
",",
"variable_ops",
")",
",",
"<STR_LIT>",
">",
";"
] | [
"def",
"OpImageSparseSampleProjDrefImplicitLod",
":",
"Op",
"<",
"<NUM_LIT>",
",",
"(",
"outs",
"ID",
":",
"$",
"res",
")",
",",
"(",
"ins",
"TYPE",
":",
"$",
"type",
",",
"ID",
":",
"$",
"sImage",
",",
"ID",
":",
"$",
"coord",
",",
"ID",
":",
"$",... |
LLVM | X86 | TD | stmt_completion | CPU | 22,534 | [
"]",
";"
] | [
"let",
"ResourceCycles",
"=",
"[",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>"
] |
GCC | rx | MD | program_repair | CPU | 22,535 | [
"<FIXS>",
"[",
"(",
"set",
":",
"SI",
"(",
"zero_extract",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_o... | [
")",
"(",
"define_expand",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set",
":",
"SI",
"(",
"zero_extract",
":",
"SI",
"(",
"match_operand",
":",
"SI0",
"<STR_LIT>",
")",
"(",
"match_operand1",
"<STR_LIT>",
")",
"(",
"match_operand2",
"<STR_LIT>",
")",
")",
"(",
"m... |
LLVM | X86 | CPP | next_suggestion | CPU | 22,536 | [
"}"
] | [
"if",
"(",
"!",
"Subtarget",
".",
"is64Bit",
"(",
")",
")",
"BuildMI",
"(",
"*",
"exit",
",",
"exit",
"->",
"end",
"(",
")",
",",
"DebugLoc",
"(",
")",
",",
"get",
"(",
"X86",
"::",
"PUSH32r",
")",
")",
".",
"addReg",
"(",
"X86",
"::",
"EDI",
... |
LLVM | ARM64 | TD | stmt_completion | CPU | 22,537 | [
"[",
"]",
">",
";"
] | [
"def",
"v8i16",
":",
"BaseSIMDFPCvtTwoVector",
"<",
"<NUM_LIT>",
",",
"U",
",",
"{",
"S",
",",
"<NUM_LIT>",
"}",
",",
"opc",
",",
"V128",
",",
"V128",
",",
"asm",
"#",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
","
] |
GCC | i386 | CPP | stmt_completion | CPU | 22,538 | [
",",
"(",
"_",
"_",
"mmask8",
")",
"-",
"<NUM_LIT>",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128h",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_rsqrt_sh",
"(",
"_",
"_",
"m128h",
"_",
"_",
"A",
",",... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 22,539 | [
"I",
"->",
"eraseFromParent",
"(",
")",
";"
] | [
"if",
"(",
"I",
"==",
"MBB",
".",
"begin",
"(",
")",
")",
"return",
"<NUM_LIT>",
";",
"--",
"I",
";",
"if",
"(",
"I",
"->",
"getOpcode",
"(",
")",
"!=",
"PPC",
"::",
"B",
"&&",
"I",
"->",
"getOpcode",
"(",
")",
"!=",
"PPC",
"::",
"BCC",
")",
... |
GCC | mips | MD | program_repair | CPU | 22,540 | [
"<FIXS>",
"mips_emit_move",
"(",
"reg1",
",",
"const_double_from_real_value",
"(",
"offset",
",",
"DFmode",
")",
")",
"<FIXE>"
] | [
"real_2expN",
"(",
"&",
"offset",
",",
"<NUM_LIT>",
",",
"DFmode",
")",
"<BUGS>",
"mips_emit_move",
"(",
"reg1",
",",
"CONST_DOUBLE_FROM_REAL_VALUE",
"(",
"offset",
",",
"DFmode",
")",
")",
"<BUGE>",
"do_pending_stack_adjust",
"(",
")",
"test",
"=",
"gen_rtx_GE"... |
LLVM | Mips | CPP | next_suggestion | CPU | 22,541 | [
"}"
] | [
"static",
"bool",
"IsSP",
"(",
"const",
"MachineOperand",
"&",
"MO",
")",
"{",
"if",
"(",
"MO",
".",
"isReg",
"(",
")",
"&&",
"(",
"(",
"MO",
".",
"getReg",
"(",
")",
"==",
"Mips",
"::",
"SP",
")",
")",
")",
"return",
"true",
";",
"return",
"fa... |
LLVM | Hexagon | TD | stmt_completion | DSP | 22,542 | [
"=",
"Rx32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Mu2",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Nt8",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Nt8",
"{",
"<NUM_LIT>",
"-",
"<... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 22,543 | [
"Lanes",
";",
"}"
] | [
"unsigned",
"getLanes",
"(",
")",
"const",
"{",
"return"
] |
GCC | rs6000 | MD | next_suggestion | CPU | 22,544 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | CellSPU | CPP | stmt_completion | MPU | 22,545 | [
":",
"return",
"<NUM_LIT>",
";"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<NUM_LIT>",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<NUM_LIT>",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<NUM_LIT>",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 22,546 | [
"n1",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Ii",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM... |
LLVM | SystemZ | TD | next_suggestion | CPU | 22,547 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"V3",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"V1",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"BD2",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"V3",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"M4",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"op",
"{",
"<NUM_L... |
LLVM | LoongArch | CPP | next_suggestion | CPU | 22,548 | [
"}"
] | [
"const",
"TargetFrameLowering",
"*",
"TFI",
"=",
"getFrameLowering",
"(",
"MF",
")",
";",
"return",
"TFI",
"->",
"hasFP",
"(",
"MF",
")",
"?",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"<STR_LIT>",
"::",
"<STR_LIT>",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 22,549 | [
")",
";"
] | [
"Sch",
".",
"SchedImpl",
".",
"reset",
"(",
"&",
"OverrideStrategy",
")",
";",
"auto",
"BB",
"=",
"R",
".",
"Begin",
"->",
"getParent",
"(",
")",
";",
"Sch",
".",
"BaseClass",
"::",
"startBlock",
"(",
"BB"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 22,550 | [
"BuildMI",
"(",
"MBB",
",",
"I",
",",
"DL",
",",
"TII",
".",
"get",
"(",
"MFHiOpc",
")",
",",
"VR1",
")",
".",
"addReg",
"(",
"Src",
",",
"SrcKill",
")",
";"
] | [
"unsigned",
"DstLo",
"=",
"RegInfo",
".",
"getSubReg",
"(",
"Dst",
",",
"Mips",
"::",
"sub_lo",
")",
";",
"unsigned",
"DstHi",
"=",
"RegInfo",
".",
"getSubReg",
"(",
"Dst",
",",
"Mips",
"::",
"sub_hi",
")",
";",
"DebugLoc",
"DL",
"=",
"I",
"->",
"get... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 22,551 | [
"let",
"Switches",
"=",
"sw",
";"
] | [
"class",
"SpuInstBinarySw",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opc",
",",
"RegisterClass",
"Rdst",
",",
"RegisterClass",
"Rsrc1",
",",
"RegisterClass",
"Rsrc2",
",",
"string",
"asmstr",
",",
"list",
"<",
"dag",
">",
"pattern",
"=",
"[",
"]",
">",
":",
... |
LLVM | SystemZ | CPP | next_suggestion | CPU | 22,552 | [
"}"
] | [
"if",
"(",
"MO",
".",
"isImm",
"(",
")",
")",
"{",
"O",
"<<",
"<STR_LIT>",
"<NUM_LIT>",
"<STR_LIT>",
";",
"O",
".",
"write_hex",
"(",
"MO",
".",
"getImm",
"(",
")",
")",
";",
"}",
"else",
"{",
"O",
"<<",
"*",
"MO",
".",
"getExpr",
"(",
")",
"... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 22,553 | [
"return",
"TII",
"->",
"getInstSizeInBytes",
"(",
"*",
"MIB",
")",
";"
] | [
"unsigned",
"AArch64BranchRelaxation",
"::",
"insertInvertedConditionalBranch",
"(",
"MachineBasicBlock",
"&",
"SrcMBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"InsPt",
",",
"const",
"DebugLoc",
"&",
"DL",
",",
"const",
"MachineInstr",
"&",
"OldBr",
",",
"Machine... |
LLVM | ARM | TD | stmt_completion | CPU | 22,554 | [
"Sched",
"<",
"[",
"WriteVLD1",
"]",
">",
";"
] | [
"def",
"VLD2LNd32Pseudo",
":",
"VLDQLNPseudo",
"<",
"IIC_VLD2ln",
">",
","
] |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 22,555 | [
"let",
"Constraints",
"=",
"<STR_LIT>",
";"
] | [
"let",
"SrcB",
"=",
"{",
"sw",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
",",
"shift",
"}",
";",
"let",
"Switches",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"sw",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"OperandType",
"=",
"optype",
... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 22,556 | [
"int",
")",
"Value",
";"
] | [
"assert",
"(",
"Value",
"<=",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Invalid u7imm argument!",
"<STR_LIT>",
")",
";",
"O",
"<<",
"(",
"unsigned"
] |
GCC | pa | CPP | code_generation | CPU | 22,557 | [
"static",
"void",
"pa_combine_instructions",
"(",
"void",
")",
"{",
"rtx_insn",
"*",
"anchor",
";",
"if",
"(",
"optimize",
"<",
"<NUM_LIT>",
")",
"return",
";",
"rtx",
"par",
"=",
"gen_rtx_PARALLEL",
"(",
"VOIDmode",
",",
"gen_rtvec",
"(",
"<NUM_LIT>",
",",
... | [
"The",
"PA",
"has",
"a",
"number",
"of",
"odd",
"instructions",
"which",
"can",
"perform",
"multiple",
"tasks",
"at",
"once",
".",
"On",
"first",
"generation",
"PA",
"machines",
"(",
"PA1.0",
"and",
"PA1.1",
")",
"it",
"may",
"be",
"profitable",
"to",
"c... |
LLVM | AMDGPU | CPP | program_repair | GPU | 22,558 | [
"<FIXS>",
"if",
"(",
"Operands",
".",
"size",
"(",
")",
">=",
"<NUM_LIT>",
")",
"{",
"AMDGPUOperand",
"&",
"DstOp",
"=",
"(",
"(",
"AMDGPUOperand",
"&",
")",
"*",
"Operands",
"[",
"<NUM_LIT>",
"]",
")",
";",
"<FIXE>",
"<FIXS>",
"if",
"(",
"DstOp",
".... | [
"if",
"(",
"operandsHaveModifiers",
"(",
"Operands",
")",
")",
"return",
"true",
";",
"<BUGS>",
"AMDGPUOperand",
"&",
"DstOp",
"=",
"(",
"(",
"AMDGPUOperand",
"&",
")",
"*",
"Operands",
"[",
"<NUM_LIT>",
"]",
")",
";",
"<BUGE>",
"<BUGS>",
"if",
"(",
"Dst... |
GCC | alpha | CPP | next_suggestion | MPU | 22,559 | [
"}"
] | [
"temp",
"|=",
"(",
"opint",
"[",
"<NUM_LIT>",
"]",
">>",
"<NUM_LIT>",
")",
"&",
"<NUM_LIT>",
";",
"temp",
"|=",
"(",
"opint",
"[",
"<NUM_LIT>",
"]",
">>",
"<NUM_LIT>",
")",
"&",
"<NUM_LIT>",
";",
"return",
"build_int_cst",
"(",
"alpha_dimode_u",
",",
"te... |
GCC | i386 | MD | next_suggestion | CPU | 22,560 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 22,561 | [
")",
"const",
"override",
"{"
] | [
"ScheduleDAGInstrs",
"*",
"createMachineScheduler",
"(",
"MachineSchedContext",
"*",
"C"
] |
GCC | s390 | CPP | next_suggestion | MPU | 22,562 | [
"}"
] | [
"code_label",
"=",
"XEXP",
"(",
"label_ref",
",",
"<NUM_LIT>",
")",
";",
"if",
"(",
"INSN_ADDRESSES",
"(",
"INSN_UID",
"(",
"code_label",
")",
")",
"==",
"-",
"<NUM_LIT>",
"||",
"INSN_ADDRESSES",
"(",
"INSN_UID",
"(",
"insn",
")",
")",
"==",
"-",
"<NUM_L... |
LLVM | VE | CPP | stmt_completion | CPU | 22,563 | [
")",
";"
] | [
"BSICInst",
".",
"addOperand",
"(",
"R2",
")",
";",
"MCOperand",
"czero",
"=",
"MCOperand",
"::",
"createImm",
"(",
"<NUM_LIT>",
")",
";",
"BSICInst",
".",
"addOperand",
"(",
"czero",
")",
";",
"BSICInst",
".",
"addOperand",
"(",
"czero",
")",
";",
"OutS... |
GCC | arm | CPP | next_suggestion | CPU | 22,564 | [
"}"
] | [
"_",
"_",
"rv",
".",
"val",
"[",
"<NUM_LIT>",
"]",
"=",
"_",
"_",
"builtin_shuffle",
"(",
"_",
"_",
"a",
",",
"_",
"_",
"b",
",",
"(",
"uint32x4_t",
")",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"}",
")",
";",
"_",
... |
GCC | s390 | CPP | next_suggestion | MPU | 22,565 | [
"pool",
"->",
"pool_insn",
"=",
"emit_insn_after",
"(",
"gen_pool",
"(",
"const0_rtx",
")",
",",
"insn",
")",
";"
] | [
"rtx",
"base_reg",
"=",
"cfun",
"->",
"machine",
"->",
"base_reg",
";",
"rtx",
"set",
";",
"rtx_insn",
"*",
"insn",
";",
"if",
"(",
"pool",
"->",
"size",
"==",
"<NUM_LIT>",
")",
"{",
"cfun",
"->",
"machine",
"->",
"base_reg",
"=",
"NULL_RTX",
";",
"i... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 22,566 | [
"if",
"(",
"isRegIntersect",
"(",
"DstReg",
",",
"SrcReg",
",",
"TRI",
")",
")",
"{"
] | [
"const",
"unsigned",
"DstReg",
"=",
"mc2PseudoReg",
"(",
"Dst",
".",
"getReg",
"(",
")",
")",
";",
"const",
"int",
"SrcIndices",
"[",
"]",
"=",
"{",
"Src0Idx",
",",
"Src1Idx",
",",
"Src2Idx",
"}",
";",
"for",
"(",
"int",
"SrcIdx",
":",
"SrcIndices",
... |
GCC | arm | CPP | program_repair | CPU | 22,567 | [
"<FIXS>",
"machine_mode",
"mode",
";",
"<FIXE>"
] | [
"{",
"<BUGS>",
"enum",
"machine_mode",
"mode",
";",
"<BUGE>",
"tree",
"type",
";",
"if",
"(",
"d",
"->",
"name",
"==",
"<NUM_LIT>",
"||",
"!",
"(",
"d",
"->",
"mask",
"==",
"FL_IWMMXT",
"||",
"d",
"->",
"mask",
"==",
"FL_IWMMXT2",
")",
")"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 22,568 | [
"}"
] | [
"bool",
"iss12Ext",
"(",
")",
"const",
"{",
"return",
"CheckImmRange",
"(",
"<NUM_LIT>",
"+",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"true",
",",
"true",
",",
"true",
")",
";"
] |
GCC | sh | MD | next_suggestion | CPU | 22,569 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"udiv",
":",
"SI",
"(",
"reg",
":",
"SI",
"R4_REG",
")",
"(",
"reg",
":",
"SI",
"R5_REG",
")",
")",
")",
"(",
"clobber... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 22,570 | [
"FR",
"=",
"DAG",
".",
"getFrameIndex",
"(",
"FuncInfo",
"->",
"getVarArgsGPRSize",
"(",
")",
">",
"<NUM_LIT>",
"?",
"FuncInfo",
"->",
"getVarArgsGPRIndex",
"(",
")",
":",
"FuncInfo",
"->",
"getVarArgsStackIndex",
"(",
")",
",",
"getPointerTy",
"(",
"DAG",
"... | [
"uint64_t",
"StackOffset",
";",
"if",
"(",
"FuncInfo",
"->",
"getVarArgsGPRSize",
"(",
")",
">",
"<NUM_LIT>",
")",
"StackOffset",
"=",
"-",
"(",
"uint64_t",
")",
"FuncInfo",
"->",
"getVarArgsGPRSize",
"(",
")",
";",
"else",
"StackOffset",
"=",
"FuncInfo",
"-... |
GCC | loongarch | CPP | next_suggestion | CPU | 22,571 | [
"gcc_assert",
"(",
"avail",
"!=",
"<NUM_LIT>",
")",
";"
] | [
"unsigned",
"int",
"fcode",
",",
"avail",
";",
"const",
"struct",
"loongarch_builtin_description",
"*",
"d",
";",
"fndecl",
"=",
"TREE_OPERAND",
"(",
"CALL_EXPR_FN",
"(",
"exp",
")",
",",
"<NUM_LIT>",
")",
";",
"fcode",
"=",
"DECL_MD_FUNCTION_CODE",
"(",
"fnde... |
LLVM | Patmos | CPP | stmt_completion | VLIW | 22,572 | [
")",
"const",
"{"
] | [
"const",
"InstrItineraryData",
"&",
"getInstrItineraryData",
"("
] |
GCC | s390 | MD | program_repair | MPU | 22,573 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>",
"<FIXS>",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"<FIXE>",
"<FIXS>",
"[",
"(",
"set_attr",
"<STR... | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_insn",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"ior",
":",
"QI",
"(",
"match_dup",
"<NUM... |
GCC | rs6000 | CPP | stmt_completion | CPU | 22,574 | [
"a1",
",",
"(",
"vector",
"signed",
"int",
")",
"a2",
")",
";"
] | [
"inline",
"vector",
"signed",
"int",
"vec_vsum4sbs",
"(",
"vector",
"signed",
"char",
"a1",
",",
"vector",
"signed",
"int",
"a2",
")",
"{",
"return",
"(",
"vector",
"signed",
"int",
")",
"_",
"_",
"builtin_altivec_vsum4sbs",
"(",
"(",
"vector",
"signed",
"... |
LLVM | AArch64 | TD | stmt_completion | CPU | 22,575 | [
"EXTvvvi_8b",
",",
"neon_uimm3",
">",
";"
] | [
"def",
":",
"NI_Extract",
"<",
"v2f32",
",",
"VPR64",
","
] |
GCC | sh | MD | next_suggestion | CPU | 22,576 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"clobber",
"(",
"match_scratch",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"{",
"return",
"<STR_LIT>",
"\t",
"\t",
"<STR_LIT>",
"<STR_LIT>",
"\t",
"\t",
"<STR_LIT>",
"<STR_LIT>",
"\t",
"\t",
"<STR_LIT>",
"<STR_LIT>",
"\t",
"\t",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 22,577 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"LC0",
",",
"P3",
",",
"SA0",
",",
"USR",
"]",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";... |
LLVM | Hexagon | TD | next_suggestion | DSP | 22,578 | [
"let",
"opExtentAlign",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 22,579 | [
"adjustBBOffsetsAfter",
"(",
"MBB",
")",
";"
] | [
"BuildMI",
"(",
"MBB",
",",
"DebugLoc",
"(",
")",
",",
"TII",
"->",
"get",
"(",
"MI",
"->",
"getOpcode",
"(",
")",
")",
")",
".",
"addMBB",
"(",
"NextBB",
")",
".",
"addImm",
"(",
"CC",
")",
".",
"addReg",
"(",
"CCReg",
")",
";",
"Br",
".",
"... |
GCC | m68k | CPP | program_repair | MPU | 22,580 | [
"<FIXS>",
"&&",
"!",
"(",
"flag_pic",
"&&",
"breg",
"==",
"pic_offset_table_rtx",
")",
")",
"<FIXE>"
] | [
"break",
";",
"}",
"if",
"(",
"breg",
"!=",
"<NUM_LIT>",
"&&",
"ireg",
"==",
"<NUM_LIT>",
"&&",
"GET_CODE",
"(",
"addr",
")",
"==",
"LABEL_REF",
"<BUGS>",
"&&",
"!",
"(",
"flag_pic",
"&&",
"breg",
"==",
"pic_offset_table_rtx",
")",
")",
"<BUGE>",
"{",
... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 22,581 | [
"}"
] | [
"def",
"BothDivModOp",
":",
"Operand",
"<",
"i8",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"ParserMatchClass",
"=",
"BothDivModAsmOperand",
";",
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"i8imm",
":",
"$",
"bothdiv",
")",
";"
] |
LLVM | CSKY | CPP | next_suggestion | CPU | 22,582 | [
"}"
] | [
"State",
"=",
"EMS_None",
";",
"MCELFStreamer",
"::",
"reset",
"(",
")",
";"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 22,583 | [
"loop2MBB",
"->",
"addSuccessor",
"(",
"loop1MBB",
")",
";"
] | [
"DebugLoc",
"dl",
"=",
"MI",
"->",
"getDebugLoc",
"(",
")",
";",
"unsigned",
"LL",
"=",
"IsN64",
"?",
"Mips",
"::",
"LL_P8",
":",
"Mips",
"::",
"LL",
";",
"unsigned",
"SC",
"=",
"IsN64",
"?",
"Mips",
"::",
"SC_P8",
":",
"Mips",
"::",
"SC",
";",
"... |
GCC | mips | MD | program_repair | CPU | 22,584 | [
"<FIXS>",
"rtx",
"shift",
"=",
"GEN_INT",
"(",
"<NUM_LIT>",
")",
"<FIXE>"
] | [
"{",
"rtx",
"op1",
"=",
"gen_lowpart",
"(",
"SImode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"rtx",
"temp",
"=",
"gen_reg_rtx",
"(",
"SImode",
")",
"<BUGS>",
"rtx",
"shift",
"=",
"gen_rtx",
"(",
"CONST_INT",
",",
"VOIDmode",
",",
"<NUM_LIT>",
")",
... |
GCC | i386 | MD | stmt_completion | CPU | 22,585 | [
"\t",
"<NUM_LIT>",
")"
] | [
"(",
"ROUND_TRUNC",
"\t",
"\t",
"\t",
"<NUM_LIT>",
")",
"(",
"ROUND_MXCSR",
"\t",
"\t"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 22,586 | [
"<NUM_LIT>",
")",
",",
"Sub0",
",",
"SDValue",
"(",
"AddHi",
",",
"<NUM_LIT>",
")",
",",
"Sub1",
",",
"}",
";"
] | [
"bool",
"IsAdd",
"=",
"Opcode",
"==",
"ISD",
"::",
"ADD",
"||",
"Opcode",
"==",
"ISD",
"::",
"ADDC",
"||",
"Opcode",
"==",
"ISD",
"::",
"ADDE",
";",
"SDValue",
"Sub0",
"=",
"CurDAG",
"->",
"getTargetConstant",
"(",
"AMDGPU",
"::",
"sub0",
",",
"DL",
... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 22,587 | [
";"
] | [
"const",
"MachineFunction",
"&",
"MF",
"=",
"*",
"MI",
".",
"getParent",
"(",
")",
"->",
"getParent",
"(",
")",
";",
"const",
"HexagonSubtarget",
"&",
"HST",
"=",
"MF",
".",
"getSubtarget",
"<",
"HexagonSubtarget",
">",
"(",
")",
";",
"int",
"NewOp",
"... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 22,588 | [
"|=",
"MachineMemOperand",
"::",
"MOVolatile",
";"
] | [
"}",
"Info",
".",
"flags",
"=",
"MachineMemOperand",
"::",
"MODereferenceable",
";",
"if",
"(",
"Attr",
".",
"hasFnAttribute",
"(",
"Attribute",
"::",
"ReadOnly",
")",
")",
"{",
"Info",
".",
"opc",
"=",
"ISD",
"::",
"INTRINSIC_W_CHAIN",
";",
"Info",
".",
... |
LLVM | ARM | CPP | stmt_completion | CPU | 22,589 | [
"<<",
"<STR_LIT>",
", lsl #1",
"<STR_LIT>",
";"
] | [
"if",
"(",
"MI",
"->",
"getOpcode",
"(",
")",
"==",
"ARM",
"::",
"t2TBH",
")",
"O"
] |
LLVM | X86 | TD | stmt_completion | CPU | 22,590 | [
",",
"i32mem",
":",
"$",
"src",
")",
",",
"<NUM_LIT>",
",",
"<STR_LIT>",
">",
";"
] | [
"def",
":",
"InstAlias",
"<",
"<STR_LIT>",
",",
"(",
"CVTSI2SDrm",
"FR64",
":",
"$",
"dst"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 22,591 | [
"case",
"ISD",
"::",
"GlobalTLSAddress",
":",
"return",
"LowerGlobalTLSAddress",
"(",
"Op",
",",
"DAG",
")",
";"
] | [
"if",
"(",
"Opc",
"==",
"ISD",
"::",
"INLINEASM",
"||",
"Opc",
"==",
"ISD",
"::",
"INLINEASM_BR",
")",
"return",
"LowerINLINEASM",
"(",
"Op",
",",
"DAG",
")",
";",
"if",
"(",
"isHvxOperation",
"(",
"Op",
")",
")",
"{",
"if",
"(",
"SDValue",
"V",
"=... |
LLVM | Hexagon | TD | next_suggestion | DSP | 22,592 | [
"let",
"Defs",
"=",
"[",
"LC0",
",",
"P3",
",",
"PC",
",",
"USR",
"]",
";"
] | [
"def",
"J2_endloop0",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
")",
",",
"<STR_LIT>",
",",
"tc_1b6f7cec",
",",
"TypeJ",
">",
"{",
"let",
"Uses",
"=",
"[",
"LC0",
",",
"SA0",
"]",
";"
] |
LLVM | ARM64 | TD | next_suggestion | CPU | 22,593 | [
"enc",
"=",
"enc",
">",
"<NUM_LIT>",
"?",
"<NUM_LIT>",
":",
"enc",
";"
] | [
"def",
"i32shift_sext_i8",
":",
"Operand",
"<",
"i64",
">",
",",
"SDNodeXForm",
"<",
"imm",
",",
"[",
"{",
"uint64_t",
"enc",
"=",
"<NUM_LIT>",
"-",
"N",
"-",
">",
"getZExtValue",
"(",
")",
";",
"enc",
"=",
"enc",
">",
"<NUM_LIT>",
"?",
"<NUM_LIT>",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 22,594 | [
"false",
")",
";"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"break",
";",
"default",
":",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unexpected CFI call opcode",
"<STR_LIT>",
")",
";",
"}",
"MachineOperand",
"&",
"Target",
"=",
"MBBI",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 22,595 | [
"return",
"true",
";"
] | [
"return",
"Ext",
"->",
"getType",
"(",
")",
"->",
"getScalarSizeInBits",
"(",
")",
"==",
"<NUM_LIT>",
"*",
"Ext",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
"->",
"getType",
"(",
")",
"->",
"getScalarSizeInBits",
"(",
")",
";",
"}",
";",
"if",
"(",
"!"... |
GCC | h8300 | MD | stmt_completion | MPU | 22,596 | [
":",
"SI",
"SP_REG",
")",
")",
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"mem",
":",
"SI",
"(",
"post_inc",
":",
"SI",
"(",
"reg"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 22,597 | [
"This is not a 64bit PowerPC, you can't execute this!",
"<STR_LIT>",
")",
";"
] | [
"void",
"PPC64CompilationCallback",
"(",
")",
"{",
"llvm_unreachable",
"(",
"<STR_LIT>"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 22,598 | [
"else",
"{"
] | [
"assert",
"(",
"AFI",
"->",
"isThumb2Function",
"(",
")",
")",
";",
"Done",
"=",
"rewriteT2FrameIndex",
"(",
"MI",
",",
"FIOperandNum",
",",
"FrameReg",
",",
"Offset",
",",
"TII",
",",
"this",
")",
";",
"}",
"if",
"(",
"Done",
")",
"return",
";",
"as... |
GCC | i386 | CPP | stmt_completion | CPU | 22,599 | [
"_",
"_",
"D",
",",
"_",
"_",
"B",
",",
"_",
"_",
"E",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512h",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_mask_fmadd_round_pch",
"(",
"_",
"_",
"m512h",
"_",
"_"... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.