Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
bpf
CPP
program_repair
Virtual ISA
26,800
[ "<FIXS>", "gcc_unreachable", "(", ")", ";", "<FIXE>", "<FIXS>", "if", "(", "local_data", ".", "reloc_decision", "==", "REPLACE_CREATE_RELOCATION", ")", "<FIXE>" ]
[ "local_data", ".", "reloc_data", ".", "or", "ig_arg_expr", "=", "args", "[", "<NUM_LIT>", "]", ";", "}", "else", "<BUGS>", "local_data", ".", "reloc_decision", "=", "KEEP_ORIGINAL_NO_RELOCATION", ";", "<BUGE>", "if", "(", "local_data", ".", "fail", "==", "true...
LLVM
X86
TD
stmt_completion
CPU
26,801
[ "]", ",", "d", ">", ",", "Sched", "<", "[", "sched", ".", "RM", "]", ">", ";" ]
[ "def", "rm", ":", "PI", "<", "opc", ",", "MRMSrcMem", ",", "(", "outs", "RC", ":", "$", "dst", ")", ",", "(", "ins", "x86memop", ":", "$", "src", ")", ",", "!", "strconcat", "(", "asm", ",", "<STR_LIT>", ")", ",", "[", "(", "set", "RC", ":", ...
GCC
bfin
MD
stmt_completion
DSP
26,802
[ "]", ")" ]
[ "(", "define_mode_iterator", "AREG", "[", "PDI", "V2PDI" ]
GCC
h8300
CPP
next_suggestion
MPU
26,803
[ "else", "if", "(", "code", "==", "AND", "&&", "w1", "==", "<NUM_LIT>", ")", "{" ]
[ "rtx", "second_op", "=", "XVECEXP", "(", "pattern", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "cc_meaningful", "=", "(", "GET_CODE", "(", "second_op", ")", "!=", "CLOBBER", ")", ";", "}", "switch", "(", "mode", ")", "{", "case", "E_QImode", ":", "r...
GCC
i386
MD
next_suggestion
CPU
26,804
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
GCC
mips
MD
stmt_completion
CPU
26,805
[ "<STR_LIT>", ")" ]
[ "(", "reg", ":", "CCDSP", "CCDSP_CA_REGNUM", ")", "]", "UNSPEC_ADDWC", ")", ")", "(", "set", "(", "reg", ":", "CCDSP", "CCDSP_OU_REGNUM", ")", "(", "unspec", ":", "CCDSP", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "]", ...
LLVM
ARM
CPP
stmt_completion
CPU
26,806
[ "BX_RET", ";" ]
[ "SmallVector", "<", "CCValAssign", ",", "<NUM_LIT>", ">", "ValLocs", ";", "CCState", "CCInfo", "(", "CC", ",", "F", ".", "isVarArg", "(", ")", ",", "*", "FuncInfo", ".", "MF", ",", "TM", ",", "ValLocs", ",", "I", "->", "getContext", "(", ")", ")", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
26,807
[ "}" ]
[ "bool", "createInitOrFiniKernel", "(", "Module", "&", "M", ",", "GlobalVariable", "*", "GV", ",", "bool", "IsCtor", ")", "{", "if", "(", "!", "GV", ")", "return", "false", ";", "ConstantArray", "*", "GA", "=", "cast", "<", "ConstantArray", ">", "(", "G...
LLVM
X86
TD
program_repair
CPU
26,808
[ "<FIXS>", "def", ":", "Pat", "(", "OpNode", "(", "load", "addr", ":", "$", "src2", ")", ",", "<FIXE>" ]
[ "}", "}", "<BUGS>", "def", ":", "Pat", "(", "OpNode", "(", "bitconvert", "(", "loadv2i64", "addr", ":", "$", "src2", ")", ")", ",", "<BUGE>", "(", "vt128", "VR128", ":", "$", "src1", ")", ",", "imm", ":", "$", "cc", ")", ",", "(", "!", "cast", ...
GCC
s390
CPP
next_suggestion
MPU
26,809
[ "}" ]
[ "static", "tree", "s390_gimplify_va_arg", "(", "tree", "valist", ",", "tree", "type", ",", "gimple_seq", "*", "pre_p", ",", "gimple_seq", "*", "post_p", "ATTRIBUTE_UNUSED", ")", "{", "tree", "f_gpr", ",", "f_fpr", ",", "f_ovf", ",", "f_sav", ";", "tree", "...
GCC
i386
CPP
next_suggestion
CPU
26,810
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m256", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask_cvtepu64_ps", "(", "_", "_", "m256", "_", "_", "W...
GCC
i386
MD
next_suggestion
CPU
26,811
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "set", "(", "match_operand", ":", "SWI48", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", ":", "SWI48", "(", "neg", ":", "SWI48", "(", "match_dup", "<NUM_LIT>", ")", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR...
GCC
mips
CPP
code_generation
CPU
26,812
[ "bool", "mips_const_vector_bitimm_set_p", "(", "rtx", "op", ",", "machine_mode", "mode", ")", "{", "if", "(", "GET_CODE", "(", "op", ")", "==", "CONST_VECTOR", "&&", "op", "!=", "CONST0_RTX", "(", "mode", ")", ")", "{", "unsigned", "HOST_WIDE_INT", "val", ...
[ "Return", "true", "if", "OP", "is", "a", "constant", "vector", "with", "the", "number", "of", "units", "in", "MODE", ",", "and", "each", "unit", "has", "the", "same", "bit", "set", "." ]
GCC
or1k
MD
stmt_completion
CPU
26,813
[ "<STR_LIT>", ")" ]
[ "(", "ior", "<STR_LIT>", ")", "(", "xor", "<STR_LIT>", ")", "(", "and" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
26,814
[ "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "generateWaitcntInstBefore\\n", "<STR_LIT>", "<<", "<STR_LIT>", "Old Instr: ", "<STR_LIT>", "<<", "MI", "<<", "<STR_LIT>", "New Instr: ", "<STR_LIT>", "<<", "*", "SWaitInst", "<<", "'", "\\n", "'", ")", ";"...
[ "if", "(", "Op", ".", "isUse", "(", ")", "||", "!", "SIInstrInfo", "::", "isVMEM", "(", "MI", ")", "||", "ScoreBrackets", ".", "hasOtherPendingVmemTypes", "(", "RegNo", ",", "getVmemType", "(", "MI", ")", ")", ")", "{", "ScoreBrackets", ".", "determineWa...
LLVM
X86
CPP
next_suggestion
CPU
26,815
[ "}" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "true", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<...
LLVM
Mips
CPP
next_suggestion
CPU
26,816
[ "}" ]
[ "if", "(", "!", "Subtarget", ".", "isLittle", "(", ")", ")", "std", "::", "swap", "(", "LoReg", ",", "HiReg", ")", ";", "TII", ".", "storeRegToStack", "(", "MBB", ",", "I", ",", "LoReg", ",", "I", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "...
LLVM
PowerPC
CPP
program_repair
CPU
26,817
[ "<FIXS>", "if", "(", "Subtarget", ".", "hasLFIWAX", "(", ")", "||", "Subtarget", ".", "isPPC64", "(", ")", ")", "{", "<FIXE>" ]
[ "setOperationAction", "(", "ISD", "::", "STRICT_FP_TO_UINT", ",", "MVT", "::", "i32", ",", "Custom", ")", ";", "setOperationAction", "(", "ISD", "::", "FP_TO_UINT", ",", "MVT", "::", "i32", ",", "Custom", ")", ";", "<BUGS>", "if", "(", "Subtarget", ".", ...
GCC
aarch64
CPP
stmt_completion
CPU
26,818
[ "a", ";" ]
[ "return", "(", "uint8x16_t", ")", "_", "_" ]
LLVM
Hexagon
TD
next_suggestion
DSP
26,819
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Vx32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Vx32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
LLVM
ARM
CPP
stmt_completion
CPU
26,820
[ "HasVFPv4", ";" ]
[ "bool", "hasVFP4", "(", ")", "const", "{", "return" ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
26,821
[ "let", "PredAddress", "=", "pred", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "op1", ";", "bits", "<", "<NUM_LIT>", ">", "op2", ";", "bits", "<", "<NUM_LIT>", ">", "op3", ";", "bits", "<", "<NUM_LIT>", ">", "optype", ";", "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">", ...
LLVM
ARM
TD
stmt_completion
CPU
26,822
[ ">", ";" ]
[ "assert", "(", "ARM", ":", ":", "dsub_7", "=", "=", "ARM", ":", ":", "dsub_0", "+", "<NUM_LIT>", "&", "&", "<STR_LIT>", ")", ";", "return", "CurDAG", "-", ">", "getTargetConstant", "(", "ARM", ":", ":", "dsub_0", "+", "N", "-", ">", "getZExtValue", ...
LLVM
X86
CPP
next_suggestion
CPU
26,823
[ "EndLoc", "=", "Tok", ".", "getEndLoc", "(", ")", ";" ]
[ "case", "<NUM_LIT>", ":", "RegNo", "=", "X86", "::", "ST5", ";", "break", ";", "case", "<NUM_LIT>", ":", "RegNo", "=", "X86", "::", "ST6", ";", "break", ";", "case", "<NUM_LIT>", ":", "RegNo", "=", "X86", "::", "ST7", ";", "break", ";", "default", ...
GCC
ia64
MD
next_suggestion
CPU
26,824
[ "<STR_LIT>", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "not", "(", "match_test", "<STR_LIT>", ")", ")", ")" ]
GCC
arm
CPP
next_suggestion
CPU
26,825
[ "}" ]
[ "_", "_", "arm_vldrwq_gather_offset", "(", "float32_t", "const", "*", "_", "_", "base", ",", "uint32x4_t", "_", "_", "offset", ")", "{", "return", "_", "_", "arm_vldrwq_gather_offset_f32", "(", "_", "_", "base", ",", "_", "_", "offset", ")", ";" ]
LLVM
Mips
CPP
stmt_completion
CPU
26,826
[ ")", ")", ";" ]
[ "RegsToPass", ".", "push_back", "(", "std", "::", "make_pair", "(", "GPReg", ",", "getGlobalReg", "(", "CLI", ".", "DAG", ",", "Ty", ")", ")", ")", ";", "}", "SDValue", "InFlag", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "R...
LLVM
AArch64
CPP
code_generation
CPU
26,827
[ "bool", "AArch64FastISel", "::", "fastLowerArguments", "(", ")", "{", "if", "(", "!", "FuncInfo", ".", "CanLowerReturn", ")", "return", "false", ";", "const", "Function", "*", "F", "=", "FuncInfo", ".", "Fn", ";", "if", "(", "F", "->", "isVarArg", "(", ...
[ "This", "method", "is", "called", "by", "target-independent", "code", "to", "do", "target-", "specific", "argument", "lowering", "." ]
GCC
h8300
MD
next_suggestion
MPU
26,828
[ "(", "match_dup", "<NUM_LIT>", ")", ")", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "set", "(...
GCC
sparc
CPP
program_repair
CPU
26,829
[ "<FIXS>", "machine_mode", "mode", "=", "GET_MODE", "(", "x", ")", ";", "<FIXE>" ]
[ "static", "reg_class_tsparc_preferred_reload_class", "(", "rtx", "x", ",", "reg_class_t", "rclass", ")", "{", "<BUGS>", "enum", "machine_mode", "mode", "=", "GET_MODE", "(", "x", ")", ";", "<BUGE>", "if", "(", "CONSTANT_P", "(", "x", ")", ")", "{", "if", "...
LLVM
Hexagon
CPP
next_suggestion
DSP
26,830
[ "}" ]
[ "MachineOperand", "&", "MD", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "MachineOperand", "&", "MP", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "assert", "(", "MD", ".", "isDef", "(", ")", ")", ";", "unsigned", "DR", "="...
GCC
rs6000
CPP
program_repair
CPU
26,831
[ "<FIXS>", "if", "(", "TARGET_FUTURE", "&&", "(", "rs6000_isa_flags_explicit", "&", "OPTION_MASK_PREFIXED", ")", "==", "<NUM_LIT>", ")", "rs6000_isa_flags", "|=", "OPTION_MASK_PREFIXED", ";", "else", "if", "(", "TARGET_PREFIXED", "&&", "!", "TARGET_FUTURE", ")", "<FI...
[ "rs6000_isa_flags", "&=", "~", "OPTION_MASK_FLOAT128_HW", ";", "}", "<BUGS>", "if", "(", "TARGET_PREFIXED", "&&", "!", "TARGET_FUTURE", ")", "<BUGE>", "{", "<BUGS>", "if", "(", "(", "rs6000_isa_flags_explicit", "&", "OPTION_MASK_PCREL", ")", "!=", "<NUM_LIT>", ")"...
GCC
arm
CPP
next_suggestion
CPU
26,832
[ "return", "_", "_", "rv", ";" ]
[ "_", "_", "rv", ".", "val", "[", "<NUM_LIT>", "]", "=", "_", "_", "builtin_shuffle", "(", "_", "_", "a", ",", "_", "_", "b", ",", "(", "uint16x4_t", ")", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ")", ";", "_", ...
LLVM
ARM
CPP
code_generation
CPU
26,833
[ "void", "ARMFrameLowering", "::", "eliminateCallFramePseudoInstr", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ")", "const", "{", "const", "ARMBaseInstrInfo", "&", "TII", "=", "*", "stat...
[ "This", "method", "is", "called", "during", "prolog/epilog", "code", "insertion", "to", "eliminate", "call", "frame", "setup", "and", "destroy", "pseudo", "instructions", "(", "but", "only", "if", "the", "Target", "is", "using", "them", ")", "." ]
LLVM
TPC
CPP
next_suggestion
Virtual ISA
26,834
[ "SDNode", "*", "N", "=", "DAG", ".", "getMachineNode", "(", "TargetOpcode", "::", "EXTRACT_SUBREG", ",", "DL", ",", "elemType", ",", "reg", ",", "NIndex", ")", ";" ]
[ "SDValue", "helperExtractSubRegSDValue", "(", "unsigned", "subReg", ",", "SDLoc", "&", "DL", ",", "SelectionDAG", "&", "DAG", ",", "EVT", "elemType", ",", "SDValue", "reg", ")", "{", "SDValue", "NIndex", "=", "DAG", ".", "getTargetConstant", "(", "subReg", "...
LLVM
ARM
TD
stmt_completion
CPU
26,835
[ "Commutable", ";" ]
[ "class", "N3VQ", "<", "bit", "op24", ",", "bit", "op23", ",", "bits", "<", "<NUM_LIT>", ">", "op21_20", ",", "bits", "<", "<NUM_LIT>", ">", "op11_8", ",", "bit", "op4", ",", "InstrItinClass", "itin", ",", "string", "OpcodeStr", ",", "string", "Dt", ","...
LLVM
PowerPC
CPP
program_repair
CPU
26,836
[ "<FIXS>", "Chain", "=", "CurDAG", "->", "getCopyToReg", "(", "Chain", ",", "DestReg", ",", "Select", "(", "N", "->", "getOperand", "(", "i", ")", ")", ",", "InFlag", ")", ";", "InFlag", "=", "Chain", ".", "getValue", "(", "<NUM_LIT>", ")", ";", "Call...
[ "}", "if", "(", "N", "->", "getOperand", "(", "i", ")", ".", "getOpcode", "(", ")", "!=", "ISD", "::", "UNDEF", ")", "{", "<BUGS>", "SDOperand", "Reg", "=", "CurDAG", "->", "getRegister", "(", "DestReg", ",", "RegTy", ")", ";", "Chain", "=", "CurDA...
GCC
i386
CPP
stmt_completion
CPU
26,837
[ "_", "_", "mmask16", ")", "_", "_", "M", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "mmask16", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_mask_cmpge_epu16_mask", "(", "_", "_", "mmask16", "_", ...
GCC
i386
CPP
stmt_completion
CPU
26,838
[ "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_maskz_div_pd", "(", "_", "_", "mmask8", "_", "_", "U", ...
LLVM
Hexagon
TD
stmt_completion
DSP
26,839
[ "<NUM_LIT>", ";" ]
[ "def", "L2_loadri_io", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "s30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_17e0d2cd", ",", "TypeLD", ">", ",", "Enc_2a3787", ...
LLVM
Hexagon
TD
stmt_completion
DSP
26,840
[ "<NUM_LIT>", ";" ]
[ "def", "F2_conv_df2sf", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_3a867367", ",", "TypeS_2op", ">", ",", "Enc_90cd8b", "{", "let", "Inst", "{", ...
LLVM
AArch64
TD
next_suggestion
CPU
26,841
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "xs", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ...
LLVM
X86
CPP
next_suggestion
CPU
26,842
[ "Chain", "=", "DAG", ".", "getCopyToReg", "(", "Chain", ",", "dl", ",", "StoreAddrReg", ",", "StoreAddr", ")", ";" ]
[ "SDValue", "Frame", "=", "DAG", ".", "getCopyFromReg", "(", "DAG", ".", "getEntryNode", "(", ")", ",", "dl", ",", "FrameReg", ",", "PtrVT", ")", ";", "unsigned", "StoreAddrReg", "=", "(", "PtrVT", "==", "MVT", "::", "i64", ")", "?", "X86", "::", "RCX...
LLVM
Hexagon
TD
next_suggestion
DSP
26,843
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
ARM
TD
next_suggestion
CPU
26,844
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "addr", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "addr", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "addr", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "addr", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst...
GCC
sh
MD
stmt_completion
CPU
26,845
[ "lowpart_le", ">", ",", "operands", ")" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "{", "sh_split_tst_subregs", "(", "curr_insn", ",", "<", "MODE", ">", "mode", ",", "<" ]
GCC
rs6000
CPP
stmt_completion
CPU
26,846
[ "(", "<NUM_LIT>", "-", "_", "_", "L", ")", ")", ";" ]
[ "long", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "bextr_u64", "(", "unsigned", "long", "long", "_", "_", "X", ",", "unsigned", "int", "_", "_", "P", ...
LLVM
Hexagon
TD
next_suggestion
DSP
26,847
[ "bits", "<", "<NUM_LIT>", ">", "Qv4", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM...
LLVM
PowerPC
CPP
next_suggestion
CPU
26,848
[ "return", ";" ]
[ "void", "PPCAIXAsmPrinter", "::", "emitGlobalVariable", "(", "const", "GlobalVariable", "*", "GV", ")", "{", "if", "(", "isSpecialLLVMGlobalArrayToSkip", "(", "GV", ")", "||", "isSpecialLLVMGlobalArrayForStaticInit", "(", "GV", ")", ")", "return", ";", "if", "(", ...
LLVM
TPC
TD
next_suggestion
Virtual ISA
26,849
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "op1", ";", "bits", "<", "<NUM_LIT>", ">", "op2", ";", "bits", "<", "<NUM_LIT>", ">", "optype", ";", "bits", "<", "<NUM_LIT>", ">", "pred", ";", "bits", "<", "<NUM_LIT>", ">", "funcId", ";", "let", "Dest", "=", "dest", ...
LLVM
ARM
CPP
stmt_completion
CPU
26,850
[ ",", "Address", ",", "Decoder", ")", ")", ")", "return", "MCDisassembler", "::", "Fail", ";" ]
[ "unsigned", "Rm", "=", "fieldFromInstruction", "(", "Insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "if", "(", "Rn", "==", "ARM", "::", "SP", ")", "S", "=", "MCDisassembler", "::", "SoftFail", ";", "if", "(", "!", "Check", "(", "S", ",", "Decod...
LLVM
AMDGPU
TD
stmt_completion
GPU
26,851
[ "<NUM_LIT>", ")", ">", ";" ]
[ "def", ":", "EGPat", "<", "(", "i32", ":", "$", "dst_gpr", "(", "vtx_id1_az_extloadi8", "ADDRVTX_READ", ":", "$", "src_gpr", ")", ")", ",", "(", "VTX_READ_8_eg", "MEMxi", ":", "$", "src_gpr", "," ]
GCC
sh
MD
next_suggestion
CPU
26,852
[ "(", "match_test", "<STR_LIT>", ")", ")", ")", ")", ")", ")" ]
[ "(", "match_test", "<STR_LIT>", ")", "(", "ior", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
PIC16
CPP
next_suggestion
MPU
26,853
[ "}" ]
[ "case", "dwarf", "::", "DW_TAG_pointer_type", ":", "TypeNo", "=", "TypeNo", "<<", "<STR_LIT>", "::", "<STR_LIT>", ";", "TypeNo", "=", "TypeNo", "|", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "default", ":", "TypeNo", "=", "TypeNo", "<<", "<STR_LIT>"...
GCC
arm
CPP
program_repair
CPU
26,854
[ "<FIXS>", "rtx_insn", "*", "this_insn", "=", "start_insn", ";", "rtx", "label", "=", "<NUM_LIT>", ";", "<FIXE>" ]
[ "int", "fail", "=", "FALSE", ",", "succeed", "=", "FALSE", ";", "int", "then_not_else", "=", "TRUE", ";", "<BUGS>", "rtx", "this_insn", "=", "start_insn", ",", "label", "=", "<NUM_LIT>", ";", "<BUGE>", "if", "(", "reverse", ")" ]
LLVM
PowerPC
TD
program_repair
CPU
26,855
[ "<FIXS>", "def", "MODSD", ":", "XForm_8", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "g8rc", ":", "$", "RST", ")", ",", "(", "ins", "g8rc", ":", "$", "RA", ",", "g8rc", ":", "$", "RB", ")", ",", "<STR_LIT>", ",", "IIC_IntDivW", ",", "[", "(...
[ "}", "def", "ADDPCIS", ":", "DXForm", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "g8rc", ":", "$", "RT", ")", ",", "(", "ins", "i32imm", ":", "$", "D", ")", ",", "<STR_LIT>", ",", "IIC_BrB", ",", "[", "]", ">", ",", "isPPC64", ";", "<BUGS>"...
LLVM
ARM
TD
program_repair
CPU
26,856
[ "<FIXS>", "Requires", "[", "IsThumb2", ",", "HasDSP", ",", "UseMulOps", "]", ">", "{", "<FIXE>" ]
[ "(", "outs", "rGPR", ":", "$", "Rd", ")", ",", "(", "ins", "rGPR", ":", "$", "Rn", ",", "rGPR", ":", "$", "Rm", ",", "rGPR", ":", "$", "Ra", ")", ",", "IIC_iMAC32", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "(", "set", "rGPR", ":", "$", ...
LLVM
HSAIL
TD
stmt_completion
Virtual ISA
26,857
[ ",", "U32Op", ",", "B64Op", ",", "B1Op", "]", ">", ";" ]
[ "def", "Inst_B64_B64_U32_B64_B1", ":", "HSAILProfile", "<", "[", "B64Op", ",", "B64Op" ]
LLVM
AArch64
CPP
next_suggestion
CPU
26,858
[ "return", "!", "(", "MFI", ".", "hasCalls", "(", ")", "||", "hasFP", "(", "MF", ")", "||", "NumBytes", ">", "<NUM_LIT>", ")", ";" ]
[ "bool", "AArch64FrameLowering", "::", "canUseRedZone", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "if", "(", "!", "EnableRedZone", ")", "return", "false", ";", "if", "(", "MF", ".", "getFunction", "(", ")", ".", "hasFnAttribute", "(", "...
GCC
rs6000
CPP
code_generation
CPU
26,859
[ "static", "inline", "tree", "rs6000_builtin_type", "(", "int", "id", ")", "{", "tree", "t", ";", "t", "=", "rs6000_builtin_types", "[", "id", "<", "<NUM_LIT>", "?", "~", "id", ":", "id", "]", ";", "return", "id", "<", "<NUM_LIT>", "?", "build_pointer_typ...
[ "Convert", "a", "type", "stored", "into", "a", "struct", "altivec_builtin_types", "as", "ID", ",", "into", "a", "tree", ".", "The", "types", "are", "in", "rs6000_builtin_types", ":", "negative", "values", "create", "a", "pointer", "type", "for", "the", "type...
LLVM
Mips
CPP
stmt_completion
CPU
26,860
[ "Mips", "::", "SWC1", ")", "||", "(", "Opc", "==", "Mips", "::", "SDC1", ")", "||", "(", "Opc", "==", "Mips", "::", "SDC164", ")", ")", "{" ]
[ "if", "(", "(", "Opc", "==", "Mips", "::", "SW", ")", "||", "(", "Opc", "==", "Mips", "::", "SD", ")", "||", "(", "Opc", "==" ]
LLVM
ARM64
TD
stmt_completion
CPU
26,861
[ ",", "FPR64", ",", "asm", ">", "{" ]
[ "def", "XDr", ":", "BaseUnscaledConversion", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "GPR64" ]
GCC
i386
CPP
next_suggestion
CPU
26,862
[ "}" ]
[ "static", "void", "ix86_emit_move_max", "(", "rtx", "dst", ",", "rtx", "src", ")", "{", "ix86_emit_cmove", "(", "dst", ",", "src", ",", "LTU", ",", "dst", ",", "src", ")", ";" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
26,863
[ ":" ]
[ "if", "(", "!", "RegisterMatches", "(", "Register", ",", "Register1", ",", "Register2", ")", ")", "continue", ";", "if", "(", "!", "HexagonMCInstrInfo", "::", "isPredicated", "(", "MCII", ",", "Inst", ")", ")", "break", ";", "assert", "(", "HexagonMCInstrI...
LLVM
AMDGPU
CPP
stmt_completion
GPU
26,864
[ ",", "VT", ")", ";" ]
[ "EVT", "NarrowedVT", "=", "EVT", "::", "getVectorVT", "(", "*", "DAG", ".", "getContext", "(", ")", ",", "MemVT", ".", "getVectorElementType", "(", ")", ",", "VT", ".", "getVectorNumElements", "(", ")", ")", ";", "Val", "=", "DAG", ".", "getNode", "(",...
GCC
i386
CPP
stmt_completion
CPU
26,865
[ "mmask8", "_", "_", "U", ",", "void", "const", "*", "_", "_", "P", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_maskz_load_epi32", "(", "_", "_" ]
LLVM
AArch64
CPP
code_generation
CPU
26,866
[ "bool", "AArch64FrameLowering", "::", "restoreCalleeSavedRegisters", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MI", ",", "std", "::", "vector", "<", "CalleeSavedInfo", ">", "&", "CSI", ",", "const", "TargetRegisterInfo", "*",...
[ "restoreCalleeSavedRegisters", "-", "Issues", "instruction", "(", "s", ")", "to", "restore", "all", "callee", "saved", "registers", "and", "returns", "true", "if", "it", "is", "n't", "possible", "/", "profitable", "to", "do", "so", "by", "issuing", "a", "ser...
LLVM
Hexagon
TD
next_suggestion
DSP
26,867
[ "}" ]
[ "class", "Enc_6baed4", ":", "OpcodeHexagon", "{", "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Pv4", ";", "let...
GCC
arm
CPP
code_generation
CPU
26,868
[ "bool", "arm_rtx_shift_left_p", "(", "rtx", "x", ")", "{", "enum", "rtx_code", "code", "=", "GET_CODE", "(", "x", ")", ";", "if", "(", "code", "==", "MULT", "&&", "CONST_INT_P", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ")", "&&", "exact_log2", "...
[ "Return", "TRUE", "if", "X", "is", "either", "an", "arithmetic", "shift", "left", ",", "or", "is", "a", "multiplication", "by", "a", "power", "of", "two", "." ]
LLVM
Patmos
CPP
next_suggestion
VLIW
26,869
[ "}" ]
[ "PatmosOperand", "*", "Op", "=", "new", "PatmosOperand", "(", "Immediate", ")", ";", "Op", "->", "Imm", ".", "Val", "=", "MCConstantExpr", "::", "Create", "(", "value", ",", "Ctx", ")", ";", "Op", "->", "StartLoc", "=", "S", ";", "Op", "->", "EndLoc"...
GCC
m32c
CPP
stmt_completion
MPU
26,870
[ ";" ]
[ "int", "m32c_legitimize_reload_address", "(", "rtx", "*", "x", ",", "enum", "machine_mode", "mode", ",", "int", "opnum", ",", "int", "type", ",", "int", "ind_levels", "ATTRIBUTE_UNUSED", ")", "{", "fprintf", "(", "stderr", ",", "<STR_LIT>", "\\nm32c_legitimize_r...
LLVM
AMDGPU
CPP
stmt_completion
GPU
26,871
[ "+", "<NUM_LIT>", ",", "MCOI", "::", "OperandConstraint", "::", "TIED_TO", ")", "==", "-", "<NUM_LIT>", ";" ]
[ "return", "Desc", ".", "OpInfo", "[", "OpNum", "]", ".", "OperandType", "==", "AMDGPU", "::", "OPERAND_INPUT_MODS", "&&", "Desc", ".", "NumOperands", ">", "(", "OpNum", "+", "<NUM_LIT>", ")", "&&", "Desc", ".", "OpInfo", "[", "OpNum", "+", "<NUM_LIT>", "...
LLVM
R600
CPP
stmt_completion
GPU
26,872
[ ";" ]
[ "FunctionPass", "*", "llvm", "::", "createAMDGPUCFGStructurizerPass", "(", "TargetMachine", "&", "tm", ")", "{", "return", "new", "AMDGPUCFGStructurizer", "(", "tm", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
26,873
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A4_modwrapu", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_779080bf", ",", "TypeALU64", ">", ",", "Enc_5ab2be...
GCC
i386
CPP
stmt_completion
CPU
26,874
[ "_", "index", ",", "mask", ",", "_", "_", "scale", ")", ";" ]
[ "_", "_", "m256i", "v1_old", "=", "_", "mm256_undefined_si256", "(", ")", ";", "_", "_", "mmask8", "mask", "=", "<NUM_LIT>", ";", "return", "(", "_", "_", "m256i", ")", "_", "_", "builtin_ia32_gatherdiv16si", "(", "(", "_", "_", "v8si", ")", "v1_old", ...
GCC
i386
CPP
stmt_completion
CPU
26,875
[ ")", "_", "_", "B", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m64", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_min_pu8", "(", "_", "_", "m64", "_", "_", "A", ",", "_...
LLVM
X86
CPP
program_repair
CPU
26,876
[ "<FIXS>", "{", "ISD", "::", "CTLZ", ",", "MVT", "::", "v4i64", ",", "{", "<NUM_LIT>", "}", "}", ",", "<FIXE>", "<FIXS>", "{", "ISD", "::", "CTLZ", ",", "MVT", "::", "v8i32", ",", "{", "<NUM_LIT>", "}", "}", ",", "<FIXE>", "<FIXS>", "{", "ISD", ":...
[ "{", "ISD", "::", "BSWAP", ",", "MVT", "::", "v8i32", ",", "{", "<NUM_LIT>", "}", "}", ",", "{", "ISD", "::", "BSWAP", ",", "MVT", "::", "v16i16", ",", "{", "<NUM_LIT>", "}", "}", ",", "{", "ISD", "::", "CTLZ", ",", "MVT", "::", "v2i64", ",", ...
GCC
spu
MD
next_suggestion
MPU
26,877
[ "<STR_LIT>" ]
[ "(", "neg", ":", "VDF", "(", "fma", ":", "VDF", "(", "match_operand", ":", "VDF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VDF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VDF", "<NUM_LIT>", "<STR_L...
LLVM
AArch64
CPP
next_suggestion
CPU
26,878
[ "case", "Intrinsic", "::", "experimental_patchpoint_i64", ":" ]
[ "if", "(", "Idx", "==", "<NUM_LIT>", ")", "{", "int", "NumConstants", "=", "(", "BitSize", "+", "<NUM_LIT>", ")", "/", "<NUM_LIT>", ";", "InstructionCost", "Cost", "=", "AArch64TTIImpl", "::", "getIntImmCost", "(", "Imm", ",", "Ty", ",", "CostKind", ")", ...
LLVM
AArch64
TD
next_suggestion
CPU
26,879
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "shift", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}",...
LLVM
R600
CPP
code_generation
GPU
26,880
[ "bool", "R600InstrInfo", "::", "fitsConstReadLimitations", "(", "const", "std", "::", "vector", "<", "unsigned", ">", "&", "Consts", ")", "const", "{", "assert", "(", "Consts", ".", "size", "(", ")", "<=", "<NUM_LIT>", "&&", "<STR_LIT>", "Too many operands in ...
[ "Same", "but", "using", "const", "index", "set", "instead", "of", "MI", "set", "." ]
GCC
i386
CPP
next_suggestion
CPU
26,881
[ "else", "return", "cost", "->", "divide", "[", "MODE_INDEX", "(", "mode", ")", "]", ";" ]
[ "static", "int", "ix86_division_cost", "(", "const", "struct", "processor_costs", "*", "cost", ",", "enum", "machine_mode", "mode", ")", "{", "machine_mode", "inner_mode", "=", "mode", ";", "if", "(", "VECTOR_MODE_P", "(", "mode", ")", ")", "inner_mode", "=", ...
LLVM
AArch64
CPP
stmt_completion
CPU
26,882
[ ":" ]
[ "MachineSDNode", "*", "CmpSwap", "=", "DAG", ".", "getMachineNode", "(", "Opcode", ",", "SDLoc", "(", "N", ")", ",", "DAG", ".", "getVTList", "(", "MVT", "::", "Untyped", ",", "MVT", "::", "Other", ")", ",", "Ops", ")", ";", "DAG", ".", "setNodeMemRe...
LLVM
Tile64
TD
stmt_completion
VLIW
26,883
[ "]", ">", ";" ]
[ "def", "true", ":", "PatLeaf", "<", "(", "imm", ")", ",", "[", "{", "return", "N", "-", ">", "getZExtValue", "(", ")", ">", "<NUM_LIT>", ";", "}" ]
LLVM
AArch64
TD
next_suggestion
CPU
26,884
[ "let", "ElementSize", "=", "zprty", ".", "ElementSize", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Zm", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sz8_64", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>",...
LLVM
PIC16
CPP
next_suggestion
MPU
26,885
[ "}" ]
[ "if", "(", "I", "==", "MBB", ".", "begin", "(", ")", ")", "return", "true", ";", "--", "I", ";", "if", "(", "I", "->", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", "&&", "AllowModify", ")", "{", "if", "(", "MBB", ".", "isLayoutSuc...
LLVM
SystemZ
CPP
stmt_completion
CPU
26,886
[ "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getImm", "(", ")", ")", ";" ]
[ "else", "return", "MCInstBuilder", "(", "Opcode", ")", ".", "addReg", "(", "<STR_LIT>", "::", "<STR_LIT>", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ")", ")", ".", "addReg", "(", "<STR_LIT>", "::", "<STR_LIT>", "(", ...
LLVM
ARM
TD
next_suggestion
CPU
26,887
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "imm", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "="...
LLVM
AArch64
CPP
next_suggestion
CPU
26,888
[ "}", "else", "if", "(", "(", "(", "HeadCmp", "==", "<STR_LIT>", "::", "<STR_LIT>", "&&", "TrueCmp", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "||", "(", "HeadCmp", "==", "<STR_LIT>", "::", "<STR_LIT>", "&&", "TrueCmp", "==", "<STR_LIT>", "::", "<STR_LIT>"...
[ "}", "if", "(", "!", "TBB", "||", "TBB", "==", "HBB", ")", "{", "continue", ";", "}", "SmallVector", "<", "MachineOperand", ",", "<NUM_LIT>", ">", "TrueCond", ";", "MachineBasicBlock", "*", "TBB_TBB", "=", "nullptr", ",", "*", "TBB_FBB", "=", "nullptr", ...
LLVM
AArch64
TD
stmt_completion
CPU
26,889
[ "i1", ">", "]", ">", ";" ]
[ "def", "SDT_AArch64DUP_PRED", ":", "SDTypeProfile", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "[", "SDTCisVec", "<", "<NUM_LIT>", ">", ",", "SDTCisSameAs", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ",", "SDTCisVec", "<", "<NUM_LIT>", ">", ",", "SDTCVecEltisVT", ...
GCC
aarch64
MD
stmt_completion
CPU
26,890
[ "<STR_LIT>", ")", "]" ]
[ "{", "case", "<NUM_LIT>", ":", "return", "<STR_LIT>", "case", "<NUM_LIT>", ":", "return", "aarch64_output_simd_mov_immediate", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<", "bitsize", ">", ",", "AARCH64_CHECK_BIC", ")", "default", ":", "gcc_unreachable", "(", ...
LLVM
ARM
CPP
stmt_completion
CPU
26,891
[ "CreateImm", "(", "flags", ")", ")", ";" ]
[ "Inst", ".", "addOperand", "(", "MCOperand", "::", "CreateImm", "(", "imod", ")", ")", ";", "Inst", ".", "addOperand", "(", "MCOperand", "::" ]
LLVM
Mips
CPP
code_generation
CPU
26,892
[ "const", "MCPhysReg", "*", "MipsRegisterInfo", "::", "getCalleeSavedRegs", "(", "const", "MachineFunction", "*", "MF", ")", "const", "{", "const", "MipsSubtarget", "&", "Subtarget", "=", "MF", "->", "getSubtarget", "<", "MipsSubtarget", ">", "(", ")", ";", "co...
[ "Code", "Generation", "virtual", "methods", "..." ]
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
26,893
[ "Comma", ")", ")", "break", ";" ]
[ "}", "else", "if", "(", "DirectiveID", ".", "getString", "(", ")", "==", "<STR_LIT>", ".param", "<STR_LIT>", "||", "DirectiveID", ".", "getString", "(", ")", "==", "<STR_LIT>", ".local", "<STR_LIT>", ")", "{", "std", "::", "vector", "<", "MVT", ">", "Par...
GCC
i386
CPP
next_suggestion
CPU
26,894
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_undefined_epi32", "(", "void", ")", "{", "_", "_", "m...
LLVM
AArch64
TD
next_suggestion
CPU
26,895
[ "let", "DiagnosticType", "=", "<STR_LIT>", ";" ]
[ "def", "MovImm32ShifterOperand", ":", "AsmOperandClass", "{", "let", "SuperClasses", "=", "[", "ShifterOperand", "]", ";", "let", "Name", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
26,896
[ "const", "ArgDescriptor", "*", "IncomingArgY", "=", "std", "::", "get", "<", "<NUM_LIT>", ">", "(", "CallerArgInfo", ".", "getPreloadedValue", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ";" ]
[ "const", "SDLoc", "&", "DL", "=", "CLI", ".", "DL", ";", "const", "SIRegisterInfo", "*", "TRI", "=", "Subtarget", "->", "getRegisterInfo", "(", ")", ";", "const", "AMDGPUFunctionArgInfo", "&", "CallerArgInfo", "=", "Info", ".", "getArgInfo", "(", ")", ";",...
LLVM
ARM
CPP
next_suggestion
CPU
26,897
[ "return", "SDValue", "(", ")", ";" ]
[ "ConstantSDNode", "*", "MaskC", "=", "dyn_cast", "<", "ConstantSDNode", ">", "(", "MaskOp", ")", ";", "if", "(", "!", "MaskC", ")", "return", "SDValue", "(", ")", ";", "unsigned", "Mask", "=", "MaskC", "->", "getZExtValue", "(", ")", ";", "if", "(", ...
GCC
xtensa
MD
next_suggestion
MPU
26,898
[ "(", "const_string", "<STR_LIT>", ")", ")" ]
[ "(", "define_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
26,899
[ "(", ")", "<<", "<STR_LIT>", "$pb\\\":", "<STR_LIT>", ";" ]
[ "O", "<<", "<STR_LIT>", "\\\"L", "<STR_LIT>", "<<", "getFunctionNumber" ]