Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | i386 | MD | stmt_completion | CPU | 26,900 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr... |
LLVM | ARM64 | TD | next_suggestion | CPU | 26,901 | [
"let",
"Name",
"=",
"<STR_LIT>",
";"
] | [
"def",
"LogicalVecShifterOperand",
":",
"AsmOperandClass",
"{",
"let",
"SuperClasses",
"=",
"[",
"ShifterOperand",
"]",
";"
] |
GCC | loongarch | CPP | stmt_completion | CPU | 26,902 | [
"int",
")",
"_",
"<NUM_LIT>",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"void",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"_",
"iocsrwr_w",
"(",
"unsigned",
"int",
"_",
"<NUM_LIT>",
",",
"unsigne... |
LLVM | Mips | CPP | next_suggestion | CPU | 26,903 | [
"}"
] | [
"bool",
"MipsTargetLowering",
"::",
"shouldFoldShiftPairToMask",
"(",
"const",
"SDNode",
"*",
"N",
",",
"CombineLevel",
"Level",
")",
"const",
"{",
"if",
"(",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getValueType",
"(",
")",
".",
"isVector",
"("... |
GCC | i386 | MD | stmt_completion | CPU | 26,904 | [
")",
"]"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>"
] |
LLVM | PowerPC | TD | stmt_completion | CPU | 26,905 | [
"<STR_LIT>",
";"
] | [
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"dispSPE4",
":",
"$",
"imm",
",",
"ptr_rc_nor0",
":",
"$",
"reg",
")",
";",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"DecoderMethod",
"="
] |
GCC | arm | CPP | next_suggestion | CPU | 26,906 | [
"}"
] | [
"_",
"_",
"rv",
".",
"val",
"[",
"<NUM_LIT>",
"]",
"=",
"_",
"_",
"builtin_shuffle",
"(",
"_",
"_",
"a",
",",
"_",
"_",
"b",
",",
"(",
"uint8x16_t",
")",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",... |
LLVM | SystemZ | TD | stmt_completion | CPU | 26,907 | [
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"field",
"bits",
"<",
"<NUM_LIT>",
">",
"Inst",
";",
"field",
"bits",
"<",
"<NUM_LIT>",
">",
"SoftFail",
"=",
"<NUM_LIT>",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"V1",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"I2",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"I3",
"... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 26,908 | [
"return",
"MatchOperand_NoMatch",
";"
] | [
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
",",
"e",
"=",
"Operands",
".",
"size",
"(",
")",
";",
"i",
"!=",
"e",
";",
"++",
"i",
")",
"{",
"AMDGPUOperand",
"&",
"Op",
"=",
"(",
"(",
"AMDGPUOperand",
"&",
")",
"*",
"Operands",
"[",
"i",
"]"... |
LLVM | TPC | CPP | stmt_completion | Virtual ISA | 26,909 | [
"MCInstD",
")",
"{"
] | [
"inline",
"unsigned",
"getImmEnd",
"(",
"const",
"MCInstrDesc",
"&"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 26,910 | [
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A4_vrminuw",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rxx32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rxx32in",
",",
"DoubleRegs",
":",
"$",
"Rss32",
",",
"IntRegs",
":",
"$",
"Ru32",
")",
",",
"<STR_LIT>",
",",
"tc_5b5... |
LLVM | Hexagon | TD | next_suggestion | DSP | 26,911 | [
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewVal... |
LLVM | AArch64 | TD | next_suggestion | CPU | 26,912 | [
"}"
] | [
"def",
"imm0_1",
":",
"Operand",
"<",
"i64",
">",
",",
"ImmLeaf",
"<",
"i64",
",",
"[",
"{",
"return",
"(",
"(",
"uint64_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>",
";",
"}",
"]",
">",
"{",
"let",
"ParserMatchClass",
"=",
"Imm0_1Operand",
";"
] |
GCC | microblaze | CPP | next_suggestion | MPU | 26,913 | [
"result",
"=",
"(",
"TARGET_PIC_DATA_TEXT_REL",
"&&",
"isFunc",
")",
"?",
"gen_rtx_PLUS",
"(",
"Pmode",
",",
"gen_raw_REG",
"(",
"Pmode",
",",
"get_base_reg",
"(",
"op",
")",
")",
",",
"result",
")",
":",
"gen_rtx_PLUS",
"(",
"Pmode",
",",
"pic_offset_table_... | [
"bool",
"isFunc",
"=",
"(",
"GET_CODE",
"(",
"op",
")",
"==",
"SYMBOL_REF",
"&&",
"(",
"SYMBOL_REF_FLAGS",
"(",
"op",
")",
"&",
"SYMBOL_FLAG_FUNCTION",
")",
")",
";",
"result",
"=",
"(",
"!",
"TARGET_PIC_DATA_TEXT_REL",
")",
"?",
"gen_rtx_UNSPEC",
"(",
"Pm... |
LLVM | Hexagon | TD | next_suggestion | DSP | 26,914 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"BaseRegOffset",
";"... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 26,915 | [
"return",
"true",
";"
] | [
"if",
"(",
"PPC",
"::",
"CR2",
"<=",
"Reg",
"&&",
"Reg",
"<=",
"PPC",
"::",
"CR4",
")",
"{",
"FrameIdx",
"=",
"MF",
".",
"getInfo",
"<",
"PPCFunctionInfo",
">",
"(",
")",
"->",
"getCRSpillFrameIndex",
"(",
")",
";"
] |
LLVM | ARM | CPP | program_repair | CPU | 26,916 | [
"<FIXS>",
"{",
"<STR_LIT>",
"fixup_arm_pcrel_10",
"<STR_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"MCFixupKindInfo",
"::",
"FKF_IsPCRel",
"}",
",",
"<FIXE>",
"<FIXS>",
"MCFixupKindInfo",
"::",
"FKF_IsPCRel",
"|",
"MCFixupKindInfo",
"::",
"FKF_IsAlignedDownTo32Bits... | [
"MCFixupKindInfo",
"::",
"FKF_IsPCRel",
"|",
"MCFixupKindInfo",
"::",
"FKF_IsAlignedDownTo32Bits",
"}",
",",
"{",
"<STR_LIT>",
"fixup_arm_pcrel_10_unscaled",
"<STR_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"MCFixupKindInfo",
"::",
"FKF_IsPCRel",
"}",
",",
"<BUGS>"... |
GCC | i386 | MD | program_repair | CPU | 26,917 | [
"<FIXS>",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<FIXE>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"V8HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"vec_concat",
":",
"V8HI",
"(",
"unspec",
":",
"V4HI",
"[",
"(",
"match_operand",
":",
"V4SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"... |
GCC | sh | CPP | next_suggestion | CPU | 26,918 | [
"else",
"x",
"=",
"NULL_RTX",
";"
] | [
"static",
"rtx",
"sh_allocate_initial_value",
"(",
"rtx",
"hard_reg",
")",
"{",
"rtx",
"x",
";",
"if",
"(",
"REGNO",
"(",
"hard_reg",
")",
"==",
"(",
"TARGET_SHMEDIA",
"?",
"PR_MEDIA_REG",
":",
"PR_REG",
")",
")",
"{",
"if",
"(",
"current_function_is_leaf",
... |
GCC | i386 | CPP | stmt_completion | CPU | 26,919 | [
"*",
"_",
"_",
"P",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_stream_load_si512",
"(",
"void"
] |
LLVM | Mips | TD | stmt_completion | CPU | 26,920 | [
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
",",
"SDTCisSameAs",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
"]",
">",
";"
] | [
"def",
"SDT_ILV",
":",
"SDTypeProfile",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"[",
"SDTCisInt",
"<",
"<NUM_LIT>",
">",
",",
"SDTCisVec",
"<",
"<NUM_LIT>",
">",
",",
"SDTCisSameAs",
"<"
] |
LLVM | AArch64 | TD | program_repair | CPU | 26,921 | [
"<FIXS>",
"!",
"strconcat",
"(",
"asmop",
",",
"<STR_LIT>",
")",
",",
"<FIXE>",
"<FIXS>",
"!",
"strconcat",
"(",
"asmop",
",",
"<STR_LIT>",
")",
",",
"<FIXE>",
"<FIXS>",
"!",
"strconcat",
"(",
"asmop",
",",
"<STR_LIT>",
")",
",",
"<FIXE>"
] | [
"string",
"asmop",
">",
"{",
"def",
"ss",
":",
"NeonI_Scalar2SameMisc",
"u",
",",
"{",
"size_high",
",",
"<NUM_LIT>",
"}",
",",
"opcode",
",",
"(",
"outs",
"FPR32",
":",
"$",
"Rd",
")",
",",
"(",
"ins",
"FPR32",
":",
"$",
"Rn",
")",
",",
"<BUGS>",
... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 26,922 | [
"}"
] | [
"unsigned",
"HexagonInstrInfo",
"::",
"getInstrLatency",
"(",
"const",
"InstrItineraryData",
"*",
"ItinData",
",",
"const",
"MachineInstr",
"&",
"MI",
",",
"unsigned",
"*",
"PredCost",
")",
"const",
"{",
"return",
"getInstrTimingClassLatency",
"(",
"ItinData",
",",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 26,923 | [
"}"
] | [
"for",
"(",
"int",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"!=",
"NumDomains",
";",
"++",
"i",
")",
"{",
"if",
"(",
"C",
".",
"isLegal",
"(",
"(",
"RegDomain",
")",
"i",
")",
")",
"{",
"InstrConverterBase",
"*",
"IC",
"=",
"Converters",
".",
"lookup",
"... |
LLVM | TOY | CPP | code_generation | CPU | 26,924 | [
"void",
"TOYMCCodeEmitter",
"::",
"encodeInstruction",
"(",
"const",
"MCInst",
"&",
"MI",
",",
"raw_ostream",
"&",
"OS",
",",
"SmallVectorImpl",
"<",
"MCFixup",
">",
"&",
"Fixups",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
")",
"const",
"{",
"const",
"MCI... | [
"Encode",
"the",
"given",
"Inst",
"to",
"bytes",
"and",
"append",
"to",
"CB",
"."
] |
GCC | arm | MD | next_suggestion | CPU | 26,925 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"VMMX",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"VMMX",
"[",
"(",
"match_operand",
":",
"VMMX",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_WABS",
")",
")",
"]",
"<STR_LIT>",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 26,926 | [
"return",
"true",
";"
] | [
"if",
"(",
"C",
"->",
"getType",
"(",
")",
"->",
"getScalarSizeInBits",
"(",
")",
"<=",
"<NUM_LIT>",
")",
"return",
"true",
";",
"if",
"(",
"isKnownToBeAPowerOfTwo",
"(",
"C",
",",
"*",
"DL",
",",
"true",
",",
"<NUM_LIT>",
",",
"AC",
",",
"&",
"I",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 26,927 | [
"if",
"(",
"Src",
".",
"first",
"<",
"<NUM_LIT>",
")",
"continue",
";"
] | [
"if",
"(",
"ConstCount",
">",
"<NUM_LIT>",
")",
"return",
"false",
";",
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
",",
"e",
"=",
"TransOps",
".",
"size",
"(",
")",
";",
"i",
"<",
"e",
";",
"++",
"i",
")",
"{",
"const",
"std",
"::",
"pair",
... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 26,928 | [
"VK_PPC_GOT_TPREL",
":"
] | [
"break",
";",
"case",
"MCSymbolRefExpr",
"::",
"VK_PPC_TOC_HI",
":",
"Type",
"=",
"ELF",
"::",
"R_PPC64_TOC16_HI",
";",
"break",
";",
"case",
"MCSymbolRefExpr",
"::",
"VK_PPC_TOC_HA",
":",
"Type",
"=",
"ELF",
"::",
"R_PPC64_TOC16_HA",
";",
"break",
";",
"case"... |
GCC | i386 | CPP | stmt_completion | CPU | 26,929 | [
"W",
",",
"(",
"_",
"_",
"mmask16",
")",
"_",
"_",
"U",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m512",
")",
"_",
"_",
"builtin_ia32_reduceps512_mask",
"(",
"(",
"_",
"_",
"v16sf",
")",
"_",
"_",
"A",
",",
"_",
"_",
"B",
",",
"(",
"_",
"_",
"v16sf",
")",
"_",
"_"
] |
GCC | rs6000 | CPP | next_suggestion | CPU | 26,930 | [
"}"
] | [
"static",
"void",
"rs6000_function_arg_advance",
"(",
"cumulative_args_t",
"cum",
",",
"machine_mode",
"mode",
",",
"const_tree",
"type",
",",
"bool",
"named",
")",
"{",
"rs6000_function_arg_advance_1",
"(",
"get_cumulative_args",
"(",
"cum",
")",
",",
"mode",
",",
... |
LLVM | ARM64 | TD | next_suggestion | CPU | 26,931 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"imm",
";"
] | [
"class",
"HintI",
"<",
"string",
"mnemonic",
">",
":",
"SimpleSystemI",
"<",
"<NUM_LIT>",
",",
"(",
"ins",
"imm0_127",
":",
"$",
"imm",
")",
",",
"mnemonic",
"#",
"<STR_LIT>",
",",
"<STR_LIT>",
">",
",",
"Sched",
"<",
"[",
"WriteHint",
"]",
">",
"{",
... |
LLVM | SystemZ | CPP | next_suggestion | CPU | 26,932 | [
"}"
] | [
"if",
"(",
"Imm",
".",
"getBitWidth",
"(",
")",
"<=",
"<NUM_LIT>",
")",
"{",
"if",
"(",
"isInt",
"<",
"<NUM_LIT>",
">",
"(",
"Imm",
".",
"getSExtValue",
"(",
")",
")",
")",
"return",
"TTI",
"::",
"TCC_Basic",
";",
"if",
"(",
"isUInt",
"<",
"<NUM_LI... |
LLVM | WDC65816 | TD | stmt_completion | MPU | 26,933 | [
">",
";"
] | [
"def",
"dpI16_66",
":",
"WDCDpReg",
"<",
"<STR_LIT>",
",",
"<NUM_LIT>"
] |
LLVM | ARM64 | TD | stmt_completion | CPU | 26,934 | [
"vaddr",
")",
",",
"[",
"]",
">",
";"
] | [
"def",
"v1d",
":",
"BaseSIMDLdSt",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"opcode",
",",
"<NUM_LIT>",
",",
"asm",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"!",
"cast",
"<",
"RegisterOperand",
">",
"(",
"veclist",
"#",
"<STR_LIT>",
")",
":",
"$",
"Vt... |
GCC | rs6000 | CPP | next_suggestion | CPU | 26,935 | [
"tree",
"innerptrtype",
"=",
"build_pointer_type",
"(",
"arg1_inner_type",
")",
";"
] | [
"call",
"=",
"rs6000_builtin_decls",
"[",
"RS6000_BIF_VEC_EXT_V8HI",
"]",
";",
"break",
";",
"case",
"E_V16QImode",
":",
"call",
"=",
"rs6000_builtin_decls",
"[",
"RS6000_BIF_VEC_EXT_V16QI",
"]",
";",
"break",
";",
"default",
":",
"break",
";",
"}",
"}",
"if",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 26,936 | [
"return",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"DL",
",",
"VT",
",",
"LHS",
")",
";"
] | [
"assert",
"(",
"VT",
"==",
"MVT",
"::",
"i32",
"&&",
"<STR_LIT>",
"Unexpected result type",
"<STR_LIT>",
")",
";",
"APInt",
"Imm",
"(",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";",
"for",
"(",
"unsigned",
"Idx",
"=",
"<NUM_LIT>",
",",
"e",
"=",
"Src",
".",
... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 26,937 | [
"case",
"Hexagon",
"::",
"Sched",
"::",
"tc_c57d9f39",
":"
] | [
"case",
"Hexagon",
"::",
"Sched",
"::",
"tc_5b347363",
":",
"case",
"Hexagon",
"::",
"Sched",
"::",
"tc_5da50c4b",
":",
"case",
"Hexagon",
"::",
"Sched",
"::",
"tc_60e324ff",
":",
"case",
"Hexagon",
"::",
"Sched",
"::",
"tc_651cbe02",
":",
"case",
"Hexagon",... |
LLVM | Mips | CPP | stmt_completion | CPU | 26,938 | [
",",
"<NUM_LIT>",
")",
")",
"return",
"true",
";"
] | [
"if",
"(",
"selectAddrFrameIndex",
"(",
"Addr",
",",
"Base",
",",
"Offset",
")",
")",
"return",
"true",
";",
"if",
"(",
"selectAddrFrameIndexOffset",
"(",
"Addr",
",",
"Base",
",",
"Offset",
",",
"<NUM_LIT>"
] |
LLVM | MSP430 | CPP | code_generation | MPU | 26,939 | [
"bool",
"MSP430TargetLowering",
"::",
"CanLowerReturn",
"(",
"CallingConv",
"::",
"ID",
"CallConv",
",",
"MachineFunction",
"&",
"MF",
",",
"bool",
"IsVarArg",
",",
"const",
"SmallVectorImpl",
"<",
"ISD",
"::",
"OutputArg",
">",
"&",
"Outs",
",",
"LLVMContext",
... | [
"This",
"hook",
"should",
"be",
"implemented",
"to",
"check",
"whether",
"the",
"return",
"values",
"described",
"by",
"the",
"Outs",
"array",
"can",
"fit",
"into",
"the",
"return",
"registers",
"."
] |
LLVM | ARM | TD | stmt_completion | CPU | 26,940 | [
"]",
">",
";"
] | [
"def",
"VLD3DUPd8Pseudo",
":",
"VLDQQPseudo",
"<",
"IIC_VLD3dup",
">",
",",
"Sched",
"<",
"[",
"WriteVLD2"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 26,941 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | SNES | CPP | stmt_completion | DSP | 26,942 | [
"<STR_LIT>",
";"
] | [
"return",
"<STR_LIT>",
"SNES Assembly Printer"
] |
GCC | nds32 | CPP | code_generation | CPU | 26,943 | [
"bool",
"n13_consumed_by_e1_dep_p",
"(",
"rtx_insn",
"*",
"consumer",
",",
"rtx",
"def_reg",
")",
"{",
"rtx",
"use_rtx",
";",
"switch",
"(",
"get_attr_type",
"(",
"consumer",
")",
")",
"{",
"case",
"TYPE_ALU",
":",
"return",
"n13_alu_e1_insn_dep_reg_p",
"(",
"... | [
"Check",
"the",
"dependency",
"between",
"the",
"producer",
"defining",
"DEF_REG",
"and",
"CONSUMER",
"requiring",
"input",
"operand",
"at",
"E1",
".",
"Because",
"the",
"address",
"generation",
"unti",
"is",
"at",
"E1",
",",
"the",
"address",
"input",
"should... |
GCC | aarch64 | CPP | stmt_completion | CPU | 26,944 | [
"type",
")",
")",
";"
] | [
"tree",
"gimple_folder",
"::",
"load_store_cookie",
"(",
"tree",
"type",
")",
"{",
"return",
"build_int_cst",
"(",
"build_pointer_type",
"(",
"type",
")",
",",
"TYPE_ALIGN",
"("
] |
GCC | v850 | MD | stmt_completion | MPU | 26,945 | [
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"fma",
":",
"SF",
"(",
"match_operand"
] |
LLVM | TriCore | CPP | stmt_completion | MPU | 26,946 | [
"(",
")",
";"
] | [
"errs",
"(",
")",
"<<",
"<STR_LIT>",
"Base.Reg ",
"<STR_LIT>",
";",
"Base",
".",
"Reg",
".",
"getNode",
"(",
")",
"->",
"dump",
"(",
")",
";",
"}",
"else",
"if",
"(",
"BaseType",
"==",
"FrameIndexBase",
")",
"{",
"errs",
"(",
")",
"<<",
"<STR_LIT>",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 26,947 | [
"Decoder",
")",
"{"
] | [
"static",
"DecodeStatus",
"DecodeQQRegisterClass",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"RegNo",
",",
"uint64_t",
"Addr",
",",
"const",
"void",
"*"
] |
GCC | aarch64 | MD | next_suggestion | CPU | 26,948 | [
"if",
"(",
"tmp",
"!",
"=",
"operands",
"[",
"<NUM_LIT>",
"]",
")"
] | [
"<STR_LIT>",
"{",
"rtx",
"tmp",
"=",
"aarch64_load_tp",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 26,949 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Nt",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Mu",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Nt",
";",
"let",
"IClass",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>"... |
GCC | aarch64 | CPP | stmt_completion | CPU | 26,950 | [
"*",
"_",
"_",
"b",
";"
] | [
"return",
"_",
"_",
"a"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 26,951 | [
")"
] | [
"<STR_LIT>",
"(",
"const",
"(",
"symbol_ref",
"<STR_LIT>",
")",
")"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 26,952 | [
"<NUM_LIT>",
")",
")",
";"
] | [
"AMDGPUSubtarget",
"::",
"AMDGPUSubtarget",
"(",
"const",
"Triple",
"&",
"TT",
",",
"StringRef",
"GPU",
",",
"StringRef",
"FS",
",",
"TargetMachine",
"&",
"TM",
")",
":",
"AMDGPUGenSubtargetInfo",
"(",
"TT",
",",
"GPU",
",",
"FS",
")",
",",
"DumpCode",
"("... |
LLVM | DLX | CPP | next_suggestion | CPU | 26,953 | [
"return",
"StringRef",
"(",
"Tok",
".",
"Data",
",",
"Tok",
".",
"Length",
")",
";"
] | [
"StringRef",
"getToken",
"(",
")",
"const",
"{",
"assert",
"(",
"isToken",
"(",
")",
"&&",
"<STR_LIT>",
"Invalid type access!",
"<STR_LIT>",
")",
";"
] |
GCC | mips | MD | next_suggestion | CPU | 26,954 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"clobber",
"(",
"match_operand",
":",
"GPR",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
"{",
"emit_insn",
"(",
"gen_divmod",
"<",
"mode",
">",
"<NUM_LIT>",
"... |
LLVM | Dcpu16 | CPP | stmt_completion | CPU | 26,955 | [
",",
"getPointerTy",
"(",
")",
",",
"Result",
")",
";"
] | [
"const",
"char",
"*",
"Sym",
"=",
"cast",
"<",
"ExternalSymbolSDNode",
">",
"(",
"Op",
")",
"->",
"getSymbol",
"(",
")",
";",
"SDValue",
"Result",
"=",
"DAG",
".",
"getTargetExternalSymbol",
"(",
"Sym",
",",
"getPointerTy",
"(",
")",
")",
";",
"return",
... |
GCC | aarch64 | MD | stmt_completion | CPU | 26,956 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>"
] |
GCC | s390 | CPP | next_suggestion | MPU | 26,957 | [
"}"
] | [
"if",
"(",
"!",
"named",
")",
"return",
";",
"cum",
"->",
"vrs",
"+=",
"<NUM_LIT>",
";",
"}",
"else",
"if",
"(",
"s390_function_arg_float",
"(",
"mode",
",",
"type",
")",
")",
"{",
"cum",
"->",
"fprs",
"+=",
"<NUM_LIT>",
";",
"}",
"else",
"if",
"("... |
GCC | arm | CPP | stmt_completion | CPU | 26,958 | [
"i",
";"
] | [
"union",
"{",
"float32x2x2_t",
"_",
"_",
"i",
";",
"_",
"_",
"builtin_neon_ti",
"_",
"_",
"o",
";",
"}",
"_",
"_",
"rv",
";",
"_",
"_",
"rv",
".",
"_",
"_",
"o",
"=",
"_",
"_",
"builtin_neon_vld2v2sf",
"(",
"(",
"const",
"_",
"_",
"builtin_neon_s... |
GCC | avr | CPP | program_repair | MPU | 26,959 | [
"<FIXS>",
"avr_xload_libgcc_p",
"(",
"machine_mode",
"mode",
")",
"<FIXE>"
] | [
"bool",
"<BUGS>",
"avr_xload_libgcc_p",
"(",
"enum",
"machine_mode",
"mode",
")",
"<BUGE>",
"{",
"int",
"n_bytes",
"=",
"GET_MODE_SIZE",
"(",
"mode",
")",
";"
] |
GCC | rs6000 | MD | next_suggestion | CPU | 26,960 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"use",
"(",
"match_operand",
":",
"PCRELOPT",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 26,961 | [
"}"
] | [
"Changed",
"=",
"true",
";",
"auto",
"InsertPos",
"=",
"MBB",
".",
"begin",
"(",
")",
";",
"if",
"(",
"InsertPos",
"->",
"isEHLabel",
"(",
")",
")",
"++",
"InsertPos",
";",
"Register",
"DstReg",
"=",
"MRI",
".",
"createVirtualRegister",
"(",
"&",
"WebA... |
LLVM | Hexagon | TD | next_suggestion | DSP | 26,962 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
LLVM | VE | CPP | stmt_completion | CPU | 26,963 | [
";"
] | [
"if",
"(",
"CPUName",
".",
"empty",
"(",
")",
")",
"CPUName",
"=",
"<STR_LIT>",
"ve",
"<STR_LIT>",
";",
"ParseSubtargetFeatures",
"(",
"CPUName",
",",
"CPU",
",",
"FS",
")",
";",
"return",
"*",
"this"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 26,964 | [
"}"
] | [
"if",
"(",
"N",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
"!=",
"MVT",
"::",
"i32",
")",
"return",
"SDValue",
"(",
")",
";",
"ConstantSDNode",
"*",
"N1C",
"=",
"dyn_cast",
"<",
"ConstantSDNode",
">",
"(",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
"... |
LLVM | ARM | CPP | stmt_completion | CPU | 26,965 | [
"getReg",
"(",
")",
")",
";"
] | [
"bool",
"ARMBaseInstrInfo",
"::",
"PredicateInstruction",
"(",
"MachineInstr",
"&",
"MI",
",",
"ArrayRef",
"<",
"MachineOperand",
">",
"Pred",
")",
"const",
"{",
"unsigned",
"Opc",
"=",
"MI",
".",
"getOpcode",
"(",
")",
";",
"if",
"(",
"isUncondBranchOpcode",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 26,966 | [
"PrintMethod",
"=",
"<STR_LIT>",
";"
] | [
"return",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>",
")",
";",
"}",
"]",
">",
"{",
"let"
] |
GCC | sparc | MD | program_repair | CPU | 26,967 | [
"<FIXS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<BUGE>",
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
... |
GCC | i386 | MD | program_repair | CPU | 26,968 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"plusminus",
":",
"VI_AVX2",
"(",
"match_operand",
":",
"VI_AVX2",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"VI_AVX2",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 26,969 | [
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
... |
LLVM | SystemZ | CPP | next_suggestion | CPU | 26,970 | [
"Operands",
".",
"push_back",
"(",
"SystemZOperand",
"::",
"createAccessReg",
"(",
"Reg",
".",
"Num",
",",
"Reg",
".",
"StartLoc",
",",
"Reg",
".",
"EndLoc",
")",
")",
";"
] | [
"Register",
"Reg",
";",
"if",
"(",
"parseRegister",
"(",
"Reg",
",",
"RegAccess",
",",
"<NUM_LIT>",
")",
")",
"return",
"MatchOperand_ParseFail",
";"
] |
LLVM | AMDGPU | CPP | program_repair | GPU | 26,971 | [
"<FIXS>",
"OperandInfoTy",
"&",
"Offset",
",",
"OperandInfoTy",
"&",
"Width",
")",
"{",
"<FIXE>"
] | [
"boolAMDGPUAsmParser",
"::",
"parseHwregBody",
"(",
"OperandInfoTy",
"&",
"HwReg",
",",
"<BUGS>",
"int64_t",
"&",
"Offset",
",",
"int64_t",
"&",
"Width",
")",
"{",
"<BUGE>",
"using",
"namespace",
"llvm",
"::",
"AMDGPU",
"::",
"Hwreg",
";",
"if",
"(",
"isToke... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 26,972 | [
"PHINode",
"*",
"const",
"PHI",
"=",
"B",
".",
"CreatePHI",
"(",
"Ty",
",",
"<NUM_LIT>",
")",
";"
] | [
"Mbcnt",
"=",
"B",
".",
"CreateIntCast",
"(",
"Mbcnt",
",",
"Ty",
",",
"false",
")",
";",
"Value",
"*",
"const",
"Identity",
"=",
"B",
".",
"getInt",
"(",
"getIdentityValueForAtomicOp",
"(",
"Op",
",",
"TyBitWidth",
")",
")",
";",
"Value",
"*",
"ExclSc... |
GCC | arm | CPP | stmt_completion | CPU | 26,973 | [
"_",
"b",
")",
"{"
] | [
"vcleq_u32",
"(",
"uint32x4_t",
"_",
"_",
"a",
",",
"uint32x4_t",
"_"
] |
LLVM | SystemZ | CPP | stmt_completion | CPU | 26,974 | [
"=",
"SpillOffsetTable",
"[",
"I",
"]",
".",
"Offset",
";"
] | [
"RegSpillOffsets",
".",
"grow",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"for",
"(",
"unsigned",
"I",
"=",
"<NUM_LIT>",
",",
"E",
"=",
"array_lengthof",
"(",
"SpillOffsetTable",
")",
";",
"I",
"!=",
"E",
";",
"++",
"I",
")",
"RegSpillOffsets",
"[",... |
LLVM | Sparc | CPP | code_generation | CPU | 26,975 | [
"void",
"SparcRegisterInfo",
"::",
"eliminateFrameIndex",
"(",
"MachineBasicBlock",
"::",
"iterator",
"II",
",",
"int",
"SPAdj",
",",
"unsigned",
"FIOperandNum",
",",
"RegScavenger",
"*",
"RS",
")",
"const",
"{",
"assert",
"(",
"SPAdj",
"==",
"<NUM_LIT>",
"&&",
... | [
"This",
"method",
"must",
"be",
"overriden",
"to",
"eliminate",
"abstract",
"frame",
"indices",
"from",
"instructions",
"which",
"may",
"use",
"them",
"."
] |
LLVM | Mips | CPP | code_generation | CPU | 26,976 | [
"void",
"MipsSEFrameLowering",
"::",
"emitEpilogue",
"(",
"MachineFunction",
"&",
"MF",
",",
"MachineBasicBlock",
"&",
"MBB",
")",
"const",
"{",
"MachineBasicBlock",
"::",
"iterator",
"MBBI",
"=",
"MBB",
".",
"getLastNonDebugInstr",
"(",
")",
";",
"MachineFrameInf... | [
"Insert",
"epilog",
"code",
"into",
"the",
"function",
"."
] |
GCC | i386 | MD | stmt_completion | CPU | 26,977 | [
"mode",
")",
")",
")"
] | [
"(",
"unspec",
":",
"V48_AVX512VL",
"[",
"(",
"match_operand",
":",
"V48_AVX512VL",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_MASKLOAD",
")",
"(",
"match_operand",
":",
"V48_AVX512VL",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
... |
GCC | rs6000 | MD | program_repair | CPU | 26,978 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V16QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"if_then_else",
":",
"V16QI",
"(",
"match_operator",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"match_operand",
":",
"V16QI",
"<NUM_LIT>",
"<STR_LIT>",
"<ST... | [
"<STR_LIT>",
"vcondv16qi",
"<STR_LIT>",
"register_operand",
"<STR_LIT>",
"=",
"v",
"<STR_LIT>",
"register_operand",
"<STR_LIT>",
"v",
"<STR_LIT>",
"register_operand",
"<STR_LIT>",
"v",
"<STR_LIT>",
"comparison_operator",
"<STR_LIT>",
"<STR_LIT>",
"register_operand",
"<STR_LIT... |
GCC | i386 | MD | program_repair | CPU | 26,979 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"unspec",
":",
"V8HI",
"[",
"(",
"match_operand",
":",
"V8HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_PHMINPOSUW",
")",
")",
"]",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"... |
LLVM | ARM | CPP | stmt_completion | CPU | 26,980 | [
")",
";"
] | [
"RegisterTargetMachine",
"<",
"ThumbTargetMachine",
">",
"Y",
"(",
"TheThumbTarget",
")",
";",
"RegisterAsmInfoFn",
"A",
"(",
"TheARMTarget",
",",
"createMCAsmInfo",
")",
";",
"RegisterAsmInfoFn",
"B",
"(",
"TheThumbTarget",
",",
"createMCAsmInfo",
")",
";",
"Target... |
LLVM | X86 | CPP | stmt_completion | CPU | 26,981 | [
")",
"{"
] | [
"SDLoc",
"dl",
"(",
"Op",
")",
";",
"SDValue",
"Bias",
"=",
"DAG",
".",
"getConstantFP",
"(",
"BitsToDouble",
"(",
"<NUM_LIT>",
"ULL",
")",
",",
"dl",
",",
"MVT",
"::",
"f64",
")",
";",
"SDValue",
"Load",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::... |
LLVM | ARM64 | TD | next_suggestion | CPU | 26,982 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"class",
"BaseSIMDMixedTwoVector",
"<",
"bit",
"Q",
",",
"bit",
"U",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"size",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
",",
"RegisterOperand",
"inreg",
",",
"RegisterOperand",
"outreg",
",",
"string",
"asm",
",",
"st... |
LLVM | ARM | CPP | stmt_completion | CPU | 26,983 | [
",",
"<NUM_LIT>",
")",
";"
] | [
"DecodeStatus",
"S",
"=",
"MCDisassembler",
"::",
"Success",
";",
"unsigned",
"Rm",
"=",
"fieldFromInstruction",
"(",
"Insn",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";",
"unsigned",
"add",
"=",
"fieldFromInstruction",
"(",
"Insn",
",",
"<NUM_LIT>"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 26,984 | [
"assert",
"(",
"MO",
".",
"isMBB",
"(",
")",
"&&",
"<STR_LIT>",
"MBB operand expected.",
"<STR_LIT>",
")",
";"
] | [
"const",
"MCInstrDesc",
"&",
"NewDesc",
"=",
"TII",
"->",
"get",
"(",
"NewOpc",
")",
";",
"MachineInstrBuilder",
"MIB",
"=",
"BuildMI",
"(",
"MBB",
",",
"Br",
",",
"DL",
",",
"NewDesc",
")",
";",
"for",
"(",
"unsigned",
"I",
"=",
"<NUM_LIT>",
",",
"E... |
LLVM | X86 | CPP | program_repair | CPU | 26,985 | [
"<FIXS>",
"static",
"MachineInstr",
"*",
"FuseTwoAddrInst",
"(",
"unsigned",
"Opcode",
",",
"unsigned",
"FrameIndex",
",",
"MachineInstr",
"*",
"MI",
")",
"{",
"unsigned",
"NumOps",
"=",
"MI",
"->",
"getNumOperands",
"(",
")",
"-",
"<NUM_LIT>",
";",
"MachineIn... | [
"BuildMI",
"(",
"MBB",
",",
"MI",
",",
"Opc",
",",
"<NUM_LIT>",
",",
"DestReg",
")",
".",
"addReg",
"(",
"SrcReg",
")",
";",
"}",
"<BUGS>",
"static",
"MachineInstr",
"*",
"MakeMInst",
"(",
"unsigned",
"Opcode",
",",
"unsigned",
"FrameIndex",
",",
"Machin... |
LLVM | ARM | TD | stmt_completion | CPU | 26,986 | [
"<",
"[",
"WriteVLD2",
"]",
">",
";"
] | [
"def",
"VLD4LNd32Pseudo_UPD",
":",
"VLDQQLNWBPseudo",
"<",
"IIC_VLD4lnu",
">",
",",
"Sched"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 26,987 | [
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";"
] | [
"def",
"J4_cmpgtu_tp0_jump_nt",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"GeneralSubRegs",
":",
"$",
"Rs16",
",",
"GeneralSubRegs",
":",
"$",
"Rt16",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_56336eb0",
",",
"TypeCJ",
... |
GCC | i386 | MD | stmt_completion | CPU | 26,988 | [
"<NUM_LIT>",
")",
")"
] | [
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup"
] |
LLVM | SNES | TD | next_suggestion | DSP | 26,989 | [
"}"
] | [
"def",
"call_target",
":",
"Operand",
"<",
"iPTR",
">",
"{",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";"
] |
GCC | aarch64 | MD | next_suggestion | CPU | 26,990 | [
"DONE"
] | [
"{",
"HOST_WIDE_INT",
"elem",
"=",
"(",
"HOST_WIDE_INT",
")",
"<NUM_LIT>",
"<",
"<",
"INTVAL",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"emit_insn",
"(",
"gen_aarch64_simd_vec_set",
"<",
"mode",
">",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands... |
GCC | i386 | MD | next_suggestion | CPU | 26,991 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 26,992 | [
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"J2_jump",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_ae53734a",
",",
"TypeJ",
">",
",",
"Enc_81ac1d",
",",
"PredNewRel",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_L... |
LLVM | ARM64 | TD | next_suggestion | CPU | 26,993 | [
"let",
"DiagnosticType",
"=",
"<STR_LIT>",
";"
] | [
"def",
"MemoryIndexed128Operand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 26,994 | [
"MachineFunctionPass",
"(",
"ID",
")",
"{"
] | [
"HexagonSplitConst32AndConst64",
"(",
")",
":"
] |
GCC | i386 | CPP | program_repair | CPU | 26,995 | [
"<FIXS>",
"if",
"(",
"SSE_FLOAT_MODE_SSEMATH_OR_HF_P",
"(",
"mode",
")",
")",
"<FIXE>"
] | [
"rtx",
"op0",
"=",
"XEXP",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"<NUM_LIT>",
")",
";",
"rtx",
"op1",
"=",
"XEXP",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"<NUM_LIT>",
")",
";",
"<BUGS>",
"if",
"(",
"TARGET_SSE_MATH",
"&&",
"SSE_FLOAT_MODE_P"... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 26,996 | [
"(",
"LHS",
")",
";"
] | [
"static",
"bool",
"matchICmpRedundantTrunc",
"(",
"MachineInstr",
"&",
"MI",
",",
"MachineRegisterInfo",
"&",
"MRI",
",",
"GISelKnownBits",
"*",
"KB",
",",
"Register",
"&",
"MatchInfo",
")",
"{",
"assert",
"(",
"MI",
".",
"getOpcode",
"(",
")",
"==",
"Target... |
GCC | arm | CPP | stmt_completion | CPU | 26,997 | [
"_",
"a",
")",
";"
] | [
"vmovq_n_s8",
"(",
"int8_t",
"_",
"_",
"a",
")",
"{",
"return",
"vdupq_n_s8",
"(",
"_"
] |
GCC | v850 | MD | stmt_completion | MPU | 26,998 | [
",",
"<NUM_LIT>",
")",
",",
"<NUM_LIT>",
")"
] | [
"&",
"&",
"satisfies_constraint_K",
"(",
"XEXP",
"(",
"XEXP",
"(",
"op",
",",
"<NUM_LIT>",
")",
",",
"<NUM_LIT>",
")",
")",
")",
"op",
"=",
"XEXP",
"(",
"XEXP",
"(",
"op"
] |
GCC | nds32 | MD | next_suggestion | CPU | 26,999 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.