Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | rs6000 | CPP | stmt_completion | CPU | 27,100 | [
"]",
";"
] | [
"return",
"rs6000_hard_regno_mode_ok_p",
"[",
"mode",
"]",
"[",
"regno"
] |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 27,101 | [
";"
] | [
"static",
"bool",
"explicitlyBranchesTo",
"(",
"MachineBasicBlock",
"*",
"Pred",
",",
"MachineBasicBlock",
"*",
"MBB",
")",
"{",
"for",
"(",
"MachineInstr",
"&",
"MI",
":",
"Pred",
"->",
"terminators",
"(",
")",
")",
"for",
"(",
"MachineOperand",
"&",
"MO",
... |
LLVM | PTX | CPP | stmt_completion | GPU | 27,102 | [
"(",
"Reg",
")",
".",
"Type",
";"
] | [
"unsigned",
"getRegisterType",
"(",
"unsigned",
"Reg",
")",
"const",
"{",
"if",
"(",
"RegInfo",
".",
"count",
"(",
"Reg",
")",
")",
"return",
"RegInfo",
".",
"lookup"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 27,103 | [
")",
";"
] | [
"return",
"decodeSrcOp",
"(",
"OP64",
",",
"Val"
] |
GCC | arm | CPP | stmt_completion | CPU | 27,104 | [
"_",
"value",
",",
"_",
"_",
"p",
")",
";"
] | [
"_",
"_",
"arm_vstrwq_p_f32",
"(",
"float32_t",
"*",
"_",
"_",
"addr",
",",
"float32x4_t",
"_",
"_",
"value",
",",
"mve_pred16_t",
"_",
"_",
"p",
")",
"{",
"_",
"_",
"builtin_mve_vstrwq_p_fv4sf",
"(",
"(",
"_",
"_",
"builtin_neon_si",
"*",
")",
"_",
"_... |
LLVM | AArch64 | TD | next_suggestion | CPU | 27,105 | [
"}"
] | [
"def",
"FalkorWr_4VXVY_2cyc",
":",
"SchedWriteRes",
"<",
"[",
"FalkorUnitVXVY",
",",
"FalkorUnitVXVY",
",",
"FalkorUnitVXVY",
",",
"FalkorUnitVXVY",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] |
LLVM | M68k | CPP | next_suggestion | MPU | 27,106 | [
"assert",
"(",
"M68k",
"::",
"DR8RegClass",
".",
"contains",
"(",
"DstReg",
")",
"&&",
"<STR_LIT>",
"Need DR8 register to copy CCR",
"<STR_LIT>",
")",
";"
] | [
"else",
"if",
"(",
"M68k",
"::",
"XR32RegClass",
".",
"contains",
"(",
"DstReg",
")",
")",
"Opc",
"=",
"M68k",
"::",
"MOVXd32d8",
";",
"}",
"else",
"if",
"(",
"M68k",
"::",
"XR16RegClass",
".",
"contains",
"(",
"SrcReg",
")",
"&&",
"M68k",
"::",
"XR3... |
LLVM | X86 | CPP | stmt_completion | CPU | 27,107 | [
",",
"CodeEmitter",
".",
"get",
"(",
")",
")",
";"
] | [
"OutStreamer",
"->",
"emitInstruction",
"(",
"Inst",
",",
"getSubtargetInfo",
"(",
")",
")",
";",
"SMShadowTracker",
".",
"count",
"(",
"Inst",
",",
"getSubtargetInfo",
"(",
")"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 27,108 | [
"Success",
";"
] | [
"if",
"(",
"STI",
".",
"getFeatureBits",
"(",
")",
"[",
"AMDGPU",
"::",
"FeatureGFX11",
"]",
")",
"{",
"insertNamedMCOperand",
"(",
"MI",
",",
"MCOperand",
"::",
"createImm",
"(",
"<NUM_LIT>",
")",
",",
"AMDGPU",
"::",
"OpName",
"::",
"vm",
")",
";",
"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 27,109 | [
"<NUM_LIT>",
";"
] | [
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"PC",
"]",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isTaken",
"=",
"Inst",
"{",
"<NU... |
GCC | pdp11 | CPP | program_repair | MPU | 27,110 | [
"<FIXS>",
"fprintf",
"(",
"stream",
",",
"<STR_LIT>",
"\\tsub $0%o, sp\\n",
"<STR_LIT>",
",",
"fsize",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"fsize",
")",
"<BUGS>",
"fprintf",
"(",
"stream",
",",
"<STR_LIT>",
"\\tsub $%o, sp\\n",
"<STR_LIT>",
",",
"fsize",
")",
";",
"<BUGE>",
"for",
"(",
"regno",
"=",
"<NUM_LIT>",
";",
"regno",
"<NUM_LIT>",
";",
"regno",
"++",
")"
] |
GCC | mips | CPP | program_repair | CPU | 27,111 | [
"<FIXS>",
"if",
"(",
"(",
"value",
"&",
"<NUM_LIT>",
")",
"==",
"<NUM_LIT>",
"&&",
"(",
"(",
"value",
"&",
"~",
"<NUM_LIT>",
")",
"==",
"<NUM_LIT>",
"||",
"(",
"value",
"&",
"~",
"<NUM_LIT>",
")",
"==",
"~",
"<NUM_LIT>",
")",
")",
"<FIXE>"
] | [
"if",
"(",
"(",
"(",
"unsigned",
"long",
")",
"(",
"value",
"+",
"<NUM_LIT>",
")",
")",
"<=",
"<NUM_LIT>",
")",
"return",
"FALSE",
";",
"<BUGS>",
"if",
"(",
"(",
"value",
"&",
"<NUM_LIT>",
")",
"==",
"value",
")",
"<BUGE>",
"return",
"FALSE",
";",
... |
GCC | i386 | CPP | next_suggestion | CPU | 27,112 | [
"}"
] | [
"static",
"bool",
"ix86_push_argument",
"(",
"unsigned",
"int",
"npush",
")",
"{",
"return",
"(",
"(",
"!",
"TARGET_SSE2",
"||",
"npush",
"<",
"(",
"TARGET_64BIT",
"?",
"<NUM_LIT>",
":",
"<NUM_LIT>",
")",
")",
"&&",
"TARGET_PUSH_ARGS",
"&&",
"!",
"ACCUMULATE... |
GCC | sparc | MD | stmt_completion | CPU | 27,113 | [
"]",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"mult",
":",
"DF",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<ST... |
LLVM | ARM | CPP | stmt_completion | CPU | 27,114 | [
")",
";"
] | [
"int",
"RHSC",
"=",
"(",
"int",
")",
"RHS",
"->",
"getZExtValue",
"(",
")",
";",
"if",
"(",
"(",
"RHSC",
">=",
"<NUM_LIT>",
"&&",
"RHSC",
"<",
"<NUM_LIT>",
")",
"||",
"(",
"RHSC",
"<",
"<NUM_LIT>",
"&&",
"RHSC",
">",
"-",
"<NUM_LIT>",
")",
")",
"... |
GCC | arm | MD | stmt_completion | CPU | 27,115 | [
")"
] | [
"(",
"define_cpu_unit",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 27,116 | [
"<STR_LIT>",
")",
";"
] | [
"IRBuilder",
"<",
">",
"B",
"(",
"IIList",
".",
"front",
"(",
")",
")",
";",
"SmallVector",
"<",
"Instruction",
"*",
",",
"<NUM_LIT>",
">",
"NewCalls",
";",
"while",
"(",
"DMaskVal",
"!=",
"<NUM_LIT>",
")",
"{",
"unsigned",
"NewMaskVal",
"=",
"<NUM_LIT>"... |
LLVM | ARM | CPP | stmt_completion | CPU | 27,117 | [
"NewMI",
";"
] | [
"i",
"!=",
"e",
"&&",
"!",
"DefDesc",
".",
"OpInfo",
"[",
"i",
"]",
".",
"isPredicate",
"(",
")",
";",
"++",
"i",
")",
"NewMI",
".",
"add",
"(",
"DefMI",
"->",
"getOperand",
"(",
"i",
")",
")",
";",
"unsigned",
"CondCode",
"=",
"MI",
".",
"getO... |
LLVM | X86 | CPP | stmt_completion | CPU | 27,118 | [
"Ctx",
")",
";"
] | [
"StringRef",
"Name",
"(",
"SymbolicOp",
".",
"AddSymbol",
".",
"Name",
")",
";",
"MCSymbol",
"*",
"Sym",
"=",
"Ctx",
"->",
"GetOrCreateSymbol",
"(",
"Name",
")",
";",
"Add",
"=",
"MCSymbolRefExpr",
"::",
"Create",
"(",
"Sym",
",",
"*",
"Ctx",
")",
";",... |
GCC | m68k | MD | next_suggestion | MPU | 27,119 | [
"|",
"|",
"reload_completed",
")",
")"
] | [
"&",
"&",
"(",
"!",
"standard_68881_constant_p",
"(",
"op",
")",
"|",
"|",
"reload_in_progress"
] |
LLVM | ARM | TD | stmt_completion | CPU | 27,120 | [
"<NUM_LIT>",
"}",
";"
] | [
"def",
"_PRE_IMM",
":",
"AI2ldstidx",
"<",
"<NUM_LIT>",
",",
"isByte",
",",
"<NUM_LIT>",
",",
"(",
"outs",
"GPR",
":",
"$",
"Rt",
",",
"GPR",
":",
"$",
"Rn_wb",
")",
",",
"(",
"ins",
"addrmode_imm12_pre",
":",
"$",
"addr",
")",
",",
"IndexModePre",
"... |
LLVM | AArch64 | CPP | code_generation | CPU | 27,121 | [
"void",
"AArch64FrameLowering",
"::",
"emitPrologue",
"(",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"MachineBasicBlock",
"&",
"MBB",
"=",
"MF",
".",
"front",
"(",
")",
";",
"MachineBasicBlock",
"::",
"iterator",
"MBBI",
"=",
"MBB",
".",
"begin",
"(",... | [
"emitProlog/emitEpilog",
"-",
"These",
"methods",
"insert",
"prolog",
"and",
"epilog",
"code",
"into",
"the",
"function",
"."
] |
GCC | arm | MD | stmt_completion | CPU | 27,122 | [
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | mips | MD | stmt_completion | CPU | 27,123 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 27,124 | [
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"PostInc",
";",
"let",
"accessSize",
"=",
"HalfWordAccess",
";",
"let",
... |
LLVM | Mips | TD | next_suggestion | CPU | 27,125 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"ry",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"f",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"imm4",
";",
"let",
"Opcode",
"=",
"<NUM_LIT>",
";",
"let",
"f",
"=",
"_f",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}... |
GCC | avr | MD | next_suggestion | MPU | 27,126 | [
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")"
] | [
"(",
"mult",
":",
"UQQ",
"(",
"match_operand",
":",
"UQQ",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"UQQ",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"parallel",
"... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 27,127 | [
"return",
"true",
";"
] | [
"Base",
"=",
"CurDAG",
"->",
"getTargetFrameIndex",
"(",
"FI",
",",
"TLI",
"->",
"getPointerTy",
"(",
")",
")",
";",
"OffImm",
"=",
"CurDAG",
"->",
"getTargetConstant",
"(",
"<NUM_LIT>",
",",
"MVT",
"::",
"i64",
")",
";",
"return",
"true",
";",
"}",
"i... |
GCC | rs6000 | MD | next_suggestion | CPU | 27,128 | [
"int",
"mask",
"=",
"<NUM_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"match_parallel",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"SI",
"[",
"(",
"match_operand",
":",
"CC",
"<NUM_LIT>",
... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 27,129 | [
"BuildMI",
"(",
"*",
"(",
"IsFalseBlockRequired",
"?",
"FalseBlock",
":",
"MBB",
")",
",",
"(",
"IsFalseBlockRequired",
"?",
"FalseBlockI",
":",
"BIL",
".",
"back",
"(",
")",
")",
",",
"dl",
",",
"TII",
"->",
"get",
"(",
"PPC",
"::",
"B",
")",
")",
... | [
"MachineBasicBlock",
"*",
"Successor",
"=",
"nullptr",
";",
"const",
"BasicBlock",
"*",
"LLVM_BB",
"=",
"MBB",
"->",
"getBasicBlock",
"(",
")",
";",
"MachineBasicBlock",
"::",
"iterator",
"MBBI",
"=",
"(",
"*",
"BIL",
".",
"back",
"(",
")",
")",
";",
"Ne... |
GCC | i386 | MD | stmt_completion | CPU | 27,130 | [
")"
] | [
"(",
"DI",
"<STR_LIT>",
")",
"(",
"TI",
"<STR_LIT>",
")",
"]"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 27,131 | [
"TransOps",
",",
"TransBS",
")",
";"
] | [
"BankSwizzle",
"TransBS",
"=",
"ALU_VEC_012_SCL_210",
";",
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
",",
"e",
"=",
"IG",
".",
"size",
"(",
")",
";",
"i",
"<",
"e",
";",
"++",
"i",
")",
"{",
"IGSrcs",
".",
"push_back",
"(",
"ExtractSrcs",
"(",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 27,132 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] |
GCC | m32c | CPP | stmt_completion | MPU | 27,133 | [
"gen_fset_b",
"(",
")",
")",
";"
] | [
"int",
"frame_size",
",",
"extra_frame_size",
"=",
"<NUM_LIT>",
",",
"reg_save_size",
";",
"int",
"complex_prologue",
"=",
"<NUM_LIT>",
";",
"cfun",
"->",
"machine",
"->",
"is_leaf",
"=",
"m32c_leaf_function_p",
"(",
")",
";",
"if",
"(",
"interrupt_p",
"(",
"c... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 27,134 | [
"<STR_LIT>",
";"
] | [
"HasSingleParameterDotFile",
"=",
"false",
";",
"MinInstAlignment",
"=",
"<NUM_LIT>",
";",
"MaxInstLength",
"=",
"(",
"TT",
".",
"getArch",
"(",
")",
"==",
"Triple",
"::",
"amdgcn",
")",
"?",
"<NUM_LIT>",
":",
"<NUM_LIT>",
";",
"SeparatorString",
"=",
"<STR_LI... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 27,135 | [
"::",
"FunctionIndex",
",",
"Attribute",
"::",
"Naked",
")",
";"
] | [
"unsigned",
"Depth",
"=",
"cast",
"<",
"ConstantSDNode",
">",
"(",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
"->",
"getZExtValue",
"(",
")",
";",
"EVT",
"PtrVT",
"=",
"DAG",
".",
"getTargetLoweringInfo",
"(",
")",
".",
"getPointerTy",
"(",
")"... |
LLVM | ARM | CPP | next_suggestion | CPU | 27,136 | [
"}"
] | [
"unsigned",
"PredReg",
"=",
"<NUM_LIT>",
";",
"<STR_LIT>",
"::",
"<STR_LIT>",
"Pred",
"=",
"getInstrPredicate",
"(",
"*",
"MI",
",",
"PredReg",
")",
";",
"unsigned",
"Opcode",
"=",
"MI",
"->",
"getOpcode",
"(",
")",
";",
"DebugLoc",
"DL",
"=",
"MI",
"->"... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 27,137 | [
"}"
] | [
"MCOperand",
"AMDGPUDisassembler",
"::",
"decodeOperand_AGPR_32",
"(",
"unsigned",
"Val",
")",
"const",
"{",
"return",
"createRegOperand",
"(",
"AMDGPU",
"::",
"AGPR_32RegClassID",
",",
"Val",
"&",
"<NUM_LIT>",
")",
";"
] |
LLVM | Sparc | CPP | program_repair | CPU | 27,138 | [
"<FIXS>",
"bool",
"SparcInstrInfo",
"::",
"expandPostRAPseudo",
"(",
"MachineInstr",
"&",
"MI",
")",
"const",
"{",
"switch",
"(",
"MI",
".",
"getOpcode",
"(",
")",
")",
"{",
"<FIXE>",
"<FIXS>",
"MI",
".",
"setDesc",
"(",
"get",
"(",
"Subtarget",
".",
"is... | [
"return",
"GlobalBaseReg",
";",
"}",
"<BUGS>",
"bool",
"SparcInstrInfo",
"::",
"expandPostRAPseudo",
"(",
"MachineBasicBlock",
"::",
"iterator",
"MI",
")",
"const",
"{",
"switch",
"(",
"MI",
"->",
"getOpcode",
"(",
")",
")",
"{",
"<BUGE>",
"case",
"TargetOpcod... |
LLVM | ARM | CPP | next_suggestion | CPU | 27,139 | [
"unsigned",
"NewBBSize",
"=",
"<NUM_LIT>",
";"
] | [
"MachineFunction",
"::",
"iterator",
"MBBI",
"=",
"OrigBB",
";",
"++",
"MBBI",
";",
"MF",
".",
"insert",
"(",
"MBBI",
",",
"NewBB",
")",
";",
"NewBB",
"->",
"splice",
"(",
"NewBB",
"->",
"end",
"(",
")",
",",
"OrigBB",
",",
"MI",
",",
"OrigBB",
"->... |
LLVM | AArch64 | TD | stmt_completion | CPU | 27,140 | [
"<",
"<NUM_LIT>",
")",
";"
] | [
"return",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
">",
"<NUM_LIT>",
")",
"&",
"&",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 27,141 | [
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"CreateImm",
"(",
"EncodedVal",
")",
")",
";"
] | [
"assert",
"(",
"N",
"==",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Invalid number of operands!",
"<STR_LIT>",
")",
";",
"const",
"MCConstantExpr",
"*",
"CE",
"=",
"cast",
"<",
"MCConstantExpr",
">",
"(",
"getImm",
"(",
")",
")",
";",
"unsigned",
"EncodedVal",
"=",
"... |
GCC | s390 | MD | next_suggestion | MPU | 27,142 | [
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"adjust_address",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"BLKmode",
",",
"<NUM_LIT>",
")"
] | [
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"use",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"]",
")",
"]",
"{",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"GEN_INT",
"(",
"GET_... |
LLVM | M68k | CPP | stmt_completion | MPU | 27,143 | [
",",
"MCCFIInstruction",
"::",
"createAdjustCfaOffset",
"(",
"nullptr",
",",
"-",
"InternalAmt",
")",
")",
";"
] | [
"DebugLoc",
"DL",
"=",
"I",
"->",
"getDebugLoc",
"(",
")",
";",
"uint64_t",
"Amount",
"=",
"!",
"ReserveCallFrame",
"?",
"I",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getImm",
"(",
")",
":",
"<NUM_LIT>",
";",
"uint64_t",
"InternalAmt",
"=",
"(",
... |
GCC | rs6000 | MD | next_suggestion | CPU | 27,144 | [
"if",
"(",
"!",
"BYTES_BIG_ENDIAN",
"&",
"&",
"VECTOR_ELT_ORDER_BIG",
")"
] | [
"(",
"unspec",
":",
"<",
"VI_scalar",
">",
"[",
"(",
"match_operand",
":",
"VI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_STVE",
")",
")",
"]",
"<STR_LIT>",
"{"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 27,145 | [
"if",
"(",
"!",
"validateFlatOffset",
"(",
"Inst",
",",
"Operands",
")",
")",
"{"
] | [
"if",
"(",
"!",
"validateMIMGDim",
"(",
"Inst",
")",
")",
"{",
"Error",
"(",
"IDLoc",
",",
"<STR_LIT>",
"dim modifier is required on this GPU",
"<STR_LIT>",
")",
";",
"return",
"false",
";",
"}",
"if",
"(",
"!",
"validateMIMGDataSize",
"(",
"Inst",
")",
")",... |
GCC | arm | MD | stmt_completion | CPU | 27,146 | [
")",
")",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"ashiftrt",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
... |
GCC | mips | MD | stmt_completion | CPU | 27,147 | [
")",
")",
")"
] | [
"(",
"define_attr",
"<STR_LIT>",
"<STR_LIT>",
"(",
"const",
"(",
"symbol_ref",
"<STR_LIT>"
] |
GCC | visium | MD | stmt_completion | Virtual ISA | 27,148 | [
")",
")",
"]"
] | [
"(",
"neg",
":",
"SF",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 27,149 | [
"<NUM_LIT>",
";"
] | [
"def",
"L2_loadbsw4_pci",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
",",
"IntRegs",
":",
"$",
"Rx32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rx32in",
",",
"s4_2Imm",
":",
"$",
"Ii",
",",
"ModRegs",
":",
"$",
"Mu2",
")",
... |
GCC | nds32 | MD | stmt_completion | CPU | 27,150 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"match_test",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr"
] |
GCC | powerpcspe | MD | stmt_completion | CPU | 27,151 | [
")"
] | [
"(",
"define_reservation",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | i386 | CPP | stmt_completion | CPU | 27,152 | [
",",
"(",
"_",
"_",
"mmask16",
")",
"-",
"<NUM_LIT>",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"mmask16",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_cmpneq_epi8_mask",
"(",
"_",
"_",
"m128i",
"_",
"_",
"... |
GCC | m32c | CPP | next_suggestion | MPU | 27,153 | [
"default",
":"
] | [
"int",
"mode_adjust",
";",
"if",
"(",
"CONSTANT_P",
"(",
"x",
")",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"TARGET_A16",
"&&",
"GET_MODE",
"(",
"x",
")",
"!=",
"HImode",
"&&",
"GET_MODE",
"(",
"x",
")",
"!=",
"SImode",
")",
"return",
"<NUM_LIT>",
... |
LLVM | Mips | CPP | stmt_completion | CPU | 27,154 | [
"false",
";"
] | [
"PM",
".",
"add",
"(",
"createMipsISelDag",
"(",
"*",
"this",
")",
")",
";",
"return"
] |
GCC | i386 | MD | stmt_completion | CPU | 27,155 | [
"scratch",
")",
")",
")",
"]",
")",
"]",
")"
] | [
"(",
"match_operand",
":",
"P",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"CC",
"FLAGS_REG",
")",
")",
"(",
"clobber",
"(",
"mem",
":",
"BLK",
"(",
"scratch",
")",
")",
")",
"]",
")",
"]",
"<STR_LIT>",
"[",
"(",
"c... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 27,156 | [
"<STR_LIT>",
";"
] | [
"assert",
"(",
"CondCode2",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"break",
";",
"case",
"ISD",
"::",
"SETONE",
":",
"CondCode",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"CondCode2",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"break",
";",
"case",... |
LLVM | ARM | CPP | code_generation | CPU | 27,157 | [
"InstructionCost",
"ARMTTIImpl",
"::",
"getIntrinsicInstrCost",
"(",
"const",
"IntrinsicCostAttributes",
"&",
"ICA",
",",
"TTI",
"::",
"TargetCostKind",
"CostKind",
")",
"{",
"switch",
"(",
"ICA",
".",
"getID",
"(",
")",
")",
"{",
"case",
"Intrinsic",
"::",
"g... | [
"Get",
"intrinsic",
"cost",
"based",
"on",
"arguments",
"."
] |
GCC | arm | CPP | next_suggestion | CPU | 27,158 | [
"}"
] | [
"vshrn_n_u16",
"(",
"uint16x8_t",
"_",
"_",
"a",
",",
"const",
"int",
"_",
"_",
"b",
")",
"{",
"return",
"(",
"uint8x8_t",
")",
"_",
"_",
"builtin_neon_vshrn_nv8hi",
"(",
"(",
"int16x8_t",
")",
"_",
"_",
"a",
",",
"_",
"_",
"b",
")",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 27,159 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 27,160 | [
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | X86 | CPP | code_generation | CPU | 27,161 | [
"void",
"X86InstrInfo",
"::",
"setExecutionDomain",
"(",
"MachineInstr",
"*",
"MI",
",",
"unsigned",
"Domain",
")",
"const",
"{",
"assert",
"(",
"Domain",
">",
"<NUM_LIT>",
"&&",
"Domain",
"<",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Invalid execution domain",
"<STR_LIT>... | [
"Change",
"the",
"opcode",
"of",
"MI",
"to",
"execute",
"in",
"Domain",
"."
] |
GCC | i386 | CPP | next_suggestion | CPU | 27,162 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_load_sd",
"(",
"double",
"const",
"*",
"_",
"_",
"P",
... |
GCC | rs6000 | CPP | program_repair | CPU | 27,163 | [
"<FIXS>",
"fprintf",
"(",
"file",
",",
"<STR_LIT>",
"(%s)",
"<STR_LIT>",
",",
"reg_names",
"[",
"TARGET_MINIMAL_TOC",
"?",
"<NUM_LIT>",
":",
"<NUM_LIT>",
"]",
")",
";",
"<FIXE>"
] | [
";",
"#",
"endifelse",
"<BUGS>",
"fprintf",
"(",
"file",
",",
"<STR_LIT>",
"(%s)",
"<STR_LIT>",
",",
"reg_names",
"[",
"TARGET_MINIMAL_TOC",
"?",
"<NUM_LIT>",
":",
"<NUM_LIT>",
"]",
")",
";",
"<BUGE>",
"}",
"else",
"if",
"(",
"GET_CODE",
"(",
"x",
")",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 27,164 | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rdd32",
";"
] | [
"class",
"Enc_2b3f60",
":",
"OpcodeHexagon",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"Rss32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rss32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rtt32",
";"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 27,165 | [
"let",
"opExtentAlign",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Uses",
"=",
"[",
"R29",
"]",
";",
"let",
"Defs",
"=",
"[",
"PC",
",",
"R31",
"]",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"hasSideEffects",
"=",
"<NUM_LIT>",
";",
"let",
"isTaken",
"=",
"Inst",
"{",
"<NUM_LIT>",
"}",
";",
"l... |
LLVM | Hexagon | TD | next_suggestion | DSP | 27,166 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isNewValue",
"=",
"<NUM_LIT>",
";",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 27,167 | [
"IsVZero1",
")",
"{"
] | [
"if",
"(",
"(",
"CC",
"==",
"ISD",
"::",
"SETNE",
"||",
"CC",
"==",
"ISD",
"::",
"SETEQ",
")",
"&&",
"RHS",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"SUB",
")",
"if",
"(",
"isNullConstant",
"(",
"RHS",
".",
"getOperand",
"(",
"<NUM_LIT>",
"... |
GCC | aarch64 | CPP | code_generation | CPU | 27,168 | [
"static",
"void",
"aarch64_save_callee_saves",
"(",
"machine_mode",
"mode",
",",
"poly_int64",
"start_offset",
",",
"unsigned",
"start",
",",
"unsigned",
"limit",
",",
"bool",
"skip_wb",
")",
"{",
"rtx_insn",
"*",
"insn",
";",
"unsigned",
"regno",
";",
"unsigned... | [
"Emit",
"code",
"to",
"save",
"the",
"callee-saved",
"registers",
"from",
"register",
"number",
"START",
"to",
"LIMIT",
"to",
"the",
"stack",
"at",
"the",
"location",
"starting",
"at",
"offset",
"START_OFFSET",
",",
"skipping",
"any",
"write-back",
"candidates",... |
GCC | i386 | MD | stmt_completion | CPU | 27,169 | [
"UNSPEC_SFENCE",
")",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"BLK",
"<NUM_LIT>",
")",
"(",
"unspec",
":",
"BLK",
"[",
"(",
"match_dup",
"<NUM_LIT>",
")",
"]"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 27,170 | [
"<NUM_LIT>",
":",
"<NUM_LIT>",
";"
] | [
"STI",
"->",
"getFeatureBits",
"(",
")",
".",
"test",
"(",
"FeatureWavefrontSize32",
")",
";",
"return",
"IsWave32",
"?"
] |
GCC | arm | CPP | stmt_completion | CPU | 27,171 | [
"m1",
")",
";"
] | [
"static",
"_",
"_",
"inline",
"_",
"_",
"m64",
"_",
"mm_unpackel_pi8",
"(",
"_",
"_",
"m64",
"_",
"_",
"m1",
")",
"{",
"return",
"(",
"_",
"_",
"m64",
")",
"_",
"_",
"builtin_arm_wunpckelsb",
"(",
"(",
"_",
"_",
"v8qi",
")",
"_",
"_"
] |
LLVM | AMDGPU | CPP | code_generation | GPU | 27,172 | [
"MCRegister",
"SIRegisterInfo",
"::",
"reservedPrivateSegmentBufferReg",
"(",
"const",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"unsigned",
"BaseIdx",
"=",
"alignDown",
"(",
"ST",
".",
"getMaxNumSGPRs",
"(",
"MF",
")",
",",
"<NUM_LIT>",
")",
"-",
"<NUM_L... | [
"Return",
"the",
"end",
"register",
"initially",
"reserved",
"for",
"the",
"scratch",
"buffer",
"in",
"case",
"spilling",
"is",
"needed",
"."
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 27,173 | [
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
... |
LLVM | PowerPC | CPP | program_repair | CPU | 27,174 | [
"<FIXS>",
"if",
"(",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"isImm",
"(",
")",
"&&",
"!",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getImm",
"(",
")",
"&&",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"isFI",
"(",... | [
"case",
"PPC",
"::",
"RESTORE_VRSAVE",
":",
"<BUGS>",
"if",
"(",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"isImm",
"(",
")",
"&&",
"!",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getImm",
"(",
")",
"&&",
"MI",
"->",
"getOpera... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 27,175 | [
"let",
"immOpNum",
"=",
"!",
"if",
"(",
"Src2IsImm",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";"
] | [
"let",
"SrcD",
"=",
"op4",
";",
"let",
"OperandType",
"=",
"optype",
";",
"let",
"Switches",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"sw",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"hasSrcC",
"=",
"<NUM_LIT>",
";",
"let",
"hasSrcD",
"=... |
LLVM | Mips | TD | program_repair | CPU | 27,176 | [
"<FIXS>",
"let",
"Uses",
"=",
"[",
"FCC0",
"]",
";",
"<FIXE>"
] | [
"InstSE",
"(",
"outs",
"RC",
":",
"$",
"fd",
")",
",",
"(",
"ins",
"RC",
":",
"$",
"fs",
",",
"RC",
":",
"$",
"F",
")",
",",
"!",
"strconcat",
"(",
"opstr",
",",
"<STR_LIT>",
")",
",",
"[",
"(",
"set",
"RC",
":",
"$",
"fd",
",",
"(",
"OpN... |
LLVM | Hexagon | TD | stmt_completion | DSP | 27,177 | [
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"C2_tfrpr",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Ps4",
")",
",",
"<STR_LIT>",
",",
"tc_0ae0825c",
",",
"TypeS_2op",
">",
",",
"Enc_f5e933",
"{",
"let",
"Inst",
"{",
"<NUM_LIT... |
LLVM | Sparc | CPP | stmt_completion | CPU | 27,178 | [
"::",
"Success",
";"
] | [
"if",
"(",
"isImm",
")",
"simm13",
"=",
"SignExtend32",
"<",
"<NUM_LIT>",
">",
"(",
"fieldFromInstruction",
"(",
"insn",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
")",
";",
"else",
"rs2",
"=",
"fieldFromInstruction",
"(",
"insn",
",",
"<NUM_LIT>",
",",
"<NU... |
LLVM | TriCore | CPP | next_suggestion | MPU | 27,179 | [
"return",
"X",
";"
] | [
"static",
"MCInstrInfo",
"*",
"createTriCoreMCInstrInfo",
"(",
")",
"{",
"MCInstrInfo",
"*",
"X",
"=",
"new",
"MCInstrInfo",
"(",
")",
";",
"InitTriCoreMCInstrInfo",
"(",
"X",
")",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 27,180 | [
"SDValue",
"(",
"NewNode",
",",
"<NUM_LIT>",
")",
")",
";"
] | [
"}",
"if",
"(",
"Users",
"[",
"Lane",
"]",
")",
"return",
"Node",
";",
"Users",
"[",
"Lane",
"]",
"=",
"*",
"I",
";",
"NewDmask",
"|=",
"<NUM_LIT>",
"<<",
"Comp",
";",
"}",
"if",
"(",
"NewDmask",
"==",
"OldDmask",
")",
"return",
"Node",
";",
"uns... |
LLVM | X86 | CPP | stmt_completion | CPU | 27,181 | [
")",
"->",
"getValue",
"(",
")",
",",
"BitOffset",
")",
";"
] | [
"if",
"(",
"isa",
"<",
"UndefValue",
">",
"(",
"COp",
")",
")",
"{",
"UndefElts",
".",
"setBit",
"(",
"i",
")",
";",
"RawMask",
"[",
"i",
"]",
"=",
"<NUM_LIT>",
";",
"continue",
";",
"}",
"auto",
"*",
"Elt",
"=",
"cast",
"<",
"ConstantInt",
">",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 27,182 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Cd32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Cd32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] |
GCC | aarch64 | CPP | next_suggestion | CPU | 27,183 | [
"fprintf",
"(",
"dump_file",
",",
"<STR_LIT>",
"Function %s has ",
"<STR_LIT>",
",",
"current_function_name",
"(",
")",
")",
";"
] | [
"this",
"->",
"dfs",
"(",
"dispatch_forest",
",",
"NULL",
",",
"rename_fma_node",
",",
"true",
")",
";",
"if",
"(",
"dump_file",
"&&",
"!",
"this",
"->",
"m_fma_forests",
".",
"empty",
"(",
")",
")",
"{"
] |
GCC | arm | CPP | stmt_completion | CPU | 27,184 | [
"b",
",",
"_",
"_",
"c",
")",
";"
] | [
"vrsraq_n_u32",
"(",
"uint32x4_t",
"_",
"_",
"a",
",",
"uint32x4_t",
"_",
"_",
"b",
",",
"const",
"int",
"_",
"_",
"c",
")",
"{",
"return",
"(",
"uint32x4_t",
")",
"_",
"_",
"builtin_neon_vrsrau_nv4si",
"(",
"(",
"int32x4_t",
")",
"_",
"_",
"a",
",",... |
GCC | rs6000 | MD | program_repair | CPU | 27,185 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"minus",
":",
"SF",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<S... |
GCC | rs6000 | MD | program_repair | CPU | 27,186 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"IF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"float_truncate",
":",
"IF",
"(",
"match_operand",
":",
"TF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<B... |
LLVM | X86 | CPP | stmt_completion | CPU | 27,187 | [
";"
] | [
"ArrayRef",
"<",
"MachineInstr",
"*",
">",
"instructions",
"(",
")",
"const",
"{",
"return",
"Instrs"
] |
LLVM | SystemZ | TD | next_suggestion | CPU | 27,188 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"V3",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"V4",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"M5",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"M6",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"op",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"I... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 27,189 | [
"::",
"FIRST_NON_WQM_PUSH_W_FULL_ENTRY",
":"
] | [
"if",
"(",
"ST",
"->",
"getGeneration",
"(",
")",
"<=",
"AMDGPUSubtarget",
"::",
"R700",
")",
"{",
"return",
"<NUM_LIT>",
";",
"}",
"else",
"{",
"return",
"<NUM_LIT>",
";",
"}",
"case",
"CFStack"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 27,190 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A4_cmpbgtui",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"u32_0Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_643b4717",
",",
"TypeALU64",
">",
",",
"Enc_02553a"... |
GCC | m32c | MD | program_repair | MPU | 27,191 | [
"<FIXS>",
"(",
"define_predicate",
"<STR_LIT>",
"(",
"ior",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"define_predicate",
"<STR_LIT>",
"(",
"and",
"(",
"match_... | [
"(",
"and",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"not",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"<BUGS>",
"<BUGE>",
"(",
"define_predicate",
"<STR_LIT>",
"(",
"match_code",
"<STR_LIT>",
"... |
LLVM | ARM | CPP | stmt_completion | CPU | 27,192 | [
"GPRRegClassID",
",",
"decodeRm",
"(",
"insn",
")",
")",
")",
")",
";"
] | [
"if",
"(",
"Opcode",
"==",
"ARM",
"::",
"PLDi12",
"||",
"Opcode",
"==",
"ARM",
"::",
"PLDWi12",
"||",
"Opcode",
"==",
"ARM",
"::",
"PLIi12",
")",
"{",
"unsigned",
"Imm12",
"=",
"slice",
"(",
"insn",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";",
"bool... |
LLVM | SNES | CPP | stmt_completion | DSP | 27,193 | [
"Success",
";"
] | [
"static",
"DecodeStatus",
"DecodeMainLoRegsRegisterClass",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"RegNo",
",",
"uint64_t",
"Address",
",",
"const",
"void",
"*",
"Decoder",
")",
"{",
"return",
"MCDisassembler",
"::"
] |
GCC | arm | CPP | stmt_completion | CPU | 27,194 | [
",",
"_",
"_",
"b",
")",
";"
] | [
"_",
"_",
"arm_vornq_u32",
"(",
"uint32x4_t",
"_",
"_",
"a",
",",
"uint32x4_t",
"_",
"_",
"b",
")",
"{",
"return",
"_",
"_",
"builtin_mve_vornq_uv4si",
"(",
"_",
"_",
"a"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 27,195 | [
"let",
"isFP",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"F2_sfmax",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"IntRegs",
":",
"$",
"Rt32",
")",
",",
"<STR_LIT>",
",",
"tc_88b4f13d",
",",
"TypeM",
">",
",",
"Enc_5ab2be",
"{... |
GCC | s390 | CPP | program_repair | MPU | 27,196 | [
"<FIXS>",
"unsigned",
"int",
"all_op_flags",
"=",
"opflags_for_builtin",
"(",
"fcode",
")",
";",
"<FIXE>"
] | [
"bool",
"nonvoid",
";",
"tree",
"arg",
";",
"call_expr_arg_iterator",
"iter",
";",
"<BUGS>",
"unsigned",
"int",
"all_op_flags",
"=",
"flags_for_builtin",
"(",
"fcode",
")",
";",
"<BUGE>",
"machine_mode",
"last_vec_mode",
"=",
"VOIDmode",
";",
"if",
"(",
"TARGET_... |
LLVM | X86 | CPP | stmt_completion | CPU | 27,197 | [
"<STR_LIT>",
"Shuffle index out of range",
"<STR_LIT>",
")",
";"
] | [
"if",
"(",
"(",
"VT",
".",
"getScalarSizeInBits",
"(",
")",
"%",
"SrcVT",
".",
"getScalarSizeInBits",
"(",
")",
")",
"==",
"<NUM_LIT>",
"&&",
"SrcVT",
".",
"getScalarSizeInBits",
"(",
")",
">=",
"<NUM_LIT>",
")",
"{",
"unsigned",
"Mask",
"=",
"N",
".",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 27,198 | [
"}"
] | [
"MachineBasicBlock",
"*",
"getBB",
"(",
")",
"{",
"return",
"BB",
";"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 27,199 | [
";"
] | [
"def",
"uimm5s2",
":",
"Operand",
"<",
"i64",
">",
",",
"ImmLeaf",
"<",
"i64",
",",
"[",
"{",
"return",
"Imm",
">",
"=",
"<NUM_LIT>",
"&",
"&",
"Imm",
"<",
"(",
"<NUM_LIT>",
"*",
"<NUM_LIT>",
")",
"&",
"&",
"(",
"(",
"Imm",
"%",
"<NUM_LIT>",
")",... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.