Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | i386 | CPP | stmt_completion | CPU | 5,000 | [
"mm_min_pd",
"(",
"_",
"_",
"m128d",
"_",
"_",
"A",
",",
"_",
"_",
"m128d",
"_",
"_",
"B",
")",
"{"
] | [
"static",
"_",
"_",
"inline",
"_",
"_",
"m128d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"always_inline__",
")",
")",
"_"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 5,001 | [
"VSRpReg1",
")",
",",
"FrameIndex",
",",
"IsLittleEndian",
"?",
"<NUM_LIT>",
":",
"<NUM_LIT>",
")",
";"
] | [
"Register",
"VSRpReg1",
"=",
"MF",
".",
"getRegInfo",
"(",
")",
".",
"createVirtualRegister",
"(",
"RC",
")",
";",
"Register",
"DestReg",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"addFrameReference",
"(",
"BuildMI"... |
LLVM | ARM | CPP | stmt_completion | CPU | 5,002 | [
"return",
"GT",
";"
] | [
"case",
"MI",
":",
"return",
"PL",
";",
"case",
"PL",
":",
"return",
"MI",
";",
"case",
"VS",
":",
"return",
"VC",
";",
"case",
"VC",
":",
"return",
"VS",
";",
"case",
"HI",
":",
"return",
"LS",
";",
"case",
"LS",
":",
"return",
"HI",
";",
"cas... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 5,003 | [
"}"
] | [
"if",
"(",
"Info",
".",
"OperandType",
"==",
"WebAssembly",
"::",
"OPERAND_TYPEINDEX",
")",
"{",
"MCSymbol",
"*",
"Sym",
"=",
"Printer",
".",
"createTempSymbol",
"(",
"<STR_LIT>",
"typeindex",
"<STR_LIT>",
")",
";",
"SmallVector",
"<",
"<STR_LIT>",
"::",
"<STR... |
LLVM | ARM | TD | stmt_completion | CPU | 5,004 | [
";"
] | [
"let",
"ParserMethod",
"=",
"<STR_LIT>",
";",
"let",
"RenderMethod",
"=",
"<STR_LIT>"
] |
LLVM | XCore | CPP | code_generation | MPU | 5,005 | [
"void",
"XCoreTargetObjectFile",
"::",
"Initialize",
"(",
"MCContext",
"&",
"Ctx",
",",
"const",
"TargetMachine",
"&",
"TM",
")",
"{",
"TargetLoweringObjectFileELF",
"::",
"Initialize",
"(",
"Ctx",
",",
"TM",
")",
";",
"BSSSection",
"=",
"Ctx",
".",
"getELFSec... | [
"This",
"method",
"must",
"be",
"called",
"before",
"any",
"actual",
"lowering",
"is",
"done",
"."
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 5,006 | [
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"return",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
">",
"<NUM_LIT>",
")",
"&",
"&",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>",
")",
";",
"}",
"]",
">",
"{",
"let",
"ParserMatchClass",
"=",
"Imm1_16Operand",
";",
"let",
"Encode... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 5,007 | [
"getPointerTy",
"(",
")",
")",
";"
] | [
"Type",
"*",
"ArgTy",
"=",
"ArgVT",
".",
"getTypeForEVT",
"(",
"*",
"DAG",
".",
"getContext",
"(",
")",
")",
";",
"ArgListTy",
"Args",
";",
"ArgListEntry",
"Entry",
";",
"Entry",
".",
"Node",
"=",
"Arg",
";",
"Entry",
".",
"Ty",
"=",
"ArgTy",
";",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 5,008 | [
")",
"{"
] | [
"unsigned",
"InSizeInBits",
"=",
"InVecVT",
".",
"getSizeInBits",
"(",
")",
";",
"unsigned",
"NumSubElts",
"=",
"VT",
".",
"getVectorNumElements",
"(",
")",
";",
"const",
"TargetLowering",
"&",
"TLI",
"=",
"DAG",
".",
"getTargetLoweringInfo",
"(",
")",
";",
... |
GCC | arm | CPP | stmt_completion | CPU | 5,009 | [
"p",
")",
"{"
] | [
"_",
"_",
"arm_vsubq_x_f32",
"(",
"float32x4_t",
"_",
"_",
"a",
",",
"float32x4_t",
"_",
"_",
"b",
",",
"mve_pred16_t",
"_",
"_"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 5,010 | [
";"
] | [
"assert",
"(",
"Factor",
">=",
"<NUM_LIT>",
"&&",
"Factor",
"<=",
"getMaxSupportedInterleaveFactor",
"(",
")",
"&&",
"<STR_LIT>",
"Invalid interleave factor",
"<STR_LIT>",
")",
";",
"VectorType",
"*",
"VecTy",
"=",
"SVI",
"->",
"getType",
"(",
")",
";",
"assert"... |
LLVM | R600 | CPP | stmt_completion | GPU | 5,011 | [
">",
"(",
")",
";"
] | [
"AU",
".",
"addRequired",
"<",
"MachinePostDominatorTree",
">",
"(",
")",
";",
"AU",
".",
"addRequired",
"<",
"MachineLoopInfo"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 5,012 | [
"}",
"=",
"Rn",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"U",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"size",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"le... |
LLVM | ARCompact | CPP | code_generation | MPU | 5,013 | [
"BitVector",
"ARCompactRegisterInfo",
"::",
"getReservedRegs",
"(",
"const",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"BitVector",
"Reserved",
"(",
"getNumRegs",
"(",
")",
")",
";",
"Reserved",
".",
"set",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",... | [
"getReservedRegs",
"-",
"Returns",
"a",
"bitset",
"indexed",
"by",
"physical",
"register",
"number",
"indicating",
"if",
"a",
"register",
"is",
"a",
"special",
"register",
"that",
"has",
"particular",
"uses",
"and",
"should",
"be",
"considered",
"unavailable",
"... |
LLVM | AArch64 | TD | stmt_completion | CPU | 5,014 | [
":",
"$",
"imm",
")",
">",
";"
] | [
"def",
"_D",
":",
"sve_int_dup_imm_pred",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"asm",
",",
"ZPR64",
",",
"<STR_LIT>",
",",
"(",
"ins",
"ZPR64",
":",
"$",
"_Zd",
",",
"PPRAny",
":",
"$",
"Pg",
",",
"cpy_imm8_opt_lsl_i64"
] |
GCC | i386 | CPP | stmt_completion | CPU | 5,015 | [
"_",
"_",
"B",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_maskz_cvtph_pd",
"(",
"_",
"_",
"mmask8",
"_",
"_",
"A",... |
GCC | i386 | MD | stmt_completion | CPU | 5,016 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SWI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"minus",
":",
"SWI",
"(",
"match_operand",
":",
"SWI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operator",
":",
"SWI",
"<NUM_LIT>",
"<STR_LIT>",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 5,017 | [
"return",
"DAG",
".",
"getStore",
"(",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
",",
"dl",
",",
"FR",
",",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
",",
"MachinePointerInfo",
"(",
"SV",
")",
")",
";"
] | [
"static",
"SDValue",
"LowerVASTART",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
")",
"{",
"MachineFunction",
"&",
"MF",
"=",
"DAG",
".",
"getMachineFunction",
"(",
")",
";",
"ARMFunctionInfo",
"*",
"FuncInfo",
"=",
"MF",
".",
"getInfo",
"<",
"A... |
LLVM | ARM | CPP | next_suggestion | CPU | 5,018 | [
"return",
"PostRAScheduler",
"&&",
"OptLevel",
">=",
"CodeGenOpt",
"::",
"Default",
";"
] | [
"bool",
"ARMSubtarget",
"::",
"enablePostRAScheduler",
"(",
"CodeGenOpt",
"::",
"Level",
"OptLevel",
",",
"TargetSubtargetInfo",
"::",
"AntiDepBreakMode",
"&",
"Mode",
",",
"RegClassVector",
"&",
"CriticalPathRCs",
")",
"const",
"{",
"Mode",
"=",
"TargetSubtargetInfo"... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 5,019 | [
";"
] | [
"Value",
"*",
"HighA",
"=",
"StridePos",
"?",
"LA",
":",
"SA",
";",
"Value",
"*",
"CmpA",
"=",
"Builder",
".",
"CreateICmpULT",
"(",
"LowA",
",",
"HighA",
")",
";",
"Value",
"*",
"Cond",
"=",
"CmpA",
";",
"Value",
"*",
"Dist",
"=",
"Builder",
".",
... |
GCC | i386 | CPP | next_suggestion | CPU | 5,020 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_maskz_srli_epi64",
"(",
"_",
"_",
"mmask8",
"_",
"_",
"U... |
LLVM | X86 | CPP | program_repair | CPU | 5,021 | [
"<FIXS>",
"X86ScalarSSEf64",
"=",
"Subtarget",
"->",
"hasSSE2",
"(",
")",
";",
"X86ScalarSSEf32",
"=",
"Subtarget",
"->",
"hasSSE1",
"(",
")",
";",
"<FIXE>"
] | [
"X86TargetLowering",
"::",
"X86TargetLowering",
"(",
"TargetMachine",
"&",
"TM",
")",
":",
"TargetLowering",
"(",
"TM",
")",
"{",
"Subtarget",
"=",
"&",
"TM",
".",
"getSubtarget",
"X86Subtarget",
">",
"(",
")",
";",
"<BUGS>",
"X86ScalarSSE",
"=",
"Subtarget",
... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 5,022 | [
"getTargetStreamer",
"(",
")",
"->",
"emitImportName",
"(",
"Sym",
",",
"Name",
")",
";"
] | [
"if",
"(",
"F",
".",
"isDeclarationForLinker",
"(",
")",
")",
"{",
"SmallVector",
"<",
"MVT",
",",
"<NUM_LIT>",
">",
"Results",
";",
"SmallVector",
"<",
"MVT",
",",
"<NUM_LIT>",
">",
"Params",
";",
"computeSignatureVTs",
"(",
"F",
".",
"getFunctionType",
"... |
LLVM | PowerPC | TD | stmt_completion | CPU | 5,023 | [
"BCDCTN_rec",
",",
"VMUL10CUQ",
",",
"VMUL10UQ",
",",
"XSXSIGQP",
")",
">",
";"
] | [
"def",
":",
"InstRW",
"<",
"[",
"P10W_DX_5C",
",",
"P10W_DISP_ANY",
",",
"P10DX_Read",
"]",
",",
"(",
"instrs"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 5,024 | [
"(",
"*",
"CurrentReg",
")",
")",
"++",
"CurrentReg",
";"
] | [
"while",
"(",
"CurrentReg",
"!=",
"OrderEnd",
"&&",
"!",
"EnabledRegs",
".",
"count"
] |
GCC | csky | CPP | next_suggestion | CPU | 5,025 | [
"fprintf",
"(",
"file",
",",
"<STR_LIT>",
"\\taddi\\tsp, sp, 4\\n",
"<STR_LIT>",
")",
";"
] | [
"fprintf",
"(",
"file",
",",
"<STR_LIT>",
"\\tlrw\\t%s, %ld\\n",
"<STR_LIT>",
",",
"reg1",
",",
"(",
"long",
")",
"vcall_offset",
")",
";",
"fprintf",
"(",
"file",
",",
"<STR_LIT>",
"\\taddu\\t%s, %s, %s\\n",
"<STR_LIT>",
",",
"reg0",
",",
"reg0",
",",
"reg1",... |
LLVM | X86 | CPP | next_suggestion | CPU | 5,026 | [
"if",
"(",
"F",
".",
"hasStructRetAttr",
"(",
")",
"&&",
"CC",
"!=",
"CallingConv",
"::",
"Swift",
")",
"{"
] | [
"unsigned",
"SrcReg",
"=",
"Reg",
"+",
"VA",
".",
"getValNo",
"(",
")",
";",
"EVT",
"SrcVT",
"=",
"TLI",
".",
"getValueType",
"(",
"DL",
",",
"RV",
"->",
"getType",
"(",
")",
")",
";",
"EVT",
"DstVT",
"=",
"VA",
".",
"getValVT",
"(",
")",
";",
... |
LLVM | ARM | TD | next_suggestion | CPU | 5,027 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"CRd",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"cop",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"CRd",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",... |
LLVM | Mips | CPP | stmt_completion | CPU | 5,028 | [
"SrcReg",
")",
")",
"Opc",
"=",
"Mips",
"::",
"FMOV_D32",
";"
] | [
"Opc",
"=",
"isMicroMips",
"?",
"Mips",
"::",
"MFHI16_MM",
":",
"Mips",
"::",
"MFHI",
";",
"SrcReg",
"=",
"<NUM_LIT>",
";",
"}",
"else",
"if",
"(",
"Mips",
"::",
"LO32RegClass",
".",
"contains",
"(",
"SrcReg",
")",
")",
"{",
"Opc",
"=",
"isMicroMips",
... |
LLVM | WebAssembly | CPP | code_generation | Virtual ISA | 5,029 | [
"bool",
"WebAssemblyLowerBrUnless",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"********** Lowering br_unless **********\\n",
"<STR_LIT>",
"<STR_LIT>",
"********** Function: ",
"<STR_LIT>",
... | [
"runOnMachineFunction",
"-",
"Emit",
"the",
"function",
"body",
"."
] |
GCC | s390 | MD | next_suggestion | MPU | 5,030 | [
"(",
"match_test",
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"define_constraint",
"<STR_LIT>",
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")"
] |
GCC | c6x | MD | next_suggestion | VLIW | 5,031 | [
"<STR_LIT>"
] | [
"[",
"(",
"unspec",
"[",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"mult",
":",
"DI",
"(",
"zero_extend",
":",
"DI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"sign_extend... |
GCC | arm | CPP | stmt_completion | CPU | 5,032 | [
";"
] | [
"gcc_assert",
"(",
"(",
"GET_MODE",
"(",
"op0",
")",
"==",
"mode0",
"||",
"GET_MODE",
"(",
"op0",
")",
"==",
"VOIDmode",
")",
"&&",
"(",
"GET_MODE",
"(",
"op1",
")",
"==",
"mode1",
"||",
"GET_MODE",
"(",
"op1",
")",
"==",
"VOIDmode",
")",
"&&",
"("... |
GCC | sh | CPP | stmt_completion | CPU | 5,033 | [
"XVECEXP",
"(",
"PATTERN",
"(",
"insn",
")",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";"
] | [
"while",
"(",
"(",
"insn",
"=",
"NEXT_INSN",
"(",
"insn",
")",
")",
")",
"{",
"if",
"(",
"GET_CODE",
"(",
"insn",
")",
"==",
"CODE_LABEL",
"||",
"GET_CODE",
"(",
"insn",
")",
"==",
"JUMP_INSN",
")",
"break",
";",
"if",
"(",
"!",
"INSN_P",
"(",
"i... |
GCC | aarch64 | CPP | stmt_completion | CPU | 5,034 | [
"_",
"b",
",",
"_",
"_",
"c",
")",
";"
] | [
"return",
"_",
"_",
"builtin_aarch64_sqrdmlshv4si",
"(",
"_",
"_",
"a",
",",
"_"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 5,035 | [
"let",
"isRestrictNoSlot1Store",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 5,036 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"De... |
LLVM | AArch64 | CPP | program_repair | CPU | 5,037 | [
"<FIXS>",
"DAG",
".",
"getConstant",
"(",
"CnstVal",
",",
"dl",
",",
"MVT",
"::",
"i32",
")",
")",
";",
"<FIXE>"
] | [
"VT",
".",
"getSizeInBits",
"(",
")",
"==",
"<NUM_LIT>",
")",
"{",
"CnstVal",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"CnstVal",
")",
";",
"SDValue",
"Mov",
"=",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"dl",
",",
"MVT",
"::",... |
GCC | rs6000 | MD | next_suggestion | CPU | 5,038 | [
"(",
"unspec",
":",
"SFDF",
"[",
"(",
"match_operand",
":",
"SFDF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SFDF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | i386 | MD | next_suggestion | CPU | 5,039 | [
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
":",
"V2DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"parallel",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
")",
")",
"]",
"<STR_LIT>"
] |
GCC | rs6000 | MD | next_suggestion | CPU | 5,040 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
GCC | aarch64 | MD | stmt_completion | CPU | 5,041 | [
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | tilepro | MD | next_suggestion | VLIW | 5,042 | [
"DONE"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"VEC",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"VEC",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"{",
"tilepro_expand_movmisalign",
"(",
"<",
"MODE",
">",
"mode"... |
LLVM | SystemZ | TD | next_suggestion | CPU | 5,043 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"BD2",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"R3",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"op",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"RBD1",
"{",
"<NUM_LIT>",
"-",
... |
GCC | frv | MD | next_suggestion | VLIW | 5,044 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"CC_FP",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"CC_FP",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set... |
LLVM | AArch64 | TD | next_suggestion | CPU | 5,045 | [
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"GPR32",
",",
"arith_extend64",
")",
";"
] | [
"class",
"arith_extended_reg32to64",
"<",
"ValueType",
"Ty",
">",
":",
"Operand",
"<",
"Ty",
">",
",",
"ComplexPattern",
"<",
"Ty",
",",
"<NUM_LIT>",
",",
"<STR_LIT>",
",",
"[",
"]",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | SystemZ | TD | next_suggestion | CPU | 5,046 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"M3",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"BD2",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"op",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"R1",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 5,047 | [
",",
"AllowModify",
")",
";"
] | [
"bool",
"SIInstrInfo",
"::",
"analyzeBranch",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"*",
"&",
"TBB",
",",
"MachineBasicBlock",
"*",
"&",
"FBB",
",",
"SmallVectorImpl",
"<",
"MachineOperand",
">",
"&",
"Cond",
",",
"bool",
"AllowModify",... |
GCC | h8300 | CPP | code_generation | MPU | 5,048 | [
"int",
"h8300_tiny_data_p",
"(",
"tree",
"decl",
")",
"{",
"tree",
"a",
";",
"if",
"(",
"TREE_CODE",
"(",
"decl",
")",
"!=",
"VAR_DECL",
")",
"return",
"<NUM_LIT>",
";",
"a",
"=",
"lookup_attribute",
"(",
"<STR_LIT>",
"tiny_data",
"<STR_LIT>",
",",
"DECL_A... | [
"Return",
"nonzero",
"if",
"DECL",
"is",
"a",
"variable",
"that",
"'s",
"in",
"the",
"tiny",
"data",
"area",
"."
] |
LLVM | LoongArch | CPP | next_suggestion | CPU | 5,049 | [
"switch",
"(",
"MO",
".",
"getType",
"(",
")",
")",
"{"
] | [
"if",
"(",
"ExtraCode",
"&&",
"ExtraCode",
"[",
"<NUM_LIT>",
"]",
")",
"{",
"if",
"(",
"ExtraCode",
"[",
"<NUM_LIT>",
"]",
"!=",
"<NUM_LIT>",
")",
"return",
"true",
";",
"switch",
"(",
"ExtraCode",
"[",
"<NUM_LIT>",
"]",
")",
"{",
"default",
":",
"retu... |
GCC | aarch64 | CPP | stmt_completion | CPU | 5,050 | [
"_",
"_",
"a",
";"
] | [
"return",
"(",
"int16x4_t",
")"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 5,051 | [
"}"
] | [
"MachineBasicBlock",
"*",
"continueMBB",
"=",
"MF",
"->",
"CreateMachineBasicBlock",
"(",
"LLVM_BB",
")",
";",
"MachineRegisterInfo",
"&",
"MRI",
"=",
"MF",
"->",
"getRegInfo",
"(",
")",
";",
"const",
"TargetRegisterClass",
"*",
"AddrRegClass",
"=",
"getRegClassFo... |
GCC | mcore | MD | next_suggestion | MPU | 5,052 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
":",
"CC",
"<NUM_LIT>",
")",
"(",
"ne",
":",
"CC",
"(",
"lshiftrt",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
... |
GCC | i386 | MD | next_suggestion | CPU | 5,053 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
":",
"<",
"avx512fmaskmode",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | AMDGPU | CPP | code_generation | GPU | 5,054 | [
"bool",
"R600InstrInfo",
"::",
"FindSwizzleForVectorSlot",
"(",
"const",
"std",
"::",
"vector",
"<",
"std",
"::",
"vector",
"<",
"std",
"::",
"pair",
"<",
"int",
",",
"unsigned",
">>",
">",
"&",
"IGSrcs",
",",
"std",
"::",
"vector",
"<",
"R600InstrInfo",
... | [
"Enumerate",
"all",
"possible",
"Swizzle",
"sequence",
"to",
"find",
"one",
"that",
"can",
"meet",
"all",
"read",
"port",
"requirements",
"."
] |
LLVM | ARM | CPP | next_suggestion | CPU | 5,055 | [
"return",
"Val",
";"
] | [
"bool",
"J2",
"=",
"(",
"Val",
"&",
"<NUM_LIT>",
")",
";",
"if",
"(",
"I",
"^",
"J1",
")",
"Val",
"&=",
"~",
"<NUM_LIT>",
";",
"else",
"Val",
"|=",
"<NUM_LIT>",
";",
"if",
"(",
"I",
"^",
"J2",
")",
"Val",
"&=",
"~",
"<NUM_LIT>",
";",
"else",
... |
GCC | i386 | MD | next_suggestion | CPU | 5,056 | [
"}",
")"
] | [
"(",
"match_operand",
":",
"VI8F_256",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"VI8F_256",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"VI8F_256",
"<NUM_LIT>",
"<STR_LI... |
LLVM | AMDGPU | CPP | program_repair | GPU | 5,057 | [
"<FIXS>",
"MachineBasicBlock",
"::",
"iterator",
"I",
"(",
"&",
"MI",
")",
";",
"<FIXE>",
"<FIXS>",
"unsigned",
"Idx",
"=",
"TII",
"->",
"getNamedOperand",
"(",
"MI",
",",
"AMDGPU",
"::",
"OpName",
"::",
"idx",
")",
"->",
"getReg",
"(",
")",
";",
"<FIX... | [
"bool",
"SILowerControlFlow",
"::",
"loadM0",
"(",
"MachineInstr",
"&",
"MI",
",",
"MachineInstr",
"*",
"MovRel",
",",
"int",
"Offset",
")",
"{",
"MachineBasicBlock",
"&",
"MBB",
"=",
"*",
"MI",
".",
"getParent",
"(",
")",
";",
"DebugLoc",
"DL",
"=",
"MI... |
LLVM | Hexagon | TD | next_suggestion | DSP | 5,058 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P0",
"]",
";",
"let",
"Defs",
"=",
"[",
"P0",
",",... |
LLVM | X86 | CPP | code_generation | CPU | 5,059 | [
"const",
"MCFixupKindInfo",
"&",
"getFixupKindInfo",
"(",
"MCFixupKind",
"Kind",
")",
"const",
"{",
"const",
"static",
"MCFixupKindInfo",
"Infos",
"[",
"]",
"=",
"{",
"{",
"<STR_LIT>",
"reloc_pcrel_4byte",
"<STR_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"*",
"<... | [
"Get",
"information",
"on",
"a",
"fixup",
"kind",
"."
] |
GCC | alpha | MD | next_suggestion | MPU | 5,060 | [
"<STR_LIT>"
] | [
"[",
"(",
"parallel",
"[",
"(",
"call",
"(",
"mem",
":",
"DI",
"(",
"match_operand",
"<NUM_LIT>",
")",
")",
"(",
"match_operand",
"<NUM_LIT>",
")",
")",
"(",
"use",
"(",
"reg",
":",
"DI",
"<NUM_LIT>",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"DI"... |
GCC | sh | MD | stmt_completion | CPU | 5,061 | [
"(",
"const_int",
"<NUM_LIT>",
")",
")"
] | [
"(",
"label_ref",
"(",
"match_operand",
"<NUM_LIT>",
")",
")",
"(",
"pc",
")",
")",
")",
"]",
"<STR_LIT>",
"{",
"return",
"output_branch",
"(",
"sh_eval_treg_value",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
",",
"insn",
",",
"operands",
")",
"}",
"<S... |
GCC | h8300 | CPP | stmt_completion | MPU | 5,062 | [
"onlyjump_p",
"(",
"i2",
")",
")",
";"
] | [
"return",
"(",
"INSN_P",
"(",
"i1",
")",
"&&",
"rtx_equal_p",
"(",
"PATTERN",
"(",
"i1",
")",
",",
"PATTERN",
"(",
"i3",
")",
")",
"&&",
"any_condjump_p",
"(",
"i2",
")",
"&&"
] |
GCC | i386 | CPP | stmt_completion | CPU | 5,063 | [
"_",
"B",
",",
"(",
"_",
"_",
"v32qi",
")",
"_",
"_",
"W",
",",
"(",
"_",
"_",
"mmask32",
")",
"_",
"_",
"M",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m256i",
")",
"_",
"_",
"builtin_ia32_pmaxub256_mask",
"(",
"(",
"_",
"_",
"v32qi",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v32qi",
")",
"_"
] |
GCC | i386 | CPP | stmt_completion | CPU | 5,064 | [
")",
")",
"_",
"mm512_reduce_add_ph",
"(",
"_",
"_",
"m512h",
"_",
"_",
"A",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"Float16",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__"
] |
GCC | aarch64 | CPP | next_suggestion | CPU | 5,065 | [
"if",
"(",
"!",
"possible_target",
"||",
"GET_MODE",
"(",
"possible_target",
")",
"!=",
"target_mode",
")",
"possible_target",
"=",
"gen_reg_rtx",
"(",
"target_mode",
")",
";"
] | [
"rtx",
"function_expander",
"::",
"get_reg_target",
"(",
")",
"{",
"machine_mode",
"target_mode",
"=",
"result_mode",
"(",
")",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 5,066 | [
"let",
"opExtentAlign",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P0",
"]",
";",
"let",
"Defs",
"=",
"[",
"P0",
",",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<... |
GCC | mips | CPP | next_suggestion | CPU | 5,067 | [
"}"
] | [
"if",
"(",
"cache",
"==",
"NULL_TREE",
")",
"cache",
"=",
"build_pointer_type",
"(",
"build_qualified_type",
"(",
"void_type_node",
",",
"TYPE_QUAL_CONST",
"|",
"TYPE_QUAL_VOLATILE",
")",
")",
";",
"return",
"cache",
";"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 5,068 | [
"O",
"<<",
"getRegisterName",
"(",
"RegOp",
".",
"getReg",
"(",
")",
")",
";"
] | [
"void",
"AArch64InstPrinter",
"::",
"printMatrixTile",
"(",
"const",
"MCInst",
"*",
"MI",
",",
"unsigned",
"OpNum",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
",",
"raw_ostream",
"&",
"O",
")",
"{",
"const",
"MCOperand",
"&",
"RegOp",
"=",
"MI",
"->",
"g... |
GCC | arm | CPP | stmt_completion | CPU | 5,069 | [
"a",
")",
"{"
] | [
"vcvt_f32_bf16",
"(",
"bfloat16x4_t",
"_",
"_"
] |
GCC | mips | MD | stmt_completion | CPU | 5,070 | [
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V2HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"V2HI",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 5,071 | [
"<NUM_LIT>",
";"
] | [
"intptr_t",
"ResultPtr",
"=",
"(",
"intptr_t",
")",
"MR",
"->",
"getResultPointer",
"(",
")",
";",
"switch",
"(",
"(",
"Mips",
"::",
"RelocationType",
")",
"MR",
"->",
"getRelocationType",
"(",
")",
")",
"{",
"case",
"Mips",
"::",
"reloc_mips_branch",
":",... |
LLVM | Hexagon | TD | stmt_completion | DSP | 5,072 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 5,073 | [
"let",
"isCodeGenOnly",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isPredicable",
"=",
"<NUM_LIT>",
";",
"let",
"isPseudo",
"=",
"<NUM_LIT>",
";"
] |
LLVM | AMDGPU | CPP | program_repair | GPU | 5,074 | [
"<FIXS>",
"if",
"(",
"F",
".",
"getCallingConv",
"(",
")",
"!=",
"CallingConv",
"::",
"AMDGPU_KERNEL",
"&&",
"F",
".",
"getCallingConv",
"(",
")",
"!=",
"CallingConv",
"::",
"SPIR_KERNEL",
")",
"<FIXE>",
"<FIXS>",
"unsigned",
"MaxKernArgAlign",
";",
"HSACodePr... | [
"const",
"Function",
"&",
"F",
"=",
"MF",
".",
"getFunction",
"(",
")",
";",
"<BUGS>",
"if",
"(",
"F",
".",
"getCallingConv",
"(",
")",
"!=",
"CallingConv",
"::",
"AMDGPU_KERNEL",
")",
"<BUGE>",
"return",
"HSACodeProps",
";",
"<BUGS>",
"HSACodeProps",
".",... |
LLVM | VE | TD | stmt_completion | CPU | 5,075 | [
")",
",",
"i64",
":",
"$",
"sz",
",",
"v256f64",
":",
"$",
"vx",
",",
"i32",
":",
"$",
"vl",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"int_ve_vl_vstu2d_vssl",
"v256f64",
":",
"$",
"vx",
",",
"simm7",
":",
"$",
"I",
",",
"i64",
":",
"$",
"sz",
",",
"i32",
":",
"$",
"vl",
")",
",",
"(",
"VSTU2Dirvl",
"(",
"LO7",
"$",
"I"
] |
LLVM | SystemZ | CPP | stmt_completion | CPU | 5,076 | [
")",
";"
] | [
"if",
"(",
"(",
"Index",
"==",
"<NUM_LIT>",
"&&",
"Op0",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"SCALAR_TO_VECTOR",
")",
"||",
"Op0",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"BUILD_VECTOR",
")",
"return",
"DAG",
".",
"getNode",
"(",
"<... |
GCC | sh | CPP | stmt_completion | CPU | 5,077 | [
"arg",
".",
"promoted_size_in_bytes",
"(",
")",
",",
"UNITS_PER_WORD",
")",
")",
")",
";"
] | [
"if",
"(",
"!",
"(",
"(",
"TARGET_SH4",
"||",
"TARGET_SH2A",
")",
"||",
"ca",
"->",
"renesas_abi",
")",
"||",
"sh_pass_in_reg_p",
"(",
"*",
"ca",
",",
"arg",
".",
"mode",
",",
"arg",
".",
"type",
")",
")",
"(",
"ca",
"->",
"arg_count",
"[",
"(",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 5,078 | [
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
LLVM | AArch64 | TD | next_suggestion | CPU | 5,079 | [
"let",
"ParserMatchClass",
"=",
"LogicalVecShifterOperand",
";"
] | [
"def",
"logical_vec_shift",
":",
"Operand",
"<",
"i32",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | R600 | CPP | next_suggestion | GPU | 5,080 | [
"}"
] | [
"const",
"AMDGPUSubtarget",
"&",
"ST",
"=",
"TM",
"->",
"getSubtarget",
"<",
"AMDGPUSubtarget",
">",
"(",
")",
";",
"addPass",
"(",
"createFlattenCFGPass",
"(",
")",
")",
";",
"if",
"(",
"ST",
".",
"getGeneration",
"(",
")",
">",
"AMDGPUSubtarget",
"::",
... |
GCC | c6x | MD | next_suggestion | VLIW | 5,081 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>"... |
GCC | i386 | CPP | stmt_completion | CPU | 5,082 | [
"v8di",
")",
"_",
"_",
"O",
",",
"_",
"_",
"M",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_mask_broadcast_i64x4",
"(",
"_",
"_",
"m512i",
"_",
"_"... |
LLVM | LC2200 | CPP | next_suggestion | CPU | 5,083 | [
"StartLoc",
"=",
"Operand",
".",
"getStartLoc",
"(",
")",
";"
] | [
"bool",
"LC2200AsmParser",
"::",
"ParseRegister",
"(",
"unsigned",
"&",
"RegNo",
",",
"SMLoc",
"&",
"StartLoc",
",",
"SMLoc",
"&",
"EndLoc",
")",
"{",
"SmallVector",
"<",
"std",
"::",
"unique_ptr",
"<",
"MCParsedAsmOperand",
">",
",",
"<NUM_LIT>",
">",
"Oper... |
LLVM | ARM64 | TD | stmt_completion | CPU | 5,084 | [
"}",
"=",
"<NUM_LIT>",
";"
] | [
"class",
"BaseSystemI",
"<",
"bit",
"L",
",",
"dag",
"oops",
",",
"dag",
"iops",
",",
"string",
"asm",
",",
"string",
"operands",
">",
":",
"I",
"<",
"oops",
",",
"iops",
",",
"asm",
",",
"operands",
",",
"<STR_LIT>",
",",
"[",
"]",
">",
"{",
"le... |
LLVM | AArch64 | TD | stmt_completion | CPU | 5,085 | [
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"s",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Pg",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 5,086 | [
";"
] | [
"def",
"J4_cmpeqn1_fp0_jump_t",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"GeneralSubRegs",
":",
"$",
"Rs16",
",",
"n1Const",
":",
"$",
"n1",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_3d495a39",
",",
"TypeCJ",
">",
... |
GCC | c6x | MD | next_suggestion | VLIW | 5,087 | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | mips | MD | stmt_completion | CPU | 5,088 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_bypass",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"define_bypass",
"<NUM_LIT>",
"<STR_LIT>"
] |
GCC | m68hc11 | MD | program_repair | MPU | 5,089 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>",
"<FIXS>",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LI... | [
"(",
"define_insn",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"match_operator",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"zero_extend",
":",
"SI",
"<BUGS>",
"(",
... |
GCC | visium | MD | stmt_completion | Virtual ISA | 5,090 | [
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")"
] | [
"(",
"mult",
":",
"DI",
"(",
"any_extend",
":",
"DI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"any_extend",
":",
"DI",
"(",
"match_operand",
":"
] |
LLVM | CSKY | CPP | stmt_completion | CPU | 5,091 | [
"false",
";"
] | [
"case",
"MachineOperand",
"::",
"MO_Immediate",
":",
"OS",
"<<",
"MO",
".",
"getImm",
"(",
")",
";",
"return",
"false",
";",
"case",
"MachineOperand",
"::",
"MO_Register",
":",
"if",
"(",
"MO",
".",
"getReg",
"(",
")",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>... |
LLVM | R600 | CPP | code_generation | GPU | 5,092 | [
"bool",
"R600InstrInfo",
"::",
"expandPostRAPseudo",
"(",
"MachineBasicBlock",
"::",
"iterator",
"MI",
")",
"const",
"{",
"switch",
"(",
"MI",
"->",
"getOpcode",
"(",
")",
")",
"{",
"default",
":",
"return",
"AMDGPUInstrInfo",
"::",
"expandPostRAPseudo",
"(",
... | [
"This",
"function",
"is",
"called",
"for",
"all",
"pseudo",
"instructions",
"that",
"remain",
"after",
"register",
"allocation",
"."
] |
GCC | loongarch | CPP | stmt_completion | CPU | 5,093 | [
"sizeof",
"(",
"args",
")",
")",
";"
] | [
"static",
"bool",
"loongarch_return_in_memory",
"(",
"const_tree",
"type",
",",
"const_tree",
"fndecl",
"ATTRIBUTE_UNUSED",
")",
"{",
"CUMULATIVE_ARGS",
"args",
";",
"cumulative_args_t",
"cum",
"=",
"pack_cumulative_args",
"(",
"&",
"args",
")",
";",
"memset",
"(",
... |
LLVM | TPC | CPP | stmt_completion | Virtual ISA | 5,094 | [
"=",
"Val",
";"
] | [
"auto",
"Res",
"=",
"std",
"::",
"make_unique",
"<",
"TPCOperand",
">",
"(",
"OpKind",
"::",
"MovDGAll",
",",
"StartLoc",
",",
"EndLoc",
")",
";",
"Res",
"->",
"MovDGAll",
".",
"Val"
] |
GCC | cris | MD | program_repair | MPU | 5,095 | [
"<FIXS>",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"CC",
"CRIS_CC0_REGNUM",
")",
")",
"]",
"<FIXE>"
] | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"ashift",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"const_int",
"<NU... |
GCC | ia64 | MD | next_suggestion | CPU | 5,096 | [
"rtx",
"q",
"=",
"gen_reg_rtx",
"(",
"RFmode",
")"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"XF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"div",
":",
"XF",
"(",
"match_operand",
":",
"XF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"X... |
GCC | s390 | MD | stmt_completion | MPU | 5,097 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 5,098 | [
")",
";"
] | [
"assert",
"(",
"Ty",
"->",
"isFPOrFPVectorTy",
"(",
")",
"&&",
"<STR_LIT>",
"Ty must be floating point",
"<STR_LIT>"
] |
GCC | i386 | CPP | stmt_completion | CPU | 5,099 | [
"_",
"_",
"P",
"=",
"_",
"_",
"A",
";"
] | [
"extern",
"_",
"_",
"inline",
"void",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_store_ph",
"(",
"void",
"*",
"_",
"_",
"P",
",",
"_",
"_",
"m128h... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.